JP2008219877A - クロック信号生成回路、及び半導体装置 - Google Patents
クロック信号生成回路、及び半導体装置 Download PDFInfo
- Publication number
- JP2008219877A JP2008219877A JP2008025212A JP2008025212A JP2008219877A JP 2008219877 A JP2008219877 A JP 2008219877A JP 2008025212 A JP2008025212 A JP 2008025212A JP 2008025212 A JP2008025212 A JP 2008025212A JP 2008219877 A JP2008219877 A JP 2008219877A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- clock signal
- reference clock
- reset signal
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/22—Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F7/00—Methods or arrangements for processing data by operating upon the order or content of the data handled
- G06F7/60—Methods or arrangements for performing computations using a digital non-denominational number representation, i.e. number representation without radix; Computing devices using combinations of denominational and non-denominational quantity representations, e.g. using difunction pulse trains, STEELE computers, phase computers
- G06F7/68—Methods or arrangements for performing computations using a digital non-denominational number representation, i.e. number representation without radix; Computing devices using combinations of denominational and non-denominational quantity representations, e.g. using difunction pulse trains, STEELE computers, phase computers using pulse rate multipliers or dividers pulse rate multipliers or dividers per se
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/02—Digital function generators
- G06F1/025—Digital function generators for functions having two-valued amplitude, e.g. Walsh functions
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/04—Generating or distributing clock signals or signals derived directly therefrom
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/20—Memory cell initialisation circuits, e.g. when powering up or down, memory clear, latent image memory
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/033—Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Pure & Applied Mathematics (AREA)
- Mathematical Optimization (AREA)
- Mathematical Physics (AREA)
- Mathematical Analysis (AREA)
- Computing Systems (AREA)
- Computational Mathematics (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Semiconductor Integrated Circuits (AREA)
- Manipulation Of Pulses (AREA)
- Electronic Switches (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Thin Film Transistor (AREA)
Abstract
【解決手段】第1の基準クロック信号を生成する基準クロック信号生成回路と、第1基準クロックの信号及び同期信号を用いて第1の基準クロック信号の立ち上がりのエッジ数を計数する第1のカウンタ回路と、第1のカウンタ回路の計数値を用いて第1の基準クロック信号の立ち上がりのエッジ数を計数する第2のカウンタ回路と、第1のカウンタ回路の計数値を用いて第1の基準クロック信号を分周し、第2の基準クロック信号を生成する第1の分周回路と、第2の基準クロック信号を分周し、クロック信号を生成する第2の分周回路と、を有するクロック生成回路を半導体装置に搭載する。
【選択図】図1
Description
H. Dembo et al. "RFCPUs on Glass and Plastic Substrates Fabricated by TFT Transfer Technology," IEDM Tech. Dig. Papers, pp. 1067−1069, 2005. M. Akkar and C. Giraud, "An implementation of DES and AES, secure against some attacks," Proceedings of CHES 2001, LNCS 2162, pp. 309−318, 2001.
(実施の形態1)
(実施の形態2)
(実施の形態3)
(実施の形態4)
(実施の形態5)
101 定電圧回路
102 基準クロック信号生成回路
103 カウンタ群
104 第1のカウンタ回路
105 第2のカウンタ回路
106 第1の分周回路
107 第2の分周回路
108 リセット信号生成回路
109 第1の電源電圧
110 第2の電源電圧
111 第1の基準クロック信号
112 同期信号
113 第1のリセット信号
114 第2のリセット信号
115 第2の基準クロック信号
116 第3のリセット信号
117 クロック信号
118 矢印
119 矢印
120 矢印
121 矢印
300 半導体装置
301 RF回路
302 クロック信号生成回路
303 ロジック回路
304 電源回路
305 復調回路
306 変調回路
307 定電圧回路
308 リングオシレータ
309 カウンタ群
310 CPU
311 ROM
312 RAM
313 コントローラ
314 CPUインターフェース
315 RFインターフェース
316 メモリコントローラ
317 アンテナ
601 半導体装置
602 アンテナ
603 サーキュレータ
604 スペクトラムアナライザ
605 ファンクションジェネレータ
700 結果
701 消費電力
702 消費電力
703 消費電力
704 消費電力
710 結果
711 消費電力
712 消費電力
713 消費電力
714 消費電力
715 消費電力
716 消費電力
801 信号波形
802 信号波形
803 信号波形
804 信号波形
805 信号波形
806 信号波形
807 信号波形
808 同期期間
809 非同期期間
810 信号波形
811 信号波形
1900a 薄膜トランジスタ
1900b 薄膜トランジスタ
1900c 薄膜トランジスタ
1900d 薄膜トランジスタ
1900e 薄膜トランジスタ
1900f 薄膜トランジスタ
1901 基板
1902 絶縁膜
1903 剥離層
1904 絶縁膜
1905 半導体膜
1905a 半導体膜
1905b 半導体膜
1905c 半導体膜
1905d 半導体膜
1905e 半導体膜
1905f 半導体膜
1906 ゲート絶縁膜
1907 ゲート電極
1907a 導電膜
1907b 導電膜
1908 不純物領域
1909 不純物領域
1910 絶縁膜
1911 不純物領域
1912a 絶縁膜
1912b 絶縁膜
1913 導電膜
1914 絶縁膜
1915a 導電膜
1916a 導電膜
1917a 導電膜
1917b 導電膜
1918 絶縁膜
1919 素子形成層
1920 シート材
1921 シート材
2300 半導体基板
2301 素子分離用絶縁膜
2302 素子形成領域
2303 素子形成領域
2304 pウェル
2305 絶縁膜
2307 導電膜
2308 導電膜
2309 ゲート電極
2310 ゲート電極
2311 マスク
2312 不純物領域
2313 チャネル形成領域
2314 マスク
2315 不純物領域
2316 チャネル形成領域
2317 絶縁膜
2318 導電膜
2324 層間膜
2325 配線
2326 導電膜
3000 半導体装置
Claims (9)
- 第1の基準クロック信号及び同期信号が入力され、前記同期信号を用いて第1のリセット信号を生成し、前記第1のリセット信号に従い前記第1の基準クロック信号の立ち上がりのエッジ数を計数する第1のカウンタ回路と、
前記第1のカウンタ回路に接続され、前記第1の基準クロック信号が入力され、前記第1のカウンタ回路の計数値を用いて第2のリセット信号を生成し、前記第2のリセット信号に従い前記第1の基準クロック信号の立ち上がりのエッジ数を計数する第2のカウンタ回路と、
前記第1のカウンタ回路に接続され、前記第1の基準クロック信号及び前記第1のリセット信号が入力され、前記第1のリセット信号に従い前記第1の基準クロック信号を分周することにより第2の基準クロック信号を生成する第1の分周回路と、
前記第1のカウンタ回路及び前記第2のカウンタ回路に接続され、前記第1のリセット信号及び前記第2のリセット信号の一方が入力され、入力された一方のリセット信号を第3のリセット信号として出力するリセット信号生成回路と、
前記第1の分周回路及び前記リセット信号生成回路に接続され、前記第2の基準クロック信号及び前記第3のリセット信号が入力され、前記第3のリセット信号に従い前記第2の基準クロック信号を分周することにより、クロック信号を生成する第2の分周回路と、を有することを特徴とするクロック信号生成回路。 - 請求項1において、
前記第1のカウンタ回路、前記第2のカウンタ回路、前記第1の分周回路、及び前記第2の分周回路のそれぞれは、フリップフロップ回路と、
ラッチ回路、NOT回路、AND回路、OR回路、NAND回路、及びNOR回路のいずれか一つまたは複数と、を有することを特徴とするクロック信号生成回路。 - 第1の電源電圧を用いて第2の電源電圧を生成する定電圧回路と、
前記定電圧回路に接続され、前記第2の電源電圧を用いて第1の基準クロック信号を生成する基準クロック信号生成回路と、
前記基準クロック信号生成回路と接続され、前記第1の基準クロック信号及び同期信号が入力され、前記同期信号を用いて第1のリセット信号を生成し、前記第1のリセット信号に従い前記第1の基準クロック信号の立ち上がりのエッジ数を計数する第1のカウンタ回路と、
前記基準クロック信号生成回路及び前記第1のカウンタ回路に接続され、前記第1の基準クロック信号が入力され、前記第1のカウンタ回路の計数値を用いて第2のリセット信号を生成し、前記第2のリセット信号に従い前記第1の基準クロック信号の立ち上がりのエッジ数を計数する第2のカウンタ回路と、
前記基準クロック信号生成回路及び前記第1のカウンタ回路に接続され、前記第1の基準クロック信号及び前記第1のリセット信号が入力され、前記第1のリセット信号に従い前記第1の基準クロック信号を分周することにより第2の基準クロック信号を生成する第1の分周回路と、
前記第1のカウンタ回路及び前記第2のカウンタ回路に接続され、前記第1のリセット信号及び前記第2のリセット信号の一方が入力され、入力された一方のリセット信号を第3のリセット信号として出力するリセット信号生成回路と、
前記第1の分周回路及び前記リセット信号生成回路に接続され、前記第2の基準クロック信号及び前記第3のリセット信号が入力され、前記第3のリセット信号に従い前記第2の基準クロック信号を分周することにより、クロック信号を生成する第2の分周回路と、を有することを特徴とするクロック信号生成回路。 - 請求項3において、
前記第1のカウンタ回路、前記第2のカウンタ回路、前記第1の分周回路、及び前記第2の分周回路のそれぞれは、フリップフロップ回路と、
ラッチ回路、NOT回路、AND回路、OR回路、NAND回路、及びNOR回路のいずれか一つまたは複数と、を有することを特徴とするクロック信号生成回路。 - アンテナと、
クロック信号生成回路と、
前記アンテナから受信した信号から電源電圧を生成するRF回路と、
前記アンテナから受信した信号の演算処理を行うロジック回路と、を有し、
前記アンテナを介して無線通信装置との信号の送受信を行う半導体装置であって、
前記クロック信号生成回路は、前記電源電圧を基に生成された第1の基準クロック信号及び同期信号が入力され、前記同期信号を用いて第1のリセット信号を生成し、前記第1のリセット信号に従い前記第1の基準クロック信号の立ち上がりのエッジ数を計数する第1のカウンタ回路と、
前記第1のカウンタ回路に接続され、前記第1の基準クロック信号が入力され、前記第1のカウンタ回路の計数値を用いて第2のリセット信号を生成し、前記第2のリセット信号に従い前記第1の基準クロック信号の立ち上がりのエッジ数を計数する第2のカウンタ回路と、
前記第1のカウンタ回路に接続され、第1の基準クロック信号及び第1のリセット信号が入力され、前記第1のリセット信号に従い前記第1の基準クロック信号を分周することにより第2の基準クロック信号を生成する第1の分周回路と、
前記第1のカウンタ回路及び前記第2のカウンタ回路に接続され、前記第1のリセット信号及び前記第2のリセット信号の一方が入力され、入力された一方のリセット信号を第3のリセット信号として出力するリセット信号生成回路と、
前記第1の分周回路及び前記リセット信号生成回路に接続され、前記第2の基準クロック信号及び前記第3のリセット信号が入力され、前記第3のリセット信号に従い前記第2の基準クロック信号を分周することにより、クロック信号を生成する第2の分周回路と、を有することを特徴とする半導体装置。 - アンテナと、
クロック信号生成回路と、
前記アンテナから受信した信号から第1の電源電圧を生成するRF回路と、
前記アンテナから受信した信号の演算処理を行うロジック回路と、を有し、
前記アンテナを介して無線通信装置との信号の送受信を行う半導体装置であって、
前記クロック信号生成回路は、前記第1の電源電圧を用いて第2の電源電圧を生成する定電圧回路と、
前記定電圧回路に接続され、前記第2の電源電圧を用いて第1の基準クロック信号を生成する基準クロック信号生成回路と、
前記基準クロック信号生成回路と接続され、前記第1の基準クロック信号及び同期信号が入力され、前記同期信号を用いて第1のリセット信号を生成し、前記第1のリセット信号に従い前記第1の基準クロック信号の立ち上がりのエッジ数を計数する第1のカウンタ回路と、
前記基準クロック信号生成回路及び前記第1のカウンタ回路に接続され、前記第1の基準クロック信号が入力され、前記第1のカウンタ回路の計数値を用いて第2のリセット信号を生成し、前記第2のリセット信号に従い前記第1の基準クロック信号の立ち上がりのエッジ数を計数する第2のカウンタ回路と、
前記基準クロック信号生成回路及び前記第1のカウンタ回路に接続され、前記第1の基準クロック信号及び前記第1のリセット信号が入力され、前記第1のリセット信号に従い前記第1の基準クロック信号を分周することにより第2の基準クロック信号を生成する第1の分周回路と、
前記第1のカウンタ回路及び前記第2のカウンタ回路に接続され、前記第1のリセット信号及び前記第2のリセット信号の一方が入力され、入力された一方のリセット信号を第3のリセット信号として出力するリセット信号生成回路と、
前記第1の分周回路及び前記リセット信号生成回路に接続され、前記第2の基準クロック信号及び前記第3のリセット信号が入力され、前記第3のリセット信号に従い前記第2の基準クロック信号を分周することにより、クロック信号を生成する第2の分周回路と、を有することを特徴とする半導体装置。 - 請求項5または請求項6において、
前記第1のカウンタ回路、前記第2のカウンタ回路、前記第1の分周回路、及び前記第2の分周回路のそれぞれは、フリップフロップ回路と、
ラッチ回路、NOT回路、AND回路、OR回路、NAND回路、及びNOR回路のいずれか一つまたは複数と、を有することを特徴とする半導体装置。 - 請求項5乃至請求項7のいずれか一項において、
前記RF回路は、電源回路、復調回路、及び変調回路を有することを特徴とする半導体装置。 - 請求項5乃至請求項8のいずれか一項において、
前記ロジック回路は、制御回路、中央演算装置、ROM、及びRAMを有することを特徴とする半導体装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008025212A JP5204504B2 (ja) | 2007-02-08 | 2008-02-05 | 半導体装置 |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007029287 | 2007-02-08 | ||
JP2007029287 | 2007-02-08 | ||
JP2008025212A JP5204504B2 (ja) | 2007-02-08 | 2008-02-05 | 半導体装置 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2008219877A true JP2008219877A (ja) | 2008-09-18 |
JP2008219877A5 JP2008219877A5 (ja) | 2011-02-03 |
JP5204504B2 JP5204504B2 (ja) | 2013-06-05 |
Family
ID=39401148
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008025212A Expired - Fee Related JP5204504B2 (ja) | 2007-02-08 | 2008-02-05 | 半導体装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US7639058B2 (ja) |
EP (1) | EP1956480B1 (ja) |
JP (1) | JP5204504B2 (ja) |
KR (1) | KR101428787B1 (ja) |
Families Citing this family (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2463074B (en) * | 2008-09-02 | 2010-12-22 | Ip Access Ltd | Communication unit and method for selective frequency synchronisation in a cellular communication network |
US8386829B2 (en) | 2009-06-17 | 2013-02-26 | Macronix International Co., Ltd. | Automatic internal trimming calibration method to compensate process variation |
US8427194B2 (en) * | 2010-05-24 | 2013-04-23 | Alexander Roger Deas | Logic system with resistance to side-channel attack by exhibiting a closed clock-data eye diagram |
US20110285421A1 (en) * | 2010-05-24 | 2011-11-24 | Alexander Roger Deas | Synchronous logic system secured against side-channel attack |
KR101162259B1 (ko) * | 2010-12-03 | 2012-07-04 | 에스케이하이닉스 주식회사 | 반도체 집적회로 및 그의 구동 방법 |
US10191466B2 (en) | 2015-01-28 | 2019-01-29 | Lam Research Corporation | Systems and methods for synchronizing execution of recipe sets |
US9509318B2 (en) * | 2015-03-13 | 2016-11-29 | Qualcomm Incorporated | Apparatuses, methods, and systems for glitch-free clock switching |
US10930205B2 (en) | 2016-05-19 | 2021-02-23 | Semiconductor Energy Laboratory Co., Ltd. | Display system and moving object |
US10867577B2 (en) | 2016-12-23 | 2020-12-15 | Semiconductor Energy Laboratory Co., Ltd. | Display device including data conversion circuit |
JP6828482B2 (ja) * | 2017-02-08 | 2021-02-10 | オムロン株式会社 | 制御システム、およびパルス出力装置 |
US10459477B2 (en) | 2017-04-19 | 2019-10-29 | Seagate Technology Llc | Computing system with power variation attack countermeasures |
US10200192B2 (en) | 2017-04-19 | 2019-02-05 | Seagate Technology Llc | Secure execution environment clock frequency hopping |
US10270586B2 (en) | 2017-04-25 | 2019-04-23 | Seagate Technology Llc | Random time generated interrupts in a cryptographic hardware pipeline circuit |
US10511433B2 (en) | 2017-05-03 | 2019-12-17 | Seagate Technology Llc | Timing attack protection in a cryptographic processing system |
US10771236B2 (en) | 2017-05-03 | 2020-09-08 | Seagate Technology Llc | Defending against a side-channel information attack in a data storage device |
US11308239B2 (en) | 2018-03-30 | 2022-04-19 | Seagate Technology Llc | Jitter attack protection circuit |
US10785016B2 (en) | 2018-07-25 | 2020-09-22 | Silicon Laboratories, Inc. | Countermeasure for power injection security attack |
US11776596B2 (en) | 2019-11-11 | 2023-10-03 | Semiconductor Energy Laboratory Co., Ltd. | Data processing device and method for operating data processing device |
US11057001B2 (en) | 2020-06-14 | 2021-07-06 | Intel Corporation | Apparatus, system, and method of distributing a reset signal to a plurality of PHY chains |
US11762993B2 (en) * | 2021-04-12 | 2023-09-19 | Nxp B.V. | Securing cryptographic operations from side channel attacks using a chaotic oscillator |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01112819A (ja) * | 1987-10-26 | 1989-05-01 | Fujitsu Ltd | クロック生成回路の動作補償方式 |
JPH04281617A (ja) * | 1991-03-08 | 1992-10-07 | Victor Co Of Japan Ltd | 基準クロック発生回路 |
JPH07154243A (ja) * | 1993-11-29 | 1995-06-16 | Mitsubishi Electric Corp | 電子式時計装置ならびに補正値決定装置および方法 |
JP2003198874A (ja) * | 2001-12-26 | 2003-07-11 | Nec Corp | システムクロック生成回路 |
JP2004504664A (ja) * | 2000-07-13 | 2004-02-12 | シュルンバーガー マルコ、インク. | ユニバーサルシリアルバス(usb)ダウンストリーム受信信号dpおよびdmを用いてローカルクロックを生成するための方法およびデバイス |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5155748A (en) * | 1991-04-04 | 1992-10-13 | Zenith Electronics Corporation | Programmable multi-source IR detector |
JP3181396B2 (ja) * | 1992-09-29 | 2001-07-03 | 沖電気工業株式会社 | クロック発生回路 |
JP2002305443A (ja) | 2001-04-06 | 2002-10-18 | Texas Instr Japan Ltd | タイマー回路 |
US6928127B2 (en) * | 2003-03-11 | 2005-08-09 | Atheros Communications, Inc. | Frequency synthesizer with prescaler |
US7282937B2 (en) | 2003-12-31 | 2007-10-16 | Intel Corporation | On-chip frequency degradation compensation |
WO2006118284A1 (en) * | 2005-04-27 | 2006-11-09 | Semiconductor Energy Laboratory Co., Ltd. | Pll circuit and semiconductor device having the same |
JP4823597B2 (ja) | 2005-07-25 | 2011-11-24 | オリンパスメディカルシステムズ株式会社 | 医療用制御装置 |
EP1748344A3 (en) * | 2005-07-29 | 2015-12-16 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
EP1873959A3 (en) * | 2006-06-30 | 2012-07-25 | Semiconductor Energy Laboratory Co., Ltd. | Clock synchronization circuit and semiconductor device provided therewith |
KR101381359B1 (ko) | 2006-08-31 | 2014-04-04 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 클록 생성 회로 및 이 클록 생성 회로를 구비한 반도체장치 |
-
2008
- 2008-01-22 KR KR1020080006679A patent/KR101428787B1/ko active IP Right Grant
- 2008-01-25 EP EP08001426A patent/EP1956480B1/en not_active Not-in-force
- 2008-01-29 US US12/021,843 patent/US7639058B2/en not_active Expired - Fee Related
- 2008-02-05 JP JP2008025212A patent/JP5204504B2/ja not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01112819A (ja) * | 1987-10-26 | 1989-05-01 | Fujitsu Ltd | クロック生成回路の動作補償方式 |
JPH04281617A (ja) * | 1991-03-08 | 1992-10-07 | Victor Co Of Japan Ltd | 基準クロック発生回路 |
JPH07154243A (ja) * | 1993-11-29 | 1995-06-16 | Mitsubishi Electric Corp | 電子式時計装置ならびに補正値決定装置および方法 |
JP2004504664A (ja) * | 2000-07-13 | 2004-02-12 | シュルンバーガー マルコ、インク. | ユニバーサルシリアルバス(usb)ダウンストリーム受信信号dpおよびdmを用いてローカルクロックを生成するための方法およびデバイス |
JP2003198874A (ja) * | 2001-12-26 | 2003-07-11 | Nec Corp | システムクロック生成回路 |
Also Published As
Publication number | Publication date |
---|---|
EP1956480A1 (en) | 2008-08-13 |
KR101428787B1 (ko) | 2014-08-08 |
KR20080074730A (ko) | 2008-08-13 |
US20080211561A1 (en) | 2008-09-04 |
JP5204504B2 (ja) | 2013-06-05 |
EP1956480B1 (en) | 2012-04-18 |
US7639058B2 (en) | 2009-12-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5204504B2 (ja) | 半導体装置 | |
JP5486778B2 (ja) | 半導体装置 | |
US8103897B2 (en) | Clock generation circuit and semiconductor device including the same | |
KR101373532B1 (ko) | 반도체장치 및 상기 반도체장치를 구비하는 전자 장치 | |
US8261999B2 (en) | Semiconductor device | |
JP5437590B2 (ja) | 半導体装置 | |
KR101358951B1 (ko) | 클록 동기 회로 및 그것을 구비한 반도체장치 | |
JP5063256B2 (ja) | クロック生成回路、クロック生成回路が有するカウンター回路、及び半導体装置 | |
EP1956523B1 (en) | Wireless identification system, semiconductor device, and communication device | |
JP5121479B2 (ja) | 無線システム | |
JP5348859B2 (ja) | 受信回路及び半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20101213 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20101213 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120514 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120612 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120723 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130212 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130215 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5204504 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20160222 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20160222 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |