JP2008021040A - バスマスタ回路、バス制御方法、及びコンピュータプログラム - Google Patents
バスマスタ回路、バス制御方法、及びコンピュータプログラム Download PDFInfo
- Publication number
- JP2008021040A JP2008021040A JP2006190907A JP2006190907A JP2008021040A JP 2008021040 A JP2008021040 A JP 2008021040A JP 2006190907 A JP2006190907 A JP 2006190907A JP 2006190907 A JP2006190907 A JP 2006190907A JP 2008021040 A JP2008021040 A JP 2008021040A
- Authority
- JP
- Japan
- Prior art keywords
- bus
- hardware
- signal
- state
- register
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Bus Control (AREA)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2006190907A JP2008021040A (ja) | 2006-07-11 | 2006-07-11 | バスマスタ回路、バス制御方法、及びコンピュータプログラム |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2006190907A JP2008021040A (ja) | 2006-07-11 | 2006-07-11 | バスマスタ回路、バス制御方法、及びコンピュータプログラム |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2008021040A true JP2008021040A (ja) | 2008-01-31 |
| JP2008021040A5 JP2008021040A5 (enExample) | 2009-08-27 |
Family
ID=39076929
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2006190907A Pending JP2008021040A (ja) | 2006-07-11 | 2006-07-11 | バスマスタ回路、バス制御方法、及びコンピュータプログラム |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP2008021040A (enExample) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2013041402A (ja) * | 2011-08-15 | 2013-02-28 | Fujitsu Semiconductor Ltd | 半導体集積回路及び回路状態監視回路 |
| JP2013041534A (ja) * | 2011-08-19 | 2013-02-28 | Fujitsu Semiconductor Ltd | 半導体集積回路および割り込み生成方法 |
Citations (14)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6198467A (ja) * | 1984-10-19 | 1986-05-16 | Fujitsu Ltd | レジスタ構成方法 |
| JPS6222171A (ja) * | 1985-07-23 | 1987-01-30 | Oki Electric Ind Co Ltd | プロセッサ間通信制御装置 |
| JPH04256247A (ja) * | 1991-02-08 | 1992-09-10 | Fujitsu Ltd | ポーリング間隔制御装置ならびに制御方法 |
| JPH05100993A (ja) * | 1991-10-07 | 1993-04-23 | Mitsubishi Electric Corp | 信号線共有化方式 |
| JPH06332846A (ja) * | 1993-05-24 | 1994-12-02 | Fuji Xerox Co Ltd | バス中継装置 |
| JPH10307788A (ja) * | 1997-05-07 | 1998-11-17 | Fujitsu Ltd | バスブリッジ |
| JPH11102340A (ja) * | 1997-09-25 | 1999-04-13 | Fuji Electric Co Ltd | プロセッサシステム及びそのバスアクセス方法 |
| JP2002007316A (ja) * | 2000-06-19 | 2002-01-11 | Niigata Fuji Xerox Manufacturing Co Ltd | 低消費電力コンピュータシステム |
| JP2002007227A (ja) * | 2000-06-20 | 2002-01-11 | Nec Corp | ユニバーサルスロット装置、デバイス装置、スロット優先方法、およびデバイス優先方法 |
| JP2002175269A (ja) * | 2000-09-29 | 2002-06-21 | Lucent Technol Inc | I2cバス用拡張ブリッジ装置および方法 |
| JP2004070642A (ja) * | 2002-08-06 | 2004-03-04 | Fujitsu Access Ltd | 共有メモリを介してデータ転送を行う通信システム |
| JP2004213407A (ja) * | 2003-01-06 | 2004-07-29 | Sony Corp | 情報処理装置および方法、記録媒体、並びにプログラム |
| JP2004287838A (ja) * | 2003-03-20 | 2004-10-14 | Ricoh Co Ltd | 割り込み制御コントローラ,割り込み制御方法,割り込み制御コントローラを備えた装置,割り込み制御プログラムおよび記録媒体 |
| JP2005228188A (ja) * | 2004-02-16 | 2005-08-25 | Kyocera Mita Corp | 情報処理システム |
-
2006
- 2006-07-11 JP JP2006190907A patent/JP2008021040A/ja active Pending
Patent Citations (14)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6198467A (ja) * | 1984-10-19 | 1986-05-16 | Fujitsu Ltd | レジスタ構成方法 |
| JPS6222171A (ja) * | 1985-07-23 | 1987-01-30 | Oki Electric Ind Co Ltd | プロセッサ間通信制御装置 |
| JPH04256247A (ja) * | 1991-02-08 | 1992-09-10 | Fujitsu Ltd | ポーリング間隔制御装置ならびに制御方法 |
| JPH05100993A (ja) * | 1991-10-07 | 1993-04-23 | Mitsubishi Electric Corp | 信号線共有化方式 |
| JPH06332846A (ja) * | 1993-05-24 | 1994-12-02 | Fuji Xerox Co Ltd | バス中継装置 |
| JPH10307788A (ja) * | 1997-05-07 | 1998-11-17 | Fujitsu Ltd | バスブリッジ |
| JPH11102340A (ja) * | 1997-09-25 | 1999-04-13 | Fuji Electric Co Ltd | プロセッサシステム及びそのバスアクセス方法 |
| JP2002007316A (ja) * | 2000-06-19 | 2002-01-11 | Niigata Fuji Xerox Manufacturing Co Ltd | 低消費電力コンピュータシステム |
| JP2002007227A (ja) * | 2000-06-20 | 2002-01-11 | Nec Corp | ユニバーサルスロット装置、デバイス装置、スロット優先方法、およびデバイス優先方法 |
| JP2002175269A (ja) * | 2000-09-29 | 2002-06-21 | Lucent Technol Inc | I2cバス用拡張ブリッジ装置および方法 |
| JP2004070642A (ja) * | 2002-08-06 | 2004-03-04 | Fujitsu Access Ltd | 共有メモリを介してデータ転送を行う通信システム |
| JP2004213407A (ja) * | 2003-01-06 | 2004-07-29 | Sony Corp | 情報処理装置および方法、記録媒体、並びにプログラム |
| JP2004287838A (ja) * | 2003-03-20 | 2004-10-14 | Ricoh Co Ltd | 割り込み制御コントローラ,割り込み制御方法,割り込み制御コントローラを備えた装置,割り込み制御プログラムおよび記録媒体 |
| JP2005228188A (ja) * | 2004-02-16 | 2005-08-25 | Kyocera Mita Corp | 情報処理システム |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2013041402A (ja) * | 2011-08-15 | 2013-02-28 | Fujitsu Semiconductor Ltd | 半導体集積回路及び回路状態監視回路 |
| JP2013041534A (ja) * | 2011-08-19 | 2013-02-28 | Fujitsu Semiconductor Ltd | 半導体集積回路および割り込み生成方法 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN109634883B (zh) | 主从式系统、指令执行方法与数据存取方法 | |
| US10649935B2 (en) | Deferred inter-processor interrupts | |
| TWI703501B (zh) | 具有分散式信箱架構的多處理器系統及其溝通方法 | |
| CN113468097B (zh) | 基于片上系统的数据交换方法 | |
| CN101730872A (zh) | 具有低功率缓存存取模式的数据处理装置 | |
| US20150039803A1 (en) | Data transfer apparatus, data transfer method, and data transfer program | |
| US7779174B2 (en) | Method and apparatus for dynamically changing burst length using direct memory access control | |
| US6108735A (en) | Method and apparatus for responding to unclaimed bus transactions | |
| US11630790B1 (en) | Integrated circuit and interrupt-handling method of sensing device | |
| JPH08314418A (ja) | バースト・ダイレクトメモリアクセスを備えた表示制御装置を有するデータ処理システム | |
| WO2005119465A1 (en) | Data processing unit and bus arbitration unit | |
| US7783817B2 (en) | Method and apparatus for conditional broadcast of barrier operations | |
| US6115767A (en) | Apparatus and method of partially transferring data through bus and bus master control device | |
| US6738837B1 (en) | Digital system with split transaction memory access | |
| US6976110B2 (en) | Method and apparatus for reducing interrupt latency by dynamic buffer sizing | |
| CN116610601A (zh) | 一种数据传输装置及其控制方法、装置、介质 | |
| JP2006268753A (ja) | Dma回路及びコンピュータシステム | |
| JP3824122B2 (ja) | Dma装置 | |
| JP7647015B2 (ja) | システム、及びプログラマブルシーケンサ | |
| JP2008021040A (ja) | バスマスタ回路、バス制御方法、及びコンピュータプログラム | |
| US20110197008A1 (en) | Card host lsi and set device including the lsi | |
| JP2007058716A (ja) | データ転送バスシステム | |
| JP2000163310A (ja) | マイクロプロセッサ | |
| US10503471B2 (en) | Electronic devices and operation methods of the same | |
| WO2002093392A1 (fr) | Processeur de donnees |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20090710 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090710 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110608 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110614 |
|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110810 |
|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20110927 |
|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130424 |