JP2007521475A - 無線周波数及びアナログの回路の試験 - Google Patents
無線周波数及びアナログの回路の試験 Download PDFInfo
- Publication number
- JP2007521475A JP2007521475A JP2006516713A JP2006516713A JP2007521475A JP 2007521475 A JP2007521475 A JP 2007521475A JP 2006516713 A JP2006516713 A JP 2006516713A JP 2006516713 A JP2006516713 A JP 2006516713A JP 2007521475 A JP2007521475 A JP 2007521475A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- power supply
- component
- supply voltage
- under test
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Images
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/30—Marginal testing, e.g. by varying supply voltage
- G01R31/3004—Current or voltage test
- G01R31/3008—Quiescent current [IDDQ] test or leakage current test
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/282—Testing of electronic circuits specially adapted for particular applications not provided for elsewhere
- G01R31/2822—Testing of electronic circuits specially adapted for particular applications not provided for elsewhere of microwave or radiofrequency circuits
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/316—Testing of analog circuits
- G01R31/3161—Marginal testing
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Tests Of Electronic Circuits (AREA)
- Testing Of Individual Semiconductor Devices (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
アナログ又はRFの回路の試験方法及び装置であって、電源VDDが昇圧され(ステップ100)、選択されたVDDの値で零入力電流測定が行われ(ステップ102)、電流シグネチャを発生する(ステップ104)。電源が昇圧されるとき、回路内の総てのトランジスタは、例えば、閾値下(領域A)、線形(領域B)及び飽和(領域C)等の複数の動作領域を通過する。領域間での遷移の効果は、欠陥が動作領域のそれぞれにおいて別個の精度で検出されることである。電流シグネチャが発生されると、その電流シグネチャは、装置が正確に動作しているかどうかを判定するために(ステップ108)、無故障装置の電流シグネチャと比較され(ステップ106)、正確に動作していなければ、その装置は廃棄される。
Description
本発明は、概して、アナログ及び無線周波数の部品及び回路の試験に係り、特に、低周波数、即ち、DCでの無線周波数(RF)又はアナログの部品又は回路における故障の有無を検出する方法及び装置に関する。
集積回路(IC)は、多数の民生及び市販の電子工学製品の主要な部品であり、多くの場合に個別(ディスクリート)部品を置換し、製品機能性を向上させる。これらの集積回路を生産する半導体処理技術は、完全なシステムが単一の集積回路に集約されることがしばしばあるところまで進歩した。これらの集積回路即ち「チップ」は、マイクロプロセッサ、デジタル信号プロセッサ、混合信号及びアナログ機能、大規模なメモリのブロック、高速インタフェース、並びに、RF回路等を含む以前には、単一のチップに組み込むことができなかった多数の機能を使用する。
このような集積回路の製造業者が製造現場において装置機能性を徹底的に試験することは常識である。しかし、今日の集積回路の複雑な性質は、新たな試験の課題を与える。高コストの半導体処理設備の動作に加えて、装置の幾何形状が絶えず縮小するので、歩留まりを改善し、新しい試験戦略を開発するために集積回路供給業者への要求が増大する。
現在、相補型金属酸化物半導体(CMOS)は、高密度設計において本質的に低電力消費であるため、集積回路を製造する最もよく知られた技術である。CMOS回路は、スイッチング状態を除くと理想的には電力を消費しない完全なスタティック(静的)設計を製作するために、相補型のpチャネル金属酸化物半導体電界効果(PMOS)トランジスタ及びnチャネル金属酸化物半導体(NMOS)トランジスタを使用する。しかし、特に、CMOS回路は、スタティック状態において静止電源電流即ちIDDQとも呼ばれる、低い漏れ電流、又は、零入力電流を引き出す。集積回路によって消費される零入力電流の量の試験は、多くの場合に零入力電流消費を無視できない程度に増加させる物理的欠陥のスクリーニングのための比較的簡単かつ費用対効果に優れた試験戦略を与える。
米国特許第6239609号公報(特許文献1)は、集積回路の試験方法について説明する。最初に、試験対象装置がスタティックDC状態におかれ、その後、零入力電流が公称動作電圧に設定されたその装置への電源を用いて測定される。次に公称電源電圧より低い固定電圧が集積回路のトランジスタによって消費される零入力電流を減少させるために集積回路に供給される。付加的な零入力電流測定が行われ、1回目の測定と2回目の測定との間の零入力電流の差が計算される。(1回以上の)付加的な零入力電流測定は、電源電圧を徐々に低下させて同様に行われ、測定のそれぞれの間の差が計算される。十分な個数の測定値が収集された後、得られた差の値は、零入力電流減少の「線形性」を判定するために調べられる。許容可能な装置では、電源電圧が低くなるにつれて、集積回路に固有の漏れ電流、即ち、零入力電流は、概ね指数関数的に減少する。従って、零入力電流の減少が概ね指数関数的であるならば、通常、検出された零入力電流は正常なトランジスタ効果の結果であると考えられる。しかし、電流の変化が線形関数に近いならば、試験対象装置は欠陥を含み、装置は不良とされる可能性が高い。
米国特許第6239609号公報
しかし、漏れ電流、即ち、零入力電流の指数関数的な挙動は、典型的には、デジタル集積回路の特色を示し、その結果として、上記の方法は、アナログ即ちRF回路及び部品の試験に特に適していない。
試験は、マルチバンド互換性、線形性の向上、ビット誤り率の低下、及び、バッテリ寿命の延長を含む、新しい規格によって要求される付加的な複雑性のため、アナログかつRFの集積回路の継続的なコスト削減にかなりの障壁となる。これらのタイプの装置のための電流試験の実施は、特に、所要のテスタの基盤設備、長期の試験時間、面倒な試験準備、適切な欠陥及び故障モデルの欠如、並びに、標準化された試験方法の欠如のために、費用がかかる。
機能的試験は、ビット誤り率試験に基づく場合が多い。この試験は、完全な受信機回路のための究極的な性能指標であるが、使用するためには本質的に多大な時間を要し、従って、費用がかかる試験である。
本発明者は、改良型の構成を発明した。
本発明によれば、
a)少なくとも一つの電源電圧が試験対象の回路又は部品の少なくとも一部の要素を所定の動作領域において動作させるように構成された複数の異なるDC電源電圧を試験対象の回路部品に印加するステップと、
b)前記回路又は部品の動作を表す電流シグネチャを発生させるために、前記電源電圧の印加の結果としての前記回路又は部品の零入力電流を測定するステップと、
を含む、故障の有無についてのアナログ又はRFの回路の試験方法であって、
前記零入力電流の測定が行われる前記電源電圧は、選択された別個の電圧を含み、
c)前記試験対象の部品又は回路に故障が存在するか否かを判定するために、前記発生された電流シグネチャを、無故障の部品又は回路の動作を表す所定の電流シグネチャと比較するステップを含むことを特徴とする、故障の有無についてのアナログ又はRFの回路の試験方法が提供される。
a)少なくとも一つの電源電圧が試験対象の回路又は部品の少なくとも一部の要素を所定の動作領域において動作させるように構成された複数の異なるDC電源電圧を試験対象の回路部品に印加するステップと、
b)前記回路又は部品の動作を表す電流シグネチャを発生させるために、前記電源電圧の印加の結果としての前記回路又は部品の零入力電流を測定するステップと、
を含む、故障の有無についてのアナログ又はRFの回路の試験方法であって、
前記零入力電流の測定が行われる前記電源電圧は、選択された別個の電圧を含み、
c)前記試験対象の部品又は回路に故障が存在するか否かを判定するために、前記発生された電流シグネチャを、無故障の部品又は回路の動作を表す所定の電流シグネチャと比較するステップを含むことを特徴とする、故障の有無についてのアナログ又はRFの回路の試験方法が提供される。
本発明は、さらに、上記方法を実行できるようにするコンピュータプログラムが記憶された記録媒体、及び、上記方法を実行できるようにするコンピュータプログラムをダウンロードできるようにするステップを含む、アナログ又は無線周波数の回路の試験方法に拡張される。
また、本発明によれば、
a)少なくとも一つの電源電圧が試験対象の回路又は部品の少なくとも一部の要素を所定の動作領域において動作させるように構成された複数の異なるDC電源電圧を試験対象の回路又は部品に印加する手段と、
b)前記回路又は部品の動作を表す電流シグネチャを発生させるために、前記電源電圧の印加の結果としての前記回路又は部品の零入力電流を測定する手段と、
を含む、故障の有無についてのアナログ又はRFの回路の試験装置であって、
前記零入力電流の測定が行われる前記電源電圧は、選択された別個の電圧を含み、
c)前記試験対象の部品又は回路に故障が存在するか否かを判定するために、前記発生された電流シグネチャを、無故障の部品又は回路の動作を表す所定の電流シグネチャと比較する手段を含むことを特徴とする、故障の有無についてのアナログ又はRFの回路の試験装置が提供される。
a)少なくとも一つの電源電圧が試験対象の回路又は部品の少なくとも一部の要素を所定の動作領域において動作させるように構成された複数の異なるDC電源電圧を試験対象の回路又は部品に印加する手段と、
b)前記回路又は部品の動作を表す電流シグネチャを発生させるために、前記電源電圧の印加の結果としての前記回路又は部品の零入力電流を測定する手段と、
を含む、故障の有無についてのアナログ又はRFの回路の試験装置であって、
前記零入力電流の測定が行われる前記電源電圧は、選択された別個の電圧を含み、
c)前記試験対象の部品又は回路に故障が存在するか否かを判定するために、前記発生された電流シグネチャを、無故障の部品又は回路の動作を表す所定の電流シグネチャと比較する手段を含むことを特徴とする、故障の有無についてのアナログ又はRFの回路の試験装置が提供される。
本明細書中において使用される用語「信号シグネチャ」は、Idd対VDDのグラフに現れる曲線を示すことを意図し、装置が無故障であるときに高品質の曲線が存在することが分かるであろう。
好適な実施の形態においては、本発明に係る方法は、前記零入力電流に加えて、前記選択された電源電圧の印加の結果として、一つ以上の選択されたノーダル電圧を測定するステップをさらに含む。
有利には、零入力電流の測定前に、上記選択された電源電圧のそれぞれに達するように昇圧(ramp up)される点で有利である単一の電源電圧手段が設けられる。有利には、前記選択された電源電圧は、前記試験対象の回路の少なくとも一部の要素に複数の動作領域、例えば、閾値下、線形及び飽和を通過させるように選択される。
実施の一形態においては、故障辞書データベースが準備され、本発明に係る方法は、前記試験対象の回路に存在する一つ以上の故障を診断するために、発生された電流シグネチャをこのようなデータベースの内容と比較するステップをさらに含み得る。
有利には、前記選択された電源電圧の少なくとも一つに対して、より好適には前記選択された電源電圧の総てに対して行われる前記零入力電流の測定のために、許容範囲が画定される。
従って、本発明は、アナログ及びRFの回路の故障を検出する方法及び装置を提供する。試験は、多数の従来の試験方法のように非常に高い周波数で試験するのではなく、低周波数で、即ち、DCで実施される。好ましい方法は、種々の電源電圧(VDD)に対して選択されたノーダル(nodal)電圧と共に回路の零入力電流を測定する。多数の電源値が使用されるので、大多数の要素(即ち、トランジスタ)を強制的に様々な動作領域(例えば、閾値下、線形、及び、飽和)で動作させることが可能である。これによる利点は、故障の検出が対応する零入力電流及びノーダル電圧を伴う複数の電源電圧に関して実行されるので、故障検出及び故障補償範囲(coverage)の精度が向上することである。実際には、本発明に係る方法及び装置は、従来の機能的RF試験に匹敵する故障カバレッジ結果を生じ、比較的低いコスト、短い試験時間、及び、低い周波数の要件の点に関してさらなる利点がある。
米国特許第6239609号公報(特許文献1)に記載された構成は、2個の連続した電源値で零入力電流差を測定することが分かる。この差が指数関数的でないならば、回路は故障しているとみなされるのに対して、本発明に係る構成では、電源は掃引され、回路が無故障であるとみなされるために零入力電流が収まるべき許容範囲が電源値毎に規定される。好ましくは、許容範囲は、プロセス展開に関連付けられる。米国特許第6239609号公報(特許文献1)の構成は、アナログ回路の試験のために機能しないであろう。その理由は、この文献が試験対象回路はトランジスタのDC電圧を有さないことを前提としているからである。従って、本発明によれば、ユーザは、デジタル回路に特有である閾値下方式に制約されない。さらに、本発明の場合、ユーザは、電流の測定に制約されることなく、種々の電源値におけるノーダル電圧が同様に測定される。その上さらに、本発明の典型的な実施の形態によれば、電流及び/又は電圧のいずれかの測定から(少なくとも実質的に)100%の故障補償範囲が達成されるように、VDDポイントの最良の最小集合が選択される。本発明の上記及びその他の態様は、以下に記載された実施の形態から明白であり解明される。
以下、本発明の実施の一形態が単なる一例として添付図面を参照して記載される。
図1を参照すると、本発明による低雑音増幅器回路の典型的な試験方法が記載されている。
図4を参照すると、電源VDDが昇圧(ramp up)され(ステップ100)、図2に示されるように電流シグネチャを発生するために(ステップ104)、選択されたVDDの値で零入力電流測定が行われる(ステップ102)。
電源が昇圧されるとき、回路内の総てのトランジスタは、複数の動作領域、例えば、閾値下(領域A)、線形(領域B)及び飽和(領域C)を通過する。領域から領域への遷移の利点は、欠陥が動作領域のそれぞれにおいて別個の精度で検出されることである。例えば、ブリッジは、トランジスタが飽和しているか又は線形領域にあるかに応じて、別個の電流を流出する。このようにして、本発明に係る方法は、複数の観測ポイントを提供する。この方法は、比較的簡単であり、機能的試験ではないので、どのようなテスタでも簡単に実施することができる。さらに、本発明に係る方法は、零入力電流測定が行われる電源電圧毎に別個の故障観測性を提供する。
電流シグネチャが発生されると、その電流シグネチャは、装置が正確に動作しているかどうかを判定するために(ステップ108)、無故障装置の電流シグネチャと比較され(ステップ106)、正確に動作していなければ、その装置は廃棄される。例えば、図1に示されたアナログ回路の典型的な電流シグネチャは、ハイパーボリックタンジェント(tanh)関数に従うので、欠陥のある装置は、異常な電流シグネチャ、即ち、高品質のハイパーボリックタンジェント(tanh)形から逸れる電流シグネチャを示すことが予想される。従って、簡単な合格/不合格試験手順がシグネチャを比較することによって導入される。故障診断が望まれるならば、故障辞書データベースが構築され、次に、試験された電流シグネチャがこのデータベース内のシグネチャと照合される。
図3は、統計的なプロセス変動を考慮した低雑音増幅器の電源電圧掃引に対する擬似電流シグネチャをグラフに表している。統計的なプロセス変動は、ダイ間の変動及びダイ内の変動を説明する。構造的試験は、回路が適切に設計され、プロセス変動に耐え得ることを前提としているので、電流シグネチャの許容範囲又は変動幅を適用することが可能である。換言すると、この変動幅の範囲内に収まる試験済みのシグネチャは、回路が正しく動作していることを示すので、プロセス変動を考慮することを可能にさせる。
図5は、種々の電源値に関する零入力電流の電圧利得に対する相関関係を表し、電源値毎にIDD許容範囲の限界を示すために役立つ。従って、本発明に係る方法は、この相関関係の図を使用して、窓の外側にあるか、又は、窓の縁の近くにあるパラメトリック故障を捉えるためにも使用することができる。
さらに、回路又は装置の一つ以上の選択されたノードの電圧は、故障補償範囲(coverage)を向上させるために、選択された電源毎に監視される。例えば、図1に示された典型的な回路を参照すると、この方法は、低雑音増幅器の出力で直流電圧を測定するステップを含む。目標仕様に応じて、これらのノードは、例えば、0.8Vの共通出力電圧レベルを保持する。故障(ブリッジ)の注入によって、一方又は両方のノードでこの値が増加又は減少する。
本発明の実施の一形態は、単なる一例として上述されているが、当業者には明白であるように、変形及び変更が特許請求の範囲に記載されているような本発明の意図から逸脱することなく上記実施の形態になされる。用語「備えている、含む(comprising)」は他の要素又はステップの存在を除外せず、不定冠詞「a」又は「an」は複数を除外するものではなく、単一のプロセッサ又はその他のユニットが、請求項に記載された機能又は複数の手段を実現する。
Claims (11)
- a)少なくとも一つの電源電圧が試験対象の回路又は部品の少なくとも一部の要素を所定の動作領域において動作させるように構成された複数の異なるDC電源電圧を試験対象の回路部品に印加するステップと、
b)前記回路又は部品の動作を表す電流シグネチャを発生させるために、前記電源電圧の印加の結果としての前記回路又は部品の零入力電流を測定するステップと、
を含む、故障の有無についてのアナログ又はRFの回路の試験方法であって、
前記零入力電流の測定が行われる前記電源電圧は、選択された別個の電圧を含み、
c)前記試験対象の部品又は回路に故障が存在するか否かを判定するために、前記発生された電流シグネチャを、無故障の部品又は回路の動作を表す所定の電流シグネチャと比較するステップを含むことを特徴とする、故障の有無についてのアナログ又はRFの回路の試験方法。 - 前記零入力電流に加えて、前記選択された電源電圧の印加の結果として、一つ以上の選択されたノーダル電圧を測定するステップをさらに含むことを特徴とする請求項1に記載の方法。
- 前記一つ以上のノーダル電圧は、前記回路の一つ以上の対応する出力ノードにおいて測定されることを特徴とする請求項2に記載の方法。
- 単一の電源電圧手段を準備し、前記零入力電流の測定前に、前記選択された電源電圧のそれぞれに達するように前記電源電圧を昇圧するステップを含むことを特徴とする請求項1乃至3のいずれか一項に記載の方法。
- 前記選択された電源電圧は、前記試験対象の回路の少なくとも一部の要素に複数の動作領域を通過させるように選択されることを特徴とする請求項1乃至4のいずれか一項に記載の方法。
- 故障辞書データベースが準備され、
前記試験対象の回路に存在する一つ以上の故障を診断するために、発生された電流シグネチャをこのようなデータベースの内容と比較するステップをさらに含むことを特徴とする請求項1乃至5のいずれか一項に記載の方法。 - 前記選択された電源電圧の少なくとも一つに対して行われる前記零入力電流の測定のために、許容範囲が画定されることを特徴とする請求項1乃至6のいずれか一項に記載の方法。
- 前記選択された電源電圧の総てに対して行われる前記零入力電流の測定のために、許容範囲が画定されることを特徴とする請求項7に記載の方法。
- 請求項1乃至8のいずれか一項に記載の方法を実現するコンピュータプログラムが記憶された記録媒体。
- 請求項1乃至8のいずれか一項に記載の方法を実現するコンピュータプログラムをダウンロードできるようにするステップを含む、アナログ又は無線周波数の回路の試験方法。
- a)少なくとも一つの電源電圧が試験対象の回路又は部品の少なくとも一部の要素を所定の動作領域において動作させるように構成された複数の異なるDC電源電圧を試験対象の回路又は部品に印加する手段と、
b)前記回路又は部品の動作を表す電流シグネチャを発生させるために、前記電源電圧の印加の結果としての前記回路又は部品の零入力電流を測定する手段と、
を含む、故障の有無についてのアナログ又はRFの回路の試験装置であって、
前記零入力電流の測定が行われる前記電源電圧は、選択された別個の電圧を含み、
c)前記試験対象の部品又は回路に故障が存在するか否かを判定するために、前記発生された電流シグネチャを、無故障の部品又は回路の動作を表す所定の電流シグネチャと比較する手段を含むことを特徴とする、故障の有無についてのアナログ又はRFの回路の試験装置。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP03291557 | 2003-06-24 | ||
PCT/IB2004/050932 WO2004113940A1 (en) | 2003-06-24 | 2004-06-17 | Testing radio frequency and analogue circuits |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2007521475A true JP2007521475A (ja) | 2007-08-02 |
Family
ID=33522457
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006516713A Withdrawn JP2007521475A (ja) | 2003-06-24 | 2004-06-17 | 無線周波数及びアナログの回路の試験 |
Country Status (6)
Country | Link |
---|---|
US (1) | US7539589B2 (ja) |
EP (1) | EP1654550A1 (ja) |
JP (1) | JP2007521475A (ja) |
KR (1) | KR20060022287A (ja) |
CN (1) | CN100504418C (ja) |
WO (1) | WO2004113940A1 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010140385A (ja) * | 2008-12-15 | 2010-06-24 | Tokyo Metropolitan Univ | 回路入力及び回路状態評価方法並びに評価装置 |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200622275A (en) * | 2004-09-06 | 2006-07-01 | Mentor Graphics Corp | Integrated circuit yield and quality analysis methods and systems |
US8812922B2 (en) * | 2006-03-20 | 2014-08-19 | Mentor Graphics Corporation | Speeding up defect diagnosis techniques |
FR2910657B1 (fr) * | 2006-12-22 | 2012-11-16 | Ingenico Sa | Procede de verification de conformite d'une plateforme electronique et/ou d'un programme informatique present sur cette plateforme, dispositif et programme d'ordinateur correspondants. |
GB2513197A (en) * | 2013-04-19 | 2014-10-22 | Dale Read | Energy reporting unit |
US9568540B2 (en) * | 2014-02-28 | 2017-02-14 | International Business Machines Corporation | Method for the characterization and monitoring of integrated circuits |
FR3084466B1 (fr) * | 2018-07-26 | 2021-01-15 | Continental Automotive France | Procede de detection in situ du dysfonctionnement d'un dispositif radiofrequence |
EP3611522B1 (en) * | 2018-08-14 | 2021-05-05 | NXP USA, Inc. | Embedded test circuitry and method therefor |
CN113219322A (zh) * | 2021-04-23 | 2021-08-06 | 格力电器(武汉)有限公司 | 一种基于plc的显示板检测方法 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5592077A (en) * | 1995-02-13 | 1997-01-07 | Cirrus Logic, Inc. | Circuits, systems and methods for testing ASIC and RAM memory devices |
US5917331A (en) * | 1995-10-23 | 1999-06-29 | Megatest Corporation | Integrated circuit test method and structure |
US6043662A (en) * | 1996-09-18 | 2000-03-28 | Alers; Glenn Baldwin | Detecting defects in integrated circuits |
US5923601A (en) * | 1996-09-30 | 1999-07-13 | Advanced Micro Devices, Inc. | Memory array sense amplifier test and characterization |
US6175244B1 (en) * | 1997-04-25 | 2001-01-16 | Carnegie Mellon University | Current signatures for IDDQ testing |
JP2000074986A (ja) * | 1998-08-31 | 2000-03-14 | Ando Electric Co Ltd | デバイス試験装置 |
US6714032B1 (en) * | 2000-04-25 | 2004-03-30 | Agere System Inc. | Integrated circuit early life failure detection by monitoring changes in current signatures |
US6891389B1 (en) * | 2000-12-01 | 2005-05-10 | The Texas A&M University System | System and method for detecting quiescent current in an integrated circuit |
JP3720271B2 (ja) * | 2001-03-22 | 2005-11-24 | 株式会社ルネサステクノロジ | 半導体集積回路装置 |
US7109558B2 (en) * | 2001-06-06 | 2006-09-19 | Denso Corporation | Power MOS transistor having capability for setting substrate potential independently of source potential |
US6833724B2 (en) * | 2001-09-10 | 2004-12-21 | University Of North Carolina At Charlotte | Methods and apparatus for testing electronic circuits |
US7428675B2 (en) * | 2003-02-20 | 2008-09-23 | International Business Machines Corporation | Testing using independently controllable voltage islands |
-
2004
- 2004-06-17 KR KR1020057024587A patent/KR20060022287A/ko not_active Application Discontinuation
- 2004-06-17 CN CNB2004800176963A patent/CN100504418C/zh not_active Expired - Fee Related
- 2004-06-17 JP JP2006516713A patent/JP2007521475A/ja not_active Withdrawn
- 2004-06-17 EP EP04744362A patent/EP1654550A1/en not_active Withdrawn
- 2004-06-17 US US10/561,451 patent/US7539589B2/en not_active Expired - Fee Related
- 2004-06-17 WO PCT/IB2004/050932 patent/WO2004113940A1/en active Application Filing
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010140385A (ja) * | 2008-12-15 | 2010-06-24 | Tokyo Metropolitan Univ | 回路入力及び回路状態評価方法並びに評価装置 |
Also Published As
Publication number | Publication date |
---|---|
WO2004113940A1 (en) | 2004-12-29 |
KR20060022287A (ko) | 2006-03-09 |
CN100504418C (zh) | 2009-06-24 |
EP1654550A1 (en) | 2006-05-10 |
US7539589B2 (en) | 2009-05-26 |
CN1813198A (zh) | 2006-08-02 |
US20070143643A1 (en) | 2007-06-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6414508B1 (en) | Methods for predicting reliability of semiconductor devices using voltage stressing | |
US5889408A (en) | Delta IDDQ testing | |
US7283918B2 (en) | Apparatus for analyzing fault of semiconductor integrated circuit, method for the same, and computer readable medium for the same | |
US6031386A (en) | Apparatus and method for defect testing of integrated circuits | |
JP2007521475A (ja) | 無線周波数及びアナログの回路の試験 | |
JP4749754B2 (ja) | 試験装置及び試験方法 | |
US6128757A (en) | Low voltage screen for improving the fault coverage of integrated circuit production test programs | |
JP2008002900A (ja) | 半導体装置のスクリーニング方法と装置並びにプログラム | |
US20120166131A1 (en) | Integrated device test circuits and methods | |
JP2001249161A (ja) | 集積回路試験方法 | |
US6239609B1 (en) | Reduced voltage quiescent current test methodology for integrated circuits | |
EP3290934B1 (en) | Scan circuitry with iddq verification | |
US6239605B1 (en) | Method to perform IDDQ testing in the presence of high background leakage current | |
TWI384241B (zh) | 測量設備、測試系統以及測量方法 | |
US11500010B2 (en) | Integrated circuit with current limit testing circuitry | |
JP2000206174A (ja) | 半導体装置の検査方法 | |
US7127690B2 (en) | Method and system for defect evaluation using quiescent power plane current (IDDQ) voltage linearity | |
JP3372488B2 (ja) | 半導体cmos集積回路の試験装置 | |
US5990699A (en) | Method for detecting opens through time variant current measurement | |
JPH06181247A (ja) | 集積回路試験方法及び集積回路試験装置 | |
JP2003084048A (ja) | 半導体試験装置 | |
JP2004257815A (ja) | 半導体集積回路の検査方法および半導体集積回路装置 | |
Gomez et al. | High-coverage analog IP block test generation methodology using low-cost signal generation and output response analysis | |
JPH04213849A (ja) | 半導体装置及びその初期不良検出方法 | |
JP2002131368A (ja) | Cmos−lsi試験方法及び装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070618 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20080619 |
|
A761 | Written withdrawal of application |
Free format text: JAPANESE INTERMEDIATE CODE: A761 Effective date: 20091002 |