JP2007514349A - 混合回路の構成 - Google Patents
混合回路の構成 Download PDFInfo
- Publication number
- JP2007514349A JP2007514349A JP2006543404A JP2006543404A JP2007514349A JP 2007514349 A JP2007514349 A JP 2007514349A JP 2006543404 A JP2006543404 A JP 2006543404A JP 2006543404 A JP2006543404 A JP 2006543404A JP 2007514349 A JP2007514349 A JP 2007514349A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- mixing
- circuit
- terminal
- mixing circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D7/00—Transference of modulation from one carrier to another, e.g. frequency-changing
- H03D7/14—Balanced arrangements
- H03D7/1425—Balanced arrangements with transistors
- H03D7/1441—Balanced arrangements with transistors using field-effect transistors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D7/00—Transference of modulation from one carrier to another, e.g. frequency-changing
- H03D7/14—Balanced arrangements
- H03D7/1425—Balanced arrangements with transistors
- H03D7/1458—Double balanced arrangements, i.e. where both input signals are differential
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D7/00—Transference of modulation from one carrier to another, e.g. frequency-changing
- H03D7/14—Balanced arrangements
- H03D7/1425—Balanced arrangements with transistors
- H03D7/1466—Passive mixer arrangements
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D7/00—Transference of modulation from one carrier to another, e.g. frequency-changing
- H03D7/16—Multiple-frequency-changing
- H03D7/165—Multiple-frequency-changing at least two frequency changers being located in different paths, e.g. in two paths with carriers in quadrature
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D2200/00—Indexing scheme relating to details of demodulation or transference of modulation from one carrier to another covered by H03D
- H03D2200/0041—Functional aspects of demodulators
- H03D2200/0047—Offset of DC voltage or frequency
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D2200/00—Indexing scheme relating to details of demodulation or transference of modulation from one carrier to another covered by H03D
- H03D2200/0041—Functional aspects of demodulators
- H03D2200/0084—Lowering the supply voltage and saving power
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Transceivers (AREA)
- Superheterodyne Receivers (AREA)
- Disintegrating Or Milling (AREA)
Abstract
【解決手段】アナログ信号を第1から第2周波数に周波数変換する直交接続された受動型混合回路の構成。前記構成は、トランジスタとして提供された2つの並列に接続された混合回路を備える。第1及び第2LO信号及び異なる位相を有するそれらの反転信号が、前記トランジスタを駆動するために提供される。信号経路スイッチが前記RF信号と前記混合回路のトランジスタとの間に提供される。前記スイッチは、対応する混合回路のトランジスタを駆動する信号とは異なる位相を有する信号によって駆動される。かくして、前記構成のIF端子間の全ての短絡回路を避けることが出来る。
【選択図】図3
Description
Claims (31)
- 第1及び第2端子に動作可能に接続された第1混合回路(200)と、前記第1混合回路と並列に接続され、前記第1及び第2端子に動作可能に接続された第2混合回路(300)と、を備える第1周波数の第1信号を第2周波数の第2信号に変換するための直交混合回路の構成であって、
前記混合回路と前記前記第1及び第2端子との間の信号経路に提供されたスイッチ素子(250、260、270、280、350、360、370、380)の組を特徴とする直交混合回路の構成。 - 前記第1混合回路(200)は、第1混合信号の第1及び/又は第2の状態の間に導通となるように構成され、さらに前記第2信号を提供するために、前記第1信号を前記第1混合信号に混合するように構成され、
前記第2混合回路(300)は、第2混合信号の第1及び/又は第2の状態の間に導通となるように構成され、さらに前記第2信号を提供するために、前記第1信号を前記第2混合信号に混合するように構成しされ、
前記第1混合回路に接続されたスイッチ素子(250、260、270、280)は、前記第2混合信号の前記第1及び/又は第2の状態の間に導通となるように構成し、
前記第2混合回路に接続されたスイッチ素子(350、360、370、380)は、前記第1混合信号の前記第1及び/又は第2の状態の間に導通となるように構成する請求項1に記載の構成。 - 前記第1及び第2混合信号は、共通の周波数及び位相を有し、互いにπ/2ラジアン位相シフトされている第1及び第2局部発信器(LO)信号(LOI、LOQ)及び/又はそれらの反転信号である請求項1又は2に記載の構成。
- 前記第1及び第2混合回路(200、300)は、混合手段(210、220、230、240、310、320、330、340)の組を備え、
前記混合手段のそれぞれは、第1、第2及び第3端子を有し、
前記第1混合回路(200)は、前記第1混合回路(200)の前記混合手段(210−240)の前記第3端子で受信される、第1及び第3位相を有するLO信号及び/又はその反転信号である前記第1混合信号により駆動されるように適用され、
前記第2混合回路は、前記第2混合回路(300)の前記混合手段(310−340)の前記第3端子で受信される、第2及び第4位相を有する第2LO信号及び/又はその反転信号である前記第2混合信号により駆動されるように適用される請求項1乃至3のいずれか1項に記載の構成。 - 前記混合回路(200、300)のそれぞれにおいて、前記混合手段の前記組の、第1及び第3混合手段(210、230、310、330)の第1端子は、前記構成の前記第1端子に動作可能に接続され、
前記第1及び第3混合手段の第2端子は、混合手段の前記組の第2及び第4混合手段(220、240、320、340)の第1端子に接続され、
前記第2及び第4混合手段の第2端子は、前記構成の前記第2端子に動作可能に接続され、
IF端子が前記第1及び第3混合手段の前記第2端子に提供される請求項4に記載の構成。 - 前記混合手段(210−240、320−340)は、トランジスタにより提供され、
前記第1混合回路(200)の前記第1及び第4混合手段(210、240)は、前記第1混合信号により駆動されるように適用され、
前記第1混合回路の前記第2及び第3混合手段(220、230)は、前記第1混合信号の反転信号により駆動されるように適用され、
前記第2混合回路(300)の前記第1及び第4混合手段(310、340)は、前記第2混合信号により駆動されるように適用され、
前記第2混合回路の前記第2及び第3混合手段(320、330)は、前記第2混合信号の反転信号により駆動されるように適用される請求項5に記載の構成。 - スイッチ素子(250−280、350−380)の前記組は、トランジスタで提供される請求項1乃至6のいずれか1項に記載の構成。
- 各混合回路(200、300)において、
第1及び第3スイッチ素子(250、270、350、370)は、前記第1及び第3混合手段(210、230、310、330)の前記第1端子と、前記構成の前記第1端子との間の前記信号経路に提供され、
第2及び第4スイッチ素子(260、280、360、380)は、前記第2及び第4混合手段(220、240、320、340)の前記第2端子と、前記構成の前記第2端子との間に提供される請求項6又は7に記載の構成。 - 前記第1混合回路(200)に接続された前記第1及び第4スイッチ素子(250、280)は、前記第2混合信号により駆動されるように適用され、
前記第1混合回路に接続された前記第2及び第3スイッチ素子(260、270)は、前記第2混合信号の前記反転信号により駆動されるように適用され、
前記第2混合回路(300)に接続された前記第1及び第4スイッチ素子(350、380)は、前記第1混合信号により駆動されるように適用され、
前記第2混合回路に接続された前記第2及び第3スイッチ素子(360、370)は、前記第1混合信号の前記反転信号により駆動されるように適用される請求項8に記載の構成。 - 前記混合回路(200、300)及び/又はスイッチ素子(250−280、350−380)の前記組は、電圧制御スイッチを備える請求項1乃至9のいずれか1項に記載の構成。
- 前記混合回路(200、300)及び/又はスイッチ素子(250−280、350−380)の前記組は、FETトランジスタを備える請求項1乃至10のいずれか1項に記載の構成。
- 前記FETトランジスタは、CMOS技術において提供される請求項11に記載の構成。
- 前記構成は、送信機混合回路として提供され、
前記第1信号は、入力信号として受信されることとなる直交IF信号であり、
前記第2信号は、出力信号として提供されることとなるRF信号である請求項1乃至12のいずれか1項に記載の構成。 - 前記構成は、受信機混合回路として提供され、
前記第1信号は、入力信号として受信されることとなるRF信号であり、
前記第2信号は、出力信号として提供されることとなる直交IF信号である請求項1乃至12のいずれか1項に記載の構成。 - 離れた通信機器と無線で通信する通信インタフェースを有する無線通信機器(1)であって、
請求項1乃至14のいずれか1項に記載の混合する構成を特徴とする無線通信機器。 - 前記機器は、携帯無線通信機器、移動体無線端末、ページャ、通信機、電子オーガナイザ又はスマートフォンである請求項15に記載の機器。
- 前記機器は、移動体電話機(1)である請求項15に記載の機器。
- 第1周波数の第1信号を第2周波数の第2信号に変換するために信号を混合する方法であって、
前記第1信号の受信と、
前記第2信号を提供するように並列に接続された第1及び第2混合回路(200、300)を備え、各混合回路が第1及び第2端子に接続される混合回路の構成において前記第1信号の混合と、のステップを備え、
前記混合回路と第1端子との間の信号経路に提供され、前記第1又は第2混合回路のいずれか1つを前記第1及び第2端子に動作可能に接続するスイッチ素子(250、260、270、280、350、360、370、380)の組の制御のステップを特徴とする方法。 - 前記第2信号を提供するように、前記第1信号を前記第1混合信号と混合するために第1混合信号の第1及び/又は第2状態の間に前記第1混合回路(110、200)を導通とする制御と、
前記第2信号を提供するように、前記第1信号を前記第2混合信号と混合するために第2混合信号の第1及び/又は第2状態の間に前記第2混合回路(120、300)を導通とする制御と、
前記第2混合信号の前記第1及び/又は前記第2状態の間に前記第1混合回路に接続されたスイッチ素子(250、260、270、280)を導通とする制御と、
前記第1混合信号の前記第1及び/又は前記第2状態の間に前記第2混合回路に接続されたスイッチ素子(350、360、370、380)を導通とする制御と、のステップを更に備える請求項18に記載の方法。 - 前記第1及び第2混合信号は、共通の周波数及び互いにπ/2ラジアン位相がシフトされた第1及び第2位相を有する第1及び第2局部発信器(LO)信号及び/又はそれらの反転信号である請求項18又は19に記載の方法。
- 前記第1及び第2混合回路(200、300)のそれぞれにおいて、混合手段(210、220、230、240、310、320、330、340)の組を提供するステップを備え、
前記混合手段のそれぞれは、第1、第2及び第3端子を有し、
前記第1混合回路(200)の前記混合手段(210−240)の前記第3端子で受信した、第1及び第3位相を有する第1LO信号及び/又はその反転信号である前記第1混合信号を使用して前記第1混合回路(200)を駆動し、
前記第2混合回路(300)の前記混合手段(310−340)の前記第3端子で受信した、第2及び第4位相を有するLO信号及び/又はその反転信号である前記第2混合信号を使用して前記第2混合回路を駆動する請求項18乃至20のいずれか1項に記載の方法。 - 前記混合回路(200、300)のそれぞれに対し、
混合手段の前記組の第1及び第3混合手段(210、230、310、330)の第1端子を前記構成の第1端子に、及び前記第1及び第3混合手段の第2端子を混合手段の組の第2及び第4混合手段(220、240、340、340)の第1端子に動作可能に接続し、
第2及び第4混合手段の第2端子を、前記構成の前記第2端子に動作可能に接続し、
前記第1及び第3混合手段の第2端子に、IF端子である第3及び第4端子を提供するステップを更に備える請求項21に記載の方法。 - 前記混合手段(210−240、310−340)をトランジスタとして提供し、
前記第1混合信号を使用して、前記第1混合回路(200)の第1及び第4混合手段(210、240)を駆動し、
前記第1混合信号の前記反転信号を使用して、前記第1混合回路の第2及び第3混合手段(220、230)を駆動し、
前記第2混合信号を使用して、前記第2混合回路(300)の第1及び第4混合手段(310、340)を駆動し、
前記第2混合信号の前記反転信号を使用して、前記第2混合回路の第2及び第3混合手段(320、330)を駆動するステップを更に備える請求項22に記載の方法。 - トランジスタにより前記スイッチ素子(250−280、350−380)を提供するステップを備える請求項18乃至23のいずれか1項に記載の方法。
- 前記各混合回路(200、300)に対し、
前記第1及び第3混合手段(210、230、310、330)の前記第1端子と前記第1端子との間の前記信号経路に、前記第1及び第3スイッチ素子(250、270、350、370)を提供し、
前記第2及び第4混合手段(220、240、320、340)の前記第2端子と前記第2端子との間に前記第2及び第4スイッチ素子(260、280、360、380)を提供するステップを更に備える請求項23又は24に記載の方法。 - 前記第2混合信号を使用して、前記第1混合回路(200)に接続された前記第1及び第4スイッチ素子(250、280)の駆動と、
前記第2混合信号の前記反転信号を使用して、前記第1混合回路に接続された前記第2及び第3スイッチ素子(260、270)の駆動と、
前記第1混合信号を使用して、前記第2混合回路(300)に接続された前記第1及び第4スイッチ素子(350、380)の駆動と、
前記第1混合信号の前記反転信号を使用して、前記第2混合回路に接続された前記第2及び第3スイッチ素子(360、370)の駆動と、のステップを備える請求項25に記載の方法。 - 前記混合回路(100;200、300)及び/又は前記スイッチ素子(140;250−280、350−380)を電圧制御スイッチとして提供する請求項18乃至26のいずれか1項に記載の方法。
- 前記混合回路(100;200、300)及び/又は前記スイッチ素子(140;250−280、350−380)をFETトランジスタで提供する請求項18乃至27のいずれか1項に記載の方法。
- CMOS技術を使用して前記FETトランジスタを提供するステップを備える請求項28に記載の方法。
- 送信機混合回路、直交IF信号である前記第1信号及びRF信号である前記第1信号として前記構成を提供するステップを備える請求項18乃至29のいずれか1項に記載の構成。
- 受信機混合回路、RF信号である前記第1信号及び直交IF信号である前記第1信号として前記構成を提供するステップを備える請求項18乃至29のいずれか1項に記載の構成。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP03028350A EP1542356B1 (en) | 2003-12-10 | 2003-12-10 | Mixer arrangement |
US52998403P | 2003-12-16 | 2003-12-16 | |
PCT/EP2004/013000 WO2005060089A2 (en) | 2003-12-10 | 2004-11-17 | Mixer arrangement |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2007514349A true JP2007514349A (ja) | 2007-05-31 |
JP4685795B2 JP4685795B2 (ja) | 2011-05-18 |
Family
ID=34486167
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006543404A Active JP4685795B2 (ja) | 2003-12-10 | 2004-11-17 | 混合回路の構成 |
Country Status (6)
Country | Link |
---|---|
US (1) | US8060048B2 (ja) |
EP (1) | EP1542356B1 (ja) |
JP (1) | JP4685795B2 (ja) |
CN (1) | CN1890873B (ja) |
AT (1) | ATE391359T1 (ja) |
DE (1) | DE60320117T2 (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011517527A (ja) * | 2008-03-21 | 2011-06-09 | クゥアルコム・インコーポレイテッド | 段階的利得ミキサ |
JP2014241599A (ja) * | 2008-01-07 | 2014-12-25 | クゥアルコム・インコーポレイテッドQualcomm Incorporated | 低雑音および低変換損を有する直交無線周波数ミキサ |
CN107251417A (zh) * | 2015-02-13 | 2017-10-13 | 高通股份有限公司 | 具有低噪声和低变频损耗的完全i/q平衡正交射频混频器 |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101051568B1 (ko) | 2003-12-10 | 2011-07-22 | 텔레폰악티에볼라겟엘엠에릭슨(펍) | 혼합 장치 |
US8731504B2 (en) * | 2006-03-16 | 2014-05-20 | Newport Media, Inc. | System and method for performing RF filtering |
US8041327B2 (en) * | 2006-03-16 | 2011-10-18 | Newport Media, Inc. | Wideband resistive input mixer with noise-cancelled impedance |
US8099070B2 (en) | 2008-04-23 | 2012-01-17 | Telefonaktiebolaget Lm Ericsson (Publ) | Passive mixer and four phase clocking method and apparatus |
US8433277B2 (en) | 2008-04-23 | 2013-04-30 | Telefonaktiebolaget Lm Ericsson (Publ) | Passive mixer and four-phase clocking method and apparatus |
CN104813583B (zh) * | 2013-09-29 | 2017-06-20 | 华为技术有限公司 | 正交混频装置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61240705A (ja) * | 1985-04-15 | 1986-10-27 | レイセオン カンパニ− | 無線周波数回路 |
JPS61270906A (ja) * | 1985-03-29 | 1986-12-01 | ハネウエル・インコ−ポレ−テツド | 分布増幅ミキサ |
WO1998051004A1 (fr) * | 1997-05-05 | 1998-11-12 | Alcatel | Melangeur compact doublement equilibre a quad de tecs froids en technologie mmic |
US20020051497A1 (en) * | 2000-03-15 | 2002-05-02 | Breems Lucien Johannes | Method and quadrature device for compensating mismatch in parallel paths by switching signals therein |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100204591B1 (ko) * | 1996-11-18 | 1999-06-15 | 정선종 | 복제 전압-전류 변환기를 사용한 혼합기 |
US5999804A (en) * | 1997-03-20 | 1999-12-07 | National Semiconductor Corporation | Low noise quadrature mixer circuit |
US6144845A (en) * | 1997-12-31 | 2000-11-07 | Motorola, Inc. | Method and circuit for image rejection |
US6313688B1 (en) * | 1998-07-24 | 2001-11-06 | Gct Semiconductor, Inc. | Mixer structure and method of using same |
US6226509B1 (en) * | 1998-09-15 | 2001-05-01 | Nortel Networks Limited | Image reject mixer, circuit, and method for image rejection |
FR2809552B1 (fr) * | 2000-05-25 | 2002-07-19 | Cit Alcatel | Melangeur doublement equilibre en technologie mmic |
US6370372B1 (en) * | 2000-09-25 | 2002-04-09 | Conexant Systems, Inc. | Subharmonic mixer circuit and method |
JP2002111525A (ja) * | 2000-09-29 | 2002-04-12 | Matsushita Electric Ind Co Ltd | 2出力チューナ |
US6639447B2 (en) * | 2002-03-08 | 2003-10-28 | Sirific Wireless Corporation | High linearity Gilbert I Q dual mixer |
US6810242B2 (en) * | 2002-09-30 | 2004-10-26 | Skyworks Solutions, Inc. | Subharmonic mixer |
US7248850B2 (en) * | 2002-12-10 | 2007-07-24 | Nanoamp Solutions, Inc. | Passive subharmonic mixer design |
-
2003
- 2003-12-10 EP EP03028350A patent/EP1542356B1/en not_active Expired - Lifetime
- 2003-12-10 DE DE60320117T patent/DE60320117T2/de not_active Expired - Lifetime
- 2003-12-10 AT AT03028350T patent/ATE391359T1/de not_active IP Right Cessation
-
2004
- 2004-11-17 US US10/596,691 patent/US8060048B2/en active Active
- 2004-11-17 CN CN200480036258.1A patent/CN1890873B/zh active Active
- 2004-11-17 JP JP2006543404A patent/JP4685795B2/ja active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61270906A (ja) * | 1985-03-29 | 1986-12-01 | ハネウエル・インコ−ポレ−テツド | 分布増幅ミキサ |
JPS61240705A (ja) * | 1985-04-15 | 1986-10-27 | レイセオン カンパニ− | 無線周波数回路 |
WO1998051004A1 (fr) * | 1997-05-05 | 1998-11-12 | Alcatel | Melangeur compact doublement equilibre a quad de tecs froids en technologie mmic |
JP2000514988A (ja) * | 1997-05-05 | 2000-11-07 | アルカテル | Mmic技術によるコールドfetカッドを有するダブルバランスド小型ミクサ |
US20020051497A1 (en) * | 2000-03-15 | 2002-05-02 | Breems Lucien Johannes | Method and quadrature device for compensating mismatch in parallel paths by switching signals therein |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2014241599A (ja) * | 2008-01-07 | 2014-12-25 | クゥアルコム・インコーポレイテッドQualcomm Incorporated | 低雑音および低変換損を有する直交無線周波数ミキサ |
JP2016105602A (ja) * | 2008-01-07 | 2016-06-09 | クゥアルコム・インコーポレイテッドQualcomm Incorporated | 低雑音および低変換損を有する直交無線周波数ミキサ |
JP2011517527A (ja) * | 2008-03-21 | 2011-06-09 | クゥアルコム・インコーポレイテッド | 段階的利得ミキサ |
US8229043B2 (en) | 2008-03-21 | 2012-07-24 | Qualcomm Incorporated | Stepped gain mixer |
CN107251417A (zh) * | 2015-02-13 | 2017-10-13 | 高通股份有限公司 | 具有低噪声和低变频损耗的完全i/q平衡正交射频混频器 |
Also Published As
Publication number | Publication date |
---|---|
EP1542356B1 (en) | 2008-04-02 |
US8060048B2 (en) | 2011-11-15 |
CN1890873B (zh) | 2010-05-05 |
EP1542356A1 (en) | 2005-06-15 |
ATE391359T1 (de) | 2008-04-15 |
JP4685795B2 (ja) | 2011-05-18 |
DE60320117D1 (de) | 2008-05-15 |
CN1890873A (zh) | 2007-01-03 |
US20070230558A1 (en) | 2007-10-04 |
DE60320117T2 (de) | 2008-09-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6865382B2 (en) | Mixer having low noise, controllable gain, and/or low supply voltage operation | |
US6889037B2 (en) | Reducing active mixer flicker noise | |
US7277682B2 (en) | RF passive mixer with DC offset tracking and local oscillator DC bias level-shifting network for reducing even-order distortion | |
US8493136B2 (en) | Driver circuit and a mixer circuit receiving a signal from the driver circuit | |
US9093956B2 (en) | Variable duty-cycle multi-standard mixer | |
JP4685795B2 (ja) | 混合回路の構成 | |
WO2006040997A1 (ja) | 双方向周波数変換器およびこれを用いた無線機 | |
US8213893B2 (en) | Mixer arrangement | |
ES2373435T3 (es) | Mezclador pasivo. | |
CA3012393C (en) | Generating local oscillator signals in a wireless sensor device | |
KR101034125B1 (ko) | 수동 혼합기 | |
JP4634448B2 (ja) | 無線受信機フロントエンド、及び入力信号を周波数変換する方法 | |
US7737760B2 (en) | Mixer having controllable load with reduced equivalent load value during switching transients of local oscillating signal | |
US6574457B1 (en) | Two-transistor mixer | |
GB2490234A (en) | Generating complementary clock drive signals with differing rise and fall times for a mixer circuit | |
JP2005065095A (ja) | マルチバンド周波数変換回路およびマルチバンド対応通信機 | |
WO2012044147A1 (en) | Mixer circuit and quadrature mixer circuit | |
JPH06291633A (ja) | 信号入断回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20071112 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100409 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100706 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100910 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20101124 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110207 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110210 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140218 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4685795 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |