JP2007335905A - 固体撮像素子の製造方法 - Google Patents

固体撮像素子の製造方法 Download PDF

Info

Publication number
JP2007335905A
JP2007335905A JP2007234533A JP2007234533A JP2007335905A JP 2007335905 A JP2007335905 A JP 2007335905A JP 2007234533 A JP2007234533 A JP 2007234533A JP 2007234533 A JP2007234533 A JP 2007234533A JP 2007335905 A JP2007335905 A JP 2007335905A
Authority
JP
Japan
Prior art keywords
silicon layer
layer
substrate
silicon
state imaging
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2007234533A
Other languages
English (en)
Other versions
JP4816603B2 (ja
Inventor
Yasushi Maruyama
康 丸山
Hideji Abe
秀司 阿部
Hiroyuki Mori
裕之 森
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2007234533A priority Critical patent/JP4816603B2/ja
Publication of JP2007335905A publication Critical patent/JP2007335905A/ja
Application granted granted Critical
Publication of JP4816603B2 publication Critical patent/JP4816603B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Abstract

【課題】感度が高く画素の微細化を図ることを可能にする構成の固体撮像素子を、良好な歩留まりで製造することができる固体撮像素子の製造方法を提供する。
【解決手段】シリコン基板と中間層とシリコン層とが積層された積層基板のシリコン層に受光センサ部の半導体領域を形成する工程と、シリコン層の上に第1の支持基板を張り合わせる工程と、シリコン基板及び中間層を除去する工程と、その後にシリコン層の上方に配線部3を形成する工程と、配線部3上に第2の支持基板33を張り合わせる工程と、第1の支持基板を除去してシリコン層を露出させる工程とを少なくとも有して固体撮像素子を製造する。そして、第2の支持基板33の一面に接着層34を形成し、この接着層34を介して、第2の支持基板33を配線部3上に接着する。
【選択図】図9

Description

本発明は、固体撮像素子の製造方法に係わり、いわゆる裏面照射型の固体撮像素子の製造方法に係わる。
半導体デバイスの高集積化に伴い、トランジスタ及び他の半導体素子をより縮小して実装密度をさらに高める傾向にある。
このため、CMOSセンサ(CMOS型固体撮像素子)においても、画素を微細化して素子を高集積化することが求められる。
しかしながら、従来のCMOSセンサでは、配線部上に形成されたレンズから、配線層の間を通して受光センサ部に光を照射して検出する構成となっていたため、デバイスの高集積化が進むことにより画素が微細化することに伴い、配線層等の障害物により入射光のケラレを生じることから、受光センサ部の開口率が小さくなり、充分な光を受光センサ部に照射することができなくなっていた。このため、感度が低下したり、シェーディングが大きくなったりする問題も生じる。
そこで、裏面側(配線部とは反対側)より受光センサ部に光を照射することにより、配線層等の障害物の影響を受けず、実効開口率100%を達成することが可能になり、大幅に感度を上げることができる。
このことから、裏面側(配線部とは反対側)より受光センサ部に光を照射する構成のCMOSセンサ、いわゆる裏面照射型CMOSセンサの開発が行われている。
そして、裏面照射型のイメージセンサにおいて、受光センサ部のシリコン層を薄くして、高い感度を得ることが考えられている(例えば、特許文献1又は特許文献2参照)。
この構成を適用した裏面照射型CMOSセンサの概略断面図を図13に示す。
このCMOSセンサ100では、受光センサ部102のシリコン基板101が薄く形成されているため、入射光Lの感度を高くすることができる。
また、配線層104を受光センサ部102上に形成しても入射光Lが遮られないため、配線層104のレイアウトの自由度が高くなる。これにより、配線層104を多層に形成して画素の面積を縮小することにより、素子の高集積化を図ることができる。
このようなシリコン層を薄くした裏面照射型のイメージセンサの製造方法としては、例えば、シリコン基板に受光センサ部のフォトダイオードを形成した後に、裏面からシリコン基板を研摩して薄くする方法が考えられている。
特開平6−77461号公報(図3) 特開平6−283702号公報(図2)
しかしながら、上述の製造方法では、裏面を研摩した後のシリコン基板の界面が電気的に不安定になる。また、機械的なダメージがシリコン基板に入ってしまう。
これらのことから、暗電流の発生原因となっている。
このため、上述した構成の裏面照射型構造のイメージセンサは、冷却して使用する等、用途が限られてしまっている。
さらに、光吸収はシリコン層の厚さに依存するが、研摩により薄くしていることから受光センサ部のシリコン層(シリコン基板)の厚さの制御性が悪く、そのためにセンサとしての分光特性がばらつくことになる。
このような問題により、製造歩留まりが悪くなり、コストが高くなってしまう。
従って、裏面照射型構造は、受光センサ部の感度を高くすることができるにもかかわらず、非常に限られた用途でしか使われていない。
また、従来の裏面照射型構造のイメージセンサは、光電変換がなされる受光センサ部が形成されているシリコン層の厚さが数十μmもあり、画素の微細化を図ろうとすると、隣接画素間で信号電荷が拡散して、混色が生じることになる。
このため、微細な画素を実現することが難しい。
上述した問題の解決のために、本発明においては、感度が高くシェーディングをほとんど生じない構成であり、かつ画素の微細化を図ることを可能にする構成の固体撮像素子を良好な歩留まりで製造することができる固体撮像素子の製造方法を提供するものである。
本発明の固体撮像素子の製造方法は、シリコン基板と中間層とシリコン層とが積層された積層基板を使用して、この積層基板のシリコン層に受光センサ部の半導体領域を形成する工程と、シリコン層の上に第1の支持基板を張り合わせる工程と、積層基板のシリコン基板及び中間層を除去する工程と、その後にシリコン層の上方に絶縁層中に配線層を有する配線部を形成する工程と、配線部上に第2の支持基板を張り合わせる工程と、第1の支持基板を除去してシリコン層を露出させる工程とを少なくとも有し、第2の支持基板を張り合わせる工程において、第2の支持基板の一面に接着層を形成し、この接着層を介して、第2の支持基板を配線部上に接着するものである。
上述の本発明の固体撮像素子の製造方法によれば、シリコン層の上方に配線部を形成し、第1の支持基板を除去してシリコン層を露出させるため、配線部が形成された表面側とは反対の裏面側のシリコン層を露出させて、裏面側から光を照射する裏面照射型構造とすることができる。
また、シリコン基板と中間層とシリコン層とが積層された積層基板を使用して、この積層基板のシリコン層に受光センサ部の半導体領域を形成するため、受光センサ部の半導体領域を形成するシリコン層の界面が比較的安定しており、シリコン層の厚さを制御して、固体撮像素子の分光特性を安定化することが容易になる。
しかも、半導体領域を形成するシリコン層に対しては、表面側に配線部を形成し、裏面側に第1の支持基板を張り合わせ、後にこの第1の支持基板を除去することから、シリコン層を研摩する必要がなく、シリコン層に機械的ダメージが入らないようにすることが可能になる。
そして、シリコン層が薄い積層基板を使用すれば、上述した本発明の固体撮像素子の構成、即ち受光センサ部の半導体領域が形成されたシリコン層が10μm以下(或いは5μm以下)と薄い構成の固体撮像素子を製造することが可能になる。
本発明の固体撮像素子の製造方法は、シリコン基板と中間層とシリコン層とが積層された積層基板を使用して、この積層基板のシリコン層に受光センサ部の半導体領域を形成する工程と、シリコン層の上方に絶縁層中に配線層を有する配線部を形成する工程と、その後に配線部上に支持基板を張り合わせる工程と、シリコン基板及び中間層を除去してシリコン層を露出させる工程とを少なくとも有し、支持基板を張り合わせる工程において、この支持基板の一面に接着層を形成し、この接着層を介して、支持基板を配線部上に接着するものである。
上述の本発明の固体撮像素子の製造方法によれば、シリコン層の上方に配線部を形成し、(積層基板の)シリコン基板及び中間層を除去してシリコン層を露出させるため、配線部が形成された表面側とは反対の裏面側のシリコン層を露出させて、裏面側から光を照射する裏面照射型構造とすることができる。
また、シリコン基板と中間層とシリコン層とが積層された積層基板を使用して、この積層基板のシリコン層に受光センサ部の半導体領域を形成するため、受光センサ部の半導体領域を形成するシリコン層の界面が比較的安定しており、シリコン層の厚さを制御して、固体撮像素子の分光特性を安定化することが容易になる。
しかも、半導体領域を形成するシリコン層に対しては、表面側に配線部を形成し、裏面側のシリコン基板及び中間層を除去することから、シリコン層を研摩する必要がなく、シリコン層に機械的ダメージが入らないようにすることが可能になる。
そして、シリコン層が薄い積層基板を使用すれば、上述した本発明の固体撮像素子の構成、即ち受光センサ部の半導体領域が形成されたシリコン層が10μm以下(或いは5μm以下)と薄い構成の固体撮像素子を製造することが可能になる。
本発明の固体撮像素子の製造方法によれば、シリコン層の上に第1の支持基板を張り合わせ、積層基板のシリコン基板及び中間層を除去した後にシリコン層の上方に配線部を形成し、配線部上に第2の支持基板を張り合わせ、第1の支持基板を除去してシリコン層を露出させることにより、シリコン層の界面が安定しており、またシリコン層の厚さを制御して固体撮像素子の分光特性を安定化させることができるため、分光特性が良好な固体撮像素子を歩留まりよく製造することができる。
また、シリコン層が薄い積層基板を使用すれば、受光センサ部の半導体領域が形成されたシリコン層が薄い構成の固体撮像素子を容易に製造することができる。
特に、シリコン層に第1の支持基板を張り合わせる際に、例えば1100℃程度の比較的高温の熱処理を行って、シリコン層の半導体領域の不純物を活性化すると共に、シリコン層の界面の結晶性を良好にすることが可能であり、これによりノイズの非常に少ない固体撮像素子を製造することが可能になる。
本発明の固体撮像素子の製造方法によれば、シリコン層の上方に配線部を形成し、その後に配線部上に支持基板を張り合わせ、シリコン基板及び中間層を除去してシリコン層を露出させることにより、シリコン層の界面が安定しており、またシリコン層の厚さを制御して固体撮像素子の分光特性を安定化させることができるため、分光特性が良好な固体撮像素子を歩留まりよく製造することができる。
また、シリコン層が薄い積層基板を使用すれば、受光センサ部の半導体領域が形成されたシリコン層が薄い構成の固体撮像素子を容易に製造することができる。
特に、比較的低温の熱処理により製造を行うことが可能であるため、トランジスタ等への熱処理の影響を少なくすることが可能であり、これによりピッチの狭いトランジスタを形成して、画素の微細化を図ることが容易になる。また工程数の増加も少ない。
図1は、本発明の一実施の形態として、固体撮像素子の概略構成図(断面図)を示す。
本実施の形態は、本発明をCMOSセンサ(CMOS型固体撮像素子)に適用したものである。
この固体撮像素子1は、表面側から、支持基板2、配線部3、シリコン基板4、カラーフィルタ5、オンチップレンズ6が形成されて構成されている。
配線部3は、層間絶縁層11を介して複数層の配線層12が形成されて成る。配線部3とシリコン基板4との間には、ゲート絶縁膜となる薄い絶縁膜13が形成され、この絶縁膜13の表面側に電荷を読み出すためのゲート電極14が形成されている。
シリコン基板4内には、受光センサ部のフォトダイオードを構成するN型領域17が厚さ方向に厚く形成されており、N型領域17の表面側に正電荷蓄積領域(P領域)16が形成されている。また、ゲート電極14の下の読み出し領域を介して、N型のフローティングディフュージョン(FD)15が形成されている。
支持基板2と配線部3とは、図示しないが、接着層等により接着されている。支持基板2としては、例えばシリコン基板を用いることができる。平坦性が良好で、シリコンとの熱膨張率の差が少ない材料であれば他の材料の基板を用いてもよい。
そして、光Lをレンズ6側、即ち配線部3とは反対の裏面側から入射させる構成となっており、いわゆる裏面照射型のCMOSセンサが構成されている。
ゲート電極14と、N型領域17の先端部と、フローティングディフュージョン15とにより、読み出しトランジスタが構成されている。
また、図示しない断面において、シリコン基板4の表面側の部分に、画素内の他のトランジスタや周辺部の回路素子が形成されている。
特に、本実施の形態においては、受光センサ部が形成されたシリコン層(シリコン基板)4の厚さDを、10μm以下とする。より好ましくは、シリコン層4の厚さDを5μm以下とする。
これにより、シリコン層4の厚さDが薄く形成されているため、隣接する画素への光の入射による混色の発生を抑えることができ、また高い感度を実現することができる。
さらに、CMOSセンサで通常用いられている駆動電圧(2.5V〜3.3V)の範囲で設計して、約200mV/μm以上のドリフト電界を形成することができるため、この電界により表面側への電荷の読み出しを確実に行うことが可能になる。
また、光照射によるノイズも、表面照射型構造のCMOS型固体撮像素子と同等以下である。
シリコン層4の厚さDを10μm以下としたときには、赤外領域も含めた広い波長範囲で高い感度が得られる。
シリコン層4の厚さDを5μm以下としたときには、可視光領域で高い感度を得ることができる。
また、上述の駆動電圧の範囲で設計したときに約400mV/μm以上のドリフト電界を形成することができるため、表面側への電荷の読み出しを容易に行うことができる。
このようにシリコン層4の厚さDを5μm以下としたときには、製造が容易になる利点も有する。
シリコン層4の厚さDが5μmを超えると、図1に示す構成のN型領域17を形成するためには、超高エネルギーのイオン注入を行うことやイオン注入の前に酸化膜等のハードマスクを形成する必要がある。
これに対して、シリコン層4の厚さDを5μm以下としたときには、レジストマスクを用いてN型領域17を形成するイオン注入を行うことが可能になるため、容易に製造ができる。
また、本実施の形態の固体撮像素子1においては、隣接する画素の受光センサ部のN型領域17の間に、画素分離領域として、P領域(高濃度のP型領域)18が深さ方向の全体にわたって形成されている。
これにより、各画素のN型領域17を電気的に分離して、隣接する画素間における電気的混色を防止することができる。
さらに、本実施の形態の固体撮像素子1においては、N型領域17の裏面側、即ちカラーフィルタ5側にも、P領域19が形成されている。
これにより、シリコン層4の裏面側の界面準位に起因する暗電流も低減することができる。
この固体撮像素子1においては、図2に受光センサ部付近の断面図を示すように、受光センサ部のN型領域の比較的深い位置(裏面側の部分)において、入射光が光電変換され、図2中矢印で示すように、表面側に電荷eが移動していく。上述したドリフト電界が大きいほど、この移動がスムーズに行われる。
そして、ゲート電極14をオン状態にすることにより、電荷eがフローティングディフュージョン15に読み出される。
ここで、図1に示す構成の固体撮像素子1において、シリコン層の厚さDと、受光センサ部における量子効率の入射光Lの波長依存性との関係を調べた。
シリコン層の厚さD(μm)と、受光センサ部における量子効率の入射光Lの波長(nm)依存性との関係を図3及び図4に示す。図3は、シリコン層の厚さDと、その厚さのシリコン層全体での量子効率を示している。図4は、光Lの入射側から1μm毎の厚さ区間での量子効率(各部分での吸収割合)を示しており、例えば厚さ2μm〜3μmの区間は2.5μmの所にプロットしている。
図3より、青(波長400nm付近)は2μm以下、緑(波長550nm付近)は5μm程度で、それぞれ100%吸収される。赤(波長750nm付近)は、10μmでも100%は吸収されない。
図4より、シリコン層の厚さを5μmとした場合、深さ4.75〜5.25μm(トランジスタの拡散層を想定)で赤(750nm)が吸収される割合は最大で2%である。緑及び青は無視できるくらい小さい。
また、人間の眼で見る画像アプリケーション用の固体撮像素子では、赤外線カットフィルターを設けて、赤外線が入射しないようにしている。
この赤外線カットフィルターの分光特性を図5に示す。図5では、蒸着型の赤外線カットフィルターと吸収型の赤外線カットフィルターを共に示している。通常は蒸着型が使用され、図5に示すように、波長650nm以下の光はほとんど透過するが、波長650nmより長波長の光はカットされる特性を有している。
従って、人間の眼で見る画像アプリケーション用の固体撮像素子では、650nmよりも長波長側に感度を有する必要がない。なお、監視用の場合には赤外線にも感度を有していた方がよい。
シリコン層4の厚さDが5μm以下であっても波長650nm以下の光に対しての感度が充分得られることから、人間の眼で見る画像アプリケーション用の固体撮像素子では、本実施の形態の構成とすることにより、充分に高い感度が得られる。
また、2次元波動解析により、表面照射型構造のCMOSセンサにおける回折光による混色の発生を調べたところ、数%程度存在することがわかった。
これに対して、裏面照射型構造のCMOSセンサにおいては、回折光による混色はほとんど発生せず、波動解析の検出限界以下(0.1%以下)となる。
ただし、裏面照射型構造のCMOSセンサでは、裏面から入射した光が表面側の素子(例えばトランジスタ)へ影響を及ぼしてノイズ源となる可能性がある。
そこで、シリコン層の厚さを例えば5μmとすることにより、裏面から入射した光による表面側の素子(例えばトランジスタ)への影響を抑制することができ、トータルのノイズの量を表面照射型構造のCMOSセンサよりも低減することができる。
上述の本実施の形態の固体撮像素子1の構成によれば、受光センサ部が形成されたシリコン層4の配線部3の側(表面側)とは反対側(裏面側)にオンチップレンズ6等を配置して、この裏面側から光Lを入射させる裏面照射型構造となっており、オンチップレンズ6と受光センサ部との間に配線層12がなく、配線層12による入射光のケラレを生じない。これにより、受光センサ部の面積が同じでも入射光量を増すことができると共に、受光センサ部の面積を増やしたりN型領域17のパターン形状を光が入射し易いように設定したりすることも可能になり、感度の向上を図ることができる。また、周辺画素におけるシェーディングの発生を抑制することができる。
裏面照射型構造となっているため、この図1に示す固体撮像素子1では、配線部3に光を通す必要がないため、配線層12の配置レイアウトや設計の自由度が大きくなることから、例えば配線層13の膜厚や抵抗を最適化することができる。
これにより、各画素の固体撮像素子1をより微細化して、高集積化や小型化を図ることができる。表面照射型構造では100万画素以上のCMOSセンサを構成することが困難であるが、本実施の形態の構成では100万画素以上とすることが容易に実現可能になる。
また、本実施の形態の固体撮像素子1の構成によれば、シリコン層4の厚さDが10μm以下、より好ましくは5μm以下とされるため、シリコン層が数十μm程度の厚さであった従来の裏面照射型構造の構成と比較しても、シリコン層4の厚さDが薄くなっており、レンズ6と受光センサ部のN型領域17との距離をさらに短くすることができるため、この点でも感度の向上を図ることができると共に、隣接画素への入射による混色の発生を抑制することができる。これにより、画素の微細化を図った場合でも、混色の発生を抑制することができる。
そして、シリコン層4の厚さDが薄くなることにより、通常の電圧(2.5V〜3.3V)の範囲で設計した場合に、ドリフト電界を強く形成することができ、裏面側で光電変換された電荷を容易に表面側に読み出すことができる。
これにより、受光センサ部に蓄積される電荷量を増やしても電荷の読み出しを充分に行うことができることから、蓄積される電荷量を増やしてダイナミックレンジを向上することができる。
さらに、本実施の形態の固体撮像素子1の構成によれば、各画素の受光センサ部のフォトダイオードを構成するN型領域17の間に、シリコン層4の厚さ全体にわたって、画素分離領域としてP領域18が形成されていることにより、電気的にも画素を分離することができ、隣接する画素との電気的混色を防止することができる。
さらにまた、本実施の形態の固体撮像素子1の構成によれば、シリコン層4のN型領域17の裏面側にもP領域19が設けられていることにより、表面側(正電荷蓄積領域16)と同様に、裏面側にもいわゆるHAD(Hole Accumulated Diode )構造が形成されている。これにより、裏面側のシリコン層4の界面付近における暗電流の発生を抑制することができる。
そして、本実施の形態の固体撮像素子1は、CMOSセンサ(CMOS型固体撮像素子)であることから、CCD固体撮像素子で問題になるスミアの発生も生じない。
続いて、本発明の固体撮像素子の製造方法の一実施の形態として、図1の固体撮像素子1と同様の構成の裏面照射型構造を有する固体撮像素子を製造する方法を説明する。
本実施の形態では、図6に断面図を示すように、シリコン基板23に、中間層22としてシリコン酸化膜(SiO膜)を介してシリコン層21を形成して成るSOI基板24を使用する。
SOI基板24は、全体の厚さを例えば725μm以下、シリコン層21の厚さを10μm以下(より好ましくは5μm以下)とする。
まず、図7Aに示すように、SOI基板24のシリコン層21に、フォトダイオードを構成するN型領域17の主要部(裏面側の部分)となるN型領域25と、裏面側のP領域19とを、それぞれイオン注入により形成する。また、併せてカラーフィルタやオンチップレンズの位置合わせのための合わせマーク26も形成する。
次に、図7Bに示すように、第1の支持基板31の一面に接着層32を形成し、この接着層32を介して、第1の支持基板31をSOI基板24のシリコン層21に接着する。そして、例えば1100℃の熱処理を施すことにより、接着を行う。この際に、シリコン層21のN型領域25やP領域19の不純物が活性化される。
次に、図7Cに示すように、ウエハの上下を反転する。
続いて、例えば、バックグラインド法や、CMP(化学的機械的研磨)法や、ウエットエッチング等により、シリコン層21の上にあるシリコン基板23及び中間層22を順次除去する。これにより、図8Dに示すように、シリコン層21が露出する。
次に、シリコン層21上に薄い絶縁膜を介して読み出しトランジスタのゲート電極14を形成する。また、シリコン層21に対して表面側からN型不純物のイオン注入を行って、フォトダイオードを構成するN型領域17の残りの表面側の部分となるN型領域27と、N型領域から成るフローティングディフュージョン15を形成する。さらに、シリコン層21に対して表面側からP型不純物のイオン注入を行って、N型領域27の表面にP型(P)の正電荷蓄積領域16を形成する(以上図8E参照)。
これにより、裏面側から形成したN型領域25と表面側から形成したN型領域27とにより、受光センサ部のN型領域17が形成される。
続いて、図8Fに示すように、シリコン層21の上に、層間絶縁層11を介して多層の配線層12が形成されて成る配線部3を形成する。
さらに、図示しないが、配線部3の上面に保護膜を形成する。この保護膜は、配線部3が吸湿して配線層12に悪影響を及ぼさないようにするためのものであり、例えばプラズマCVD法でシリコン窒化膜を形成する。
次に、図9Gに示すように、第2の支持基板33の一面に接着層34を形成し、この接着層34を介して、第2の支持基板33を配線部3の上に接着する。そして、400℃以下の熱処理を施すことにより、接着を行う。今回の熱処理は、配線層12を形成した後であるため、配線層12に影響しないようにするため、400℃以下の低温にしている。この場合の接着層34としては、SOG(スピン・オン・グラス)や、金属接合が可能な金属層を用いることができる。
次に、図9Hに示すように、再びウエハを反転させる。
続いて、例えば、バックグラインド法や、CMP(化学的機械的研磨)法や、ウエットエッチング等により、シリコン層21の上にある第1の支持基板31及び接着層32を除去する。これにより、図10Iに示すように、シリコン層21が露出する。
次に、図10Jに示すように、シリコン層21の上に反射防止膜28を形成し、その上にカラーフィルタ5及びオンチップレンズ6を順次形成する。図示しないが、外部端子接続用等のパッド電極の形成も行う。
このようにして、裏面照射型構造の固体撮像素子を製造することができる。
なお、図1に示した固体撮像素子1のようなCMOSセンサでは、撮像部を構成する固体撮像素子1と共に、固体撮像素子1の駆動や制御等を行うための周辺回路部が同一の半導体チップに形成される。
従って、図示しないが、受光センサ部の半導体領域を形成する際に、周辺回路部のトランジスタ等の半導体領域も形成される。同様に、配線層12として、周辺回路部の配線も形成される。
上述の本実施の形態の製造方法によれば、図1に示した固体撮像素子1と同様の構成の固体撮像素子、即ち受光センサ部が形成されたシリコン層の厚さが10μm以下(より好ましくは5μm以下)の固体撮像素子を製造することができる。
従って、本実施の形態の製造方法によれば、可視光領域で充分高い感度が得られ、隣接する画素への光の入射による混色やシェーディング、隣接する画素との電気的混色を抑制することができ、ダイナミックレンジの向上を図ることができ、かつスミアの発生がない構成の固体撮像素子を製造することができる。
本実施の形態では、シリコン層21が予めSOI基板24に形成されたものであるため、シリコン層21の界面が比較的安定しており、図13に示した構成よりも界面で発生する暗電流を低減することができる。
また、シリコン層21の厚さの制御性が良好であり、分光特性を安定させることができるため、製造歩留まりを良好とすることができる。
しかも、シリコン層21に対しては、表面側に配線部3を形成し、裏面側に第1の支持基板31を張り合わせ、後にこの第1の支持基板31を除去することにより、シリコン層21を研摩しないため、シリコン層21に機械的ダメージが入らない。
また、本実施の形態では、SOI基板24を使用しているため、例えば既存の(市販されている)安価なSOI基板24を用いて、より安いコストで固体撮像素子を製造することも可能になる。
特に、本実施の形態の製造方法では、第1の支持基板31の貼り合わせの際の比較的高温の熱処理により、シリコン層21の活性層の界面の結晶性を向上することができ、ノイズが少ない固体撮像素子を製造することができる。また、裏面側のP領域19を裏面側からシリコン層21にイオン注入して形成するため、P領域19の位置をシリコン層21の裏面側の界面付近に制御することが容易である。
次に、本発明の固体撮像素子の製造方法の他の実施の形態として、図1の固体撮像素子1と同様の構成の裏面照射型構造を有する固体撮像素子を製造する他の方法を説明する。
本実施の形態においても、図6に断面図を示すSOI基板24を使用する。
ただし、SOI基板24は、全体の厚さを例えば725μm、中間層(SiO膜)22の厚さを例えば10μm以下として、シリコン層21の厚さを10μm以下(より好ましくは5μm以下)とする。
まず、図11Aに示すように、SOI基板24のシリコン層21に、フォトダイオードを構成するN型領域17と、裏面側のP領域19と、表面側のP領域16と、フローティングディフュージョン15となるN型領域を、それぞれイオン注入により形成する。また、併せてカラーフィルタやオンチップレンズの位置合わせのための合わせマーク26も形成する。なお、N型領域17は、上部と下部のパターンが異なるので、例えば下部を形成するイオン注入と上部を形成するイオン注入との2回に分けて形成する。
このとき、シリコン層21の厚さが5μm以下である場合には、図示しないフォトレジストをマスクとして用いてイオン注入を行うことができるが、シリコン層21の厚さが5μmを超える場合には、酸化膜等によるハードマスクを用いて比較的高いエネルギーでイオン注入を行う必要がある。
次に、シリコン層21上に薄い絶縁膜を介して読み出しトランジスタのゲート電極14を形成する。
続いて、図11Bに示すように、シリコン層21の上に、層間絶縁層11を介して多層の配線層12が形成されて成る配線部3を形成する。
さらに、図示しないが、配線部3の上面に保護膜を形成する。この保護膜は、配線部3が吸湿して配線層12に悪影響を及ぼさないようにするためのものであり、例えばプラズマCVD法でシリコン窒化膜を形成する。
次に、図11Cに示すように、第1の支持基板31の一面に接着層32を形成し、この接着層32を介して、第1の支持基板31を配線部3の上に接着する。そして、400℃以下の熱処理を施すことにより、接着を行う。この熱処理は、配線層12を形成した後であるため、配線層12に影響しないようにするため、400℃以下の低温にしている。この場合の接着層32としては、先の実施の形態と同様に、SOG(スピン・オン・グラス)や、金属接合が可能な金属層を用いることができる。
次に、図12Dに示すように、ウエハを反転させる。
続いて、例えば、バックグラインド法や、CMP法や、ウエットエッチング等により、裏面側をエッチングして、SOI基板24のシリコン基板23と中間層(SiO膜)22を除去する。これにより、図12Eに示すように、シリコン層21が露出する。
次に、図示しないがシリコン層21の上面を酸化して酸化膜を形成する。
その後、図12Fに示すように、シリコン層21の上に反射防止膜28を形成し、その上にカラーフィルタ5及びオンチップレンズ6を順次形成する。図示しないが、外部端子接続用等のパッド電極の形成も行う。
このようにして、裏面照射型構造の固体撮像素子を製造することができる。
なお、この場合も、受光センサ部の半導体領域を形成する際に、周辺回路部のトランジスタ等の半導体領域も形成される。同様に、配線層12として、周辺回路部の配線も形成される。
上述の本実施の形態の製造方法によれば、図1に示した固体撮像素子1と同様の構成の固体撮像素子、即ち受光センサ部が形成されたシリコン層の厚さが10μm以下(より好ましくは5μm以下)の固体撮像素子を製造することができる。
従って、本実施の形態の製造方法によれば、可視光領域で充分高い感度が得られ、隣接する画素への光の入射による混色やシェーディング、隣接する画素との電気的混色を抑制することができ、ダイナミックレンジの向上を図ることができ、かつスミアの発生がない構成の固体撮像素子を製造することができる。
本実施の形態では、シリコン層21が予めSOI基板24に形成されたものであるため、シリコン層21の界面が比較的安定しており、図13に示した構成よりも界面で発生する暗電流を低減することができる。
また、シリコン層21の厚さの制御性が良好であり、分光特性を安定させることができるため、製造歩留まりを良好とすることができる。
しかも、シリコン層21に対しては、表面側に配線部3を形成し、裏面側のシリコン基板23及び中間層22を除去することから、シリコン層21を研摩しないため、シリコン層21に機械的ダメージが入らない。
また、本実施の形態では、SOI基板24を使用しているため、例えば既存の(市販されている)安価なSOI基板24を用いて、より安いコストで固体撮像素子を製造することも可能になる。
特に、本実施の形態の製造方法では、熱処理が比較的低温の400℃以下であることから、シリコン層のフォトレジスタ以外の部分に形成される、トランジスタのソース/ドレイン等の不純物領域への熱処理の影響が少なくなる。これにより、最新のデザインルールを適用してトランジスタのチャネル長をより短くすることが可能になることから、容易に微細化を図ることができる。
なお、SOI基板24のシリコン層21の厚さに例えば10%程度のばらつきがある場合には、分光特性にはほとんど影響しないが、同じ条件でイオン注入してもN型領域17の深さや裏面側のP領域19の位置にばらつきが生じることがある。
裏面側のP領域19が裏面側のシリコン層21の界面よりも深い位置に形成されてしまうと、暗電流を抑制する効果が弱くなってノイズが発生するため好ましくない。一方、裏面側のP領域19がシリコン層21の界面よりも浅い位置に形成されてしまうと、電気的バリアとなってしまい、読み出すことが可能な電荷量が少なくなり、感度が低下してしまう。
このシリコン層21の厚さにばらつきに対する有効な方策としては、SOI基板24のウエハのシリコン層21の厚さを測定することにより、例えばシリコン層21の厚さがほぼ同等(ばらつきが問題にならない程度である範囲内)のウエハを選定して使用することや、例えばシリコン層21の厚さに応じてイオン注入の条件(エネルギー等)を変更するように制御することが考えられる。
また、本実施の形態では、図11Aに示したように、N型領域17及び裏面側のP領域19をシリコン層21の表面側からイオン注入して形成しているが、比較的低い温度で注入したイオンの活性化を行うことが可能になれば、シリコン基板23を除去した後(図12Eの工程の後)に裏面側からイオン注入してN型領域17の裏面側の部分やP領域19を形成することも可能である。即ち、先の実施の形態の製造方法のように、表面側と裏面側とから2回に分けてイオン注入することが可能になる。
また、上述の各実施の形態では、受光センサ部の光電変換が行われる領域をN型領域17として、N型領域17の表面側と裏面側とにそれぞれP領域16,19を形成した構成となっているが、本発明では、それぞれ逆導電型にした構成にも適用することが可能である。
なお、上述した製造方法の各実施の形態では、中間層22にSiO膜を用いたSOI基板24を使用したが、本発明の製造方法ではシリコン基板と中間層とシリコン層とが積層された積層基板を使用するものであり、中間層としてその他の材料、例えばポーラスシリコン等の剥離の容易な材料を形成した積層基板を使用することも可能である。
本発明は、上述の実施の形態に限定されるものではなく、本発明の要旨を逸脱しない範囲でその他様々な構成が取り得る。
本発明の一実施の形態の固体撮像素子の概略構成図(断面図)である。 図1の固体撮像素子の要部の断面図である。 シリコン層の厚さと受光センサ部における量子効率の入射光の波長依存性との関係を示す図である。 シリコン層の厚さと受光センサ部における量子効率の入射光の波長依存性との関係を示す図である。 赤外線カットフィルターの分光特性を示す図である。 SOI基板の断面図である。 A〜C 本発明の固体撮像素子の製造方法の一実施の形態を示す製造工程図である。 D〜F 本発明の固体撮像素子の製造方法の一実施の形態を示す製造工程図である。 G、H 本発明の固体撮像素子の製造方法の一実施の形態を示す製造工程図である。 I、J 本発明の固体撮像素子の製造方法の一実施の形態を示す製造工程図である。 A〜C 本発明の固体撮像素子の製造方法の他の実施の形態を示す製造工程図である。 D〜F 本発明の固体撮像素子の製造方法の他の実施の形態を示す製造工程図である。 裏面照射型CMOSセンサの概略断面図である。
符号の説明
1 固体撮像素子、2 支持基板、3 配線部、4,21 シリコン層、5 カラーフィルタ、6 オンチップレンズ、12 配線層、14 ゲート電極、15 フローティングディフュージョン、16,18,19 P領域、17,25,27 N型領域、22 中間層、23 シリコン基板、24 SOI基板、26 合わせマーク、28 反射防止膜、31 第1の支持基板、32,34 接着層、33 第2の支持基板

Claims (6)

  1. シリコン基板と中間層とシリコン層とが積層された積層基板を使用して、
    前記積層基板の前記シリコン層に受光センサ部の半導体領域を形成する工程と、
    前記シリコン層の上に第1の支持基板を張り合わせる工程と、
    前記積層基板の前記シリコン基板及び前記中間層を除去する工程と、
    その後に、前記シリコン層の上方に、絶縁層中に配線層を有する配線部を形成する工程と、
    前記配線部上に第2の支持基板を張り合わせる工程と、
    前記第1の支持基板を除去して、前記シリコン層を露出させる工程とを少なくとも有し、
    前記第2の支持基板を張り合わせる工程において、前記第2の支持基板の一面に接着層を形成し、前記接着層を介して、前記第2の支持基板を前記配線部上に接着する
    ことを特徴とする固体撮像素子の製造方法。
  2. 前記接着層に、スピン・オン・グラスを用いることを特徴とする請求項1に記載の固体撮像素子の製造方法。
  3. 前記接着層に、金属接合が可能な金属層を用いることを特徴とする請求項1に記載の固体撮像素子の製造方法。
  4. シリコン基板と中間層とシリコン層とが積層された積層基板を使用して、
    前記積層基板の前記シリコン層に受光センサ部の半導体領域を形成する工程と、
    前記シリコン層の上方に、絶縁層中に配線層を有する配線部を形成する工程と、
    その後に、前記配線部上に支持基板を張り合わせる工程と、
    前記シリコン基板及び前記中間層を除去して、前記シリコン層を露出させる工程とを少なくとも有し、
    前記支持基板を張り合わせる工程において、前記支持基板の一面に接着層を形成し、前記接着層を介して、前記支持基板を前記配線部上に接着する
    ことを特徴とする固体撮像素子の製造方法。
  5. 前記接着層に、スピン・オン・グラスを用いることを特徴とする請求項4に記載の固体撮像素子の製造方法。
  6. 前記接着層に、金属接合が可能な金属層を用いることを特徴とする請求項4に記載の固体撮像素子の製造方法。
JP2007234533A 2007-09-10 2007-09-10 固体撮像素子の製造方法 Expired - Fee Related JP4816603B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2007234533A JP4816603B2 (ja) 2007-09-10 2007-09-10 固体撮像素子の製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007234533A JP4816603B2 (ja) 2007-09-10 2007-09-10 固体撮像素子の製造方法

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2003374627A Division JP4046067B2 (ja) 2003-11-04 2003-11-04 固体撮像素子の製造方法

Publications (2)

Publication Number Publication Date
JP2007335905A true JP2007335905A (ja) 2007-12-27
JP4816603B2 JP4816603B2 (ja) 2011-11-16

Family

ID=38935008

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007234533A Expired - Fee Related JP4816603B2 (ja) 2007-09-10 2007-09-10 固体撮像素子の製造方法

Country Status (1)

Country Link
JP (1) JP4816603B2 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009283533A (ja) * 2008-05-20 2009-12-03 Sumco Corp 裏面照射型固体撮像素子用ウェーハ、その製造方法及び裏面照射型固体撮像素子
JP2011129638A (ja) * 2009-12-16 2011-06-30 Toshiba Corp 固体撮像装置およびその製造方法
US8329490B2 (en) 2009-02-27 2012-12-11 Sony Corporation Method of producing a solid-state image pickup apparatus, solid-state image pickup apparatus, and electronic apparatus
US8508013B2 (en) 2010-10-26 2013-08-13 Samsung Electronics Co., Ltd. Backside illuminated active pixel sensor array and backside illuminated image sensor including the same

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017204510A (ja) 2016-05-09 2017-11-16 キヤノン株式会社 光電変換装置の製造方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003031785A (ja) * 2001-07-11 2003-01-31 Sony Corp X−yアドレス型固体撮像素子およびその製造方法
JP2003078826A (ja) * 2001-09-06 2003-03-14 Sony Corp 固体撮像素子
JP2003273343A (ja) * 2002-03-19 2003-09-26 Sony Corp 固体撮像素子の製造方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003031785A (ja) * 2001-07-11 2003-01-31 Sony Corp X−yアドレス型固体撮像素子およびその製造方法
JP2003078826A (ja) * 2001-09-06 2003-03-14 Sony Corp 固体撮像素子
JP2003273343A (ja) * 2002-03-19 2003-09-26 Sony Corp 固体撮像素子の製造方法

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009283533A (ja) * 2008-05-20 2009-12-03 Sumco Corp 裏面照射型固体撮像素子用ウェーハ、その製造方法及び裏面照射型固体撮像素子
US8329490B2 (en) 2009-02-27 2012-12-11 Sony Corporation Method of producing a solid-state image pickup apparatus, solid-state image pickup apparatus, and electronic apparatus
US8922686B2 (en) 2009-02-27 2014-12-30 Sony Corporation Method of producing a solid-state image pickup apparatus, solid-state image pickup apparatus, and electronic apparatus
JP2011129638A (ja) * 2009-12-16 2011-06-30 Toshiba Corp 固体撮像装置およびその製造方法
US8508013B2 (en) 2010-10-26 2013-08-13 Samsung Electronics Co., Ltd. Backside illuminated active pixel sensor array and backside illuminated image sensor including the same
US8945973B2 (en) 2010-10-26 2015-02-03 Samsung Electronics, Co., Ltd. Method of manufacturing backside illuminated active pixel sensor array

Also Published As

Publication number Publication date
JP4816603B2 (ja) 2011-11-16

Similar Documents

Publication Publication Date Title
JP4046067B2 (ja) 固体撮像素子の製造方法
JP4501633B2 (ja) 固体撮像素子とその製造方法
JP5218502B2 (ja) 固体撮像装置の製造方法
US20100163941A1 (en) Image sensor and method for manufacturing the same
JP4691939B2 (ja) 裏面照射型固体撮像素子の製造方法
JP2011082253A (ja) 固体撮像装置、および、その製造方法、電子機器
US20100224917A1 (en) Solid-state image pickup apparatus and method of manufacturing the same
US11942493B2 (en) Imaging device and electronic device
JP4816603B2 (ja) 固体撮像素子の製造方法
JP4479729B2 (ja) 固体撮像装置、電子モジュール及び電子機器
JP4858367B2 (ja) 固体撮像素子の製造方法
JP2008258201A (ja) 裏面照射型固体撮像素子
JP2005353996A (ja) 固体撮像素子とその製造方法、並びに半導体装置とその製造方法
JP4816602B2 (ja) 固体撮像素子の製造方法
JP5115567B2 (ja) 固体撮像装置とその製造方法、並びに半導体装置とその製造方法
JP5115566B2 (ja) 固体撮像装置とその製造方法、並びに半導体装置とその製造方法

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20071010

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20071010

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20110802

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110815

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140909

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140909

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees