JP2007251530A - 電圧信号出力回路及びccd型固体撮像装置 - Google Patents
電圧信号出力回路及びccd型固体撮像装置 Download PDFInfo
- Publication number
- JP2007251530A JP2007251530A JP2006071268A JP2006071268A JP2007251530A JP 2007251530 A JP2007251530 A JP 2007251530A JP 2006071268 A JP2006071268 A JP 2006071268A JP 2006071268 A JP2006071268 A JP 2006071268A JP 2007251530 A JP2007251530 A JP 2007251530A
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- output
- transistor
- signal
- level
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Transforming Light Signals Into Electric Signals (AREA)
Abstract
【解決手段】第1電圧、第2電圧、両者の中間電圧の3つの電圧を切替えて出力電圧とする電圧信号出力回路において、中間電圧の電源と出力TOとの間に並列に接続され中間電圧VMを選択して出力TOに接続するPMOSトランジスタP1及びNMOSトランジスタN1で構成される選択接続手段と、出力電圧の切替えに応じてトランジスタP1,N1の基板電位を供給するウェル51,62への印加電圧を切り替えるウェル電圧切替手段Sn,Spとを備え、中間電圧VMを選択し出力電圧とする期間では前記ウェルに前記中間電圧VMを接続する。これにより、トランジスタの基板バイアス効果が無くなる。
【選択図】図2
Description
図1は、本発明の第1実施形態に係る3値電圧信号を切り替えて出力する電圧信号出力回路の回路図である。この電圧信号出力回路は、固体撮像装置を構成するCCD型固体撮像素子の垂直転送路に3値の駆動電圧を出力する。
図5は、本発明の第2実施形態に係る電圧信号出力回路の構成図である。本実施形態の電圧信号出力回路も、CCD型固体撮像装置の垂直転送路の駆動に用いられる。
入力信号PGを再びHレベルとすると、出力TOは中間電圧VMに戻り、次の電荷転送状態に移行する。
N0〜N4,N2’,N3’,N4 高耐圧NMOSトランジスタ
Sn,Sn’,Sp,Sp’ スイッチ
10 制御ロジック回路
11,33,41 論理回路
20 出力部
30,40 ウェル電圧切替回路
34,42 レベルシフト回路(レベル変換回路)
Claims (6)
- 半導体基板に形成され、高位となる第1の電圧、低位となる第2の電圧、該第1,第2の電圧の中間の電圧の3つの電圧を切替えていずれか1つの電圧を出力電圧とするCMOS構成の電圧信号出力回路において、前記中間電圧の電源と出力端子との間に設けられ該中間電圧を選択接続するトランジスタで構成される選択接続手段と、前記出力電圧の切替えに応じてトランジスタの基板電位を供給する半導体ウェルへの印加電圧を切り替えるウェル電圧切替手段とを備えることを特徴とする電圧信号出力回路。
- 前記選択接続手段は前記中間電圧の電源と前記出力端子との間に並列に接続されるPMOSトランジスタ及びNMOSトランジスタで構成され、前記ウェル電圧切替手段は、前記出力電圧の切替えに応じて前記PMOSトランジスタの基板電位を供給するN型ウェルへの印加電圧および/または前記NMOSトランジスタの基板電位を供給するP型ウェルへの印加電圧を切り替えることを特徴とする請求項1に記載の電圧信号出力回路。
- 前記ウェル電圧切替手段は、前記出力電圧が前記中間電圧より低い電圧レベルから該中間電圧に切替わる第1の期間において前記PMOSトランジスタの基板電位を供給するN型ウェルに前記中間電圧を接続し、前記出力電圧が前記中間電圧より高い電圧レベルから該中間電圧に切替わる第2の期間において前記NMOSトランジスタの基板電位を供給するP型ウェルを前記中間電圧に接続することを特徴とする請求項2に記載の電圧信号出力回路。
- 前記ウェル電圧切替手段は、前記第1の期間に前記NMOSトランジスタの基板電位を供給するP型ウェルを前記出力電圧に接続し、前記第2の期間において前記PMOSトランジスタの基板電位を供給するN型ウェルを前記出力電圧に接続することを特徴とする請求項3に記載の電圧信号出力回路。
- 前記中間電圧は、前記第1の電圧と前記第2の電圧の間にある複数の電圧レベルとすることを特徴とする請求項1乃至請求項4のいずれかに記載の電圧信号出力回路。
- 前記第1の電圧と前記第2の電圧と前記中間電圧とが駆動電圧として印加される電荷転送路を備えるCCD型固体撮像素子と、請求項1乃至請求項5のいずれかに記載の電圧信号出力回路とを備えることを特徴とするCCD型固体撮像装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006071268A JP4696006B2 (ja) | 2006-03-15 | 2006-03-15 | 電圧信号出力回路及びccd型固体撮像装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006071268A JP4696006B2 (ja) | 2006-03-15 | 2006-03-15 | 電圧信号出力回路及びccd型固体撮像装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2007251530A true JP2007251530A (ja) | 2007-09-27 |
JP4696006B2 JP4696006B2 (ja) | 2011-06-08 |
Family
ID=38595374
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006071268A Expired - Fee Related JP4696006B2 (ja) | 2006-03-15 | 2006-03-15 | 電圧信号出力回路及びccd型固体撮像装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4696006B2 (ja) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06232702A (ja) * | 1991-05-10 | 1994-08-19 | Nec Corp | 3値レベルパルス発生回路 |
JPH09307817A (ja) * | 1995-05-23 | 1997-11-28 | Sharp Corp | ドライバ回路 |
JP2001128073A (ja) * | 1999-10-26 | 2001-05-11 | Fuji Film Microdevices Co Ltd | 3値電圧信号発生回路 |
-
2006
- 2006-03-15 JP JP2006071268A patent/JP4696006B2/ja not_active Expired - Fee Related
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06232702A (ja) * | 1991-05-10 | 1994-08-19 | Nec Corp | 3値レベルパルス発生回路 |
JPH09307817A (ja) * | 1995-05-23 | 1997-11-28 | Sharp Corp | ドライバ回路 |
JP2001128073A (ja) * | 1999-10-26 | 2001-05-11 | Fuji Film Microdevices Co Ltd | 3値電圧信号発生回路 |
Also Published As
Publication number | Publication date |
---|---|
JP4696006B2 (ja) | 2011-06-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101623117B1 (ko) | 레벨 쉬프팅이 가능한 로직 회로 | |
US7145363B2 (en) | Level shifter | |
JP2006121654A (ja) | レベル変換回路 | |
US7425845B2 (en) | Semiconductor integrated circuit | |
JP4799255B2 (ja) | 半導体集積回路 | |
JP5467454B2 (ja) | ブートストラップ回路及びレベルシフト回路並びにワード線駆動回路 | |
US6998668B2 (en) | Semiconductor integrated circuit device including a level shifter | |
JP4137118B2 (ja) | 半導体装置 | |
US7514960B2 (en) | Level shifter circuit | |
JP5421075B2 (ja) | 入力回路 | |
TWI388207B (zh) | 驅動裝置 | |
JP2006059910A (ja) | 半導体装置 | |
US20120013386A1 (en) | Level shifter | |
US7218145B2 (en) | Level conversion circuit | |
JP4696006B2 (ja) | 電圧信号出力回路及びccd型固体撮像装置 | |
JP2003188706A (ja) | 入出力バッファ回路 | |
US20090284287A1 (en) | Output buffer circuit and integrated circuit | |
JP4364752B2 (ja) | 出力回路 | |
JP4588436B2 (ja) | レベルシフタ回路 | |
US20210044297A1 (en) | Image sensor | |
JP5982460B2 (ja) | 出力回路 | |
US7570106B2 (en) | Substrate voltage generating circuit with improved level shift circuit | |
JP2007060453A (ja) | Ccd駆動回路 | |
JP3711075B2 (ja) | 出力バッファ回路、および入出力バッファ回路 | |
JP2015002507A (ja) | スイッチ回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20071109 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20071116 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20071126 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080710 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20101124 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20101130 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20101213 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110201 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110228 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140304 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |