JP2007219205A5 - - Google Patents

Download PDF

Info

Publication number
JP2007219205A5
JP2007219205A5 JP2006040388A JP2006040388A JP2007219205A5 JP 2007219205 A5 JP2007219205 A5 JP 2007219205A5 JP 2006040388 A JP2006040388 A JP 2006040388A JP 2006040388 A JP2006040388 A JP 2006040388A JP 2007219205 A5 JP2007219205 A5 JP 2007219205A5
Authority
JP
Japan
Prior art keywords
data
signal
lines
line
electro
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2006040388A
Other languages
English (en)
Other versions
JP2007219205A (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2006040388A priority Critical patent/JP2007219205A/ja
Priority claimed from JP2006040388A external-priority patent/JP2007219205A/ja
Publication of JP2007219205A publication Critical patent/JP2007219205A/ja
Publication of JP2007219205A5 publication Critical patent/JP2007219205A5/ja
Withdrawn legal-status Critical Current

Links

Claims (11)

  1. 第1表示領域に、複数の走査線と複数のデータ線との交差に対応して設けられ、各々は、前記走査線が選択されたときに前記データ線に供給されたデータ信号に応じた階調となる複数の第1画素と、
    第2表示領域に、複数の行選択線と、複数のビット線との交差に対応して設けられ、各々は、1ビットを保持するメモリ回路を有し、前記メモリ回路に保持された1ビットの論理レベルが一方である場合にオン表示となる一方、前記論理レベルが他方である場合にオフ表示となる複数の第2画素と、
    前記走査線および前記行選択線を選択するための走査線駆動回路であって、第1表示モードである場合に、少なくとも前記複数の走査線を選択する一方、第2表示モードである場合に、前記複数の走査線を選択しない走査線駆動回路と、
    前記第1表示モードである場合、選択された走査線に対応する画素の階調に応じたデータ信号を、前記データ線に出力する一方、
    前記第2表示モードである場合、選択された行選択線に対応する画素のオン表示またはオフ表示を指定するデータ信号を、前記ビット線に対応するデータ線に出力するデータ線駆動回路と、
    を具備することを特徴とする電気光学装置。
  2. 前記複数のビット線は、前記複数のデータ線の一部に対応して設けられることを特徴とする請求項1に記載の電気光学装置。
  3. 前記複数のデータ線のうち一部に設けられるとともに、当該データ線に供給された論理信号を前記複数のビット線の一部であって指定された列のビット線に供給するデコーダを備えることを特徴とする請求項1に記載の電気光学装置。
  4. 前記データ線駆動回路は、
    選択された走査線に対応する画素の階調を指定するデータを、当該階調に応じた電圧に変換するD/A変換回路を備え、
    前記第2表示モードである場合に、前記D/A変換回路による変換動作を停止させることを特徴とする請求項1乃至3のいずれか1項に記載の電気光学装置。
  5. 前記第2表示領域に光を照射する光源を更に有し、
    前記第2表示モードである場合に、前記光源による照射を停止させることを特徴とする請求項1乃至3のいずれか1項に記載の電気光学装置。
  6. 前記第1画素は、前記走査線が選択されたときの論理レベルが一方または他方である場合に、オンするスイッチング素子を有し、
    前記第2画素におけるメモリ回路は、前記行選択線が選択されたときの論理レベルが一方または他方である場合に、前記ビット線に供給されたデータ信号の論理レベルを保持し、
    前記走査線の論理レベルの一方と他方との差である論理振幅は、前記行選択線の論理レベルの一方と他方との差である論理振幅よりも大きいことを特徴とする請求項1乃至3のいずれか1項に記載の電気光学装置。
  7. 前記第2画素は、
    前記メモリ回路に保持された1ビットの論理レベルが一方である場合に、前記コモン信号と同一論理のオフ信号を選択し、前記保持された1ビットの論理レベルが他方である場合に、前記オフ信号と論理反転の関係にあるオン信号を選択する選択回路と、
    前記選択回路により選択されたオン信号またはオフ信号が印加される画素電極と、を備え、当該画素電極は、前記オフ信号と同一論理のコモン信号が印加されるコモン電極と対向することを特徴とする請求項に記載の電気光学装置。
  8. 前記コモン信号、前記オン信号および前記オフ信号は、前記行選択線の論理振幅と同一の低振幅幅であることを特徴とする請求項に記載の電気光学装置。
  9. 前記走査線駆動回路は、前記第2表示モードである場合に、前記メモリ回路に保持された1ビットのデータを書き換える第2画素に対応する行選択線を選択する、ことを特徴とする請求項1乃至3のいずれか1項に記載の電気光学装置。
  10. 前記複数のデータ線は、2以上の所定列数毎にブロック化され、各ブロックに属する1列のデータ線に、前記ビット線が1列対応し、
    前記データ線駆動回路は、
    前記第1表示モードにおいて、前記各ブロックに属する所定列数のデータ線を、順次選択する一方、前記第2表示モードにおいて、前記各ブロックに属する所定列数のデータ線のうち、前記ビット線に対応するデータ線を選択するデマルチプレクサを備える、ことを特徴とする請求項1乃至3のいずれか1項に記載の電気光学装置。
  11. 請求項1乃至10のいずれか1項に記載の電気光学装置を備えることを特徴とする電子機器。
JP2006040388A 2006-02-17 2006-02-17 電気光学装置および電子機器 Withdrawn JP2007219205A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2006040388A JP2007219205A (ja) 2006-02-17 2006-02-17 電気光学装置および電子機器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006040388A JP2007219205A (ja) 2006-02-17 2006-02-17 電気光学装置および電子機器

Publications (2)

Publication Number Publication Date
JP2007219205A JP2007219205A (ja) 2007-08-30
JP2007219205A5 true JP2007219205A5 (ja) 2009-01-15

Family

ID=38496580

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006040388A Withdrawn JP2007219205A (ja) 2006-02-17 2006-02-17 電気光学装置および電子機器

Country Status (1)

Country Link
JP (1) JP2007219205A (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009276547A (ja) * 2008-05-14 2009-11-26 Toppoly Optoelectronics Corp アクティブマトリクス型ディスプレイ装置及びこれを備える携帯機器
KR101777868B1 (ko) * 2010-12-17 2017-09-13 엘지디스플레이 주식회사 액정표시장치와 그 저전력 구동 방법
KR102408876B1 (ko) 2015-07-31 2022-06-15 삼성전자주식회사 전자 장치에서 디스플레이 방법 및 장치
KR102591836B1 (ko) * 2018-09-11 2023-10-20 엘지디스플레이 주식회사 터치 디스플레이 패널, 터치 디스플레이 장치

Similar Documents

Publication Publication Date Title
JP2007102215A5 (ja)
JP2008287042A5 (ja)
JP2008122517A (ja) データドライバおよび表示装置
JP4907908B2 (ja) 駆動回路及び表示装置
JP2007147932A5 (ja)
JP2008304896A5 (ja)
CN1855209A (zh) 产生查找表的显示控制设备和方法
JP2003270660A5 (ja)
JP2008310128A5 (ja)
US20120320005A1 (en) Display apparatus and a method for driving the same
JP2003271108A5 (ja)
JP2002278478A5 (ja)
CN101689343B (zh) 有源矩阵显示设备
JP2006011024A5 (ja)
JP2007219205A5 (ja)
JP2007041591A5 (ja)
JP2007058202A5 (ja)
JP2007225928A5 (ja)
JP2006350304A5 (ja)
JP2013050680A (ja) 駆動回路、表示装置、および表示装置の駆動方法
JP2007241009A5 (ja)
JP4012215B2 (ja) デジタル/アナログコンバータおよびこれを利用したディスプレイ
JP2004062163A5 (ja)
JP2005202365A5 (ja)
JP2008180836A (ja) パーシャル表示機能を有する表示装置