JP2007033440A - テストシステム及びテスト方法 - Google Patents

テストシステム及びテスト方法 Download PDF

Info

Publication number
JP2007033440A
JP2007033440A JP2006188549A JP2006188549A JP2007033440A JP 2007033440 A JP2007033440 A JP 2007033440A JP 2006188549 A JP2006188549 A JP 2006188549A JP 2006188549 A JP2006188549 A JP 2006188549A JP 2007033440 A JP2007033440 A JP 2007033440A
Authority
JP
Japan
Prior art keywords
test
test data
data
chip
returned
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2006188549A
Other languages
English (en)
Inventor
Un-Sang Yu
彦相 劉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of JP2007033440A publication Critical patent/JP2007033440A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/31703Comparison aspects, e.g. signature analysis, comparators
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3183Generation of test inputs, e.g. test vectors, patterns or sequences
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/319Tester hardware, i.e. output processing circuits
    • G01R31/3193Tester hardware, i.e. output processing circuits with comparison between actual response and known fault free response

Abstract

【課題】本発明はテストシステム及びそれのテスト方法を提供する。
【解決手段】本発明はテストシステムに関する。本発明に係るテストシステムはテストデータを生成するレファレンスチップと、前記テストデータが入力されて前記レファレンスチップに前記テストデータを返却するテストターゲットチップとを含み、前記レファレンスチップは前記テストデータと前記返却されたテストデータとを比較して前記テストターゲットチップが定常に動作するか否かを判別することを特徴とする。
【選択図】図1

Description

本発明はテストシステムに関する。
テスティング(Testing)とは、与えられた製品が定常に動作するか否かを検査する作業である。製作者の立場では、製品を出庫する前に不良品を選び出すことによって、製品の信頼度を高める必要があり、ユーザの立場では、買い入れた製品または使用中である製品が定常に動作するか否かを確認する必要がある。
最近、設計技術の発達と自動化、及び工程技術の発達により、回路の集積度が大きく向上している一方、テスティングの実施は徐々に難しくなってきている。現在、超集積回路における製造価格でテスティングが占める比重が重くなることによって、テスティングが出庫製品の信頼度の向上だけでなく、製品のコストダウン及び利益増大の側面でも非常に重要な問題として注目されている。
製品を量産する前に、一般的に行われるテスト方法は、自動テスト装備(ATE:Automatic Test Equipment)などのようなテスト装備を用いて行われている。特に、USB、ハードディスクドライバ(HDD)に用いられるSATA(Serial Advanced Technology Attachment)、サーバに用いられる光チャネルサデス(Fibre Channel Serdes)のように高速で動作する装置のテストのためには高価な高速データパターン発生器が別途に具備されるべきである。別途のテスト装備を用いたテスト方法は、高価なテスト装備により製品原価の上昇をもたらす。そして、テスト装備のセットアップまで長い時間がかかって製品の初期検証が遅くなって製品の出荷が遅延される問題がある。
本発明の課題は、別途のテスト装備なしに装置の動作を検証することができるテストシステムを提供することにある。
本発明に係るテストシステムは、テストデータを生成するレファレンスチップと、前記テストデータが入力されて前記レファレンスチップに前記テストデータを変換するテストターゲットチップとを含み、前記レファレンスチップは前記テストデータと前記戻ったテストデータとを比較して前記テストターゲットチップが定常に動作するか否かを判別することを特徴とする。
この実施形態においては、前記レファレンスチップは前記テストデータを生成するテストデータ生成部と、前記テストデータと前記戻ったテストデータとを比較する比較部とを含むことを特徴とする。
この実施形態においては、前記レファレンスチップはテストを通じて動作が検証されたチップであることを特徴とする。
この実施形態においては、前記比較部は前記テストデータと前記戻ったテストデータが一致すれば、前記テストターゲットチップは定常に動作すると判別し、前記テストデータと前記戻ったテストデータが一致しなければ、前記テストターゲットチップは定常に動作しないと判別することを特徴とする。
この実施形態においては、前記レファレンスチップは、前記テストターゲットチップが定常に動作したか否かの判別結果を表示する表示装置をさらに含むことを特徴とする。
この実施形態においては、前記表示装置はLEDで構成されることを特徴とする。
この実施形態においては、前記テストデータ生成部は外部から印加される制御信号に応答して前記テストデータを生成することを特徴とする。
この実施形態においては、前記テストデータ生成部は内部から生成されたクロック信号に応答して前記テストデータを生成することを特徴とする。
この実施形態においては、前記テストデータはシリアルデータであることを特徴とする。
この実施形態においては、前記テストデータターゲットチップに前記テストデータが入力されてパラレルデータ、シリアルデータの順に変換した後、変換されたシリアルデータを前記レファレンスチップに変換することを特徴とする。
本発明に係るテストシステムは、テストデータを生成するレファレンスチップと前記テストデータが入力されて前記レファレンスチップに前記テストデータを戻すテストターゲットチップと、前記テストデータと前記戻ったテストデータを比較して前記テストターゲットチップが定常に動作するか否かを判別する比較部と含むことを特徴とする。
この実施形態においては、前記比較部は前記テストターゲットチップが定常に動作したか否かの判別結果を表示する表示装置をさらに含むことを特徴とする。
本発明に係るテスト方法は、レファレンスチップからテストデータを出力する段階と、テストターゲットチップに前記テストデータが入力されて前記レファレンスチップに前記テストデータを戻す段階と、前記レファレンスチップが前記テストデータと前記戻ったテストデータとを比較して前記テストターゲットチップが定常に動作するか否かを判別する段階とを含むことを特徴とする。
本発明に係るテスト方法は、レファレンスチップからテストデータを出力する段階と、テストターゲットチップに前記テストデータが入力されて前記レファレンスチップに前記テストデータを戻す段階と、比較部が前記テストデータと前記戻ったテストデータとを比較して前記テストターゲットチップが定常に動作するか否かを判別する段階とを含むことを特徴とする。
本発明によると、別途の高価なテスト装備が要しなくなるため、製品の原価を節減するという効果がある。また、検証された複数個のレファレンスチップのみが存在すれば、複数個のチップを同時にテストできるため、テスト時間を減らすことができるという効果がある。
以下、本発明に係る実施形態を添付の図を参照して詳細に説明する。
図1は本発明の第1実施形態に係るテストシステムのブロック図である。本発明の第1実施形態に係るテストシステムはテストターゲットチップ200の動作の検証のために別途のテスト装備なしに検証されたレファレンスチップを用いる。レファレンスチップ100はパラレルデータ受信端子TXD、パラレルデータ送信端子RXD、シリアルデータ送信端子TX、シリアルデータ受信端子RX、テスト制御端子TS、テスト結果端子Toutの入出力端子を有する。レファレンスチップ100は直列化部110、送信ドライバ120、並列化部130、復元部140、テストデータ生成部150、比較部160で構成される。
直列化部(Serializer)110はパラレルデータをシリアルデータに変換する。直列化部110はパラレルデータ受信端子TXDあるいは並列化部130からパラレルデータが入力されてシリアルデータに変換した後、シリアルデータを送信ドライバ120に出力する。
送信ドライバ(Transmit Driver)120は直列化部110から入力されたシリアルデータをシリアルデータ送信端子TXを通じて出力を制御する。送信ドライバ120はテストデータ生成部150から入力されるテストデータTDをテストターゲットチップ200に印加する。送信ドライバ120を通じて出力される送信テストデータDtxは比較部160に一時貯蔵される。
並列化部(Deserializer)130はシリアルデータをパラレルデータに変換する。並列化部130は復元部140からシリアルデータが入力されてパラレルデータに変換した後、パラレルデータ送信端子RXDあるいは直列化部110にパラレルデータを出力する。
復元部(Recovery)140はシリアルデータ受信端子RXを通じて入力される信号のうちデータ成分のみを復元する。復元部140を通じて入力された受信されたテストデータDrxは比較部160に印加される。
テストデータ生成部150はテストターゲットチップ200の動作を検証するためのテストデータTDを生成する。テストデータ生成部150はスイッチなどで構成されて任意のテストデータパターンを生成する。テストデータ生成部150はテスト制御端子TSに入力される制御信号により動作をスタートする。テストデータ生成部150で生成されたテストデータTDは送信ドライバ120を経てテストターゲットチップ200に入力される。
比較部(Comparator)160は送信テストデータDtxと受信されたテストデータDrxが同一であるか否かを判別する。送信テストデータDtxはテストターゲットチップ200に入力されるテストデータである。受信されたテストデータDrxは送信テストデータDtxがテストターゲットチップ200内の各ブロックで動作した後出力されるテストデータである。もし、テストターゲットチップ200が誤動作すれば、受信されたテストデータDrxは送信テストデータDtxと一致しなくなる。比較部160はテストターゲットチップ200が定常に動作するか否かを示すテスト結果をテスト結果端子Toutに出力する。テスト結果端子ToutはLEDのような表示装置と連結されてテストターゲットチップ200が定常に動作するか否かを表示することができる。
図1のテストターゲットチップ200はパラレルデータ受信端子TXD、パラレルデータ送信端子RXD、シリアルデータ送信端子TX、及びシリアルデータ受信端子RXのような入出力端子を有する。テストターゲットチップ200は直列化部210、送信ドライバ220、並列化部230、及び復元部240で構成される。テストターゲットチップ200の入出力端子及びブロックの機能はレファレンスチップ100と同一である。
テストターゲットチップ200のシリアルデータ受信端子RXにレファレンスチップ100から入力されるテストデータパターンが入力される。入力されたテストデータパターンはテストターゲットチップ200内の各ブロックを全部経た後、シリアルデータ送信端子TXに出力される。もしテストターゲットチップ200が正常に動作しなければ、入力されたテストデータパターンはテストターゲットチップ200内の各ブロックを経た出力テストデータパターンと異なるようになる。
また、図1のテストシステムを用いてテストターゲットチップ200の電源特性、温度特性、ノイズ特性に関するテストも容易に実施することができる。例えば、テストターゲットチップ200に電源供給源を連結して供給電源レベルを異にする時、入出力されるテストデータをレファレンスチップ100で比較して供給電源マージンをテストすることができる。また、レファレンスチップ100から印加されるテストデータにノイズ成分を印加するか、レファレンスチップ100とテストターゲットチップ200とを連結するケーブルの長さを調節してテストターゲットチップ200のノイズ特性をテストすることもできる。
図1のテストシステムを用いれば、別途のテスト装備なしに検証されたレファレンスチップ100のみでテストターゲットチップ200の動作を検証することができる。
図2は本発明の第2実施形態に係るテストシステムのブロック図である。レファレンスチップ102のテスト生成部150はクロック端子CLKにクロック信号が印加されて位相同期ループ(PLL)170が動作すれば、テストデータTDの生成をスタートする。その他のブロックの動作は図1のテストシステムと同一である。
図3は本発明の第3実施形態に係るテストシステムのブロック図である。図3のテストシステムはテストデータ生成部350をレファレンスチップ104の外部に具備する。テストデータ生成部350はスイッチなどで構成され、パラレルテストデータを生成してレファレンスチップ104のパラレルデータ受信端子TXDに印加する。レファレンスチップ104に入力されたパラレルテストデータは直列化部110でシリアルデータに変換されて送信ドライバ120を経てテストターゲットチップ200に印加される。その他のブロックの動作は図1のシステムと同一である。
図4は本発明の第4実施形態に係るテストシステムのブロック図である。図4のテストシステムは比較部360をレファレンスチップ106の外部に具備する。図4の比較部360はレファレンスチップ106から出力される送信テストデータDtxとテストターゲットチップ200から出力される受信テストデータDrxとを比較してテストターゲットチップ200のが定常に動作するか否かを検証する。
図5は本発明に係る複数個のチップをテストする方法を示すブロック図である。検証されたn個のレファレンスチップ100の各々をn個のテストターゲットチップ220と連結して多数のチップを同時に検証することができる。テストの結果はレファレンスチップ100にLEDのような表示装置を構成してテストターゲットチップ200が定常に動作するか否かを示すことができる。
図6は本発明に係る複数個のチップをテストする他の方法を示すブロック図である。図6は別途のテスト結果確認部300を置いて、各々のレファレンスチップ100から出力されるテスト結果Tout1〜Toutnを表示する役割を果たす。テスト結果確認部300はテスト結果Tout1〜Toutnを画面表示や印刷などのような視覚的表示または音を用いた聴覚的表示も可能であろう。
上述のように、本発明に係るテストシステムは、別途のテスト装備なしに装置の動作を検証することができる。また、複数個の検証されたレファレンスチップのみが存在すれば、複数個のテストターゲットチップを同時に検証することができる。
本発明に係るテストシステムは集積回路チップや集積回路チップを含んだ各種の電子器機の動作検証テストに適用可能である。
以上のように、図面と明細書において最適な実施形態が開示された。ここで、特定の用語が用いられたが、これはただし本発明を説明するための目的として用いられたものであり、意味限定や特許請求の範囲に記載された本発明の範囲を制限するために用いられたものではない。したがって、本技術分野の通常の知識を持つ者であれば、これから様々な変形及び均一な他の実施形態が可能であることを理解するであろう。したがって、本発明の真の技術的保護範囲は特許請求の範囲の技術的思想により決められなければならない。
本発明の第1実施形態に係るテストシステムのブロック図である。 本発明の第2実施形態に係るテストシステムのブロック図である。 本発明の第3実施形態に係るテストシステムのブロック図である。 本発明の第4実施形態に係るテストシステムのブロック図である。 本発明に係る複数個のチップをテストする方法を示すブロック図である。 本発明に係る複数個のチップをテストする他の方法を示すブロック図である。
符号の説明
100,102,104,106 レファレンスチップ
110,210 直列化部
120,240 送信ドライバ
130,230 並列化部
140,240 復元部
150,350 テストデータ生成部
160,360 比較部
170 位相同期ループ
200 テストターゲットチップ
300 テスト結果確認部

Claims (14)

  1. テストデータを生成するレファレンスチップと、
    前記テストデータが入力されて、前記レファレンスチップに前記テストデータを返却するテストターゲットチップとを含み、
    前記レファレンスチップは前記テストデータと前記返却されたテストデータとを比較して前記テストターゲットチップが定常に動作するか否かを判別することを特徴とするテストシステム。
  2. 前記レファレンスチップは、
    前記テストデータを生成するテストデータ生成部と、
    前記テストデータと前記返却されたテストデータを比較する比較部とを含むことを特徴とする請求項1に記載のテストシステム。
  3. 前記レファレンスチップはテストを通じて動作が検証されたチップであることを特徴とする請求項2に記載のテストシステム。
  4. 前記比較部は前記テストデータと前記返却されたテストデータが一致すれば、前記テストターゲットチップは正常動作すると判別し、
    前記テストデータと前記戻ったテストデータが一致しなければ、前記テストターゲットチップは正常動作しないと判別することを特徴とする請求項2に記載のテストシステム。
  5. 前記レファレンスチップは前記テストターゲットチップが定常に動作したか否かの判別結果を表示する表示装置をさらに含むことを特徴とする請求項4に記載のテストシステム。
  6. 前記表示装置はLEDで構成されることを特徴とする請求項5に記載のテストシステム。
  7. 前記テストデータ生成部は外部から印加される制御信号に応答して前記テストデータを生成することを特徴とする請求項2に記載のテストシステム。
  8. 前記テストデータ生成部は内部で生成されたクロック信号に応答して前記テストデータを生成することを特徴とする請求項2に記載のテストシステム。
  9. 前記テストデータはシリアルデータであることを特徴とする請求項1に記載のテストシステム。
  10. 前記テストターゲットチップに前記テストデータが入力されてパラレルデータ、シリアルデータの順に変換した後、変換されたシリアルデータを前記レファレンスチップに返却することを特徴とする請求項9に記載のテストシステム。
  11. テストデータを生成するレファレンスチップと、
    前記テストデータが入力されて前記レファレンスチップに前記テストデータを返却するテストターゲットチップと、
    前記テストデータと前記戻ったテストデータとを比較して前記テストターゲットチップが定常に動作するか否かを判別する比較部とを含むことを特徴とするテストシステム。
  12. 前記比較部は前記テストターゲットチップが定常に動作したか否かの判別結果を表示する表示装置をさらに含むことを特徴とする請求項11に記載のテストシステム。
  13. レファレンスチップからテストデータを出力する段階と、
    テストターゲットチップに前記テストデータが入力されて、前記レファレンスチップに前記テストデータを返却する段階と、
    前記レファレンスチップが前記テストデータと前記戻ったテストデータとを比較して前記テストターゲットチップが定常に動作するか否かを判別する段階とを含むことを特徴とするテスト方法。
  14. レファレンスチップからテストデータを出力する段階と、
    テストターゲットチップに前記テストデータが入力され、前記レファレンスチップに前記テストデータを返却する段階と、
    比較部が前記テストデータと前記返却されたテストデータとを比較して前記テストターゲットチップが定常に動作するか否かを判別する段階とを含むことを特徴とするテスト方法。
JP2006188549A 2005-07-21 2006-07-07 テストシステム及びテスト方法 Pending JP2007033440A (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050066376A KR100711739B1 (ko) 2005-07-21 2005-07-21 테스트 시스템 및 그것의 테스트 방법

Publications (1)

Publication Number Publication Date
JP2007033440A true JP2007033440A (ja) 2007-02-08

Family

ID=37718924

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006188549A Pending JP2007033440A (ja) 2005-07-21 2006-07-07 テストシステム及びテスト方法

Country Status (3)

Country Link
US (1) US20070033456A1 (ja)
JP (1) JP2007033440A (ja)
KR (1) KR100711739B1 (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110658440A (zh) * 2019-09-19 2020-01-07 芜湖德锐电子技术有限公司 一种芯片检测电路与检测方法
CN111856231B (zh) * 2020-06-19 2021-10-12 广芯微电子(广州)股份有限公司 一种用于分析湿气进入芯片内部路径的方法
CN113655370A (zh) * 2021-08-13 2021-11-16 海光信息技术股份有限公司 确定芯片异常测试工况的方法、装置、系统及相关设备
CN114441515B (zh) * 2021-12-15 2023-12-05 航天科工防御技术研究试验中心 用于对塑封器件进行湿气检测的装置及方法

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4433413A (en) * 1981-10-22 1984-02-21 Siemens Corporation Built-in apparatus and method for testing a microprocessor system
US5173906A (en) * 1990-08-31 1992-12-22 Dreibelbis Jeffrey H Built-in self test for integrated circuits
US5376887A (en) * 1992-09-28 1994-12-27 Saubolle; Malcolm C. Battery tester with apertures for plural types and sizes of cells
US5535164A (en) * 1995-03-03 1996-07-09 International Business Machines Corporation BIST tester for multiple memories
KR100455373B1 (ko) * 1997-11-12 2005-01-17 삼성전자주식회사 다중 입력 부호 레지스터를 이용한 자동 셀프 테스트 회로
DE60038672T2 (de) * 1999-12-24 2009-05-28 Anritsu Corp. Wandergenerator und diesen enthaltender digitaler leitungsprüfer
JP4971557B2 (ja) * 2001-07-03 2012-07-11 パナソニック株式会社 半導体集積回路
WO2003041419A1 (en) * 2001-11-09 2003-05-15 Matsushita Electric Industrial Co., Ltd. Display device, receiver, and test apparatus
JP4006260B2 (ja) * 2002-04-26 2007-11-14 株式会社アドバンテスト 半導体試験装置
KR20040041783A (ko) * 2002-11-11 2004-05-20 삼성전자주식회사 루프백 테스트 장치 및 그 방법
JP4062226B2 (ja) * 2003-09-30 2008-03-19 株式会社リコー 基板検査装置
JP2005195113A (ja) * 2004-01-08 2005-07-21 Toyota Motor Corp 車両用エンジン内の気密空間のシール構造および車両用エンジン
US20050193290A1 (en) * 2004-02-25 2005-09-01 Cho James B. Built-in self test method and apparatus for jitter transfer, jitter tolerance, and FIFO data buffer

Also Published As

Publication number Publication date
US20070033456A1 (en) 2007-02-08
KR20070011801A (ko) 2007-01-25
KR100711739B1 (ko) 2007-04-25

Similar Documents

Publication Publication Date Title
US7656181B2 (en) Apparatus and method for testing circuit characteristics by using eye mask
US7478256B2 (en) Coordinating data synchronous triggers on multiple devices
TWI424176B (zh) 測試積體電路裝置之方法及系統
US20070089006A1 (en) IO self test method and apparatus for memory
US8855962B2 (en) System for testing electronic circuits
US9709624B2 (en) Automatic test system and method
JP2018506029A (ja) 較正される単一クロックソース同期シリアライザ・デシリアライザプロトコルを用いる高速データ転送
JP2012013678A (ja) 通信試験回路及び電子機器、受信回路、送信回路、半導体集積回路、ウェハ
JP2007033440A (ja) テストシステム及びテスト方法
KR100666225B1 (ko) 데이지 체인을 형성하는 멀티 디바이스 시스템 및 이의 구동방법
US9043662B2 (en) Double data rate memory physical interface high speed testing using self checking loopback
CN101521492A (zh) 阻抗匹配电路及其相关方法
US7973550B2 (en) Semiconductor device test apparatus including interface unit and method of testing semiconductor device using the same
US7079612B2 (en) Fast bit-error-rate (BER) test
US9354274B2 (en) Circuit test system electric element memory control chip under different test modes
US6477659B1 (en) Measuring timing margins in digital systems by varying a programmable clock skew
US20130234742A1 (en) Integrated circuit and printed circuit board having receiver testing function
KR102195256B1 (ko) 전자 장치의 테스트 장치 및 시스템
US20090024875A1 (en) Serial advanced technology attachment device and method testing the same
US9837170B2 (en) Systems and methods for testing performance of memory modules
US8687681B2 (en) Receiver and signal testing method thereof
US7991045B2 (en) Device and method for testing signal-receiving sensitivity of an electronic subassembly
KR101996967B1 (ko) 반도체 장치
US8330471B2 (en) Signal generation and detection apparatus and tester
KR100728564B1 (ko) 반도체 메모리 장치의 테스트 모드 신호 발생 장치