JP2006525585A - データを伝送する処理システム及び方法 - Google Patents
データを伝送する処理システム及び方法 Download PDFInfo
- Publication number
- JP2006525585A JP2006525585A JP2006506937A JP2006506937A JP2006525585A JP 2006525585 A JP2006525585 A JP 2006525585A JP 2006506937 A JP2006506937 A JP 2006506937A JP 2006506937 A JP2006506937 A JP 2006506937A JP 2006525585 A JP2006525585 A JP 2006525585A
- Authority
- JP
- Japan
- Prior art keywords
- data
- functional unit
- identifier
- communication thread
- communication
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4204—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
- G06F13/4208—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a system bus, e.g. VME bus, Futurebus, Multibus
- G06F13/4213—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a system bus, e.g. VME bus, Futurebus, Multibus with asynchronous protocol
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Information Transfer Systems (AREA)
- Communication Control (AREA)
Abstract
Description
Claims (11)
- データと該データのための通信スレッドの識別子とを、ソース機能ユニットから宛先機能ユニットへの通信経路に沿って伝送する分割プロトコル伝送方法であって、該通信経路内で、データ消費機能ユニット及びデータ生成機能ユニットは、前記データ消費機能ユニットが前記データ生成機能ユニットに通信スレッドの識別子を示し、前記データ生成機能ユニットが前記データ消費機能ユニットに前記通信スレッドの識別子に関するデータを供給するハンドシェイク手順によって、互いに直接的に通信する分割プロトコル伝送方法。
- 前記データ生成機能ユニットは、該データ生成機能ユニットが前記通信スレッドの識別子を受理したときを示すことを特徴とする、請求項1に記載の方法。
- 前記データ生成機能ユニットは、固定数のクロックサイクル内で前記通信スレッドの識別子を受理する、請求項1に記載の方法。
- 前記データ消費機能ユニットは、該データ消費機能ユニットが前記データ生成機能ユニットから前記データを受理したときを示す、請求項1に記載の方法。
- 前記データ消費機能ユニットは、固定数のクロックサイクル内で、前記データ生成機能ユニットから前記データを受理する、請求項1に記載の方法。
- 前記データ生成機能ユニットは、
― 前記データ消費機能ユニットが、前記通信スレッドの識別子を示すことを継続しなければならない状況と、
― 示された前記通信スレッドの識別子が受理された状況と、
― 第2の機能ユニットが他の通信スレッドの識別子を示すように要求されている状況と、
のうちの1つが存在するかどうかを示す情報を供給する、請求項2に記載の方法。 - 通信スレッドの情報を交換するように、情報が前記データ生成機能ユニットから前記データ消費機能ユニットに交換される他のハンドシェイク手順であって、請求項1に記載のハンドシェイク手順とは独立である他のハンドシェイク手順を特徴とする、請求項1に記載の方法。
- 前記データ消費機能ユニットは、自身が前記通信スレッドに関する前記識別子を受理した場合、スレッド受理信号を供給し、自身が前記スレッド受理信号を供給する後まで、データを供給するステップを遅延させる、請求項2に記載の方法。
- 複数の機能ユニットを有する処理システムであって、該処理システムは、データと該データのための通信スレッドの識別子とを、ソース機能ユニットから宛先機能ユニットへの通信経路に沿って分割プロトコルに従って伝送し、該通信経路内のデータ消費機能ユニット及びデータ生成機能ユニットは、前記データ消費機能ユニットが前記データ生成機能ユニットに通信スレッドの識別子を示し、前記データ生成機能ユニットが前記データ消費機能ユニットに前記通信スレッドの識別子に関するデータを供給するハンドシェイク手順によって互いに直接的に通信する、処理システム。
- 前記データ消費機能ユニットは、到来する読み出しデータに基づいてタスクをスケジュールすることができる特定アプリケーション向けプロセッサである、請求項9に記載の処理システム。
- 前記データ消費機能ユニットが、メモリアクセス時間を減少する順序で、通信スレッドの識別子の指示を供給するスケジューラを有するメモリコントローラである、請求項9に記載の処理システム。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP03101264 | 2003-05-07 | ||
PCT/IB2004/050571 WO2004099999A2 (en) | 2003-05-07 | 2004-05-04 | Processing system and method for transmitting data |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010281533A Division JP2011070701A (ja) | 2003-05-07 | 2010-12-17 | データを伝送する処理システム及び方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006525585A true JP2006525585A (ja) | 2006-11-09 |
JP2006525585A5 JP2006525585A5 (ja) | 2007-06-21 |
Family
ID=33427185
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006506937A Withdrawn JP2006525585A (ja) | 2003-05-07 | 2004-05-04 | データを伝送する処理システム及び方法 |
JP2010281533A Withdrawn JP2011070701A (ja) | 2003-05-07 | 2010-12-17 | データを伝送する処理システム及び方法 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010281533A Withdrawn JP2011070701A (ja) | 2003-05-07 | 2010-12-17 | データを伝送する処理システム及び方法 |
Country Status (7)
Country | Link |
---|---|
US (1) | US7356669B2 (ja) |
EP (1) | EP1623330A2 (ja) |
JP (2) | JP2006525585A (ja) |
KR (1) | KR101073479B1 (ja) |
CN (1) | CN100422974C (ja) |
TW (1) | TWI350967B (ja) |
WO (1) | WO2004099999A2 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9645866B2 (en) | 2010-09-20 | 2017-05-09 | Qualcomm Incorporated | Inter-processor communication techniques in a multiple-processor computing platform |
CN102156684A (zh) * | 2010-12-15 | 2011-08-17 | 成都市华为赛门铁克科技有限公司 | 接口延时保护方法、协处理器及数据处理系统 |
KR102417275B1 (ko) * | 2016-04-04 | 2022-07-06 | 주식회사 윌러스표준기술연구소 | 프래그멘테이션을 이용하는 무선 통신 방법 및 이를 사용하는 무선 통신 단말 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4641276A (en) * | 1984-10-22 | 1987-02-03 | General Electric Company | Serial-parallel data transfer system for VLSI data paths |
JP2002530744A (ja) * | 1998-11-13 | 2002-09-17 | ソニックス・インコーポレーテッド | 多重レベル接続識別を備えた通信のシステムおよび方法 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5101479A (en) * | 1989-07-21 | 1992-03-31 | Clearpoint Research Corporation | Bus device for generating and responding to slave response codes |
US5745684A (en) * | 1995-11-06 | 1998-04-28 | Sun Microsystems, Inc. | Apparatus and method for providing a generic interface between a host system and an asynchronous transfer mode core functional block |
GB9805479D0 (en) | 1998-03-13 | 1998-05-13 | Sgs Thomson Microelectronics | Microcomputer |
US6330225B1 (en) * | 2000-05-26 | 2001-12-11 | Sonics, Inc. | Communication system and method for different quality of service guarantees for different data flows |
US20020066088A1 (en) | 2000-07-03 | 2002-05-30 | Cadence Design Systems, Inc. | System and method for software code optimization |
GB2374443B (en) | 2001-02-14 | 2005-06-08 | Clearspeed Technology Ltd | Data processing architectures |
US20030065862A1 (en) * | 2001-09-28 | 2003-04-03 | Wyland David C. | Computer system and method for communications between bus devices |
-
2004
- 2004-05-04 US US10/555,403 patent/US7356669B2/en active Active
- 2004-05-04 EP EP04731082A patent/EP1623330A2/en not_active Withdrawn
- 2004-05-04 KR KR1020057020935A patent/KR101073479B1/ko active IP Right Grant
- 2004-05-04 WO PCT/IB2004/050571 patent/WO2004099999A2/en active Application Filing
- 2004-05-04 JP JP2006506937A patent/JP2006525585A/ja not_active Withdrawn
- 2004-05-04 TW TW093112536A patent/TWI350967B/zh active
- 2004-05-04 CN CNB2004800121049A patent/CN100422974C/zh not_active Expired - Fee Related
-
2010
- 2010-12-17 JP JP2010281533A patent/JP2011070701A/ja not_active Withdrawn
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4641276A (en) * | 1984-10-22 | 1987-02-03 | General Electric Company | Serial-parallel data transfer system for VLSI data paths |
JP2002530744A (ja) * | 1998-11-13 | 2002-09-17 | ソニックス・インコーポレーテッド | 多重レベル接続識別を備えた通信のシステムおよび方法 |
Also Published As
Publication number | Publication date |
---|---|
CN1784668A (zh) | 2006-06-07 |
TWI350967B (en) | 2011-10-21 |
WO2004099999A2 (en) | 2004-11-18 |
CN100422974C (zh) | 2008-10-01 |
EP1623330A2 (en) | 2006-02-08 |
JP2011070701A (ja) | 2011-04-07 |
US7356669B2 (en) | 2008-04-08 |
US20060248246A1 (en) | 2006-11-02 |
KR20060009292A (ko) | 2006-01-31 |
KR101073479B1 (ko) | 2011-10-17 |
TW200525357A (en) | 2005-08-01 |
WO2004099999A3 (en) | 2005-01-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4083987B2 (ja) | 多重レベル接続識別を備えた通信システム | |
JP4259751B2 (ja) | リアルタイムで動的に帯域幅を割り当てる完全パイプライン式固定待ち時間通信システム | |
JP5036120B2 (ja) | 非ブロック化共有インターフェイスを持つ通信システム及び方法 | |
US6119196A (en) | System having multiple arbitrating levels for arbitrating access to a shared memory by network ports operating at different data rates | |
JP4638216B2 (ja) | オンチップバス | |
EP0993680B1 (en) | Method and apparatus in a packet routing switch for controlling access at different data rates to a shared memory | |
CN112711550A (zh) | Dma自动配置模块和片上系统soc | |
JP2002041449A (ja) | バスシステム及びその実行順序の調整方法 | |
JP2011070701A (ja) | データを伝送する処理システム及び方法 | |
JP6290761B2 (ja) | データ転送制御システム、データ転送制御方法、及び、データ転送制御プログラム | |
KR20080074545A (ko) | 버스 시스템 및 그 제어 방법 | |
US20110219155A1 (en) | Processing system and method for transmitting data | |
JPH10320365A (ja) | データ交換装置およびその方法 | |
JP4372110B2 (ja) | データ転送回路、それを利用したマルチプロセッサシステム、及びデータ転送方法 | |
US7167939B2 (en) | Asynchronous system bus adapter for a computer system having a hierarchical bus structure | |
JP4684031B2 (ja) | バス・システム、バス管理装置、ノード装置、およびバス管理装置用のプログラム | |
JP3925105B2 (ja) | マルチプロセッサシステム | |
JP4842804B2 (ja) | データを通信する処理システム及び方法 | |
JP4567373B2 (ja) | データ転送装置及び通信データ処理システム | |
JP2003044424A (ja) | データバス転送システム | |
JP2003218890A (ja) | ネットワーク通信における送信時間幅制御法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20070427 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070427 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100105 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20101005 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20101217 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20110105 |
|
A912 | Re-examination (zenchi) completed and case transferred to appeal board |
Free format text: JAPANESE INTERMEDIATE CODE: A912 Effective date: 20110204 |
|
A761 | Written withdrawal of application |
Free format text: JAPANESE INTERMEDIATE CODE: A761 Effective date: 20120214 |