KR101073479B1 - 분할 프로토콜 전송 방법 및 프로세싱 시스템 - Google Patents

분할 프로토콜 전송 방법 및 프로세싱 시스템 Download PDF

Info

Publication number
KR101073479B1
KR101073479B1 KR1020057020935A KR20057020935A KR101073479B1 KR 101073479 B1 KR101073479 B1 KR 101073479B1 KR 1020057020935 A KR1020057020935 A KR 1020057020935A KR 20057020935 A KR20057020935 A KR 20057020935A KR 101073479 B1 KR101073479 B1 KR 101073479B1
Authority
KR
South Korea
Prior art keywords
data
function unit
pfu
communication thread
cfu
Prior art date
Application number
KR1020057020935A
Other languages
English (en)
Other versions
KR20060009292A (ko
Inventor
안드레이 라둘레스쿠
키스 지 더블유 구센스
Original Assignee
코닌클리즈케 필립스 일렉트로닉스 엔.브이.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 코닌클리즈케 필립스 일렉트로닉스 엔.브이. filed Critical 코닌클리즈케 필립스 일렉트로닉스 엔.브이.
Publication of KR20060009292A publication Critical patent/KR20060009292A/ko
Application granted granted Critical
Publication of KR101073479B1 publication Critical patent/KR101073479B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4208Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a system bus, e.g. VME bus, Futurebus, Multibus
    • G06F13/4213Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a system bus, e.g. VME bus, Futurebus, Multibus with asynchronous protocol
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Information Transfer Systems (AREA)
  • Communication Control (AREA)

Abstract

0이상의 중간 기능 유닛(IFU)을 통해 소오스 기능 유닛(SFU)으로 부터 종착지 기능 유닛(DFU)으로 통신 경로를 따라 데이터를 전송하고 그 데이터에 대한 통신 쓰레드 식별자를 전송하는 분할 프로토콜 전송 방법이 설명된다. 통신 경로내의 데이터 소모 기능 유닛(CFU)과 데이터 생성 기능 유닛(PFU)은 핸드쉐이크 절차에 의해 서로간에 직접 통신하며, 데이터 소모 기능 유닛(CFU)은 데이터 생성 기능 유닛에 통신 쓰레드 식별자(TID)를 나타낸다. 데이터 생성 기능 유닛은 상기 데이터 소모 기능 유닛에게 상기 통신 쓰레드 식별자와 관련된 데이터를 제공한다. 마찬가지로, 이러한 방법을 이용하는 데이터 프로세싱 시스템이 설명된다.

Description

분할 프로토콜 전송 방법 및 프로세싱 시스템{PROCESSING SYSTEM AND METHOD FOR TRANSMITTING DATA}
본 발명은 프로세싱 시스템에 관한 것이다. 또한 본 발명은 데이터 전송 방법에 관한 것이다.
실리콘 상의 시스템은 새로운 특징의 구현 및 기존 기능의 개선을 구현할 필요성이 줄곧 증가함으로 인해 복잡성이 계속적으로 증가하고 있다. 이것은 부품이 집적 회로상에 집적화될 수 있는 밀도를 증가시킴에 의해 가능하게 된다. 그와 동시에, 회로가 작동되는 클럭 속도가 또한 증가하는 경향이다. 보다 높은 클럭 속도 및 부품의 밀도 증가는 동일 클럭 도메인내에서 동기하면서 작동할 수 있는 영역을 감소시켰다. 이에 따라 모듈러 방식이 필요하게 되었다. 그러한 방식에 따르면, 프로세싱 시스템은 비교적 독립적인 다수의 복합 모듈을 포함한다. 종래의 프로세싱 시스템에서는, 모듈들이 버스를 통해 서로간에 통신하는 것이 일반적이다. 그러나, 모듈들의 수가 증가함에 따라 이러한 통신 방식은 다음과 같은 이유 때문에 더 이상 실용적으로 되지 못한다. 많은 수의 모듈들은, 한편으로, 너무 높은 버스 부하 를 형성한다. 다른 한편으로, 그 버스는, 단지 하나의 장치만이 버스에 데이터를 전송할 수 있게 됨에 따라, 통신 병목을 형성한다. 통신 네트워크는 이러한 단점을 극복하기 위한 효과적인 방식을 형성한다. 통신 네트워크는 다수의 부분 접속 노드를 포함한다. 소정 모듈로 부터의 메시지는 그 노드에 의해 하나 이상의 다른 노드로 재 지향된다.
소오스 기능 유닛에 의해 전송된 메시지는 명령 또는 데이터의 패킷을 포함한다. 그것은 종착지 기능 유닛에 도착할 때 까지 하나 이상의 중간 기능 유닛을 통해 지향된다. 종착지 기능 유닛은 그의 차례가 오면 소정 메시지를 소오스 기능유닛에 전송한다. 기능 유닛은, 예를 들어, CPU, DSP 또는 VLIW와 같이 데이터상에서 작동을 수행하는 유닛, 또는 메모리와 같이 데이터를 저장하는 유닛 또는 라우터나 인터페이스와 같이 데이터를 전송하는 유닛과 같이 데이터 스트림에 관련된 임의의 유닛일 수 있다.
분할 프로토콜은, 요청 및 응답에 있어서의 트랜잭션이 분할되는 프로토콜로써 정의된다. 소오스 기능 유닛에서 통신 경로내의 제 1 중간 기능 유닛으로 요청의 전송이 완료된 후, 그 소오스 기능 유닛은, 종착지 기능 유닛으로 부터 그 요청에 대한 응답을 기다려야만 하는 대신에, 다른 전송을 시작할 수 있다. 종착지 기능 유닛은, 응답을 제공할 필요가 있을 경우, 개별적인 중재 절차를 시작할 것이다. 슬레이브에서 응답을 생성하는데 시간이 걸릴 경우 분할 버스 프로토콜이 보다 유효하다. 파이프 라인화에 의해 마스터는 다수의 미 해결 요청(즉, 응답을 기다리는 요청)을 가질 수 있게 된다. 동일 통신 쓰레드(thread)내의 모든 트랜잭션은 순서가 정해진다(마스터에 의해 발생된 그 응답에 대한 요청과 동일한 순서로 응답이 운송된다). 다른 통신 쓰레드와의 트랜잭션은 어떠한 순서적인 제약도 없다.
US 6,182,183호는 소오스 기능 유닛으로 부터 종착지 기능 유닛으로의 통신 경로내의 2개의 후속하는 기능 유닛들간에 메시지를 교환하는 링크 레벨 프로토콜을 제공한다. 알려진 프로토콜에 따라, 마스터 기능 유닛은, 예를 들어, 명령(Cmd), 어드레스(Addr), 또는 데이터와 같은 정보를 생성하고, 그와 동시에 그 정보가 속하는 통신 쓰레드의 ID(Identification)(ReqThreadID)를 제공한다. 마찬가지로, 슬레이브 기능 유닛은 정보(DataResp)를 제공하고, ID(RespThradID)에 의해, 그것이 속하는 통신 쓰레드를 나타낸다.
데이터 소모 기능 유닛만이 그것이 수신하는 데이터가 있는 시퀀스에 대해 제한된 제어를 하는 알려진 분할 파이프라인형 버스 프로토콜은 바람직하지 않다. 그것이 여러 통신 쓰레드에 대해 데이터에 대한 요청을 발생했을 경우, 데이터 생성 기능 유닛은 이러한 통신 쓰레드들 중 어느 것이 우선적으로 서빙되는지를 판정한다. 이것은, 요청된 데이터가 데이터 소모 기능 유닛의 최적 기능을 할 수 없게 하는 순서로 도착하게 되는 결과를 가져오게 된다.
본 발명의 목적은 그러한 통신 프로토콜을 이용하여 개선된 링크 레벨 통신 프로토콜 및 개선된 프로세싱 시스템을 제공하는데 있다. 본 발명의 목적은, 청구항 제 1 항에 따른 본 발명의 방법과, 청구항 제 9 항의 프로세싱 시스템에 의해 달성된다. 본 발명의 발명자는, 데이터 생성 기능 유닛이 아닌 데이터 소모 기능 유닛이 정보를 교환하는 통신 쓰레드를 선택하게 되면 여러 환경에서 장점이 있음을 알게 되었다. 따라서, 본 발명에 따른 프로세싱 시스템 및 방법에서는, 한편으로는 통신 경로내의 분할 전송 프로토콜이 적용된다. 다른 한편으로는, 통신 경로에서 적어도 한 쌍의 데이터 소모 및 데이터 생성 기능 유닛이 서로간에 통신하는 동안에, 데이터 소모 기능 유닛은 그것이 데이터를 수신하는 통신 쓰레드에 대한 직접적인 제어를 가진다.
한가지 예시적인 데이터 프로세싱 시스템에서는, 데이터 소모 기능 유닛이 메모리 제어기이다. 메모리 제어기는 여러 통신 쓰레드으로 부터의 정보를 저장/검색하는 스케쥴링을 최적화하기 위한 기능을 가지고 있으며, 그에 따라 저장 및 검색이 최소 시간으로 이루어질 수 있게 된다. 본 발명에 따른 메모리 제어기는, 그가 정보를 요청하는 통신 쓰레드의 순서를 자체적으로 선택할 수 있게 됨에 따라 정보 저장을 매우 효율적으로 스케쥴링할 수 있다. 대안적으로, 대형 입력 버퍼를 그 메모리 제어기에 제공할 수도 있다. 이에 따라, 메모리 제어기는 여러 통신 쓰레드으로 부터 대량의 정보를 수신하고 입력 버퍼로 부터의 정보를 적절한 시퀀스로 선택할 수 있게 되지만, 이것은 다른 기능에 대한 실리콘 영역의 감소라는 대가를 치룬다.
다른 예로서, 데이터 소모 기능 유닛이 통신 쓰레드를 선택할 수 있는 것이 바람직한 경우는, 데이터 소모 기능 유닛이 다수의 작업을 실행하기 위해 배열된 프로세서인 경우이다. 각 작업 절환은 수백 내지 천개의 프로세싱 싸이클을 전형적으로 필요로 한다. 작업 절환은, 프로세서가 특정 통신 쓰레드를 위해 이용할 수 있는 데이터를 불충분하게 가지고 있는 경우에 전형적으로 발생한다. 본 발명의 실시예에 있어서, 다중 작업 프로세서는 동일 통신 쓰레드와의 계속을 위해 그것이 데이터를 요청하는 통신 쓰레드를 선택할 수 있다. 다시 말해, 그 프로세서는 작업들을 그들의 독출 데이터 요건을 고려하여 스케줄링하고, 통신 쓰레드 식별자에 의해 데이터 생성 기능 유닛에 이것을 표시한다.
이에 의해 작업 절환의 빈도가 감소될 수 있다.
본 발명의 이러한 측면 및 다른 측면을 도면을 참조하여 보다 상세히 설명하겠다.
도 1은 데이터 프로세싱 시스템을 개략적으로 도시한 도면,
도 2는 본 발명에 따른 데이터 프로세싱 시스템에 있어서 통신 경로내의 한쌍의 데이터 생성 기능 유닛과 데이터 소모 기능 유닛을 개략적으로 나타낸 도면,
도 3은 본 발명에 따른 데이터 프로세싱 시스템의 제 2 실시예에 있어서 한쌍의 데이터 생성 기능 유닛과 데이터 소모 기능 유닛을 개략적으로 나타낸 도면,
도 4는 본 발명에 따른 데이터 프로세싱 시스템의 제 3 실시예에 있어서 한쌍의 데이터 생성 기능 유닛과 데이터 소모 기능 유닛을 개략적으로 나타낸 도면,
도 5는 본 발명에 따른 데이터 프로세싱 시스템의 제 4 실시예에 있어서 한쌍의 데이터 생성 기능 유닛과 데이터 소모 기능 유닛을 개략적으로 나타낸 도면.
도 1은 다수의 기능 유닛들을 접속시키는 네트워크를 포함하는 데이터 프로세싱 시스템의 개략적인 도면이다. 프로세싱 시스템은, 소오스 기능 유닛(SFU)으로 부터 하나 이상의 중간 기능 유닛(IFU1, ..., IFU5)을 통해 종착지 기능 유닛(DFU)으로 (화살표로 표시된) 통신 경로를 따라 데이터를 분할 프로토콜에 따라 전송하고 그 데이터의 통신 쓰레드 식별자를 전송하도록 배열된다. 데이터 및 통신 쓰레드 식별자를 전송함으로서, 서로 다른 통신 쓰레드 식별자를 가진 다수의 무 연계 트랜잭션이 독립적으로 전개될 수 있다.
도 2는 한쌍의 데이터 소모 기능 유닛(CFU)과 데이터 생성 기능 유닛(PFU)을 보다 상세히 도시한 도면이다. 예를 들어, 데이터 소모 기능 유닛(CFU)과 데이터 생성 기능 유닛(PFU)은 각각 도 1에서 종착지 기능 유닛(DFU)과 제 5 중간 기능 유닛(IFU5)이다.
통신 경로내의 데이터 소모 기능 유닛(CFU) 및 데이터 생성 기능 유닛(PFU)은 핸드쉐이크 절차에 의해 서로간에 직접 통신하도록 배열된다. 거기에서, 데이터 소모 기능 유닛(CFU)은 데이터에 대한 요청(REQ)을 발생하고, 그가 데이터를 요청하는 통신 쓰레드를 식별하기 위한 통신 쓰레드 식별자(TID)를 표시한다. 그것은 신호 TIDVAL를 가진 TID의 유효성을 정확히 나타낸다. 대안적으로, 요청(REQ) 및 통신 쓰레드 식별자(TID)의 유효성이 이들 신호(REQ,TID)들 중 한 신호의 특정값으로 표시될 수 있다. 데이터 생성 기능 유닛(PFU)이 이용 가능한 요청된 통신 쓰레드에 대한 데이터를 가지면, 그것은 신호 ACCEPTP로 수리를 나타내고 요청된 데이터 RESPDAT를 제공함에 의해 응답한다. 다른 실시예에 있어서, 데이터 생성 기능 유닛은 고정된 수의 클럭 사이클내에서 그 요청을 수리한다. 수리를 나타내는 별도의 신호는 불필요하다. 그 다음 데이터 소모 기능 유닛(CFU)은, 신호 ACCEPTC에 의해 데이터의 수리를 나타낸다. 다른 실시예에 있어서, 데이터 소모 기능 유닛이 고정된 수의 클럭 사이클내의 데이터를 항상 수리하면, 별도의 수리 신호가 데이터 소모 기능 유닛에 의해 생성될 필요가 없다.
도 3은 연장된 프로토콜을 도시한 도면이다. 그 프로토콜은 데이터 소모 기능 유닛에 의해 동일한 방식으로 초기화되어, 통신 쓰레드 식별자 TID에 대한 표시를 제공하고, 그것이 신호 TIDVAL에 의해 명확하게 유효함을 나타내거나 또는 그것이 유효 통신 쓰레드를 표시하지 않음을 나타내도록 TID 신호의 특정값을 보존함에 의해 암묵적으로 유효함을 나타낸다. 이 예시에 있어서, 데이터 소모 기능 유닛(CFU)은 특정 통신 쓰레드 식별자를 제공함에 의해 데이터 독출 요청을 발생할 수 만 있다. 데이터 소모 기능 유닛(CFU)이 또한 다른 명령을 발생할 수 있는 것이 바람직한 경우, 하나 이상의 추가 요청 식별 신호들이 명령 유형을 지정하기 위해 부가될 수 있다.
도 2에 도시된 실시예와는 대조적으로, 데이터 생성 기능 유닛(PFU)은, 추가적으로, 그것이 수신하기를 원하는 다른 통신 쓰레드 식별자(TID)를 나타내기 위해 CFU를 요청할 수 있다. 이러한 목적을 위해, PFU는 제 1 및 제 2 출력 신호 ACCEPTP, READY를 제공하는데, 바람직한 실시예에 있어서, 그들은 다음과 같은 의미를 가진다.
Figure 112005063454775-pct00001
긍정 응답을 발생하는데 다수의 싸이클이 소요되며, 그 시간에 READY 신호가 로우(0)로 유지된다. 그 시간 동안, 신호 ACCEPTP의 값은 중요(*)하지 않다. PFU가 준비되면, READY는 승급(1)되고, 신호 ACCEPTP상에는 트랜잭션이 수리(1)되었는지 또는 그렇지 않은지(0)가 표시된다. 트랜잭션이 지연(ACCEPTP=0)되면, 다른 통신 쓰레드로 절환될 수 있다.
도 3의 실시예에서는, 링크 레벨 데이터 교환이 진행될 수 있는지 또는 그것이 지연되는지를 인코딩한 하나의 추가적인 신호가 있다. 단지 하나의 추가적인 신호만으로, 진행/지연 피드백이 가능하다. 이것은 (다수의 가능한 원인이 있을 때: 예를 들어, 엠프티/풀 버퍼(empty/full buffer), 통신 쓰레드상의 데이터가 CPU등에서 구동중일 거라고 기대하지 않은 프로세스가 있을 때) 트랜잭션이 통신 쓰레드상에서 진행할 수 없는 이유에 대해 또는 (통신 쓰레드상에 적어도 N개의 트랜잭션을 시작하기에 충분한 버퍼링/데이터가 있는 경우) 통신 쓰레드상에서 트랜잭션이 얼마나 오랜동안 진행될 수 있는지에 대한 보다 정교한 피드백을 인코딩하기 위해 일반화될 수 있다.
본 발명의 또 다른 실시예를 도 4 및 도 5를 참조하여 설명한다. 그 도면에 있어서, 전송 방법은 통신 쓰레드 정보를 교환하기 위해 데이터 생성 기능 유닛(PFU)에서 데이터 소모 기능 유닛(CFU)로 정보가 교환되는 추가적인 핸드쉐이크 절차를 포함한다. 추가적인 핸드쉐이크 절차는 데이터가 교환되는 핸드쉐이크 절차와 무관하다. 도 4 및 도 5에 있어서, 신호 TID, TIDVAL, RESPDAT, ACCEPTP 및 ACCEPTC는 도 2를 참조하여 설명한 의미를 가진다. 이들 신호들은 데이터 소모 기능 유닛(CFU)에 의해 표시된 특정 통신 쓰레드에 대한 데이터를 교환하기 위한 제 1 핸드쉐이크 절차의 일부를 형성한다. 데이터 생성 기능 유닛(PFU)에 의해 제공된 통신 쓰레드 정보는, 그것이 데이터를 요청하는 통신 쓰레드의 시퀀스를 보다 잘 스케쥴링하기 위해 CFU내의 스케쥴러에 의해 이용될 수 있다. 그 정보는, 예를 들어, 그 통신 쓰레드를 위해 이용할 수 있는 데이터량일 수 있으며, 또는 예측된 시간 간격 이후에는 새로운 정보가 이용 가능하게 될 것이다.
도 4의 실시예에 있어서, 추가적인 핸드쉐이크 절차는 데이터 소모 기능 유닛(CFU)에 의해 제어되는 정보 요청 신호(INFTID)를 포함한다. 이 신호는 데이터 소모 기능 유닛이 추가적인 정보를 나타내는 특정 통신 쓰레드를 나타낸다. 데이터 소모 기능 유닛(CFU)은 신호 INFVAL에 의해 정보 요청 신호 INFTID의 유효성을 신호로 나타낸다. 고정된 수의 클럭 사이클에서, 데이터 생성 기능 유닛(PFU)은 특정 통신 쓰레드와 관련된 정보 TIDINFO를 제공한다. 고정된 수의 클럭 사이클 후에 정보 TIDINFO를 제공하는 대신에, 데이터 생성 기능 유닛(PFU)이 이 정보의 유효성을 나타내는 신호를 제공하면 그것은 가변 시간 간격내에 제공될 수 있다. 도 4의 실시예에 있어서, 데이터 소모 기능 유닛(CFU)은 데이터의 전송과 무관하게 PFU와 함께 정보에 대해 폴링(polling)하는데, 그 이유는 그것이 독립적인 핸드쉐이크(TID, TIDVAL, RESPDAT, ACCEPTP, ACCEPTC)시에 발생하기 때문이다.
도 5는 PFU가 추가적인 핸드쉐이크 절차에 있어서의 통신 쓰레드 정보의 전송을 제어하는 실시예를 나타낸 도면이다. PFU는 통신 쓰레드를 나타내고, 그 통신 쓰레드에 대한 신호 INFTID를 가진 정보를 가지며, 신호 TIDINFO를 가진 정보를 제공한다. 이 신호의 유효성은 신호 INFVAL로 표시된다. PFU는, 데이터 전송이 독립적인 핸드쉐이크(TID, TIDVAL, RESPDAT, ACCEPTP, ACCEPTC)시에 발생하기 때문에 그 데이터 전송과 무관한, 각 핸드쉐이크에서의 모든 통신 쓰레드에 대한 정보를 제공한다. 대안적으로, 하나의 통신 쓰레드에 대한 정보를 동시에 제공할 수 도 있다. 바람직한 실시예에 있어서, 통신 쓰레드의 상태가 변경되었는지에 대한 정보만이 제공된다.
본 발명의 보호 범주는 본 명세서에 설명된 실시예에 국한되는 것은 아니다. 정보, 예를 들어, 통신 쓰레드에 대한 데이터, 통신 쓰레드에 대한 정보는 프로세싱 유닛들간에, 여러 가지 방식, 예를 들어, 직렬, 병렬 또는 여러 방식의 조합에 의해 교환될 수 있다.
또한 본 발명의 보호 범주는 청구항의 참조 번호에 의해 제한되는 것은 아니다. 단어 "포함하는"은 청구항에서 언급된 것과 다른 부분을 배제하는 것이 아니다. 소자의 앞에 있는 단어 "소정"은 이들 소자가 다수개 있음을 배제하는 것이 아니다. 본 발명의 일부를 형성하는 수단들은 전용 하드웨어 형태 또는 프로그램된 범용 프로세서의 형태로 구현될 수 있다. 본 발명은 각각의 새로운 특징 또는 그 특징들의 조합에 있다.

Claims (12)

  1. 소오스 기능 유닛(SFU)으로부터 종착지 기능 유닛(DFU)으로의 통신 경로를 따라 데이터(RESPDAT) 및 상기 데이터(RESPDAT)에 대한 통신 쓰레드(thread) 식별자(TID)를 전송하는 분할 프로토콜 전송 방법으로서,
    핸드쉐이크 절차에 의해 데이터 소모 기능 유닛(CFU)과 데이터 생성 기능 유닛(PFU) 사이의 통신 경로에서 직접 통신하는 단계와,
    상기 데이터 소모 기능 유닛(CFU)으로부터 상기 데이터 생성 기능 유닛(P FU)으로 통신 쓰레드 식별자(TID)를 제공하는 단계와,
    상기 데이터 생성 기능 유닛(PFU)이 상기 통신 쓰레드 식별자를 수용하면, 상기 데이터 생성 기능 유닛(PFU)으로부터 상기 데이터 소모 기능 유닛(CFU)으로 상기 통신 쓰레드 식별자(TID)와 관련된 데이터(RESPDAT)를 제공하는 단계와,
    상기 데이터 생성 기능 유닛(PFU)이 상기 통신 쓰레드 식별자를 수용하지 않으면, 상기 데이터 소모 기능 유닛(CFU)으로부터 상기 데이터 생성 기능 유닛(PFU)으로 다른 통신 쓰레드 식별자를 제공하는 단계를 포함하되,
    상기 다른 통신 쓰레드 식별자는 상기 데이터 생성 기능 유닛(PFU)으로부터의 요청에 응답하여 제공되는
    분할 프로토콜 전송 방법.
  2. 제 1 항에 있어서,
    상기 통신 쓰레드 식별자가 유효하다는 것을 표시하기 위해 상기 데이터 소모 기능 유닛(CFU)으로부터 상기 데이터 생성 기능 유닛(PFU)으로 별도의 신호(TIDVAL)을 제공하는 단계를 더 포함하는
    분할 프로토콜 전송 방법.
  3. 제 1 항에 있어서,
    상기 데이터 생성 기능 유닛(PFU)은 고정된 수의 클럭 사이클 내에서 상기 통신 쓰레드 식별자(TID)를 수용하는
    분할 프로토콜 전송 방법.
  4. 제 1 항에 있어서,
    상기 데이터 소모 기능 유닛(CFU)은 상기 데이터 생성 기능 유닛(PFU)으로부터 상기 데이터(RESPDAT)를 수용하면, (ACCEPTC)를 표시하는
    분할 프로토콜 전송 방법.
  5. 제 1 항에 있어서,
    상기 데이터 소모 기능 유닛(CFU)은 고정된 수의 클럭 사이클 내에서 상기 데이터 생성 기능 유닛(PFU)으로부터 상기 데이터(RESPDAT)를 수용하는
    분할 프로토콜 전송 방법.
  6. 제 2 항에 있어서,
    상기 데이터 생성 기능 유닛(PFU)은
    상기 데이터 소모 기능 유닛(CFU)이 계속적으로 상기 통신 쓰레드 식별자(TID)를 표시해야 한다는 것을 표시하는 정보를 제공하는
    분할 프로토콜 전송 방법.
  7. 제 1 항에 있어서,
    통신 쓰레드 정보(TIDINFO)를 교환하기 위해 상기 데이터 생성 기능 유닛(PFU)으로부터 상기 데이터 소모 기능 유닛(CFU)으로 정보(INFTID)가 교환되는 추가적인 핸드쉐이크 절차를 더 포함하되,
    상기 추가적인 핸드쉐이크 절차는 제1항에서 정의된 핸드쉐이크 절차에 대해 독립적인
    분할 프로토콜 전송 방법.
  8. 제 2 항에 있어서,
    상기 데이터 생성 기능 유닛(PFU)은 통신 쓰레드 식별자(TID)를 수용하면 쓰레드 수용 신호(ACCEPTP)를 제공하고, 상기 쓰레드 수용 신호(ACCEPTP)를 제공할 때까지 데이터 제공을 지연시키는
    분할 프로토콜 전송 방법.
  9. 다수의 기능 유닛을 포함하는 프로세싱 시스템으로서,
    상기 프로세싱 시스템은 소오스 기능 유닛(SFU)으로부터 종착지 기능 유닛(DFU)으로의 통신 경로를 따라 데이터(RESPDAT) 및 상기 데이터(RESPDAT)에 대한 통신 쓰레드 식별자(TID)를 분할 프로토콜에 따라 전송하도록 구성되며,
    상기 통신 경로에서의 상기 데이터 소모 기능 유닛(CFU)과 상기 데이터 생성 기능 유닛(PFU)은 핸드쉐이크 절차에 의해 서로간에 직접 통신하도록 구성되고,
    상기 데이터 소모 기능 유닛(CFU)은 상기 데이터 생성 기능 유닛(PFU)에 통신 쓰레드 식별자(TID)를 표시하고,
    상기 데이터 생성 기능 유닛(PFU)은 상기 데이터 소모 기능 유닛(CFU)에 상기 통신 쓰레드 식별자(TID)와 관련된 데이터(RESPDAT)를 제공하며,
    상기 데이터 소모 기능 유닛(CFU)은 상기 데이터 생성 기능 유닛(PFU)이 상기 통신 쓰레드 식별자를 수용하지 않으면 다른 통신 쓰레드 식별자를 상기 데이터 생성 기능 유닛(PFU)에 제공하고,
    상기 다른 통신 쓰레드 식별자는 상기 데이터 생성 기능 유닛(PFU)으로부터의 요청에 응답하여 제공되는
    프로세싱 시스템.
  10. 제 9 항에 있어서,
    상기 데이터 소모 기능 유닛(CFU)은 수신되는 판독 데이터에 기초하여 작업을 스케쥴링할 수 있는 주문형 프로세서(ASP)인
    프로세싱 시스템.
  11. 제 9 항에 있어서,
    상기 데이터 소모 기능 유닛(CFU)은 메모리 액세스 시간을 감소시키는 순서로 통신 쓰레드 식별자(TID)의 표시를 제공하는 스케쥴러(scheduler)를 포함하는 메모리 제어기인
    프로세싱 시스템.
  12. 제 9 항에 있어서,
    상기 데이터 소모 기능 유닛(CFU)은 상기 통신 쓰레드 식별자가 유효하다는 것을 표시하기 위해 상기 데이터 생성 기능 유닛(PFU)으로 별도의 신호(TIDVAL)를 제공하는
    프로세싱 시스템.
KR1020057020935A 2003-05-07 2004-05-04 분할 프로토콜 전송 방법 및 프로세싱 시스템 KR101073479B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
EP03101264.4 2003-05-07
EP03101264 2003-05-07
PCT/IB2004/050571 WO2004099999A2 (en) 2003-05-07 2004-05-04 Processing system and method for transmitting data

Publications (2)

Publication Number Publication Date
KR20060009292A KR20060009292A (ko) 2006-01-31
KR101073479B1 true KR101073479B1 (ko) 2011-10-17

Family

ID=33427185

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020057020935A KR101073479B1 (ko) 2003-05-07 2004-05-04 분할 프로토콜 전송 방법 및 프로세싱 시스템

Country Status (7)

Country Link
US (1) US7356669B2 (ko)
EP (1) EP1623330A2 (ko)
JP (2) JP2006525585A (ko)
KR (1) KR101073479B1 (ko)
CN (1) CN100422974C (ko)
TW (1) TWI350967B (ko)
WO (1) WO2004099999A2 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9645866B2 (en) * 2010-09-20 2017-05-09 Qualcomm Incorporated Inter-processor communication techniques in a multiple-processor computing platform
CN102156684A (zh) * 2010-12-15 2011-08-17 成都市华为赛门铁克科技有限公司 接口延时保护方法、协处理器及数据处理系统
WO2017176034A1 (ko) * 2016-04-04 2017-10-12 주식회사 윌러스표준기술연구소 프래그멘테이션을 이용하는 무선 통신 방법 및 이를 사용하는 무선 통신 단말

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6182183B1 (en) * 1998-11-13 2001-01-30 Sonics, Inc. Communications system and method with multilevel connection identification

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4641276A (en) * 1984-10-22 1987-02-03 General Electric Company Serial-parallel data transfer system for VLSI data paths
US5101479A (en) * 1989-07-21 1992-03-31 Clearpoint Research Corporation Bus device for generating and responding to slave response codes
US5745684A (en) * 1995-11-06 1998-04-28 Sun Microsystems, Inc. Apparatus and method for providing a generic interface between a host system and an asynchronous transfer mode core functional block
GB9805479D0 (en) 1998-03-13 1998-05-13 Sgs Thomson Microelectronics Microcomputer
US6330225B1 (en) * 2000-05-26 2001-12-11 Sonics, Inc. Communication system and method for different quality of service guarantees for different data flows
US20020066088A1 (en) 2000-07-03 2002-05-30 Cadence Design Systems, Inc. System and method for software code optimization
GB2374442B (en) 2001-02-14 2005-03-23 Clearspeed Technology Ltd Method for controlling the order of datagrams
US20030065862A1 (en) * 2001-09-28 2003-04-03 Wyland David C. Computer system and method for communications between bus devices

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6182183B1 (en) * 1998-11-13 2001-01-30 Sonics, Inc. Communications system and method with multilevel connection identification

Also Published As

Publication number Publication date
EP1623330A2 (en) 2006-02-08
WO2004099999A3 (en) 2005-01-20
KR20060009292A (ko) 2006-01-31
US20060248246A1 (en) 2006-11-02
JP2006525585A (ja) 2006-11-09
CN1784668A (zh) 2006-06-07
TW200525357A (en) 2005-08-01
JP2011070701A (ja) 2011-04-07
US7356669B2 (en) 2008-04-08
WO2004099999A2 (en) 2004-11-18
CN100422974C (zh) 2008-10-01
TWI350967B (en) 2011-10-21

Similar Documents

Publication Publication Date Title
JP4083987B2 (ja) 多重レベル接続識別を備えた通信システム
JP4024875B2 (ja) 異なるデータ・レートで動作するネットワーク・ポートに関して、共用メモリへのアクセスを調停する方法および装置
EP0993680B1 (en) Method and apparatus in a packet routing switch for controlling access at different data rates to a shared memory
JP5036120B2 (ja) 非ブロック化共有インターフェイスを持つ通信システム及び方法
US5907684A (en) Independent channel coupled to be shared by multiple physical processing nodes with each node characterized as having its own memory, CPU and operating system image
CN110928811B (zh) 用于处理突发读取事务的装置和方法
CN1570907B (zh) 多处理器系统
CN112711550A (zh) Dma自动配置模块和片上系统soc
KR101073479B1 (ko) 분할 프로토콜 전송 방법 및 프로세싱 시스템
US20110219155A1 (en) Processing system and method for transmitting data
EP1089501B1 (en) Arbitration mechanism for packet transmission
US6701407B1 (en) Multiprocessor system with system modules each having processors, and a data transfer method therefor
US7167939B2 (en) Asynchronous system bus adapter for a computer system having a hierarchical bus structure
JP2001067298A (ja) ハブ及びポート・アーキテクチャーを有する転送制御装置における低速ポートについての障害を防止するための書込み要求キューの使用
KR101073534B1 (ko) 데이터 통신 방법 및 프로세싱 시스템
KR20050067324A (ko) 마스터/슬레이브 디바이스간의 인터페이스 장치 및 그 방법
GB2488681A (en) A method and bus architecture for sending data in a bus architecture from a slave device to master pathways via a bus
GB2488680A (en) A method/architecture for processing requests in a bus architecture that includes at least two master devices an at least one slave device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20141002

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20150924

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20170928

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20181004

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20190924

Year of fee payment: 9