JP2006523902A5 - - Google Patents

Download PDF

Info

Publication number
JP2006523902A5
JP2006523902A5 JP2006513106A JP2006513106A JP2006523902A5 JP 2006523902 A5 JP2006523902 A5 JP 2006523902A5 JP 2006513106 A JP2006513106 A JP 2006513106A JP 2006513106 A JP2006513106 A JP 2006513106A JP 2006523902 A5 JP2006523902 A5 JP 2006523902A5
Authority
JP
Japan
Prior art keywords
token
arbiter
subtree
requester
indicating
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2006513106A
Other languages
English (en)
Other versions
JP2006523902A (ja
Filing date
Publication date
Priority claimed from US10/418,624 external-priority patent/US20040210696A1/en
Application filed filed Critical
Publication of JP2006523902A publication Critical patent/JP2006523902A/ja
Publication of JP2006523902A5 publication Critical patent/JP2006523902A5/ja
Withdrawn legal-status Critical Current

Links

Claims (17)

  1. 少なくとも2つのトークン・アビータを有し、ラウンド・ロビン・トークン・アービトレーションを実現する装置であって、
    或る第1のトークン・アービタは2つ又はそれ以上のリクエスタと他の少なくとも1つのトークン・アービタに直接に接続していることを特徴とする装置。
  2. 各トークン・アービタが、サブツリーを受け取るように設計された3つのコネクタを有
    し、各アービタが、リクエスタを受け取るように設計された1つのローカル接続を有する請求項1に記載の装置。
  3. 各アービタが、ローカル接続、右接続、左接続を含み、要求の優先順位が、ローカル、右、左である請求項1に記載の装置。
  4. 各アービタは、
    サブツリーを受け取るように設計された各コネクタへのGrant信号の出力と、
    前記サブツリーの現状態を示す、各サブツリーからの一対の信号Genrate(G)とPropagate(P)の入力とを有し;
    各非ルート・アービタは、
    トークンがアービタに付与されたことを示すルートgrant信号の入力と、
    前記アービタの現状態を示す一対の信号G、Pの出力アップストリームと
    をさらに有する請求項1に記載の装置。
  5. 前記一対の信号によって示される状態が、
    前記サブツリーがトークンを有さず、前記トークンを必要としていないことを示すNoToken状態と、
    前記サブツリーが前記トークンを必要としていることを示すWantToken状態と、
    前記サブツリーが前記トークンを有することを示すGenToken状態と
    を含む請求項4に記載の装置。
  6. リクエスタは、
    有限状態マシン・リクエスタがトークンを有さず、前記トークンを必要としていないことを示すNoToken状態と、
    前記有限状態マシン・リクエスタが前記トークンを必要としていることを示すWantToken状態と、
    前記有限状態マシン・リクエスタが前記トークンを有することを示すGenToken状態
    との3つの状態を有する有限状態マシン・リクエスタを具備すると共に
    前記有限状態マシン・リクエスタは、
    前記有限状態マシン・リクエスタが前記トークンを有することを示すが、前記ラウンド・ロビン・アービトレーションがより高い優先順位アービトレーションによって優先使用されたことを示す優先使用状態という追加の状態を有する請求項1に記載の装置。
  7. 請求項1に記載の装置を表すデータが格納された機械可読媒体。
  8. システム・オン・チップ(SOC)用のアービタであって、
    サブツリーを受け取るための少なくとも2つのダウンストリーム・コネクタを有する第1トークン・アービタと、
    前記ルート・トークン・アービタに第1サブツリーを介して結合され、サブツリーを受け取るための少なくとも2つのダウンストリーム・コネクタを有するトークン・アービタとを有し、
    第1トークン・アービタが2つまたはそれ以上のリクエスタおよび少なくとも1つの他のトークン・アービタに直接接続するアービタ。
  9. 各ダウンストリーム・コネクタが、
    前記コネクタに結合された前記サブツリーに前記トークンが付与されたことを示す出力信号Grantと、
    前記トークンに結合された前記サブツリーのステータスを示す一対の入力信号Genrate(G)とPropagate(P)と
    を含む請求項8に記載のアービタ。
  10. 前記アップストリーム・コネクタは、
    前記トークン・アービタ・アップストリームのステータスを示す一対の入力信号Genrate(G)とPropagate(P)と、
    前記トークン・アービタに前記トークンが付与されたことを示す入力信号RootGrantと、
    を有し、
    バッファリング信号は、前記トークン・アービタに結合された前記サブツリーに出力さ
    れ、更に前記バッファリング信号は、前記トークン・アービタの出力を駆動する高出力バッファまたはインバータを使用してバッファリングされる請求項8に記載のアービタ。
  11. ローカル・リクエスタと少なくとも第2のトークン・アービタを受け取る第1トークン・アービタと、
    前記第1トークン・アービタに結合され、少なくとも2つのリクエスタおよび少なくとも1つの他のトークン・アービタを受け取る第2トークン・アービタと
    を備えるアービタ。
  12. 少なくとも2つのリクエスタの1つはリモート・リクエスタであり、
    前記リモート・リクエスタは、第3トークン・アービタを介して前記第2トークン・アービタに結合される請求項11に記載のアービタ。
  13. 複数の論理装置と、
    前記複数の論理装置によってアクセスされる共有資源と、
    前記共有資源を求めるアービトレーション論理装置と、
    から構成され、
    前記アービトレーション論理回路は、複数の論理装置の夫々と協働し、共有資源に対する要求を発生すると共に共有資源を何時利用できるかを論理装置に提示する有限状態マシンを具備し、
    前記有限状態マシンはトークン・アービタを用いたツリー構造で互に結合しており、第1のトークン・アービタは2つ又はそれ以上の有限状態マシンと少くとも1個の他のトークン・アービタに接続していることを特徴とするシステム・オン・チップ(SOC)。
  14. 請求項13に記載の装置を表すデータが格納された機械可読媒体。
  15. ツリー構造アービタの葉ノードを含む複数の有限状態マシンであって、各有限状態マシンがリクエスタと関連付けられ、2線接続で状態を上流に渡す有限状態マシンと;
    ルート・ノードとブランチ・ノードを含む複数のトークン・アービタであって、有限状態マシンからの2線接続を受け、前記トークンを前記有限状態マシンにいつ付与するかを決定するトークン・アービタと;
    2つまたはそれ以上の状態機械および少くとも1つの他のトークン・アービタに接続する第1トークン・アービタと;
    を備えるツリー構造アービタ。
  16. トークン・アービタはこのアービタに結合した有限状態マシンを有しており且つこのアービタはトークンに結合したドータートークン・アービタを有し、このドータートークン・アービタはこのアービタのサブ・ツリーの状態を示す上記トークン・アービタに2線接続をしている請求項15に記載のツリー構造アービタ。
  17. 非ローカル・サブツリーに接続する第1リクエスタを含む請求項16に記載の装置。
JP2006513106A 2003-04-18 2004-04-16 ラウンド・ロビン資源アービトレーション方法とそのための装置 Withdrawn JP2006523902A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US10/418,624 US20040210696A1 (en) 2003-04-18 2003-04-18 Method and apparatus for round robin resource arbitration
PCT/US2004/011943 WO2004095296A2 (en) 2003-04-18 2004-04-16 A method and apparatus for round robin resource arbitration

Publications (2)

Publication Number Publication Date
JP2006523902A JP2006523902A (ja) 2006-10-19
JP2006523902A5 true JP2006523902A5 (ja) 2007-06-07

Family

ID=33159154

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006513106A Withdrawn JP2006523902A (ja) 2003-04-18 2004-04-16 ラウンド・ロビン資源アービトレーション方法とそのための装置

Country Status (4)

Country Link
US (1) US20040210696A1 (ja)
JP (1) JP2006523902A (ja)
KR (1) KR20060016753A (ja)
WO (1) WO2004095296A2 (ja)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7266786B2 (en) 2002-11-05 2007-09-04 Sonics, Inc. Method and apparatus for configurable address mapping and protection architecture and hardware for on-chip systems
US7149829B2 (en) * 2003-04-18 2006-12-12 Sonics, Inc. Various methods and apparatuses for arbitration among blocks of functionality
US7296105B2 (en) * 2003-10-03 2007-11-13 Sonics, Inc. Method and apparatus for configuring an interconnect to implement arbitration
US7231479B2 (en) * 2003-12-17 2007-06-12 International Business Machines Corporation Round robin selection logic improves area efficiency and circuit speed
US7739436B2 (en) 2004-11-01 2010-06-15 Sonics, Inc. Method and apparatus for round robin resource arbitration with a fast request to grant response
US7681014B2 (en) * 2005-02-04 2010-03-16 Mips Technologies, Inc. Multithreading instruction scheduler employing thread group priorities
US9262356B2 (en) * 2006-12-15 2016-02-16 Lantiq Beteiligungs-GmbH & Co.KG Arbiter device and arbitration method
US7734856B2 (en) * 2007-08-22 2010-06-08 Lantiq Deutschland Gmbh Method for operating a plurality of arbiters and arbiter system
US8229723B2 (en) * 2007-12-07 2012-07-24 Sonics, Inc. Performance software instrumentation and analysis for electronic design automation
TWI337517B (en) * 2008-03-04 2011-02-11 Inventec Corp Trace carrier
US8073820B2 (en) 2008-04-07 2011-12-06 Sonics, Inc. Method and system for a database to monitor and analyze performance of an electronic design
US8032329B2 (en) * 2008-09-04 2011-10-04 Sonics, Inc. Method and system to monitor, debug, and analyze performance of an electronic design
EP2182638A1 (en) * 2008-10-29 2010-05-05 Panasonic Corporation Method and apparatus for safe power up of programmable interconnect
US8972995B2 (en) 2010-08-06 2015-03-03 Sonics, Inc. Apparatus and methods to concurrently perform per-thread as well as per-tag memory access scheduling within a thread and across two or more threads
US8521933B2 (en) * 2010-12-30 2013-08-27 Lsi Corporation Round robin arbiter with mask and reset mask
US20130019041A1 (en) * 2011-07-12 2013-01-17 Lsi Corporation Bit slice round robin arbiter
GB2542646B (en) 2016-03-18 2017-11-15 Imagination Tech Ltd Non-linear cache logic
US10579428B2 (en) * 2017-12-01 2020-03-03 International Business Machines Corporation Data token management in distributed arbitration systems
GB2593210B (en) * 2020-03-20 2022-06-01 Imagination Tech Ltd Priority based arbitration
GB2593211B (en) * 2020-03-20 2022-06-01 Imagination Tech Ltd Priority based arbitration
US11580058B1 (en) * 2021-08-30 2023-02-14 International Business Machines Corporation Hierarchical ring-based interconnection network for symmetric multiprocessors

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59165118A (ja) * 1983-03-11 1984-09-18 Hitachi Ltd 選択回路
US5301333A (en) * 1990-06-14 1994-04-05 Bell Communications Research, Inc. Tree structured variable priority arbitration implementing a round-robin scheduling policy
JPH0660018A (ja) * 1992-08-11 1994-03-04 Fujitsu Ltd バスアービトレーション方法、アービタ回路及びアービタ
US5630173A (en) * 1992-12-21 1997-05-13 Apple Computer, Inc. Methods and apparatus for bus access arbitration of nodes organized into acyclic directed graph by cyclic token passing and alternatively propagating request to root node and grant signal to the child node
US5519837A (en) * 1994-07-29 1996-05-21 International Business Machines Corporation Pseudo-round-robin arbitration for a shared resource system providing fairness and high throughput
US5784648A (en) * 1995-12-01 1998-07-21 Apple Computer, Inc. Token style arbitration on a serial bus by passing an unrequested bus grand signal and returning the token by a token refusal signal
US5948089A (en) * 1997-09-05 1999-09-07 Sonics, Inc. Fully-pipelined fixed-latency communications system with a real time dynamic bandwidth allocation
US6487213B1 (en) * 1998-01-05 2002-11-26 Polytechnic University Methods and apparatus for fairly arbitrating contention for an output port
US6038234A (en) * 1998-02-02 2000-03-14 Intel Corporation Early arbitration on a full duplex bus
US6411628B1 (en) * 1998-02-02 2002-06-25 Intel Corporation Distributed arbitration on a full duplex bus
US6182183B1 (en) * 1998-11-13 2001-01-30 Sonics, Inc. Communications system and method with multilevel connection identification
US6556571B1 (en) * 1999-05-25 2003-04-29 Nec Usa, Inc. Fast round robin priority port scheduler for high capacity ATM switches
US6636914B1 (en) * 1999-11-05 2003-10-21 Apple Computer, Inc. Method and apparatus for arbitration and fairness on a full-duplex bus using dual phases
US6330225B1 (en) * 2000-05-26 2001-12-11 Sonics, Inc. Communication system and method for different quality of service guarantees for different data flows
US6826643B2 (en) * 2001-03-19 2004-11-30 Sun Microsystems, Inc. Method of synchronizing arbiters within a hierarchical computer system
US6578117B2 (en) * 2001-10-12 2003-06-10 Sonics, Inc. Method and apparatus for scheduling requests using ordered stages of scheduling criteria

Similar Documents

Publication Publication Date Title
JP2006523902A5 (ja)
US9639409B2 (en) Device and method for communicating between cores
JP2574967B2 (ja) マルチプロセッサシステム用アービトレーション装置および同方法
DE102018006546A1 (de) Plattformschnittstellenschicht und protokoll für beschleuniger
JP2005235197A (ja) 複数のマスタを含むサブシステムをオープンコアプロトコルを基盤とするバスに連結するためのバスシステム
US7478183B2 (en) Method and system for n dimension arbitration algorithm—scalable to any number of end points
CN109032973B (zh) Icb总线系统
US20040210696A1 (en) Method and apparatus for round robin resource arbitration
DE102018127751A1 (de) Einheitlicher Adressraum für mehrere Verbindungen
US7739436B2 (en) Method and apparatus for round robin resource arbitration with a fast request to grant response
US6959354B2 (en) Effective bus utilization using multiple bus interface circuits and arbitration logic circuit
CN105988968A (zh) 半导体装置
JP2003510719A (ja) 共通の通信インターフェイスを有するモジュール型計算アーキテクチャ
US7657682B2 (en) Bus interconnect with flow control
CN108345564A (zh) 中断矩阵模块、芯片及电子设备
Noami et al. High priority arbitration for less burst data transactions for improved average waiting time of Multi-Processor Cores
US20230222079A1 (en) Optical bridge interconnect unit for adjacent processors
JPH04141757A (ja) バス制御方式
JPS5936863A (ja) 共有資源アクセス競合制御回路
Agarwal et al. Enhancement of Wishbone protocol with broadcasting and multicasting
Ziabari Improving the global memory efficiency in GPU-based systems
JP3667504B2 (ja) 調停回路
CN102118288B (zh) 物理服务器、集群系统及其实现方法
SARSAIYA et al. A Survey of Advanced Microcontroller Bus Architecture High-Performance Bus Arbiter Controller
JP5028817B2 (ja) バスシステム