JP2006325193A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2006325193A5 JP2006325193A5 JP2006110395A JP2006110395A JP2006325193A5 JP 2006325193 A5 JP2006325193 A5 JP 2006325193A5 JP 2006110395 A JP2006110395 A JP 2006110395A JP 2006110395 A JP2006110395 A JP 2006110395A JP 2006325193 A5 JP2006325193 A5 JP 2006325193A5
- Authority
- JP
- Japan
- Prior art keywords
- channel transistor
- gate
- signal
- electrically connected
- input means
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Claims (11)
- 第1の電源と、前記第1の電源より低い電位を与える第2の電源と、第1のPチャネル型トランジスタと、第2のPチャネル型トランジスタと、第3のPチャネル型トランジスタと、第4のPチャネル型トランジスタと、第1のNチャネル型トランジスタと、第2のNチャネル型トランジスタと、前記第2のPチャネル型トランジスタのゲートに信号を入力する第1の入力手段と、前記第4のPチャネル型トランジスタのゲートに信号を入力する第2の入力手段とを有し、
前記第1のPチャネル型トランジスタのソースは前記第1の電源と電気的に接続され、ドレインは前記第2のPチャネル型トランジスタのソースと電気的に接続され、
前記第2のPチャネル型トランジスタのドレインは前記第3のPチャネル型トランジスタのゲート及び前記第1のNチャネル型トランジスタのドレインと電気的に接続され、
前記第1のNチャネル型トランジスタのソースは前記第2の電源と電気的に接続され、
前記第3のPチャネル型トランジスタのソースは前記第1の電源と電気的に接続され、ドレインは前記第4のPチャネル型トランジスタのソースと電気的に接続され、
前記第4のPチャネル型トランジスタのドレインは前記第1のPチャネル型トランジスタのゲート及び前記第2のNチャネル型トランジスタのドレインと電気的に接続され、
前記第2のNチャネル型トランジスタのソースは前記第2の電源と電気的に接続され、
前記第1の入力手段は、前記第1のNチャネル型トランジスタがオンする前に前記第2のPチャネル型トランジスタをオフさせる信号を出力し、
前記第2の入力手段は、前記第2のNチャネル型トランジスタがオンする前に前記第4のPチャネル型トランジスタをオフさせる信号を出力することを特徴とするレベルシフタ回路。 - 請求項1において、
前記第1の入力手段は、前記第1のNチャネル型トランジスタのゲートに入力される信号が入力され、当該信号の位相を変化させ且つ振幅電圧を大きくして出力し、
前記第2の入力手段は、前記第2のNチャネル型トランジスタのゲートに入力される信号が入力され、当該信号の位相を変化させ且つ振幅電圧を大きくして出力することを特徴とするレベルシフタ回路。 - 請求項1または請求項2において、
前記第1の入力手段が出力する信号に対して前記第2の入力手段が出力する信号は反転していることを特徴とするレベルシフタ回路。 - 請求項1乃至請求項3のいずれか一項において、
第3の電源を有し、
前記第1の入力手段は、第5のPチャネル型トランジスタと、第3のNチャネル型トランジスタと、第4のNチャネル型トランジスタとを有し、
前記第5のPチャネル型トランジスタのソースは前記第1の電源と電気的に接続され、ドレインは直列に接続された前記第3のNチャネル型トランジスタと前記第4のNチャネル型トランジスタとを介して前記第1のNチャネル型トランジスタのゲートと電気的に接続され、
前記第4のNチャネル型トランジスタのゲートは前記第3の電源と電気的に接続され、
前記第5のPチャネル型トランジスタのドレインを前記第1の入力手段の出力とし、
前記第2の入力手段は、第6のPチャネル型トランジスタと、第5のNチャネル型トランジスタと、第6のNチャネル型トランジスタとを有し、
前記第6のPチャネル型トランジスタのソースは前記第1の電源と電気的に接続され、ドレインは直列に接続された前記第5のNチャネル型トランジスタと前記第6のNチャネル型トランジスタとを介して前記第2のNチャネル型トランジスタのゲートと電気的に接続され、
前記第6のNチャネル型トランジスタのゲートは前記第3の電源と電気的に接続され、
前記第6のPチャネル型トランジスタのドレインを前記第2の入力手段の出力とし、
前記第5のPチャネル型トランジスタのゲート、前記第3のNチャネル型トランジスタのゲート、前記第6のPチャネル型トランジスタのゲート、及び前記第5のNチャネル型トランジスタのゲートには、同じ制御信号が入力されていることを特徴とするレベルシフタ回路。 - 請求項4において、
前記制御信号は、前記第1の電源が与える電位をハイレベルとし、前記第2の電源が与える電位をローレベルとする信号であることを特徴とするレベルシフタ回路。 - 請求項4または請求項5において、
前記第3の電源が与える電位は、前記第2の電源が与える電位より高く、前記第1の電源が与える電位より低いことを特徴とするレベルシフタ回路。 - 請求項1乃至請求項6のいずれか一項において、
前記第1のNチャネル型トランジスタのゲートに入力される信号に対して前記第2のNチャネル型トランジスタのゲートに入力される信号を反転する反転手段を有することを特徴とするレベルシフタ回路。 - 請求項1乃至請求項7のいずれか一項において、
前記レベルシフタ回路を複数用いたことを特徴とする駆動回路。 - 請求項1乃至請求項7のいずれか一項において、
前記レベルシフタ回路を用いたことを特徴とするディスプレイ。 - 請求項1乃至請求項7のいずれか一項において、
前記レベルシフタ回路を用いたことを特徴とする表示モジュール。 - 請求項1乃至請求項7のいずれか一項において、
前記レベルシフタ回路を用いたことを特徴とする電子機器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006110395A JP4832146B2 (ja) | 2005-04-19 | 2006-04-13 | レベルシフタ回路、駆動回路、ディスプレイ、表示モジュール、電子機器 |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005121753 | 2005-04-19 | ||
JP2005121753 | 2005-04-19 | ||
JP2006110395A JP4832146B2 (ja) | 2005-04-19 | 2006-04-13 | レベルシフタ回路、駆動回路、ディスプレイ、表示モジュール、電子機器 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2006325193A JP2006325193A (ja) | 2006-11-30 |
JP2006325193A5 true JP2006325193A5 (ja) | 2009-05-21 |
JP4832146B2 JP4832146B2 (ja) | 2011-12-07 |
Family
ID=37544482
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006110395A Expired - Fee Related JP4832146B2 (ja) | 2005-04-19 | 2006-04-13 | レベルシフタ回路、駆動回路、ディスプレイ、表示モジュール、電子機器 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4832146B2 (ja) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009152754A (ja) * | 2007-12-19 | 2009-07-09 | Nec Electronics Corp | レベルシフト回路及びそれを用いたドライバと表示装置 |
JP5416260B2 (ja) * | 2012-08-13 | 2014-02-12 | ルネサスエレクトロニクス株式会社 | レベルシフト回路及びそれを用いたドライバと表示装置 |
US9112460B2 (en) * | 2013-04-05 | 2015-08-18 | Semiconductor Energy Laboratory Co., Ltd. | Signal processing device |
JP6656898B2 (ja) * | 2015-11-26 | 2020-03-04 | ラピスセミコンダクタ株式会社 | レベルシフト回路及び表示ドライバ |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04253417A (ja) * | 1991-01-29 | 1992-09-09 | Nec Corp | レベルシフト回路 |
JPH04269011A (ja) * | 1991-02-25 | 1992-09-25 | Nec Corp | レベルシフト回路 |
JP3374492B2 (ja) * | 1992-12-02 | 2003-02-04 | セイコーエプソン株式会社 | レベルシフト回路及びこれを用いた高電圧駆動回路 |
JP3704187B2 (ja) * | 1995-07-20 | 2005-10-05 | 株式会社ルネサステクノロジ | レベル変換回路、内部電位発生回路および半導体装置 |
JP3477448B2 (ja) * | 2000-02-10 | 2003-12-10 | 松下電器産業株式会社 | レベルシフト回路 |
JP2003298408A (ja) * | 2002-04-02 | 2003-10-17 | New Japan Radio Co Ltd | レベル変換回路 |
JP2004343396A (ja) * | 2003-05-15 | 2004-12-02 | Matsushita Electric Ind Co Ltd | レベルシフト回路 |
JP4340195B2 (ja) * | 2004-06-10 | 2009-10-07 | Okiセミコンダクタ株式会社 | 信号発生回路および信号発生回路付きレベルシフタ |
-
2006
- 2006-04-13 JP JP2006110395A patent/JP4832146B2/ja not_active Expired - Fee Related
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2023145453A5 (ja) | 半導体装置 | |
JP2023022088A5 (ja) | ||
KR101879144B1 (ko) | 자기보상 기능을 구비하는 게이트 전극 구동회로 | |
KR101957066B1 (ko) | 자기보상 기능을 구비하는 게이트 전극 구동회로 | |
JP2011139309A5 (ja) | ||
KR101989721B1 (ko) | 액정 디스플레이 장치 및 그 게이트 드라이버 | |
TW200735014A (en) | Shift register and image display apparatus containing the same | |
KR101920885B1 (ko) | 표시 장치 및 그 구동 방법 | |
TW200634828A (en) | Shift register and image display apparatus containing the same | |
TW201614666A (en) | Liquid crystal display device and electronic device | |
US20140055334A1 (en) | Shifting register, gate driving apparatus and display apparatus | |
TW200701147A (en) | Liquid crystal display and driving method thereof | |
JP2008122939A5 (ja) | ||
TW200617855A (en) | Semiconductor device, driving method thereof and electronic device | |
JP2006058770A5 (ja) | ||
KR20170108093A (ko) | Goa 회로 및 액정 디스플레이 | |
US7844026B2 (en) | Shift register with six transistors and liquid crystal display using the same | |
JP2011150342A (ja) | ソースドライバーのガンマ基準電圧出力回路 | |
JP4815188B2 (ja) | レベルシフタ及びこれを含む表示装置 | |
ATE533231T1 (de) | Koppelkreis, treiberschaltung und verfahren zur steuerung eines koppelkreises | |
JP2009033329A5 (ja) | ||
US9477104B2 (en) | Source driver with reduced number of latch devices | |
JP2007206681A5 (ja) | ||
JP2007140490A5 (ja) | ||
JP2006325193A5 (ja) |