JP2006246484A - 電子式スキャン反転を行うための方法、回路装置およびカメラ - Google Patents

電子式スキャン反転を行うための方法、回路装置およびカメラ Download PDF

Info

Publication number
JP2006246484A
JP2006246484A JP2006056714A JP2006056714A JP2006246484A JP 2006246484 A JP2006246484 A JP 2006246484A JP 2006056714 A JP2006056714 A JP 2006056714A JP 2006056714 A JP2006056714 A JP 2006056714A JP 2006246484 A JP2006246484 A JP 2006246484A
Authority
JP
Japan
Prior art keywords
memory
sequence
elements
location
read
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2006056714A
Other languages
English (en)
Other versions
JP4914081B2 (ja
JP2006246484A5 (ja
Inventor
Paulus Boenders
ベンダース パウルス
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Thomson Licensing SAS
Original Assignee
Thomson Licensing SAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson Licensing SAS filed Critical Thomson Licensing SAS
Publication of JP2006246484A publication Critical patent/JP2006246484A/ja
Publication of JP2006246484A5 publication Critical patent/JP2006246484A5/ja
Application granted granted Critical
Publication of JP4914081B2 publication Critical patent/JP4914081B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/222Studio circuitry; Studio devices; Studio equipment
    • H04N5/262Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
    • H04N5/2628Alteration of picture size, shape, position or orientation, e.g. zooming, rotation, rolling, perspective, translation

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Studio Circuits (AREA)
  • Studio Devices (AREA)

Abstract

【課題】従来技術の問題を克服する、ビデオ信号反転方法、回路装置およびカメラを提供することである。
【解決手段】n個のエレメントのシーケンスを有するビデオ信号を反転させる方法であって、以下のステップを含み、すなわち、第1のシーケンスのn個のエレメントを、メモリのメモリロケーション内に反転されていない順番で書き込み、当該メモリロケーションを反転された順番で読み出し、後続のステップにおいて、第2のシーケンスのn個のエレメントを、メモリロケーション内に反転された順番で書き込み、当該メモリロケーションを反転されていない順番で読み出す、ことを特徴とする、ビデオ信号を反転させる方法。
【選択図】図1

Description

本発明は、ビデオ信号の電子式スキャン反転を行う方法および回路装置に関する。これは殊に専門的なテレビジョンカメラまたはビデオカメラにおいて使用される。
専門的なテレビジョンカメラでは、シーンイメージから表示ユニットまでの通常のビデオ信号処理チェーンは、以下のエレメントから成る。すなわち:光学レンズユニットと、電子式ピックアップエレメントと、当該ピックアップエレメントと結合されているビデオ処理回路と、表示ユニットから成る。レンズユニットは、放送されるべきシーンを水平および垂直に、反転された順番で、ピックアップエレメント上に投影する。ピックアップエレメントはシーケンシャルに、画像の水平および垂直位置が再び反転され、通常の画像が保持されるように読み出される。ビデオ処理回路は、生データストリームから表示ユニットに使用される信号を生成し、殊に要求されているビデオ規格に相応して出力信号を提供する。
テレビジョンカメラが、元来は映画用途用に設計されたレンズユニットと使用される場合、問題が生じる。映画レンズユニットは、シーンを非反転様式でピックアップエレメント(この場合には一般的に感光フィルム材料)上に投影する。このようなレンズユニットがテレビジョン放送カメラとともに使用される場合、各ピックアップエレメントの出力信号は水平かつ垂直に反転されなければならない。
電子画像を反転させる通常の方法は、2つの電子メモリを使用することである。この電子メモリ内には2つの完全な画像が格納される。連続した画像反転の場合には、第1の画像は第1のメモリ内に格納される。第2の画像は第2のメモリ内に格納され、同時に第1のメモリが反対の順番で読み出され、出力側に送られる。第2の画像が第2のメモリ内に格納されると、その後第1のメモリが第3の画像用に使用可能になる。第3の画像はその後第1のメモリ内に格納され、同時に第2のメモリが反対の順番で読み出される。これは後続の画像に対しても続く。この結果、ビデオ信号に対する連続的な画像反転が行われる。専門的なカメラはビデオ信号を高い解像度で生成するので、この種の方法には非常に大きいメモリが必要とされる。
水平スキャン反転方法および各回路は、例えばKR9507034、JP02260877,CA2127608,JP2158436およびJP63019995から公知である。
KR9507034号明細書 JP02260877号明細書 CA2127608号明細書 JP2158436号明細書 JP63019995号明細書
本発明の課題は、従来技術の問題を克服する、ビデオ信号反転方法、回路装置およびカメラを提供することである。
上述の課題は、n個のエレメントのシーケンスを有するビデオ信号を反転させる方法であって、以下のステップを含み、すなわち、第1のシーケンスのn個のエレメントを、メモリのメモリロケーション内に反転されていない順番で書き込み、当該メモリロケーションを反転された順番で読み出し、後続のステップにおいて、第2のシーケンスのn個のエレメントを、メモリロケーション内に反転された順番で書き込み、当該メモリロケーションを反転されていない順番で読み出す、ことを特徴とする、ビデオ信号を反転させる方法によって解決される。さらに上述の課題は、n個のエレメントのシーケンスを有するビデオ信号を反転させる方法であって、以下のステップを含み、すなわち、第1のシーケンスのn個のエレメントを、メモリのメモリロケーション内に反転されていない順番で書き込み、当該メモリロケーションを、最後のメモリロケーションから始めて、反転された順番で読み出し、前記第1のシーケンスの内容を有するn個のアウトプットエレメントを反転された順番で供給し、第2のシーケンスのn個のエレメントを、メモリロケーション内に、前記最後のメモリロケーションで始めて、反転された順番で書き込み、当該書き込みは各メモリロケーションの読み出しに関して1エレメントの遅れを有しており、前記第2のシーケンスの内容を有する前記メモリロケーションを反転されていない順番で読み出し、当該読み出しを前記第1のメモリロケーションで開始し、前記第2のシーケンスの内容を有するn個のアウトプットエレメントを反転された順番で供給し、前記第1のシーケンスのn個のエレメントの書き込みおよび読み出しに相応して、第3のシーケンスのn個のエレメントを前記メモリロケーション内に書き込みおよび読み出し、前記第2のシーケンスのn個のエレメントの書き込みおよび読み出しに相応して、第4のシーケンスのn個のエレメントを前記メモリロケーション内に書き込みおよび読み出し、以降、これを続ける、ことを特徴とする、ビデオ信号を反転させる方法によって解決される。また上述の課題は、マイクロプロセッサおよびメモリを含む回路装置であって、上述の方法を実行する、ことを特徴とする回路装置によって解決される。また上述の課題は、レンズユニットと、当該レンズユニットに結合されている光学センサと、上述の回路装置を含む、ことを特徴とするカメラによって解決される。
n個のエレメントのシーケンスを有するビデオ信号を反転させる方法は、第1のシーケンスのn個のエレメントを反転されていない順番でメモリのメモリロケーション内に書き込み、このメモリロケーションを反転された順番で読み出すステップを含み、後続のステップにおいて、第2のシーケンスのエレメントを反転された順番でメモリロケーション内に書き込み、このメモリロケーションを反転されていない順番で読み出す。これらのメモリロケーションは、殊にメモリの書き込みロケーション前のメモリから、例えば書き込みロケーションの1ロケーションまたは数ロケーション前から読み出される。従って電子式スキャン反転のためのメモリ容量が低減される。
第1の実施例では、メモリはn+1個のメモリロケーションを含む。このメモリロケーション内にはそれぞれ1つのエレメントが格納可能であり、複数のエレメントの第1のシーケンスがメモリロケーション1−n内に格納されると、次のシーケンスの第1のエレメントがメモリロケーションn+1内に書き込まれる。次のシーケンスの後続のエレメントは、メモリロケーションn,n−1,n−2等内に書き込まれる。従って、この実施形態の場合には、n個エレメントから成るシーケンスを有するビデオ信号に対して、n+1個のメモリロケーションから成るメモリで充分である。
第2の実施形態では、このメモリはn個メモリロケーションのメモリ容量を含み、各シーケンスの後の1つのブレークは電子式スキャン反転に使用される。n個のエレメントから成るシーケンスがn個のメモリロケーション内に格納された後、最後のメモリロケーションがこのブレークの間に読み出される。次のシーケンスの第1のエレメントが到着すると、このエレメントは最後のメモリロケーションn内に格納され、後続のエレメントI2,I3・・・はメモリロケーションAn−1,An−2、・・・内に格納される。従ってメモリロケーションは常にメモリの書き込みロケーションの1エレメント前で読み出される。従ってこの実施形態の場合には、n個のメモリロケーションを有するメモリ容量は、n個のエレメントのシーケンスを有する電子スキャン反転に対して充分である。エレメントの各シーケンスの後のブレークは例えば、水平ラインの後の水平のフライバックインターバルまたは垂直フィールドまたはピクチャーフレームの後の垂直フライバックインターバルである。
電子式スキャン反転は、読み出しおよびメモリのメモリロケーション内への書き込みのためのマイクロプロセッサを含む回路装置によるデジタル領域において行われる。この種の回路装置は、殊に、映画用に設計されたレンズユニットを有するテレビジョンカメラ内でまたは専門的なスタジオ装置内で使用される。
本発明の有利な実施形態を以下で概略的な図面に関連してより詳細に説明する。
図1には、メモリによるビデオ信号の電子式スキャン反転をあらわすためにテーブルが示されている。ビデオ信号は、n個のエレメントI1−Inを有するシーケンスS1,S2・・・を含む。それそれぞれにおいて、これらのエレメントは例えば水平ラインまたはピクチャーエレメントに相応する。これらのシーケンスはそれぞれ同じフォーマットを有する同じ数のエレメントを含み、これは例えばデジタル化されたアナログビデオ信号、すなわちPAL規格に相応するCVBSビデオ信号に相応する。このメモリは、n個のメモリロケーションA1〜Anを含む。各メモリロケーション内にはエレメントI1〜Inのそれぞれ1つが格納可能である。このメモリは、同時に1つのメモリロケーション内に書き込まれ、かつ他のメモリロケーションから読み出されるように配置される。
テーブルの第1欄にはビデオ信号の入力シーケンスS1〜S4が示されている。これらのシーケンスはそれぞれn個のエレメントI1〜Inを含む。シーケンスS1のn個のエレメントI1〜InはメモリのメモリロケーションA1〜An内に反転されていない順番で書き込まれ、メモリロケーションA1〜Anから反転された順番で読み出される。次に後続のステップにおいて、シーケンスS2のエレメントI1〜InがメモリのメモリロケーションA1〜An内に反転された順番で書き込まれ、メモリロケーションA1〜Anから反転されていない順番で読み出される。これによって、シーケンスS1,S2および相応に後続のシーケンスのエレメントに対する電子式スキャン反転が行われる。これを以下で詳細に説明する。
ビデオ信号のビジュアルコンテンツは、インターレース式ピクチャーの場合には、各水平ラインまた各垂直フィールドの後にも周期的なブレークを含む、または進歩的なディスプレイの場合には各フレームの後に周期的なブレークを含むことが知られている。このブレークは殊に、陰極線管内の偏向をフライバックするための充分な時間を与えるために設けられている。このブレークを用いることによって、n個のロケーションを有するメモリが、n個のエレメントから成るシーケンスを伴うビデオ信号をスキャン反転するのに充分になる。
第1のステップでは、このビデオ信号の第1のシーケンスS1のエレメントI1〜Inが、メモリロケーションA1〜An内に書き込まれる。これはテーブルの欄2内に示されている。その後、入力エレメントInがメモリロケーションAn内に格納された後、ブレークが生じる。このブレークの間、メモリロケーションAnは出力エレメントO1を供給するために読み出される。これはテーブルの欄3および4内に示されている。この出力エレメントO1は、第1のシーケンスS1の最後のエレメントInに相応する値を供給する。これは欄5内に示されている。
ブレークの後、第2のシーケンスS2の第1のエレメントI1が到着する。これはその後、メモリロケーションAn内に格納される。このエレメントI1が格納されたのと同じときに、メモリロケーションAn−1が読み出される。これによって、第1のシーケンスS1の値In−1を有する第2の出力エレメントO2が供給される。従って第2のシーケンスS2のエレメントI1がメモリロケーションAn内に書き込まれるときに、メモリケーションAn−1が次の書き込みオペレーションに対して使用可能であり、このメモリロケーション内にその後、第2のシーケンスS2の第2のエレメントI2が格納される。このエレメントがメモリロケーションAn−1内に書き込まれるのと同時に、メモリロケーションAn2が読み出され、シーケンスS1の値IN−2を有する出力エレメントO3が供給される。このプロシージャは、シーケンスS2の後続のエレメントI3−Inに対しても行われる。さらにシーケンスS2が完全にメモリロケーションAn−A1内に書き込まれたときに、第1のシーケンスS1はアウトプットエレメントO1〜Onを介して出力される。これは反転された順番でエレメントIn〜I1を伴う。
相応するプロシージャが、入力エレメントI1〜Inを有している第3のシーケンスS3に対して行われる。シーケンスS2とS3の間のブレークの間、メモリロケーションA1が読み出され、第2のシーケンスS2の値Inを有する出力エレメントO1が供給される。シーケンスS3の第1のエレメントI1が到着すると、このエレメントはその後、メモリロケーションA1内に格納される。同時に、メモリエレメントA2が読み出され、シーケンスS2のコンテンツIn−1を有する出力エレメントO2が供給される。次のステップでは、シーケンスS3の入力エレメントI2がメモリロケーションA2内に書き込まれ、同時にメモリロケーションA3が読み出され、シーケンスS2のエレメントIn−2が供給される。
このプロシージャは、第3のシーケンスS3の最後のエレメントがメモリロケーションAn内に書き込まれるまで続けられる。この時に、入力エレメントI1〜Inを有する第2のシーケンスS2は反対の順番で出力されている。
次のシーケンスS4とビデオ信号のさらなるシーケンスもこのようにして処理され、各シーケンスのエレメントが反転される。シーケンスS4の第1のエレメントI1はメモリロケーションAn内に格納され、このようにして続く。これは第2のシーケンスのステップと相応する。従って、次のような方法を用い、複数のエレメントから成る各シーケンス間のブレークを用いることによって、n個のメモリロケーションを有するメモリは、各ビデオ信号に対するスキャン反転を行うのに充分なものとなる。すなわち、シーケンスのn個のエレメントをメモリのメモリロケーション内に反転されていない順番で書き込み、このメモリロケーションを反転された順番で読み出し、次のシーケンスのエレメントをメモリロケーション内に反転された順番で書き込み、このメモリロケーションを反転されていない順番で読み出す方法を用いる。
各エレメントは例えば水平ラインに相当し、各シーケンスはビデオ信号のフレームに相当する。この場合には、各メモリロケーションA1〜Anは、水平ラインの内容を格納するためのメモリキャパシティを有している。図1の表に関連して説明された電子式スキャン反転によって、この場合には、逆さま表示を伴う画像の垂直反転が行われる。
別の実施例では、各シーケンスS1〜Snは水平ラインに相当し、エレメントI1〜Inは、各ラインのデジタルピクセル値をあらわす。この場合には、電子式スキャン反転によって画像の鏡像が得られる。
メモリーオペレーションは殊にマイクロプロセッサ1によって行われる。これはメモリ2とともに作動する。このメモリにはマイクロプロセッサ1が結合されている。これは図2に示されている。図2の回路装置はさらにアナログデジタル変換器3(ADC)とデジタルアナログ変換器4(DAC)を含む。これによって電子式スキャン反転が得られる。
図示された実施例のように、CVBSビデオ信号はADC2の入力側に加えられる。これによって、アナログビデオ信号がデジタル化される。ADC2のデジタルデータストリームはプロセッサ1に結合される。プロセッサはデータの読み出しおよび書き込みオペレーションをメモリ2を使用して行う。ここでは図1に関連して説明された方法または以下で図3に関連して説明する方法が使用される。メモリ2からマイクロプロセッサ1によって受信された出力データはDAC4へ転送される。DACは、電子式スキャン反転を伴うアナログビデオ信号OUT、この実施例では反転されたCVBS信号を供給する。
ビデオ信号の垂直スキャン反転を以下で図3に関連して、簡易化されたビデオ信号を使用して説明する。図3a〜3eの第1の画像に示されているようにこのビデオ信号は、各エレメントとしての8つの水平ラインI1〜I8から成るシーケンスを伴うフレームを有する。この水平ラインは、画像内容を有するそれぞれ10個のピクセルを有する。このビデオインプット信号の第1のフレームは図3aの第1の画像に示されており、数字「1」をあらわしている。
この実施例では、図3の第2欄に示されているように、メモリは9個のメモリロケーションA1〜A9を有している。各メモリロケーションはビデオインプット信号の1つの水平ラインのピクセル1〜10を格納するための容量を有している。図3の第1欄では、フレーム1〜3を有するこのビデオインプット信号が示されており、図3の第3欄では、各ビデオアウトプット信号が示されている。ビデオインプット信号のフレーム1,2および3は、画像内容として、非反転表示で数字を有している。この数字「1」、「2」および3は第1欄に示されている。
図3aに示されているように、垂直スキャン反転を行うために第1のフレームのラインI1〜I8は第1のステップにおいて、メモリのメモリロケーションA1〜A8内に、反転されていない順番で格納される。図3bに示されているように、ビデオ信号のフレーム2は数字「2」をあらわしている。フレーム2の第1のラインI1が到着すると、このラインはメモリのメモリロケーションA9内に格納される。この間にメモリロケーションA8が読み出され、出力信号として、フレーム1の最後のライン8が供給される。これは時3b内の最後の欄に示されている。
従ってメモリロケーションA8は次のストレージオペレーションに使用可能である。次のステップにおいて、フレーム2のラインI2がメモリロケーションA8内に格納され、同時にメモリロケーションA7が読み出されて、出力信号としてフレーム1のライン7が供給される。これは図3c内に示されている。次のステップでは、フレーム2のラインI2がメモリロケーションA8内に格納され、同時にメモリロケーションA7が読み出されて、出力信号としてフレーム1のライン7が供給される。これは図3cに示されている。次のステップでは、フレーム2のラインI3、I4・・・I8がメモリのメモリロケーションA7、A6・・・A2内に格納され、同時にメモリロケーションA6、A5・・・A1が読み出されて出力ビデオ信号として、ラインI1〜I8を伴う第1のフレームが供給される。これはビデオインプット信号のフレーム1の水平ラインを垂直に反転された順番で含む。これは図3cの第3欄内に示されている。
数字「3」を有するインプットビデオ信号のフレーム3が図3dの第1欄に示されている。フレーム3のラインI1は、次のステップにおいてメモリ内のメモリロケーションA1内に格納され、同時にメモリロケーションA2が読み出され、ビデオ出力信号のフレーム2の第1の水平ラインが供給される。これは図3dの第3欄内に示されている。
その後、フレーム3の後続するラインI2〜I8は、メモリロケーションA2〜A8内に格納され(図3e)、同時にメモリロケーションA3〜A9が書き込みオペレーションの前に読み出される。これによって、ビデオアウトプット信号のフレーム2が供給される。これはビデオインプット信号のフレーム2の垂直に反転された内容を有している。これは図3eの第3欄内に示されている。従ってフレーム3がメモリ内に格納されたとき、ビデオアウトプット信号のフレーム2が得られる。従って、インプット信号のフレーム3に対するメモリーオペレーションは、フレーム1のメモリーオペレーションに相当する。これは図3aおよび3bに関連して示されている。
ビデオ入力信号のフレーム4は、フレーム2と同じ方法で処理され、後続のフレームは相応に処理される。見て分かるように、フレームの水平ラインはメモリ内に、交互に、反転されない順番でおよび反転された順番で格納され、読み出しオペレーションが相応に反転された順番および反転されない順番で行われる。
各シーケンス後に、ブレーク、例えばラインの終端での水平ブランキングまたはフィールドまたはフレームの垂直ブランキングを使用する場合、書き込みロケーションの前のメモリロケーション、例えば書き込みロケーションの1ロケーション前または数ロケーション前が読み出される場合、1つのシーケンスを格納する容量を有しているメモリで充分である。この方法は殊に、CVBSビデオ信号、コンポーネント信号または所与のテレビジョン規格に相応したRGB信号に用いられる。
図2に示された回路装置は殊に、テレビジョン放送カメラ内で使用される。このテレビジョン放送カメラはレンズユニットと、このレンズユニットと結合されている光学センサを含む。これは元来、映画用途用に設計されている。従ってこの回路装置によって、垂直および/または水平スキャン反転が行われる。これによって、所望のテレビジョン規格に相応する正しい画像表示を有するカメラアウトプット信号が供給される。この種のカメラ装置は、ポストプロダクションまたはトリック効果を得るために専門的なスタジオ装置用にも使用される。しかし、本発明の範囲から逸脱することなく、他の用途も当業者に可能である。
メモリを用いた電子式スキャン反転を行うためのインプットおよびアウトプットオペレーションを伴うテーブル。 電子式スキャン反転を行うためのメモリを含む回路装置。 垂直スキャン反転を示す画像フレーム。 垂直スキャン反転を示す画像フレーム。 垂直スキャン反転を示す画像フレーム。 垂直スキャン反転を示す画像フレーム。 垂直スキャン反転を示す画像フレーム。

Claims (11)

  1. n個のエレメント(I1〜In)のシーケンス(S1〜S4)を有するビデオ信号を反転させる方法であって、以下のステップを含み、すなわち、
    第1のシーケンス(S1)のn個のエレメント(I1〜In)を、メモリ(2)のメモリロケーション(A1〜An)内に反転されていない順番で書き込み、当該メモリロケーション(A1〜An)を反転された順番で読み出し、
    後続のステップにおいて、
    第2のシーケンス(S2)のn個のエレメント(I1〜In)を、メモリロケーション(A1〜An)内に反転された順番で書き込み、当該メモリロケーション(A1〜An)を反転されていない順番で読み出す、
    ことを特徴とする、ビデオ信号を反転させる方法。
  2. 前記メモリは、n個のエレメント(I1〜In)に対するメモリ容量を含み、
    前記メモリロケーション(A1〜An)を前記書き込みロケーションの前のメモリから、例えば前記書き込みロケーションの1ロケーション前または数ロケーション前から読み出す、請求項1記載の方法。
  3. 前記メモリは、n+1個のエレメント(I1〜In)に対するメモリ容量を含み、
    前記第2のシーケンスの前記第1のエレメント(I1)をn+1メモリロケーション内に書き込み、
    複数のエレメント(I1〜In)から成る前記第2のシーケンスの前記第2のエレメント(I2)をnメモリロケーション内に書き込む、請求項1記載の方法。
  4. n個のエレメント(I1〜In)のシーケンスは水平ラインの画像ピクセルに相当し、
    水平スキャン反転の場合には、メモリロケーション(A1〜An)内へのn個のエレメント(I1〜In)の書き込みを、ラインの水平ブランキング後に反転させる、請求項1、2または3記載の方法。
  5. n個のエレメント(I1〜In)のシーケンスは垂直フィールドまたはフレームの水平ラインに相当し、
    垂直スキャン反転の場合には、メモリロケーション(A1〜An)内へのn個のエレメント(I1〜In)の書き込みを、フィールドまたは各フレームの垂直ブランキング後に反転させる、請求項1、2または3記載の方法。
  6. n個のエレメント(I1〜In)のシーケンスを有するビデオ信号を反転させる方法であって、以下のステップを含み、すなわち、
    第1のシーケンス(S1)のn個のエレメント(I1〜In)を、メモリ(2)のメモリロケーション(A1〜An)内に反転されていない順番で書き込み、
    当該メモリロケーション(A1〜An)を、最後のメモリロケーション(An)から始めて、反転された順番で読み出し、前記第1のシーケンス(S1)の内容を有するn個のアウトプットエレメント(O1〜On)を反転された順番で供給し、
    第2のシーケンス(S2)のn個のエレメント(I1〜In)を、メモリロケーション(A1〜An)内に、前記最後のメモリロケーション(An)で始めて、反転された順番で書き込み、当該書き込みは各メモリロケーションの読み出しに関して1エレメントの遅れを有しており、
    前記第2のシーケンス(S2)の内容を有する前記メモリロケーション(A1〜An)を反転されていない順番で読み出し、当該読み出しを前記第1のメモリロケーション(A1)で開始し、前記第2のシーケンス(S2)の内容を有するn個のアウトプットエレメント(O1〜On)を反転された順番で供給し、
    前記第1のシーケンス(S2)のn個のエレメント(I1〜In)の書き込みおよび読み出しに相応して、第3のシーケンス(S3)のn個のエレメント(I1〜In)を前記メモリロケーション(A1〜An)内に書き込みおよび読み出し、
    前記第2のシーケンス(S2)のn個のエレメント(I1〜In)の書き込みおよび読み出しに相応して、第4のシーケンス(S4)のn個のエレメント(I1〜In)を前記メモリロケーション(A1〜An)内に書き込みおよび読み出し、以降、これを続ける、
    ことを特徴とする、ビデオ信号を反転させる方法。
  7. 入力エレメント(I1〜In)のシーケンスは水平ラインまたは水平フィールドまたはフレームに相当し、
    各ラインまたは各フィールドまたはフレームの後のブランクを、各書き込みロケーションの1メモリロケーション前でエレメントを読み出すために使用する、請求項6記載の方法。
  8. 前記メモリはn+1個のメモリロケーション(1〜9)を、各シーケンスのn個のエレメント(I1〜I8)を格納するために含み、
    n個のエレメントの第1のシーケンスを第1のn個メモリロケーション(1〜8)内に格納し、次のシーケンスの第1のエレメント(I1)をメモリロケーションn+1(9)内に格納し、前記書き込みロケーションの1エレメント前で前記メモリロケーション(1〜9)の読み出しを行う、請求項6記載の方法。
  9. マイクロプロセッサ(1)およびメモリ(2)を含む回路装置であって、請求項1から8までのいずれか1項に記載された方法を実行する、
    ことを特徴とする回路装置。
  10. カメラであって、
    レンズユニットと、当該レンズユニットに結合されている光学センサと、請求項9に記載された回路装置を含む、
    ことを特徴とするカメラ。
  11. 前記カメラは、映画用途用に設計されたレンズユニットと結合されたテレビジョン放送カメラであって、
    前記回路装置はビデオ出力信号に対する水平スキャン反転を行う、請求項10記載のカメラ。
JP2006056714A 2005-03-02 2006-03-02 電子式スキャン反転を行うための方法、回路装置およびカメラ Expired - Fee Related JP4914081B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP05300160.8 2005-03-02
EP05300160A EP1699229A1 (en) 2005-03-02 2005-03-02 Method, circuit arrangement and camera for providing electronic scan reversal

Publications (3)

Publication Number Publication Date
JP2006246484A true JP2006246484A (ja) 2006-09-14
JP2006246484A5 JP2006246484A5 (ja) 2009-04-16
JP4914081B2 JP4914081B2 (ja) 2012-04-11

Family

ID=34942507

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006056714A Expired - Fee Related JP4914081B2 (ja) 2005-03-02 2006-03-02 電子式スキャン反転を行うための方法、回路装置およびカメラ

Country Status (3)

Country Link
US (1) US7855736B2 (ja)
EP (1) EP1699229A1 (ja)
JP (1) JP4914081B2 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108650544B (zh) * 2018-05-17 2020-09-29 上海七牛信息技术有限公司 一种媒体播放方法、装置以及媒体播放系统
CN113658034A (zh) * 2021-08-17 2021-11-16 浙江大华技术股份有限公司 图像数据的镜像处理方法、装置、存储介质和电子装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02158436A (ja) * 1988-12-13 1990-06-18 Matsushita Electric Ind Co Ltd 監視装置
JP2000184296A (ja) * 1998-12-16 2000-06-30 Sony Corp 画像撮影装置

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5323506A (en) * 1976-08-18 1978-03-04 Ricoh Co Ltd Reading system
US4807044A (en) * 1985-12-27 1989-02-21 Canon Kabushiki Kaisha Image processing apparatus
US4869237A (en) * 1987-03-02 1989-09-26 Olympus Optical Co., Ltd. Electronic endoscope apparatus
GB8918584D0 (en) * 1989-08-15 1989-09-27 British Telecomm Image reversing unit
US5396269A (en) * 1991-02-20 1995-03-07 Hitachi, Ltd. Television telephone
JP2809937B2 (ja) * 1992-06-30 1998-10-15 富士写真フイルム株式会社 Ccd撮像装置
JPH06225299A (ja) * 1993-01-11 1994-08-12 Sharp Corp 画像反転装置
JPH07152905A (ja) * 1993-11-30 1995-06-16 Fujitsu Ltd 画像データ処理装置
JPH07327162A (ja) * 1994-06-02 1995-12-12 Nec Corp 画像入力装置
KR970064171A (ko) * 1996-02-28 1997-09-12 이대원 영상 반전 장치
JP2968729B2 (ja) * 1996-07-30 1999-11-02 日本電気アイシーマイコンシステム株式会社 図形画像表示装置および図形画像表示方法
JPH10224683A (ja) * 1997-02-03 1998-08-21 Fuji Film Micro Device Kk 画像データ処理装置及び画像データ処理方法
JP2005277662A (ja) * 2004-03-24 2005-10-06 Murata Mach Ltd 画像処理装置
EP1594119A3 (en) * 2004-05-06 2007-10-31 Canon Kabushiki Kaisha Image signal processing circuit and image display apparatus

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02158436A (ja) * 1988-12-13 1990-06-18 Matsushita Electric Ind Co Ltd 監視装置
JP2000184296A (ja) * 1998-12-16 2000-06-30 Sony Corp 画像撮影装置

Also Published As

Publication number Publication date
US7855736B2 (en) 2010-12-21
EP1699229A1 (en) 2006-09-06
US20060197770A1 (en) 2006-09-07
JP4914081B2 (ja) 2012-04-11

Similar Documents

Publication Publication Date Title
JP4174404B2 (ja) 撮像装置、画像表示方法、プログラムおよび記憶媒体
JP4759293B2 (ja) 撮像素子
US5990949A (en) Digital still camera which displays a gamma-corrected high-quality still image upon depression of a shutter release button but without displaying an unwanted image
JP2010004175A (ja) 撮像装置
JP4169340B2 (ja) 表示パネル用出力信号生成回路、デジタルカメラ及び表示パネル用出力信号生成方法
JP4914081B2 (ja) 電子式スキャン反転を行うための方法、回路装置およびカメラ
JP2004336608A (ja) 画像データの変換方法および変換回路と、電子カメラ
JP2006279144A (ja) 歪補正装置
US6891569B1 (en) Wide angle image pickup apparatus
JP2000069418A (ja) 画素数変換装置およびディジタルカメラ装置
JP2005080143A (ja) 資料提示装置およびその画像処理方法
JP2007124275A (ja) 映像出力装置
JP4706364B2 (ja) 画像変換装置及び画像変換方法
JP2006020015A (ja) 画像処理装置
JP2012124624A (ja) 撮像装置
CN101304512A (zh) 高速视频重放方法以及使用该方法的视频重放装置
JP2012100022A (ja) 画像処理システム
JP2006060307A (ja) 欠陥画素を補正する画像処理装置および画像処理方法
JP2001203955A (ja) 2画面表示方法とその表示装置
JP2007004188A (ja) 液晶表示装置及び電子カメラ
JP2003224818A (ja) デジタルカメラ
JP2005260740A (ja) デジタルカメラ及び画像信号生成方法
JPH0723321A (ja) 電子スチルカメラ
JP2000278677A (ja) 電子内視鏡装置
JP2000059816A (ja) ディジタルスチルカメラおよび画像データの処理装置

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090227

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20090227

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20100726

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20100726

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20100729

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20100729

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20101012

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20110112

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20110117

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110209

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20110209

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20110209

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20111005

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20111027

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20111104

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120110

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120120

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150127

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees