JP2006209489A - メモリコントローラ、フラッシュメモリシステム及びフラッシュメモリの制御方法 - Google Patents
メモリコントローラ、フラッシュメモリシステム及びフラッシュメモリの制御方法 Download PDFInfo
- Publication number
- JP2006209489A JP2006209489A JP2005021007A JP2005021007A JP2006209489A JP 2006209489 A JP2006209489 A JP 2006209489A JP 2005021007 A JP2005021007 A JP 2005021007A JP 2005021007 A JP2005021007 A JP 2005021007A JP 2006209489 A JP2006209489 A JP 2006209489A
- Authority
- JP
- Japan
- Prior art keywords
- data
- flash memory
- register
- holding means
- instruction information
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Stored Programmes (AREA)
Abstract
【解決手段】 JTAGインターフェースの端子を介してフラッシュメモリにユーザデータを書き込む場合、ATAレジスタ27への書き込みを指示するコマンドを端子TDIからシフトレジスタ26fに入力し、そのコマンドに従い、端子TDIから続いて入力されるアドレスとユーザデータとを、アドレスレジスタ26dとデータレジスタ26cとにシフト入力する。アドレスは、ATAレジスタ27にパラレルに入力され、ユーザデータは、バッファ25にパラレルに入力される。このアドレスに対応したフラッシュメモリの領域にユーザデータが書き込まれる。
【選択図】 図3
Description
NAND型フラッシュメモリに対する書込処理若しくは読出処理は、ページと称される予め定められた数のメモリセル単位で処理が行なわれる。消去処理の単位であるブロックは複数のページで構成されている。
フラッシュメモリアクセスに関する指示情報を保持する指示情報保持手段と、
前記フラッシュメモリに書込む書込みデータ又はフラッシュメモリから読出したデータを保持する第1のデータ保持手段と、
ホストシステム側からJTAGインターフェースを介してシフト入力されるデータを保持する第2のデータ保持手段と、
前記第2のデータ保持手段に保持されているデータが前記指示情報に対応するときに、該指示情報を前記指示情報保持手段に転送し、前記第2のデータ保持手段に保持されているデータが前記書込みデータに対応するときに、該書込みデータを前記第1のデータ保持手段に転送する第1の転送手段と、
前記指示情報保持手段に保持されている前記指示情報に基づいて、前記第1のデータ保持手段に保持されている前記書込みデータをフラッシュメモリに書込む書込み手段と、
を備えることを特徴とする。
前記ホストシステム側に前記JTAGインターフェースを介してシフト出力するデータを保持する第3のデータ保持手段と、
前記第1のデータ保持手段に保持されている読出しデータを、前記第3のデータ保持手段に転送する第2の転送手段と、
を備えてもよい。
ホストシステム側からJTAGインターフェースを介してシフト入力されるデータを第2のデータ保持手段に取り込む第1の処理と、
前記第2のデータ保持手段に取り込んだデータが、フラッシュメモリへのアクセスに関する指示情報に対応するときに、該指示情報を、フラッシュメモリアクセスに関する指示情報を保持するための指示情報保持手段に転送する第2の処理と、
前記第2のデータ保持手段に取り込んだデータが、前記フラッシュメモリに書込む書込みデータに対応するときに、該書込みデータを、フラッシュメモリに書込む書込みデータを保持するための第1のデータ保持手段に転送する第3の処理と、
前記指示情報保持手段に保持されている指示情報に基づいて、前記第1のデータ保持手段に保持されている書込みデータを、フラッシュメモリに書込む第4の処理と、
を含むことを特徴とする。
前記第5の処理により読出されて前記第1のデータ保持手段に保持されているデータを、ホストシステム側にJTAGインターフェースを介してシフト出力するデータを保持する第3のデータ保持手段に転送する第6の処理と、
前記第3のデータ保持手段に保持されているデータを、JTAGインターフェースを介してホストシステム側にシフト出力する第7の処理と、
を含んでもよい。
前記ATAインターフェースを介して前記ホストシステム側から与えられる書込みデータを前記第1のデータ保持手段に入力する第9の処理と、
を含んでもよい。
を含んでもよい。
図1は、本発明の実施形態に係るフラッシュメモリシステム10を、概略的に示すブロック図である。
以下、フラッシュメモリ11及びメモリコントローラ20の詳細を説明する。
フラッシュメモリシステム10において、データを記憶するフラッシュメモリ11は、NAND型フラッシュメモリで構成されている。NAND型フラッシュメモリは、ストレージデバイスへの用途として(ハードディスクの代わりになるものとして)開発された不揮発性メモリである。このNAND型フラッシュメモリは、ランダムアクセスを行なうことができず、書込みと読出しはページ単位で、消去はブロック単位で行なわれる。又、データの上書きができないので、データを書込むときは、消去されている領域にデータの書込みが行なわれる。
上記ブロックとページの構成は、フラッシュメモリ11の仕様によって異なるが、一般的なフラッシュメモリでは、図2(a)に示したように、1ブロックが32ページ(P0〜P31)で構成され、各ページが512バイトのユーザー領域と16バイトの冗長領域で構成されている。又、記憶容量の増加に伴い、図2(b)に示したように、1ブロックが64ページ(P0〜P63)で構成され、各ページが2048バイトのユーザー領域と64バイトの冗長領域で構成されているものも提供されている。本実施形態では、1ブロックが32ページで構成され、各ページが512バイトのユーザー領域と16バイトの冗長領域で構成されているものとして説明する。
一般的なNAND型フラッシュメモリは、書込みデータ若しくは読出しデータを保持するためのレジスタと、データを記憶するメモリセルアレイによって構成されている。メモリセルアレイは、複数のメモリセルが直列に接続されたメモリセル群を複数備えており、ワード線によって、メモリセル群の特定のメモリセルが選択される。このワード線によって選択されたメモリセルとレジスタの間で、データの複写(レジスタからメモリセルへの複写、若しくはメモリセルからレジスタへの複写)が行なわれる。
メモリコントローラ20は、ATAインターフェースブロック21と、マイクロプロセッサ22と、フラッシュメモリインターフェースブロック23と、ECC(エラー・コレクション・コード)ブロック24と、バッファ25と、JTAGインターフェースブロック26と、ATAレジスタ27で構成されている。
これら機能ブロックによって構成されるメモリコントローラ20は、一つの半導体チップ上に集積されている。
ATAインターフェースブロック21は、フラッシュメモリシステム10を、ATAインターフェース31に接続するためのブロックである。
図3は、JTAGインターフェースブロック26及びJTAGインターフェース32の概要を示す模式図である。
テストクロック端子TCKは、クロック信号を入力する端子である。テストモードセレクト端子TMSは、JTAGインターフェースブロック26の動作を制御するための信号を入力する端子である。テストデータインプット端子TDIは、コマンドやデータの信号を入力する端子である。テストデータアウトプット端子TDOは、JTAGインターフェースブロック26から信号を出力する端子である。テストリセット端子は、初期化する信号を入力する端子でる。
テストデータインプット端子TDIとデータレジスタ26cの出力端子とが、マルチプレクサ26gの入力端子に接続され、マルチプレクサ26gの出力端子がアドレスレジスタ26dの入力側に接続されている。
フラッシュメモリシステム10にATAインターフェース31を介してアクセスする場合、ATAインターフェースブロック21の制御のもと、ATAインターフェース31から与えられる外部コマンド、論理アドレス情報(例えば、LBA(Logical Block Address)方式のアドレス情報)及びセクタ数等の情報がATAレジスタ27に書込まれ、ATAインターフェース31から与えられるデータは、バッファ25に保持される。また、フラッシュメモリ11から読出したデータは、バッファ25に保持され、ATAインターフェースブロック21の制御のもと、ホストシステム30側に出力される。
尚、各物理ブロックの冗長領域に書込まれるブロックステータス、論理アドレス情報等は、冗長領域に書込むデータを設定するレジスタに書込まれ、ユーザ領域に書込まれるユーザデータと共に書込まれる。
JTAGインターフェース32を介してフラッシュメモリシステム10にアクセスする場合、外部コマンド、論理アドレス情報及びセクタ数等の情報は、JTAGインターフェースブロック26を介してATAレジスタ27に書込まれる。
ここでの動作説明では、テストクロック端子TCKから入力する信号をTCK信号といい、テストモードセレクト端子TMSから入力する信号をTMS信号という。また、テストデータインプット端子TDIから入力する信号をTDI信号といい、テストデータアウトプット端子TDOから出力する信号をTDO信号という。
図5は、テストデータインプット端子TDIから入力されるデータとテストデータアウトプット端子TDOから出力されるデータを示す説明図である。
最初のステップW1では、ATAレジスタ27への書込み処理を実行し、これにより、ATAレジスタ27には、外部コマンド、論理アドレス情報(例えば、LBA(Logical Block Address)方式のアドレス情報)及びセクタ数等の情報が書込まれる。ここで、ATAレジスタ27に書込まれる外部コマンドは、フラッシュメモリ11への書込み処理を指示するものである。
制御コマンドIR−1は、ATAレジスタ27への書込み処理を指示するコマンドである。レジスタ指示情報AR−1は、ATAレジスタ27内のレジスタを選択するための情報である。
この設定では、ホストシステム30が、割込みを要求する制御コマンドIR−2をテストデータインプット端子TDIから入力する(図5(b))。制御コマンドIR−2は、インストラクションレジスタ26f内のセルIR0〜IR3にシフト入力されてラッチされ、JTAG制御ブロック26bによってデコードされる。即ち、制御コマンドIR−2のシフト入力とデコードは、上述の制御コマンドIR−1の場合と同様に、インストラクションレジスタ26fのステートをシフトステートに設定した後にアップデートステートに設定することにより実行される。
このバッファ25への書込み処理では、バッファ25への書込み処理を指示する制御コマンドIR−3と、ユーザデータに対応するデータDT−3とが、テストデータインプット端子TDIから入力される(図5(d))。制御コマンドIR−3は、インストラクションレジスタ26f内のセルIR0〜IR3にシフト入力され、JTAG制御ブロック26bにより、デコードされる。
JTAG制御ブロック26bは、インストラクションレジスタ26fに入力されてラッチされた制御コマンドIR−3が、バッファ25への書込み処理を指示するコマンドであることを知得し、この処理に応じた制御を行う。
図7は、テストデータインプット端子TDIから入力されるデータとテストデータアウトプット端子TDOから出力されるデータを示している。
最初のステップR1において、ATAレジスタ27への書込み処理を実行する。
ATAレジスタ27には、外部コマンド、論理アドレス情報(例えば、LBA方式のアドレス情報)及びセクタ数等の情報が書込まれる。ここで、ATAレジスタ27に書込まれる外部コマンドは、フラッシュメモリ11からの読出し処理を指示するものである。
11 フラッシュメモリ
20 メモリコントローラ
21 ATAインターフェースブロック
22 マイクロプロセッサ
23 フラッシュメモリインターフェースブロック
24 ECCブロック
25 バッファ
26 JTAGインターフェースブロック
26a TAPコントローラ
26b JTAG制御ブロック
26c データレジスタ
26d アドレスレジスタ
26e バイパスレジスタ
26f インストラクションレジスタ
26g マルチプレクサ
26h マルチプレクサ
26i 入力カウンタ
TDI テストデータインプット端子
TDO テストデータアウトプット端子
TCK テストクロック端子
TMS テストモードセレクト端子
27 ATAレジスタ
30 ホストシステム
31 ATAインターフェース
32 JTAGインターフェース
Claims (11)
- フラッシュメモリアクセスに関する指示情報を保持する指示情報保持手段と、
前記フラッシュメモリに書込む書込みデータ又はフラッシュメモリから読出した読出しデータを保持する第1のデータ保持手段と、
ホストシステム側からJTAGインターフェースを介してシフト入力されるデータを保持する第2のデータ保持手段と、
前記第2のデータ保持手段に保持されているデータが前記指示情報に対応するときに、該指示情報を前記指示情報保持手段に転送し、前記第2のデータ保持手段に保持されているデータが前記書込みデータに対応するときに、該書込みデータを前記第1のデータ保持手段に転送する第1の転送手段と、
前記指示情報保持手段に保持されている前記指示情報に基づいて、前記第1のデータ保持手段に保持されている前記書込みデータをフラッシュメモリに書込む書込み手段と、
を備えることを特徴とするメモリコントローラ。 - 前記フラッシュメモリからデータを読出して前記第1の保持手段に与える読出し手段と、
前記ホストシステム側に前記JTAGインターフェースを介してシフト出力するデータを保持する第3のデータ保持手段と、
前記第1のデータ保持手段に保持されている読出しデータを、前記第3のデータ保持手段に転送する第2の転送手段と、
を備えることを特徴とする請求項1に記載のメモリコントローラ。 - 前記第2のデータ保持手段に保持されているデータの転送先を、前記JTAGインターフェースを介してシフト入力されるコマンドに基づいて決定することを特徴とする請求項1又は2に記載のメモリコントローラ。
- 前記指示情報保持手段が、ATAインターフェースを介して前記ホストシステム側から与えられる指示情報を保持するレジスタであることを特徴とする請求項1乃至3のいずれか1項に記載のメモリコントローラ。
- 前記第1のデータ保持手段が、ATAインターフェースを介して前記ホストシステム側とデータを授受するバッファであることを特徴とする請求項1乃至4のいずれか1項に記載のメモリコントローラ。
- 前記第2のデータ保持手段と前記第3のデータ保持手段が同一のシフトレジスタで構成されていることを特徴とする請求項1乃至5のいずれか1項に記載のメモリコントローラ。
- 請求項1乃至6のいずれか1項に記載のメモリコントローラとフラッシュメモリを備えることを特徴とするフラッシュメモリシステム。
- ホストシステム側からJTAGインターフェースを介してシフト入力されるデータを第2のデータ保持手段に取り込む第1の処理と、
前記第2のデータ保持手段に取り込んだデータが、フラッシュメモリへのアクセスに関する指示情報に対応するときに、該指示情報を、フラッシュメモリアクセスに関する指示情報を保持するための指示情報保持手段に転送する第2の処理と、
前記第2のデータ保持手段に取り込んだデータが、前記フラッシュメモリに書込む書込みデータに対応するときに、該書込みデータを、フラッシュメモリに書込む書込みデータを保持するための第1のデータ保持手段に転送する第3の処理と、
前記指示情報保持手段に保持されている指示情報に基づいて、前記第1のデータ保持手段に保持されている書込みデータを、フラッシュメモリに書込む第4の処理と、
を含むことを特徴とするフラッシュメモリの制御方法。 - フラッシュメモリに記憶されているデータを前記第1のデータ保持手段に読出す第5の処理と、
前記第5の処理により読出されて前記第1のデータ保持手段に保持されているデータを、ホストシステム側にJTAGインターフェースを介してシフト出力するデータを保持する第3のデータ保持手段に転送する第6の処理と、
前記第3のデータ保持手段に保持されているデータを、JTAGインターフェースを介してホストシステム側にシフト出力する第7の処理と、
を含むことを特徴とする請求項8に記載のフラッシュメモリの制御方法。 - ATAインターフェースを介して前記ホストシステム側から与えられる指示情報を前記指示情報保持手段に入力する第8の処理と、
前記ATAインターフェースを介して前記ホストシステム側から与えられる書込みデータを前記第1のデータ保持手段に入力する第9の処理と、
を含むことを特徴とする請求項8又は9に記載のフラッシュメモリの制御方法。 - 前記第5の処理により読出されて前記第1のデータ保持手段に保持されているデータを、ATAインターフェースを介してホストシステム側に出力する第10の処理、
を含むことを特徴とする請求項9又は10に記載のフラッシュメモリの制御方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005021007A JP4670370B2 (ja) | 2005-01-28 | 2005-01-28 | メモリコントローラ及びフラッシュメモリシステム |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005021007A JP4670370B2 (ja) | 2005-01-28 | 2005-01-28 | メモリコントローラ及びフラッシュメモリシステム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006209489A true JP2006209489A (ja) | 2006-08-10 |
JP4670370B2 JP4670370B2 (ja) | 2011-04-13 |
Family
ID=36966278
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005021007A Expired - Fee Related JP4670370B2 (ja) | 2005-01-28 | 2005-01-28 | メモリコントローラ及びフラッシュメモリシステム |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4670370B2 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009076135A (ja) * | 2007-09-20 | 2009-04-09 | Ricoh Co Ltd | メモリ制御回路及び半導体装置 |
CN113950721A (zh) * | 2019-05-31 | 2022-01-18 | 美光科技公司 | 允许多核操作的基于jtag的架构 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002278781A (ja) * | 2001-03-16 | 2002-09-27 | Tokyo Electron Device Ltd | 記憶装置、記憶装置制御方法及びプログラム |
JP2003271391A (ja) * | 2002-03-08 | 2003-09-26 | Samsung Electronics Co Ltd | Nandフラッシュメモリを利用したブートシステム及びその方法 |
JP2005020349A (ja) * | 2003-06-26 | 2005-01-20 | Renesas Technology Corp | 半導体集積回路および電子システム |
JP2005025733A (ja) * | 2003-06-10 | 2005-01-27 | Tdk Corp | フラッシュメモリコントローラ、メモリ制御回路、フラッシュメモリシステム、及びホストコンピュータとフラッシュメモリとの間でのデータ交換動作を制御するための方法 |
-
2005
- 2005-01-28 JP JP2005021007A patent/JP4670370B2/ja not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002278781A (ja) * | 2001-03-16 | 2002-09-27 | Tokyo Electron Device Ltd | 記憶装置、記憶装置制御方法及びプログラム |
JP2003271391A (ja) * | 2002-03-08 | 2003-09-26 | Samsung Electronics Co Ltd | Nandフラッシュメモリを利用したブートシステム及びその方法 |
JP2005025733A (ja) * | 2003-06-10 | 2005-01-27 | Tdk Corp | フラッシュメモリコントローラ、メモリ制御回路、フラッシュメモリシステム、及びホストコンピュータとフラッシュメモリとの間でのデータ交換動作を制御するための方法 |
JP2005020349A (ja) * | 2003-06-26 | 2005-01-20 | Renesas Technology Corp | 半導体集積回路および電子システム |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009076135A (ja) * | 2007-09-20 | 2009-04-09 | Ricoh Co Ltd | メモリ制御回路及び半導体装置 |
CN113950721A (zh) * | 2019-05-31 | 2022-01-18 | 美光科技公司 | 允许多核操作的基于jtag的架构 |
CN113950721B (zh) * | 2019-05-31 | 2022-12-30 | 美光科技公司 | 允许多核操作的基于jtag的架构 |
US11830563B2 (en) | 2019-05-31 | 2023-11-28 | Micron Technology, Inc. | JTAG based architecture allowing multi-core operation |
Also Published As
Publication number | Publication date |
---|---|
JP4670370B2 (ja) | 2011-04-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4129381B2 (ja) | 不揮発性半導体記憶装置 | |
JP4373943B2 (ja) | メモリコントローラ、フラッシュメモリシステム及びフラッシュメモリの制御方法 | |
JP4254932B2 (ja) | メモリコントローラ及びフラッシュメモリシステム | |
JP2007034581A (ja) | メモリコントローラ、フラッシュメモリシステム及びフラッシュメモリの制御方法 | |
JP2007094639A (ja) | メモリコントローラ及びフラッシュメモリシステム | |
JP4661369B2 (ja) | メモリコントローラ | |
US8589620B2 (en) | Data writing method, memory controller, and memory storage apparatus | |
JP4670370B2 (ja) | メモリコントローラ及びフラッシュメモリシステム | |
JP2007094571A (ja) | メモリコントローラ、フラッシュメモリシステム及びフラッシュメモリの制御方法 | |
JP2006155335A (ja) | メモリコントローラ、フラッシュメモリシステム及びフラッシュメモリの制御方法 | |
JP4177292B2 (ja) | メモリンコントローラ、フラッシュメモリシステム及びフラッシュメモリの制御方法 | |
JP4655034B2 (ja) | メモリコントローラ及びフラッシュメモリシステム並びにフラッシュメモリの制御方法 | |
JP4177301B2 (ja) | メモリコントローラ、フラッシュメモリシステム及びフラッシュメモリの制御方法 | |
JP4273106B2 (ja) | メモリコントローラ、フラッシュメモリシステム及びフラッシュメモリの制御方法 | |
JP4626595B2 (ja) | メモリコントローラ及びメモリコントローラを備えるフラッシュメモリシステム、並びにフラッシュメモリの制御方法 | |
JP2008097339A (ja) | メモリコントローラ、メモリコントローラを備えるフラッシュメモリシステム、並びに、フラッシュメモリの制御方法 | |
JP4697146B2 (ja) | メモリコントローラ及びメモリコントローラを備えるフラッシュメモリシステム、並びにフラッシュメモリの制御方法 | |
JP3934659B1 (ja) | メモリコントローラ及びフラッシュメモリシステム | |
JP2005316793A (ja) | フラッシュメモリシステム及びフラッシュメモリの制御方法 | |
JP2006178909A (ja) | メモリコントローラ、フラッシュメモリシステム及びフラッシュメモリの制御方法 | |
JP4235595B2 (ja) | メモリコントローラ、メモリコントローラを備えるフラッシュメモリシステム及びフラッシュメモリの制御方法 | |
JP4194518B2 (ja) | メモリコントローラ、フラッシュメモリシステム、並びに、フラッシュメモリの制御方法 | |
JP4304167B2 (ja) | メモリコントローラ、フラッシュメモリシステム及びフラッシュメモリの制御方法 | |
JP2005293177A (ja) | メモリコントローラ及びフラッシュメモリシステム | |
JP4366283B2 (ja) | メモリコントローラ及びメモリコントローラを備えるフラッシュメモリシステム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070312 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20100108 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100526 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100629 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100825 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100921 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20101119 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20101221 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110103 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4670370 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140128 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |