JP2006154712A - ゲートライン駆動回路、これを有する表示装置、その駆動装置及び方法 - Google Patents

ゲートライン駆動回路、これを有する表示装置、その駆動装置及び方法 Download PDF

Info

Publication number
JP2006154712A
JP2006154712A JP2005074352A JP2005074352A JP2006154712A JP 2006154712 A JP2006154712 A JP 2006154712A JP 2005074352 A JP2005074352 A JP 2005074352A JP 2005074352 A JP2005074352 A JP 2005074352A JP 2006154712 A JP2006154712 A JP 2006154712A
Authority
JP
Japan
Prior art keywords
gate
voltage
data
gate line
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2005074352A
Other languages
English (en)
Inventor
Jin Woo Park
鎭 佑 朴
Byoung-Sun Na
柄 善 羅
Byon-Suku Kim
キム,ビョン−スク
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of JP2006154712A publication Critical patent/JP2006154712A/ja
Withdrawn legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0219Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

【課題】キックバック電圧によるフリッカー発生を低減する。
【解決手段】液晶表示装置のゲート駆動チップ210において、シフトレジスタ212は、キャリー信号に応答してハイレベルのデータ値を順次にシフトさせて出力する。レベルシフタ214は、ハイレベルのデータ値に基づいて、外部から供給される第1電圧をレベルシフティングして出力する。出力バッファ216は、レベルシフティングされた第1電圧をバッファリングして遅延部218に出力する。遅延部は、バッファリングされた第1電圧を遅延させて、ゲートラインに出力する。これによって、キックバック電圧による表示特性不良を除去することができる。
【選択図】 図7

Description

本発明は、ゲートライン駆動回路、これを有する表示装置、その駆動装置及び方法に関し、より詳細には、出力端に遅延手段を有するゲートライン駆動回路、これを有する表示装置、その駆動装置及び方法に関する。
液晶表示装置は、2つの基板間に注入された異方性誘電率を有する液晶物質に、強度が調節された電界を印加して、液晶物質により透過される光量を調節することにより、所望する画像を得る表示装置である。液晶表示装置は、ゲート電極に印加されるゲート電圧によってデータラインを通じて液晶に伝達される信号電圧の大きさが制御され、このような可変的なデータ電圧は、液晶の分極状態をステップ的に変えるので、液晶表示装置でのグレイレベルを多様に表現できる。
液晶表示装置は、ソースドライブICとこれを駆動するソースPCB、及びゲートドライブICとこれを駆動するゲートPCBで構成される。
最近、原価節減及び工程単純化のために、ソースドライブICとゲートドライブICは、出力チャネル数を増加させる。例えば、SXGA(642×342)級の解像度を有する液晶表示パネルに採用されるソースドライブICは、384出力チャネルから642出力チャネルに増加させて、ICの個数を10個から6個に減らし、ゲートドライブICは256出力チャネルから342出力チャネルに増加させて、ICの個数を4個から3個に減らしている。
しかし、このような多チャネルICの適用は、駆動ICのファンアウト(fan−out)部の長さが増加するので、ファンアウト部の互いに異なる長さによりキックバック電圧の偏差が発生され、これによって表示特性に悪い影響を及ぼすという問題点がある。
又、液晶表示パネルのサイズが大きくなるほど、ゲート電圧の抵抗−キャパシタ(RC)遅延の増加に誘発されるキックバック電圧が増加して、位置に依存するフリッカーの発生が増加するという問題点がある。
本発明の目的は、このような従来の問題点を解決するためのものであって、本発明の目的は、駆動ICのファンアウト部の長さが増加しても、キックバック電圧による表示特性の不良を解消するためのゲートライン駆動回路を提供することにある。
本発明の他の目的は、前記したゲートライン駆動回路を有する表示装置を提供することにある。
本発明の更に他の目的は、前記した表示装置の駆動装置を提供することにある。
本発明の更に他の目的は、前記した表示装置の駆動方法を提供することにある。
前記した本発明の目的を実現するための一特徴による、表示パネルに具備される複数のゲートラインにゲート信号を出力するゲートライン駆動回路は、シフトレジスタ、レベルシフタ、出力バッファ、及び遅延部を含む。前記シフトレジスタは、キャリー信号に応答して、1ライン時間間隔でハイレベルのデータ値を順次にシフトさせ前記レベルシフタに出力する。前記レベルシフタは、前記ハイレベルのデータ値に基づいて、外部から供給される第1電圧をレベルシフティングして前記出力バッファに出力する。前記出力バッファは、前記レベルシフティングされた第1電圧をバッファリングして前記遅延部に出力する。前記遅延部は、前記バッファリングされた第1電圧を遅延させて(前縁及び後縁に勾配を生成させて)前記ゲートラインに出力する。
前記第1ライン時間は、前記複数のゲートラインの数と1フレーム時間により定義される。前記遅延部は、インピーダンス素子であることが好ましい。前記遅延部は、該遅延部に接続されたゲートラインのインピーダンス値の20%〜30%を有するインピーダンス素子であることが好ましい。前記遅延部は、略2kΩのインピーダンス値を有する。
前記した本発明の他の目的を実現するための一特徴による表示装置は、表示パネル、データ駆動部、及びゲート駆動部を含む。前記表示パネルは、複数のゲートライン、複数のデータライン、互いに隣接するゲートラインと互いに隣接するデータラインにより囲まれる領域に形成され前記ゲートライン及びデータラインに接続されたスイッチング素子、及び前記スイッチング素子に接続された画素部を含む。前記データ駆動部は、前記データラインにデータ信号を出力する。前記ゲート駆動部は、前記ゲートラインに遅延されたゲート信号を出力する。
前記した本発明の他の目的を実現するための一特徴による表示装置は、表示パネル、データ駆動部、ゲート駆動部、及びパンアウト部を含む。前記表示パネルは、複数のゲートライン、複数のデータライン、互いに隣接するゲートラインと互いに隣接するデータラインにより囲まれた領域に形成され前記ゲートライン及びデータラインに接続されたスイッチング素子、及び前記スイッチング素子に接続された画素部を具備する。前記データ駆動部は、前記データラインにデータ信号を出力する。前記ゲート駆動部は、遅延されたゲート信号を出力する。前記ファンアウト部は、ほぼ同じ長さを有して前記ゲート駆動部の出力端と前記ゲートラインを電気的に接続し、前記遅延されたゲート信号を前記ゲートラインに伝達する。
前記した本発明の更に他の目的を実現するための一特徴による表示装置の駆動装置は、複数のゲートライン、複数のデータライン、前記ゲートラインとデータラインに接続されたスイッチング素子及び前記スイッチング素子に接続された画素部を有する表示パネル、データ駆動部、及びゲート駆動部を含む。前記データ駆動部は、データラインにデータ信号を出力し、前記ゲート駆動部は、前記ゲートラインに遅延されたゲート信号を出力する。
前記した本発明の更に他の目的を実現するための一特徴による表示装置の駆動方法は、複数のゲートライン、複数のデータライン、互いに隣接するゲートラインと互いに隣接するデータラインにより囲まれた領域に形成され前記ゲートライン及びデータラインに接続されたスイッチング素子、及び前記スイッチング素子に接続された液晶キャパシタを有する表示パネルを含む表示装置の駆動方法において、前記データラインにデータ信号を供給するステップ、及び外部から提供されるキャリー信号に応答して、前記データ信号を前記液晶キャパシタに充電させるために、前記ゲートラインに遅延されたゲート信号を供給するステップを含む。
前記遅延されたゲート信号を供給するステップは、前記キャリー信号に応答して、1ライン時間間隔でハイレベルのデータ値を順次移動させ出力するステップ、前記出力されるハイレベルのデータ値に基づいて、外部から供給される第1電圧をレベルシフティングするステップ、前記レベルシフティングされた第1電圧をバッファリングするステップ、及び前記バッファリングされた第1電圧を強制遅延させ前記ゲートラインに供給するステップを含む。
このようなゲートライン駆動回路、これを有する表示装置、その駆動装置及び方法によると、ゲートライン駆動回路の出力端に前記ゲート信号を遅延させる遅延部を具備させることで、キックバック電圧による表示特性の不良を排除することができる。
以下、添付図面を参照して、本発明をより詳細に説明する。
図1は、液晶表示素子の単位画素を説明するための回路図であり、図2及び図3は、ゲート電圧とデータ電圧との関係を説明するための波形図である。
図1及び図2を参照すると、データ電圧Vdは、n番目フレーム期間では、共通電極電圧Vcomに対して正極性の一定レベルを有して印加され、(n+1)番目フレーム期間では、共通電極電圧Vcomに対して負極性の一定レベルを有して印加され、(n+2)番目フレーム期間では、共通電極電圧Vcomに対して正極性の一定レベルを有して印加される。
ゲート電圧Vgは、液晶表示パネルに形成されたスイッチング素子TFTをターンオン又はターンオフさせるために、ゲートラインGLに印加される。
しかし、液晶表示パネルの駆動時、データ電圧Vdによって実際に液晶に印加される電圧は、図3のような波形の電圧である。
図3を参照すると、n番目フレーム期間において、スイッチング素子TFTにゲート電圧Vgが印加されると、画素電圧に第1キックバック電圧ΔVp1の電圧シフトが生じる。n番目フレーム期間の電圧シフトは、データラインを通じて供給されるデータ電圧と液晶層に印加される電圧間の差電圧である。
又、(n+1)番目フレーム期間において、スイッチング素子TFTにゲート電圧Vgが印加されると、画素電圧に第2キックバック電圧ΔVp2の電圧シフトが生じる。(n+1)番目フレーム期間の電圧シフトは、データラインDLを通じて供給されるデータ電圧と液晶層に印加される電圧間の差電圧である。第2キックバック電圧ΔVp2は、第1キックバック電圧ΔVp1より大きい。
図4は、図3に図示されたキックバック電圧により誘発される表示特性不良を説明するための平面図であり、図5は、ロー方向(行方向)のゲートラインに順次に印加されるゲート電圧を説明するための波形図である。
図4及び図5を参照すると、ゲートライン駆動回路からゲート電圧が出力されると、液晶表示パネルのカラム方向(列方向)領域に対応するキックバック電圧やロー方向領域に対応するキックバック電圧は、位置により大きな差が生じることを示している。
即ち、ゲートドライバ部20に近接する液晶表示パネル30の左側カラム方向領域で、ゲートライン駆動回路のファンアウト部の長さが相対的に短い画素のキックバック電圧Vkは相対的に最も大きく、ファンアウト部の長さが相対的に長い画素のキックバック電圧Vkは相対的に小さい。従って、液晶表示パネル30の同じカラム方向の画素のうちでも、ファンアウト部の長さによってキックバック電圧の大きさの差は大きい。
又、液晶表示パネル30のロー方向領域のうち、左側領域に対応する画素のキックバック電圧が最も大きく、右側領域に対応する画素のキックバック電圧が最も小さい。従って、液晶表示パネル30の左側部と右側部とにおいても、キックバック電圧の大きさは差が大きい。
このように、液晶表示パネルの同じカラムの画素に対しても、ファンアウト部の長さによってキックバック電圧の差が大きく、液晶表示パネルの左側部のキックバック電圧と右側部のキックバック電圧の差が大きいので、液晶表示パネルの位置により相違するキックバック電圧によって、液晶のRMS(Root Means Square)電圧が異なる。本発明によれば、このような問題点を回避することができる。
(実施例1)
図6は、本発明の一実施例による液晶表示装置を説明するためのブロック図である。
図6を参照すると、本発明の一実施例による液晶表示装置は、ソースドライバ部100、ゲートドライバ部200、及び液晶表示パネル300を含む。
ソースドライバ部100は、複数のソース駆動チップ110を含み、複数のデータ電圧を液晶表示パネル300に供給する。複数のソース駆動チップ110は、液晶表示パネル300の周辺領域に集積されることもでき、別のフレキシブル印刷回路基板(FPCB)に搭載されることもできる。
ゲートドライバ部200は、複数のゲートライン駆動回路(又は、ゲート駆動チップ)210を含み、複数のゲート電圧を液晶表示パネル300に順次に供給する。本発明においては、ゲート電圧が意図的に遅延されるが、この点については、図7に関連して詳細に説明する。複数のゲート駆動チップ210は、液晶表示パネル300の周辺領域に集積されることもでき、別のフレキシブル印刷回路基板に搭載されることもできる。
液晶表示パネル300は、複数のゲートラインGL、複数のデータラインDL、互いに隣接するゲートラインGLと互いに隣接するデータラインDLにより囲まれる領域に形成されたスイッチング素子TFT、スイッチング素子TFTに電気的に接続された液晶キャパシタClc、及びスイッチング素子TFTに電気的に接続されたストレージキャパシタCstを含む。
動作時、ゲートラインGLは、ゲート電圧をスイッチング素子TFTに伝達する。データラインDLは、データ電圧をスイッチング素子TFTに伝達する。液晶キャパシタClcは、ゲート電圧に基づいてターンオンされるスイッチング素子TFTを介して、データ電圧を充電する。ストレージキャパシタCstは、ターンオンされたスイッチング素子TFTを経由して提供されるデータ電圧を保持し、スイッチング素子TFTのターンオフ期間に、充電されたデータ電圧を液晶キャパシタClcに提供する。
図7は、図6に図示されたゲートライン駆動回路を説明するためのブロック図であり、図8は、図7に図示されたゲートライン駆動回路から出力されるゲート電圧を説明するための波形図である。
図6〜図8を参照すると、本発明によるゲートライン駆動回路(又は、ゲート駆動チップ)210は、シフトレジスタ212、レベルシフタ214、出力バッファ216、及び遅延部218を含み、液晶表示パネル300に具備される複数のゲートラインGLに、遅延部218により、強制的に前縁及び後縁が勾配を持つように遅延されたゲート電圧を順次に供給する。
シフトレジスタ212は、垂直開始信号STV又はキャリー信号CARRY INとゲートクロックGATE CLKに応答して、1ライン時間間隔(1ライン時間毎)でハイレベルのデータ値を順次に移動させて、レベルシフタ214に出力する。ゲート駆動チップが一番目ゲートラインを含むゲートラインGLに電気的に接続されると、シフトレジスタ212は、外部から提供される垂直開始信号STVとゲートクロックGATE CLKに基づいて動作する。ゲート駆動チップが、残りのゲートラインGLに電気的に接続されると、シフトレジスタ212は、前段のゲート駆動チップから提供されるキャリー信号CARRYとゲートクロックGATE CLKに基づいて動作する。
レベルシフタ214は、シフトレジスタ212から供給されるハイレベルのデータ値に基づいて、外部から供給される第1電圧(ゲートオン電圧Von)をレベルシフティング、即ち、レベルアップさせて出力バッファ216に出力する。ゲートオン電圧Vonは、スイッチング素子TFTをターンオンさせるために供給される。
出力バッファ216は、レベルシフティングされたゲートオン電圧Vonをバッファリングして、遅延部218に出力する。
遅延部218は、バッファリングされたゲートオン電圧Vonを遅延させて、ゲートラインGLに順次に出力する。遅延部218により、ゲートオン電圧の上昇時間が相対的に遅延され、下降時間も相対的に遅延される。互いに隣接するゲート電圧は、上昇時間と下降時間が重畳していてもよい。前記したゲート電圧の重畳による悪影響が生じる場合は、該悪影響を除去するために、本発明によるゲート駆動チップ210は、別の出力イネーブル信号OEの供給を受けることが好ましい。
遅延部218は、ゲートラインGLの数だけ具備される複数のインピーダンス素子を含む。インピーダンス素子は、抵抗が好ましい。該抵抗と浮遊容量(不図示)等により、RC遅延回路を構成する。各抵抗のインピーダンス値は互いに異なるように設定されることもでき、同様に設定されることもできる。
各抵抗のインピーダンス値が互いに異なるように設定される場合、中間チャネルに対応するインピーダンス値が最も大きく、外郭チャネルに対応するインピーダンス値は小さいことが好ましい。
各抵抗のインピーダンス値が同様に設定される場合、抵抗のインピーダンス値は、一種のロードとして作用するゲートラインGLのインピーダンス値の20%〜30%である。遅延部は、略2kΩのインピーダンス値を有することが好ましい。
図9は、図6に図示された単位画素に印加されるゲート電圧とデータ電圧を説明するための波形図である。
図6及び図9を参照すると、データ電圧Vdはn番目フレーム期間において、共通電極電圧Vcomからみて正極性の一定レベルを有して印加され、(n+1)番目フレーム期間において、共通電極電圧Vcomからみて負極性の一定レベルを有して印加され、(n+2)番目フレーム期間において、共通電極電圧Vcomからみて正極性の一定レベルを有して印加される。
ゲート電圧Vgは、液晶表示パネル300に形成された複数のゲートラインGLの数と1フレーム時間により定義される1ライン時間の間、アクティブレベルとなって印加される。例えば、液晶表示パネル300が642×342の解像度を有し、1フレーム時間は16.7ms(=1/60)であれば、ゲート電圧Vgがアクティブレベルとなる時間は、略48.8ns(=16.7ms/342)である。
しかし、液晶表示パネル300の駆動時、データ電圧Vdによって実際に液晶に印加される電圧は、図10の実線ような波形の電圧である。
図10は、図9に図示されたゲート電圧により液晶層に印加されるデータ電圧を説明するための波形図である。
図10を参照すると、n番目フレーム期間に、スイッチング素子TFTに印加されるゲート電圧は、遅延部218によって強制的に遅延された信号なので、画素電圧の電圧シフトは図3の例に対比して相対的に大きい第3キックバック電圧ΔVp3である。すなわち、遅延されたゲート電圧がスイッチング素子TFTに印加されることによって、液晶キャパシタの充電率が相対的に低くなり、これによってキックバック電圧が上昇する。n番目フレーム期間での電圧シフトは、データラインDLを通じて供給されるデータ電圧と液晶層に印加される電圧との間の差電圧である。
又、(n+1)番目フレーム期間において、スイッチング素子TFTに印加されるゲート電圧Vdは、遅延部218により強制的に遅延された信号なので、画素電圧の電圧シフトは、図3の例に対比して相対的に小さい第4キックバック電圧ΔVp4である。(n+1)番目フレーム期間での電圧シフトは、データラインDLを通じて供給されるデータ電圧Vdと液晶層に印加される電圧との間の差電圧である。その結果、第4キックバック電圧ΔVp4は、第3キックバック電圧ΔVp3レベルとほぼ同じになり、従来例に比べて差が小さくなる。
図11は、本発明の一実施例によって改善されたキックバック電圧を説明するための液晶表示装置の平面図であり、図12は、図11に図示された任意のゲートラインに印加されるゲート電圧を説明するための波形図である。
図11及び図12を参照すると、ゲート駆動チップ210で強制遅延されたゲート電圧が出力されるので、液晶表示パネル300のカラム方向領域に対応するキックバック電圧Vkやロー方向領域に対応するキックバック電圧Vkは、図4と比較する時、位置によって大きな差が現れない。
即ち、ゲートドライバ部200に近接する液晶表示パネル300の左側カラム方向領域でゲート駆動チップ210のファンアウト部の長さが相対的に短い画素のキックバック電圧Vkの大きさや、ファンアウト部の長さが相対的に長い画素のキックバック電圧Vkの大きさは、図4と比較する時、ほぼ均一である。
従って、液晶表示パネル300の同じカラム方向の画素のうちでも、ファンアウト部の長さの差が大きくても、キックバック電圧Vkの大きさの差をほぼ均一にすることができる。
又、液晶表示パネル300のロー方向領域のうち、左側領域に対応する画素のキックバック電圧Vkと右側領域に対応する画素のキックバック電圧Vkはほぼ同一である。従って、液晶表示パネル300の左側部に対応するキックバック電圧の大きさと右側部に対応するキックバック電圧の大きさは、その差をほぼ均一にすることができる。
このように、液晶表示パネルのカラム方向の位置によるキックバック電圧の差を小さくして、液晶のカラム方向の位置に無関係にRMS電圧を均一にすることができ、互いに隣接するカラム領域の輝度も均一に維持することができる。
又、液晶表示パネルのロー方向の位置によるキックバック電圧の差も小さくすることができるので、液晶のロー方向の位置に無関係にRMS電圧を均一にすることができ、互いに隣接するロー領域の輝度も均一に維持することができる。
(実施例2)
図13は、本発明の他の実施例による液晶表示装置を説明するためのブロック図であり、図14は、図13に図示されたゲート駆動チップとゲートラインを接続するファンアウト部を概略的に説明するための平面図である。
図13及び図14を参照すると、本発明の他の実施例による液晶表示装置は、ソースドライバ部400、ゲートドライバ部500、及び液晶表示パネル600を含む。
ソースドライバ部400は、複数のソース駆動チップ410を含み、複数のデータ電圧を液晶表示パネル600に供給する。
ゲートドライバ部500は、複数のゲート駆動チップ510を含み、複数のゲート電圧を液晶表示パネル600に順次に供給する。ゲート駆動チップの出力端と該当するゲートラインGLを接続するファンアウト部の経路は均一に形成される。
即ち、ゲート駆動チップ510の中間チャネルに対応するファンアウト部の長さは、一番目チャネル又は最終番目チャネルに対応するファンアウト部の長さと同様に形成される。これによって、一番目チャネル及び最終番目チャネルに対応するファンアウト部は直線形態である反面、中間チャネルに対応するファンアウト部は曲線形態、歯波形態、又はパルス波形態等のような多様な形状で形成される。
前記したファンアウト部は、液晶表示パネル600のアレイ基板上にゲートラインGLが形成される時、アレイ基板の周辺領域に形成されることが好ましい。勿論、前記したファンアウト部は、別のフレキシブル印刷回路基板上に形成することもできる。フレキシブル印刷回路基板には導電性経路が形成され、ゲート駆動チップ510を搭載する。フレキシブル印刷回路基板は、液晶表示パネル600のゲートラインGLとゲート駆動チップ510を電気的に接続する。
液晶表示パネル600は、複数のゲートラインGL、複数のデータラインDL、互いに隣接するゲートラインGLと互いに隣接するデータラインDLにより囲まれる領域に形成されるスイッチング素子TFT、スイッチング素子TFTに電気的に接続された液晶キャパシタClc、及びスイッチング素子TFTに電気的に接続されたストレージキャパシタCstを含む。
動作時、ゲートラインGLは、先の実施形態に関連して説明したように、強制遅延されたゲート電圧をスイッチング素子TFTに伝達する。データラインDLは、データ電圧をスイッチング素子TFTに伝達する。液晶キャパシタClcは、強制遅延されたゲート電圧に基づいてターンオンされるスイッチング素子TFTを介して、データ電圧Vdにより充電さる。ストレージキャパシタCstは、ターンオンされたスイッチング素子TFTを経由して提供されるデータ電圧を保持し、スイッチング素子TFTのターンオフ区間の間に充電されたデータ電圧を液晶キャパシタClcに提供する。
前記した本発明の一実施例では、キックバック電圧の偏差を減らすために、ゲート駆動チップの出力端に数kΩ程度の抵抗素子を形成して、ゲート駆動チップから出力されるゲート電圧を強制的に遅延させて該当ゲートラインに印加することを説明した。
又、前記した本発明の他の実施例では、キックバック電圧の偏差を減らすために、ゲート駆動チップの出力端と該当ゲートラインを接続するファンアウト部の経路を実質的に同様にファンアウト部の抵抗値を補償することにより、表示特性を向上させることを説明した。
前記した本発明の一実施例と他の実施例は、互いに異なる液晶表示装置に独立的に具現されることもでき、一つの液晶表示装置に同時に具現されることもできる。例えば、本発明の他の実施例を実現するために、前記したファンアウト部のパターンは、アレイ基板の周辺領域やフレキシブル印刷回路基板に形成される。しかし、限定されたサイズの周辺領域やフレキシブル印刷回路基板(FPCB)上にファンアウト部のパターンの長さをほぼ同様に形成することは困難な場合があるので、一実施例と他の実施例を一つの液晶表示装置に実現することが好ましい。
図15は、同一カラム方向の画素で感じる比較例のキックバック電圧と第1及び第2実施例のキックバック電圧を説明するための波形図である。ここで、第1キックバック電圧カーブCurve−Iは、比較例によるゲート電圧に対応するキックバック電圧を示し、第2キックバック電圧カーブCurve−IIは、第1実施例又は第2実施例によるゲート電圧に対応するキックバック電圧を示す。前記した第1実施例は、ゲート電圧を強制的に遅延させた例であり、前記した第2実施例は、ファンアウト部の長さを同様に形成させた例である。
図15から分かるように、ゲート電圧を正常的に印加する場合には、最短経路を有するファンアウト部に対応する画素では、キックバック電圧が最大である反面、最長回路を有するファンアウト部に対応する画素ではキックバック電圧が最小である。
しかし、ゲート電圧を強制的に遅延させるか、又は、ファンアウト部の経路をほぼ同様に形成すると、同一カラム方向で配列された画素で感じるキックバック電圧は、ほぼ同じであることを確認できる。
以上で説明したように、本発明によると、ゲート駆動チップの複数の出力端に大きい抵抗を形成して、該抵抗値だけ信号を強制遅延させることにより、同一データラインに対応する複数のゲートラインでほぼ同じ時間に有効なゲート電圧になるので、キックバック電圧を減らすことができ、これにより、輝度差を最小化することができる。
以上、本発明の実施例によって詳細に説明したが、本発明はこれに限定されず、本発明が属する技術分野において通常の知識を有するものであれば本発明の思想と精神を離れることなく、本発明を修正または変更できる。
液晶表示素子の単位画素を説明するための回路図である。 本発明の比較例によるゲート電圧とデータ電圧との関係を説明するための波形図である。 本発明の比較例によるゲート電圧とデータ電圧との関係を説明するための波形図である。 図3に図示されたキックバック電圧により誘発される表示特性不良を説明するための説明図である。 ロー方向のゲートラインに順次に印加されるゲート電圧を説明するための波形図である。 本発明の一実施例による液晶表示装置を説明するためのブロック図である。 図6に図示されたゲートライン駆動回路を説明するためのブロック図である。 図7に図示されたゲートライン駆動回路で出力されるゲート電圧を説明するための波形図である。 図6に図示された単位画素に印加されるゲート電圧とデータ電圧を説明するための波形図である。 図9に図示されたゲート電圧により液晶層に印加されるデータ電圧を説明するための波形図である。 本発明の一実施例によって改善されたキックバック電圧を説明するための液晶表示装置の平面図である。 図11に図示された任意のゲートラインに印加されるゲート電圧を説明するための波形図である。 本発明の他の実施例による液晶表示装置を説明するためのブロック図である。 図13に図示されたゲートライン駆動回路とゲートラインを接続するファンアウト部を概略的に説明するための平面図である。 同一カラム方向の画素で感じる比較例のキックバック電圧と第1及び第2実施例のキックバック電圧を説明するための波形図である。
符号の説明
100 ソースドライバ部
110 ソース駆動チップ
200 ゲートドライバ部
210 ゲート駆動チップ
212 シフトレジスタ
214 レベルシフタ
216 出力バッファ
218 遅延部
300 液晶表示パネル

Claims (17)

  1. 表示パネルに具備される複数のゲートラインにゲート信号を出力するゲートライン駆動回路において、
    キャリー信号に応答して、1ライン時間間隔でハイレベルのデータ値を順次にシフトさせ出力するシフトレジスタと、
    前記ハイレベルのデータ値に基づいて、外部から供給される第1電圧をレベルシフティングするレベルシフタと、
    前記レベルシフティングされた第1電圧をバッファリングして出力する出力バッファと、
    前記バッファリングされた第1電圧を遅延させて前記ゲートラインに出力する遅延部と、
    を含むことを特徴とするゲートライン駆動回路。
  2. 前記第1ライン時間は、前記複数のゲートラインの数と1フレーム時間により定義されることを特徴とする請求項1記載のゲートライン駆動回路。
  3. 前記遅延部は、インピーダンス素子であることを特徴とする請求項1記載のゲートライン駆動回路。
  4. 前記遅延部は、電気的に接続されたゲートラインのインピーダンス値の20%〜30%を有するインピーダンス素子であることを特徴とする請求項1記載のゲートライン駆動回路。
  5. 前記遅延部は、略2kΩの抵抗素子であることを特徴とする請求項1記載のゲートライン駆動回路。
  6. 前記レベルシフティングされた第1電圧は、前記第1電圧より高いことを特徴とする請求項1記載のゲートライン駆動回路。
  7. 前記第1電圧は3.3Vであり、前記バッファリングされた第1電圧は20V〜40Vであることを特徴とする請求項1記載のゲートライン駆動回路。
  8. 複数のゲートライン、複数のデータライン、互いに隣接するゲートラインと互いに隣接するデータラインにより囲まれる領域に形成され前記ゲートライン及びデータラインに接続されたスイッチング素子、及び前記スイッチング素子に接続された画素部を具備する表示パネルと、
    前記データラインにデータ信号を出力するデータ駆動部と、
    前記ゲートラインに遅延されたゲート信号を出力するゲート駆動部と、
    を含むことを特徴とする表示装置。
  9. 前記ゲート駆動部は、前記ゲート信号を遅延するためのインピーダンス素子を含むことを特徴とする請求項8記載の表示装置。
  10. 前記インピーダンス素子は、前記ゲート駆動部の出力端に接続されたゲートラインに対応して具備されることを特徴とする請求項9記載の表示装置。
  11. 前記インピーダンス素子は、前記ゲート駆動部の出力端に接続されたゲートラインのインピーダンス値の20%〜30%を有することを特徴とする請求項9記載の表示装置。
  12. 前記インピーダンス素子は、略2kΩの抵抗素子であることを特徴とする請求項9記載の表示装置。
  13. 前記ゲート駆動部と前記ゲートラインを電気的に接続するファンアウト部の長さは、ほぼ同じであることを特徴とする請求項8記載の表示装置。
  14. 複数のゲートライン、複数のデータライン、互いに隣接するゲートラインと互いに隣接するデータラインにより囲まれた領域に形成され前記ゲートライン及びデータラインに接続されたスイッチング素子、及び前記スイッチング素子に接続された画素部を具備する表示パネルと、
    前記データラインにデータ信号を出力するデータ駆動部と、
    強制遅延されたゲート信号を出力するゲート駆動部と、
    ほぼ同じ長さを有して前記ゲート駆動部の出力端と前記ゲートラインを電気的に接続するファンアウト部と、
    を含むことを特徴とする表示装置。
  15. 複数のゲートライン、複数のデータライン、前記ゲートラインとデータラインに接続されたスイッチング素子、及び前記スイッチング素子に接続された画素部を有する表示パネルを含む表示装置の駆動装置において、
    前記データラインにデータ信号を出力するデータ駆動部と、
    前記ゲートラインに遅延されたゲート信号を出力するゲート駆動部と、
    を含むことを特徴とする表示装置の駆動装置。
  16. 複数のゲートライン、複数のデータライン、互いに隣接するゲートラインと互いに隣接するデータラインにより囲まれた領域に形成され前記ゲートライン及びデータラインに接続されたスイッチング素子、及び前記スイッチング素子に接続された液晶キャパシタを有する表示パネルを含む表示装置の駆動方法において、
    前記データラインにデータ信号を供給するステップと、
    外部から提供されるキャリー信号に応答して、前記データ信号を前記液晶キャパシタに充電させるために、前記ゲートラインに遅延されたゲート信号を供給するステップと、
    を含むことを特徴とする表示装置の駆動方法。
  17. 前記遅延されたゲート信号を供給するステップは、
    前記キャリー信号に応答して、1ライン時間間隔でハイレベルのデータ値を順次シフトさせ出力するステップと、
    前記出力されるハイレベルのデータ値に基づいて、外部から供給される第1電圧をレベルシフティングするステップと、
    前記レベルシフティングされた第1電圧をバッファリングするステップと、
    前記バッファリングされた第1電圧を遅延させ前記ゲートラインに供給するステップと、
    を含むことを特徴とする請求項16記載の表示装置の駆動方法。
JP2005074352A 2004-11-26 2005-03-16 ゲートライン駆動回路、これを有する表示装置、その駆動装置及び方法 Withdrawn JP2006154712A (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040098065A KR20060058987A (ko) 2004-11-26 2004-11-26 게이트 라인 구동 회로와, 이를 갖는 표시 장치와, 이의구동 장치 및 방법

Publications (1)

Publication Number Publication Date
JP2006154712A true JP2006154712A (ja) 2006-06-15

Family

ID=36566891

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005074352A Withdrawn JP2006154712A (ja) 2004-11-26 2005-03-16 ゲートライン駆動回路、これを有する表示装置、その駆動装置及び方法

Country Status (5)

Country Link
US (1) US20060114209A1 (ja)
JP (1) JP2006154712A (ja)
KR (1) KR20060058987A (ja)
CN (1) CN1779774A (ja)
TW (1) TW200641754A (ja)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014027577A1 (ja) * 2012-08-13 2014-02-20 シャープ株式会社 表示駆動装置及び表示装置
JP2015082110A (ja) * 2013-10-24 2015-04-27 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 表示装置及びマルチパネル表示装置
JP2016521010A (ja) * 2013-05-24 2016-07-14 レイセオン カンパニー 蛇行抵抗器を有する適応光学液晶アレイデバイス
WO2017033433A1 (ja) * 2015-08-21 2017-03-02 パナソニック液晶ディスプレイ株式会社 駆動回路、表示装置及び駆動方法
JP2017068117A (ja) * 2015-09-30 2017-04-06 パナソニック液晶ディスプレイ株式会社 表示装置及びその駆動方法
JP2020525807A (ja) * 2017-07-03 2020-08-27 京東方科技集團股▲ふん▼有限公司Boe Technology Group Co.,Ltd. アレイ基板と表示装置

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070117268A (ko) * 2006-06-08 2007-12-12 삼성전자주식회사 박막 트랜지스터 기판 및 이를 포함하는 액정 표시판
JP5727120B2 (ja) * 2006-08-25 2015-06-03 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 液晶表示装置
KR20080037754A (ko) * 2006-10-27 2008-05-02 삼성전자주식회사 액정 표시 장치 및 그의 구동 방법
CN101334543B (zh) * 2007-06-29 2010-10-06 群康科技(深圳)有限公司 液晶显示装置及其驱动方法
WO2009098705A1 (en) * 2008-02-07 2009-08-13 Raman Research Institute A method to display gray shades in rms responding matrix display
US8451262B2 (en) * 2008-11-27 2013-05-28 Samsung Display Co., Ltd. Method of driving a display panel, and display apparatus for performing the method
KR101341911B1 (ko) * 2009-09-25 2013-12-13 엘지디스플레이 주식회사 표시장치용 게이트 구동회로
KR20120121715A (ko) * 2011-04-27 2012-11-06 삼성디스플레이 주식회사 표시장치
US20150091851A1 (en) * 2013-10-02 2015-04-02 Synaptics Incorporated Simultaneous display updating and capacitive sensing for an integrated device
WO2015050888A1 (en) * 2013-10-02 2015-04-09 Synaptics Incorporated Simultaneous display updating and capacitive sensing for an integrated device
KR102255586B1 (ko) * 2014-11-10 2021-05-26 삼성디스플레이 주식회사 표시 패널 구동 방법, 이 방법을 수행하는 표시 패널 구동 장치 및 이 표시패널 구동 장치를 포함하는 표시 장치
KR102342357B1 (ko) * 2015-09-30 2021-12-24 엘지디스플레이 주식회사 표시장치와 그 구동방법
KR102477916B1 (ko) 2015-10-15 2022-12-15 삼성디스플레이 주식회사 액정 표시 장치
CN105355176B (zh) * 2015-11-26 2018-04-20 深圳市华星光电技术有限公司 显示面板与数组栅极驱动电路
CN106205540B (zh) * 2016-08-31 2019-02-01 深圳市华星光电技术有限公司 改善显示亮度均一性的液晶显示面板与液晶显示器
KR20200058622A (ko) 2018-11-19 2020-05-28 삼성디스플레이 주식회사 다결정 실리콘층의 제조 방법, 표시 장치 및 표시 장치의 제조 방법
CN112150978A (zh) * 2020-09-16 2020-12-29 惠科股份有限公司 信号补偿系统、信号补偿方法
CN113130606A (zh) * 2021-04-01 2021-07-16 武汉华星光电半导体显示技术有限公司 显示面板
TWI767654B (zh) * 2021-04-16 2022-06-11 友達光電股份有限公司 顯示裝置及其驅動方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0750389B2 (ja) * 1987-06-04 1995-05-31 セイコーエプソン株式会社 液晶パネルの駆動回路
KR100237679B1 (ko) * 1995-12-30 2000-01-15 윤종용 저항 차를 줄이는 팬 아웃부를 가지는 액정 표시 패널
US6201734B1 (en) * 1998-09-25 2001-03-13 Sandisk Corporation Programmable impedance device
US6310594B1 (en) * 1998-11-04 2001-10-30 International Business Machines Corporation Driving method and circuit for pixel multiplexing circuits
KR100438968B1 (ko) * 2001-12-31 2004-07-03 엘지.필립스 엘시디 주식회사 액정 패널의 전원공급 장치
US6947022B2 (en) * 2002-02-11 2005-09-20 National Semiconductor Corporation Display line drivers and method for signal propagation delay compensation
KR100583318B1 (ko) * 2003-12-17 2006-05-25 엘지.필립스 엘시디 주식회사 액정표시장치의 게이트 구동장치 및 방법

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014027577A1 (ja) * 2012-08-13 2014-02-20 シャープ株式会社 表示駆動装置及び表示装置
JP2016521010A (ja) * 2013-05-24 2016-07-14 レイセオン カンパニー 蛇行抵抗器を有する適応光学液晶アレイデバイス
JP2015082110A (ja) * 2013-10-24 2015-04-27 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 表示装置及びマルチパネル表示装置
KR20150047400A (ko) * 2013-10-24 2015-05-04 삼성디스플레이 주식회사 표시 장치 멀티 패널 표시 장치
KR102129336B1 (ko) 2013-10-24 2020-07-03 삼성디스플레이 주식회사 표시 장치 및 멀티 패널 표시 장치
WO2017033433A1 (ja) * 2015-08-21 2017-03-02 パナソニック液晶ディスプレイ株式会社 駆動回路、表示装置及び駆動方法
US10593281B2 (en) 2015-08-21 2020-03-17 Panasonic Liquid Crystal Display Co., Ltd. Drive circuit, display device, and drive method
US10885865B2 (en) 2015-08-21 2021-01-05 Panasonic Liquid Crystal Display Co., Ltd. Drive circuit, display device, and drive method
JP2017068117A (ja) * 2015-09-30 2017-04-06 パナソニック液晶ディスプレイ株式会社 表示装置及びその駆動方法
JP2020525807A (ja) * 2017-07-03 2020-08-27 京東方科技集團股▲ふん▼有限公司Boe Technology Group Co.,Ltd. アレイ基板と表示装置

Also Published As

Publication number Publication date
US20060114209A1 (en) 2006-06-01
TW200641754A (en) 2006-12-01
CN1779774A (zh) 2006-05-31
KR20060058987A (ko) 2006-06-01

Similar Documents

Publication Publication Date Title
JP2006154712A (ja) ゲートライン駆動回路、これを有する表示装置、その駆動装置及び方法
US9406272B2 (en) Gate driving circuit having forward and reverse scan directions and display apparatus implementing the gate driving circuit
US8154500B2 (en) Gate driver and method of driving display apparatus having the same
US6845140B2 (en) Method of driving a shift register, a shift register, a liquid crystal display device having the shift register
KR101392336B1 (ko) 표시장치
KR101337256B1 (ko) 표시 장치의 구동 장치 및 이를 포함하는 표시 장치
KR101034780B1 (ko) 시프트 레지스터와, 이를 갖는 표시 장치 및 시프트레지스터 구동방법
EP2234098B1 (en) Display device and method for driving display device
KR100853720B1 (ko) 비정질-실리콘 박막 트랜지스터 게이트 구동 쉬프트레지스터 및 이를 가지는 액정 표시 장치
KR100995639B1 (ko) 액정표시장치 및 그 구동방법
US7898514B2 (en) Apparatus for driving gate of liquid crystal display and driving method thereof
KR100874637B1 (ko) 라인 온 글래스형 액정표시장치
KR101191445B1 (ko) 액정 표시 장치 및 그의 제조 방법
KR100831301B1 (ko) 라인 온 글래스형 액정표시장치
KR20090075517A (ko) 화소 구동 회로 및 이를 갖는 표시 장치
KR100804038B1 (ko) 쉬프트 레지스터 및 이를 갖는 액정표시장치
KR102489512B1 (ko) 공통전압 보상회로를 구비한 액정 표시장치
KR100847812B1 (ko) 라인 온 글래스형 액정표시패널
EP3040977B1 (en) Display device
KR100933449B1 (ko) 액정 표시 패널의 구동 방법 및 장치
KR100430098B1 (ko) 액정패널 구동장치
KR20090114767A (ko) 액정표시장치
US20130278570A1 (en) Gate driving circuit and display apparatus having the same
KR20170080350A (ko) 게이트 펄스 변조 회로 및 이를 이용한 표시장치
KR100984358B1 (ko) 액정 표시 장치 및 그 구동 장치

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080220

A761 Written withdrawal of application

Free format text: JAPANESE INTERMEDIATE CODE: A761

Effective date: 20090406