KR102255586B1 - 표시 패널 구동 방법, 이 방법을 수행하는 표시 패널 구동 장치 및 이 표시패널 구동 장치를 포함하는 표시 장치 - Google Patents

표시 패널 구동 방법, 이 방법을 수행하는 표시 패널 구동 장치 및 이 표시패널 구동 장치를 포함하는 표시 장치 Download PDF

Info

Publication number
KR102255586B1
KR102255586B1 KR1020140155636A KR20140155636A KR102255586B1 KR 102255586 B1 KR102255586 B1 KR 102255586B1 KR 1020140155636 A KR1020140155636 A KR 1020140155636A KR 20140155636 A KR20140155636 A KR 20140155636A KR 102255586 B1 KR102255586 B1 KR 102255586B1
Authority
KR
South Korea
Prior art keywords
data
signal
data signal
driving circuit
output
Prior art date
Application number
KR1020140155636A
Other languages
English (en)
Other versions
KR20160055613A (ko
Inventor
여동현
김은선
김용범
박석진
전병길
정수현
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020140155636A priority Critical patent/KR102255586B1/ko
Priority to US14/688,968 priority patent/US9953597B2/en
Publication of KR20160055613A publication Critical patent/KR20160055613A/ko
Application granted granted Critical
Publication of KR102255586B1 publication Critical patent/KR102255586B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes

Abstract

표시 패널 구동 방법은 게이트 라인 및 데이터 라인을 포함하는 표시 패널을 구동하는 데이터 구동부에 기준 영상 데이터를 인가하는 단계, 기준 영상 데이터를 기초로 출력되고 데이터 구동부에 포함된 제1 데이터 구동 회로부의 제1 채널을 통해 출력되는 제1 기준 데이터 신호 및 기준 영상 데이터를 기초로 출력되고 제1 데이터 구동 회로부의 k번째 채널을 통해 출력되는 k번째 기준 데이터 신호 사이의 시간차를 검출하는 단계, 게이트 라인에 게이트 신호를 출력하는 단계, 및 시간차의 정보를 포함하는 지연 신호에 따라 데이터 라인에 영상 데이터를 기초로 하는 데이터 신호를 출력하는 단계를 포함한다. 따라서, 표시 장치의 표시 품질을 향상시킬 수 있다.

Description

표시 패널 구동 방법, 이 방법을 수행하는 표시 패널 구동 장치 및 이 표시패널 구동 장치를 포함하는 표시 장치{METHOD OF DRIVING DISPLAY PANEL, DISPLAY PANEL DRIVING APPARATUS AND DISPLAY APPARATUS HAVING THE DISPLAY PANEL DRIVING APPARATUS}
본 발명은 표시 패널 구동 방법, 이 방법을 수행하는 표시 패널 구동 장치 및 이 표시 패널 구동 장치를 포함하는 표시 장치에 관한 것으로, 더욱 상세하게는 영상을 표시하는 표시 장치에 이용되는 표시 패널 구동 방법, 이 방법을 수행하는 표시 패널 구동 장치 및 이 표시 패널 구동 장치를 포함하는 표시 장치에 관한 것이다.
액정 표시 장치와 같은 표시 장치는 표시 패널 및 표시 패널 구동 장치를 포함한다.
상기 표시 패널은 제1 방향으로 연장하는 게이트 라인, 상기 제1 방향과 수직한 제2 방향으로 연장하는 데이터 라인 및 상기 게이트 라인 및 상기 데이터 라인에 의해 정의된 화소를 포함한다.
상기 표시 패널 구동 장치는 상기 게이트 라인으로 게이트 신호를 출력하는 게이트 구동부 및 상기 데이터 라인으로 데이터 신호를 출력하는 데이터 구동부를 포함한다.
상기 제1 방향으로 상기 게이트 라인의 로드 및 RC 지연이 증가하므로, 상기 게이트 라인으로 인가되는 상기 게이트 신호의 활성화가 지연된다. 그러므로, 데이터 충전율이 감소하고, 이에 따라, 상기 표시 장치의 표시 품질이 저하된다.
이에, 본 발명의 기술적 과제는 이러한 점에서 착안된 것으로, 본 발명의 목적은 영상의 표시 품질을 향상시킬 수 있는 표시 패널 구동 방법을 제공하는 것이다.
본 발명의 또 다른 목적은 상기 표시 패널 구동 방법을 수행하기에 적합한 표시 패널 구동 장치를 제공하는 것이다.
본 발명의 또 다른 목적은 상기 표시 패널 구동 장치를 포함하는 표시 장치를 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 표시 패널 구동 방법은 게이트 라인 및 데이터 라인을 포함하는 표시 패널을 구동하는 데이터 구동부에 기준 영상 데이터를 인가하는 단계, 상기 기준 영상 데이터를 기초로 출력되고 상기 데이터 구동부에 포함된 제1 데이터 구동 회로부의 제1 채널을 통해 출력되는 제1 기준 데이터 신호 및 상기 기준 영상 데이터를 기초로 출력되고 상기 제1 데이터 구동 회로부의 k번째 채널을 통해 출력되는 k번째 기준 데이터 신호 사이의 시간차를 검출하는 단계, 상기 게이트 라인에 게이트 신호를 출력하는 단계, 및 상기 시간차의 정보를 포함하는 지연 신호에 따라 상기 데이터 라인에 영상 데이터를 기초로 하는 데이터 신호를 출력하는 단계를 포함한다.
본 발명의 일 실시예에서, 상기 제1 기준 데이터 신호 및 상기 k번째 기준 데이터 신호 사이의 상기 시간차를 검출하는 단계는, 상기 제1 기준 데이터 신호를 수신하는 단계, 상기 제1 기준 데이터 신호의 전압 레벨을 감소시켜 제1 감소된 기준 데이터 신호를 출력하는 단계, 상기 제1 감소된 기준 데이터 신호를 수신하는 단계, 상기 k번째 기준 데이터 신호를 수신하는 단계. 상기 k번째 기준 데이터 신호의 전압 레벨을 감소시켜 k번째 감소된 기준 데이터 신호를 출력하는 단계, 상기 k번째 감소된 기준 데이터 신호를 수신하는 단계, 및 상기 제1 감소된 기준 데이터 신호 및 상기 k번째 감소된 기준 데이터 신호를 비교하여 상기 제1 기준 데이터 신호 및 상기 k번째 기준 데이터 신호 사이의 상기 시간차를 검출하는 단계를 포함할 수 있다.
본 발명의 일 실시예에서, 상기 제1 기준 데이터 신호 및 상기 k번째 기준 데이터 신호 사이의 상기 시간차를 검출하는 단계는, 상기 제1 기준 데이터 신호를 수신하는 단계, 상기 k번째 기준 데이터 신호를 수신하는 단계, 상기 제1 기준 데이터 신호 및 상기 k번째 기준 데이터 신호를 비교하여 상기 제1 기준 데이터 신호 및 상기 k번째 기준 데이터 신호 사이의 상기 시간차를 검출하는 단계를 포함할 수 있다.
본 발명의 일 실시예에서, 상기 데이터 신호를 출력하는 단계는, 상기 제1 데이터 구동 회로부의 상기 제1 채널을 통해 상기 데이터 신호를 출력하는 단계, 상기 시간차만큼 지연시켜 상기 제1 데이터 구동 회로부의 상기 k번째 채널을 통해 상기 데이터 신호를 출력하는 단계, 및 상기 시간차만큼 지연시켜 상기 제1 데이터 구동 회로부 다음에 배치된 제2 데이터 구동 회로부의 제1 채널을 통해 상기 데이터 신호를 출력하는 단계를 포함할 수 있다.
본 발명의 일 실시예에서, 상기 제1 데이터 구동 회로부의 상기 k번째 채널을 통해 상기 데이터 신호를 출력하는 단계는 상기 지연 신호를 상기 데이터 구동부로 인가하여 상기 제1 데이터 구동 회로부의 상기 k번째 채널을 통해 출력되는 상기 데이터 신호의 출력 시점을 설정하는 단계를 포함할 수 있다.
본 발명의 일 실시예에서, 상기 제2 데이터 구동 회로부의 상기 제1 채널을 통해 상기 데이터 신호를 출력하는 단계는 상기 지연 신호를 상기 데이터 구동부로 인가하여 상기 제2 데이터 구동 회로부의 상기 제1 채널을 통해 출력되는 상기 데이터 신호의 출력 시점을 설정하는 단계를 포함할 수 있다.
본 발명의 일 실시예에서, 상기 지연 신호는 인터페이스 프로토콜을 통해 상기 데이터 구동부로 인가될 수 있다.
본 발명의 일 실시예에서, 상기 지연 신호는 상기 인터페이스 프로토콜에서 프레임 구성 및 배치(configuration) 설정 부분에 할당될 수 있다.
본 발명의 일 실시예에서, 상기 표시 패널 구동 방법은 상기 데이터 구동부에 상기 기준 영상 데이터가 인가되는 동안 및 상기 제1 기준 데이터 신호 및 상기 k번째 기준 데이터 신호 사이의 상기 시간차를 검출하는 동안 상기 게이트 신호의 출력을 방지하는 게이트 마스킹 신호를 출력하는 단계를 더 포함할 수 있다.
본 발명의 일 실시예에서, 상기 데이터 구동부에 상기 기준 영상 데이터를 인가하는 단계는 수직 블랭크 구간 동안 상기 기준 영상 데이터를 인가하는 단계를 포함할 수 있다.
본 발명의 일 실시예에서, 상기 제1 기준 데이터 신호 및 상기 k번째 기준 데이터 신호 사이의 상기 시간차를 검출하는 단계는 상기 수직 블랭크 구간 동안 상기 제1 기준 데이터 신호 및 상기 k번째 기준 데이터 신호 사이의 상기 시간차를 검출하는 단계를 포함할 수 있다.
본 발명의 일 실시예에서, 상기 제1 데이터 구동 회로부의 상기 k번째 채널은 상기 제1 데이터 구동 회로부의 마지막 채널일 수 있다.
본 발명의 일 실시예에서, 상기 게이트 라인에 게이트 신호를 출력하는 단계는 상기 게이트 라인의 양단으로 상기 게이트 신호를 출력하는 단계를 포함할 수 있다.
상기한 본 발명의 목적을 실현하기 위한 다른 실시예에 따른 표시 패널 구동 장치는 데이터 구동부, 타이밍 제어부 및게이트 구동부를 포함한다. 상기 데이터 구동부는 기준 영상 데이터를 수신하고, 상기 기준 영상 데이터를 기초로 제1 기준 데이터 신호를 출력하는 제1 채널 및 상기 기준 영상 데이터를 기초로 k번째 기준 데이터 신호를 출력하는 k번째 채널을 가지는 제1 데이터 구동 회로부를 포함하며, 영상 데이터를 기초로 하는 데이터 신호를 게이트 라인 및 데이터 라인을 포함하는 표시 패널의 상기 데이터 라인에 출력한다. 상기 타이밍 제어부는 상기 기준 영상 데이터를 상기 데이터 구동부로 출력하고, 상기 데이터 구동부에 포함된 상기 제1 데이터 구동 회로부의 상기 제1 채널을 통해 출력되는 상기 제1 기준 데이터 신호 및 상기 데이터 구동부에 포함된 상기 제1 데이터 구동 회로부의 상기 k번째 채널을 통해 출력되는 상기 k번째 기준 데이터 신호 사이의 시간차를 검출한다. 상기 게이트 구동부는 상기 게이트 라인에 게이트 신호를 출력한다.
본 발명의 일 실시예에서, 상기 데이터 구동부는 상기 시간차의 정보를 포함하는 지연 신호에 따라 상기 데이터 라인에 상기 영상 데이터를 기초로 하는 상기 데이터 신호를 출력할 수 있다.
본 발명의 일 실시예에서, 상기 데이터 구동부는, 상기 제1 데이터 구동 회로부의 상기 제1 채널을 통해 상기 데이터 신호를 출력할 수 있고, 상기 시간차만큼 지연시켜 상기 제1 데이터 구동 회로부의 상기 k번째 채널을 통해 상기 데이터 신호를 출력할 수 있으며, 상기 시간차만큼 지연시켜 상기 제1 데이터 구동 회로부 다음에 배치된 제2 데이터 구동 회로부의 제1 채널을 통해 상기 데이터 신호를 출력할 수 있다. 상기 타이밍 제어부는, 상기 지연 신호를 상기 데이터 구동부로 인가하여, 상기 제1 데이터 구동 회로부의 상기 k번째 채널을 통해 출력되는 상기 데이터 신호의 출력 시점을 설정하고 상기 제2 데이터 구동 회로부의 상기 제1 채널을 통해 출력되는 상기 데이터 신호의 출력 시점을 설정할 수 있다.
본 발명의 일 실시예에서, 상기 표시 패널 구동 장치는 상기 제1 기준 데이터 신호의 전압 레벨을 감소시키고 상기 k번째 기준 데이터 신호의 전압 레벨을 감소시키는 전압 레벨 감소부를 더 포함할 수 있다. 상기 전압 레벨 감소부는, 상기 데이터 구동부로부터 상기 제1 기준 데이터 신호를 수신하고, 상기 제1 기준 데이터 신호를 감소시켜 제1 감소된 기준 데이터 신호를 상기 타이밍 제어부로 출력하는 제1 레벨 쉬프터, 및 상기 데이터 구동부로부터 상기 k번째 기준 데이터 신호를 수신하고, 상기 k번째 기준 데이터 신호를 감소시켜 k번째 감소된 기준 데이터 신호를 상기 타이밍 제어부로 출력하는 제2 레벨 쉬프터를 포함할 수 있다.
본 발명의 일 실시예에서, 상기 제1 데이터 구동 회로부의 상기 k번째 채널은 상기 제1 데이터 구동 회로부의 마지막 채널일 수 있다.
본 발명의 일 실시예에서, 상기 게이트 구동부는, 상기 게이트 라인의 일단으로 상기 게이트 신호를 출력하는 제1 게이트 구동부, 및 상기 게이트 라인의 타단으로 상기 게이트 신호를 출력하는 제2 게이트 구동부를 포함할 수 있다.
상기한 본 발명의 목적을 실현하기 위한 또 다른 실시예에 따른 표시 장치는 표시 패널 및 표시 패널 구동 장치를 포함한다. 상기 표시 패널은 게이트 라인 및 데이터 라인을 포함한다. 상기 표시 패널 구동 장치는, 기준 영상 데이터를 수신하고 상기 기준 영상 데이터를 기초로 제1 기준 데이터 신호를 출력하는 제1 채널 및 상기 기준 영상 데이터를 기초로 k번째 기준 데이터 신호를 출력하는 k번째 채널을 가지는 제1 데이터 구동 회로부를 포함하며 영상 데이터를 기초로 하는 데이터 신호를 상기 데이터 라인에 출력하는 데이터 구동부, 상기 기준 영상 데이터를 상기 데이터 구동부로 출력하고 상기 데이터 구동부에 포함된 상기 제1 데이터 구동 회로부의 상기 제1 채널을 통해 출력되는 상기 제1 기준 데이터 신호 및 상기 데이터 구동부에 포함된 상기 제1 데이터 구동 회로부의 상기 k번째 채널을 통해 출력되는 상기 k번째 기준 데이터 신호 사이의 시간차를 검출하는 타이밍 제어부, 및 상기 게이트 라인에 게이트 신호를 출력하는 게이트 구동부를 포함한다.
이와 같은 표시 패널 구동 방법, 이 방법을 수행하는 표시 패널 구동 장치 및 이 표시 패널 구동 장치를 포함하는 표시 장치에 의하면, 게이트 라인의 로드 및 RC 지연에 의한 데이터 충전율의 감소를 방지하여 데이터 충전율을 증가시킬 수 있고, 이에 따라, 표시 장치의 표시 품질을 향상시킬 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 2는 도 1의 표시 패널에 포함된 게이트 라인들의 배열을 나타내는 평면도이다.
도 3은 도 1의 상기 표시 패널을 나타내는 평면도이다.
도 4는 도 1의 상기 표시 패널 및 게이트 구동부를 나타내는 블록도이다.
도 5는 도 4의 상기 게이트 구동부에 포함된 제1 게이트 구동부를 나타내는 블록도이다.
도 6은 도 4의 상기 게이트 구동부에 포함된 제2 게이트 구동부를 나타내는 블록도이다.
도 7은 도 2의 제1 내지 제2999 게이트 라인들에 인가되는 게이트 신호들을 나타내는 파형도이다.
도 8은 도 1의 표시 패널 구동 장치에 의해 수행되는 표시 패널 구동 방법을 나타내는 순서도이다.
도 9는 본 발명의 다른 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 10은 도 9의 표시 패널에 포함된 데이터 라인들의 배열을 나타내는 평면도이다.
도 11은 도 9의 표시 패널, 게이트 구동부 및 데이터 구동부를 나타내는 블록도이다.
이하, 첨부한 도면들을 참조하여, 본 발명의 바람직한 실시예를 보다 상세하게 설명하고자 한다.
실시예 1
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 1을 참조하면, 본 실시예에 따른 상기 표시 장치(100)는 표시 패널(110), 게이트 구동부(130), 데이터 구동부(140), 전압 레벨 감소부(150) 및 타이밍 제어부(160)를 포함한다.
상기 표시 패널(110)은 상기 타이밍 제어부(160)로부터 제공되는 영상 데이터(DATA)를 기초로 하는 데이터 신호(DS)를 수신하여 영상을 표시한다. 예를 들면, 상기 영상 데이터(DATA)는 2차원 평면 영상 데이터일 수있다. 이와 달리, 상기 영상 데이터(DATA)는 3차원 입체 영상을 표시하기 위한 좌안 영상 데이터 및 우안 영상 데이터를 포함할 수 있다.
상기 표시 패널(110)은 게이트 라인(GL)들, 데이터 라인(DL)들 및 복수의 화소(120)들을 포함한다. 상기 데이터 라인(DL)들은 제1 방향(D1)으로 연장하고 상기 제1 방향(D1)에 수직한 제2 방향(D2)으로 배열된다. 상기 게이트 라인(GL)들은 상기 제2 방향(D2)으로 연장하고 상기 제1 방향(D1)으로 배열된다. 각각의 상기 화소(120)들은 상기 게이트 라인(GL) 및 상기 데이터 라인(DL)에 전기적으로 연결된 박막 트랜지스터(121), 상기 박막 트랜지스터(121)에 연결된 액정 캐패시터(123) 및 스토리지 캐패시터(125)를 포함한다.
상기 게이트 구동부(130), 상기 데이터 구동부(140), 상기 전압 레벨 감소부(150) 및 상기 타이밍 제어부(160)는 상기 표시 패널(110)을 구동하는 표시 패널 구동 장치로 정의될 수 있다.
상기 게이트 구동부(130)는 상기 타이밍 제어부(160)로부터 제공되는 게이트 시작 신호(STV) 및 게이트 클럭 신호(CLK1)에 응답하여 게이트 신호(GS)를 생성하고, 상기 게이트 신호(GS)를 상기 게이트 라인(GL)으로 출력한다. 또한, 상기 게이트 구동부(130)는 상기 타이밍 제어부(160)로부터 제공되는 게이트 마스킹 신호(GMS)에 따라 상기 게이트 신호(GS)를 출력하지 않거나 상기 게이트 신호(GS)를 비활성화시킬 수 있다. 상기 게이트 신호(GS)가 출력되지 않거나 상기 게이트 신호(GS)가 비활성화되는 구간은 수직 블랭크 구간일 수 있다.
상기 데이터 구동부(140)는 상기 타이밍 제어부(160)로부터 제공되는 데이터 시작 신호(STH) 및 데이터 클럭 신호(CLK2)에 응답하여, 상기 데이터 신호(DS)를 상기 데이터 라인(DL)으로 출력한다. 여기서, 상기 데이터 구동부(140)는 상기 타이밍 제어부(160)로부터 제공되는 지연 신호(DLY)에 따라 상기 데이터 신호(DS)를 상기 데이터 라인(DL)으로 출력한다.
또한, 상기 데이터 구동부(140)는 상기 타이밍 제어부(160)로부터 제공되는 기준 영상 데이터(RDATA)를 수신하고, 상기 기준 영상 데이터(RDATA)를 기초로 하여 제1 기준 데이터 신호(RDS1) 및 k번째 기준 데이터 신호(RDSk)를 출력한다. 여기서, 상기 제1 기준 데이터 신호(RDS1)는 상기 데이터 구동부(140)에 포함된 적어도 하나의 데이터 구동 회로부의 제1 채널을 통해 출력되는 신호일 수 있고, 상기 k번째 기준 데이터 신호(RDSk)는 상기 데이터 구동부(140)에 포함된 적어도 하나의 데이터 구동 회로부의 k번째 채널을 통해 출력되는 신호일 수 있다. 상기 데이터 구동 회로부의 상기 k번째 채널은 상기 데이터 구동 회로부의 마지막 채널일 수 있다.
상기 전압 레벨 감소부(150)는 상기 데이터 구동부(140)로부터 출력되는 상기 제1 기준 데이터 신호(RDS1)를 수신하고, 상기 제1 기준 데이터 신호(RDS1)의 전압 레벨을 감소시켜 제1 감소된 기준 데이터 신호(DRDS1)를 상기 타이밍 제어부(160)로 출력한다. 상기 제1 감소된 기준 데이터 신호(DRDS1)는 상기 타이밍 제어부(160)에 적용되기에 적합한 전압 레벨을 가질 수 있다. 또한, 상기 전압 레벨 감소부(150)는 상기 데이터 구동부(140)로부터 출력되는 상기 k번째 기준 데이터 신호(RDSk)를 수신하고, 상기 k번째 기준 데이터 신호(RDSk)의 전압 레벨을 감소시켜 k번째 감소된 기준 데이터 신호(DRDSk)를 상기 타이밍 제어부(160)로 출력한다. 상기 k번째 감소된 기준 데이터 신호(DRDSk)는 상기 타이밍 제어부(160)에 적용되기에 적합한 전압 레벨을 가질 수 있다.
이와 달리, 상기 데이터 구동부(140)로부터 출력되는 상기 제1 기준 데이터 신호(RDS1)가 상기 타이밍 제어부(160)에 적용되기에 적합한 전압 레벨을 가지고 상기 데이터 구동부(140)로부터 출력되는 상기 k번째 기준 데이터 신호(RDSk)가 상기 타이밍 제어부(160)에 적용되기에 적합한 전압 레벨을 가지는 경우, 상기 전압 레벨 감소부(150)는 생략될 수 있다. 이 경우, 상기 데이터 구동부(140)로부터 출력되는 상기 제1 기준 데이터 신호(RDS1) 및 상기 k번째 기준 데이터 신호(RDSk)는 바로 상기 타이밍 제어부(160)로 인가될 수 있다.
상기 타이밍 제어부(160)는 외부로부터 상기 영상 데이터(DATA) 및 제어 신호(CON)를 수신한다. 상기 제어 신호(CON)는 수평 동기 신호(Hsync), 수직 동기 신호(Vsync) 및 클럭 신호(CLK)를 포함할 수 있다. 상기 타이밍 제어부(160)는 상기 수평 동기 신호(Hsync)를 이용하여 상기 데이터 시작 신호(STH)를 생성한 후 상기 데이터 시작 신호(STH)를 상기 데이터 구동부(140)로 출력한다. 또한, 상기 타이밍 제어부(160)는 상기 수직 동기 신호(Vsync)를 이용하여 상기 게이트 시작 신호(STV)를 생성한 후 상기 게이트 시작 신호(STV)를 상기 게이트 구동부(130)로 출력한다. 또한, 상기 타이밍 제어부(160)는 상기 클럭 신호(CLK)를 이용하여 상기 게이트 클럭 신호(CLK1) 및 상기 데이터 클럭 신호(CLK2)를 생성한 후, 상기 게이트 클럭 신호(CLK1)를 상기 게이트구동부(130)로 출력하고, 상기 데이터 클럭 신호(CLK2)를 상기 데이터 구동부(140)로 출력한다. 또한, 상기 타이밍 제어부(160)는 상기 수직 블랭크 구간 동안 상기 게이트 신호(GS)의 출력을 방지하는 상기 게이트 마스킹 신호(GMS)를 상기 게이트 구동부(130)로 출력한다.
또한, 상기 타이밍 제어부(160)는 외부로부터 상기 기준 영상 데이터(RDATA)를 수신하고, 상기 기준 영상 데이터(RDATA)를 상기 수직 블랭크 구간 동안 상기 데이터 구동부(140)로 출력한다. 예를 들면, 상기 기준 영상 데이터(RDATA)는 스트라이프 패턴을 가질 수 있고, 상기 제1 방향(D1) 및 상기 제2 방향(D2)으로 하나의 화소(120)마다 극성이 반전될 수 있으며, 상기 제1 방향(D1) 및 상기 제2 방향(D2)으로 두 개의 화소(120)들마다 극성이 반전될 수 있고, 상기 제1 방향(D1) 및 상기 제2 방향(D2)으로 네 개의 화소(120)들마다 극성이 반전될 수 있다.
또한, 상기 타이밍 제어부(160)는 상기 전압 레벨 감소부(150)로부터 상기 제1 감소된 기준 데이터 신호(DRDS1) 및 상기 k번째 감소된 기준 데이터 신호(DRDSk)를 수신하고, 상기 제1 감소된 기준 데이터 신호(DRDS1)의 출력 및 상기 k번째 감소된 기준 데이터 신호(DRDSk)의 출력 사이의 시간차를 산출하여 상기 제1 기준 데이터 신호(RDS1)의 출력 시각 및 상기 k번째 기준 데이터 신호(RDSk)의 출력 시각 사이의 시간차를 검출한다. 상기 타이밍 제어부(160)는 상기 제1 기준 데이터 신호(RDS1)의 출력 시각 및 상기 k번째 기준 데이터 신호(RDSk)의 출력 시각 사이의 시간차의 정보를 포함하는 상기 지연 신호(DLY)를 상기 데이터 구동부(140)로 출력한다. 상기 타이밍 제어부(160)는 상기 수직 블랭크 구간 동안 상기 시간차를 검출하여 상기 지연 신호(DLY)를 출력할 수 있다. 상기 지연 신호(DLY)는 인터페이스 프로토콜을 통해 상기 데이터 구동부(140)로 인가될 수 있고, 상기 지연 신호(DLY)는 상기 인터페이스 프로토콜에서 프레임 구성 및 배치(configuration)의 설정 부분에 할당될 수 있다.
도 2는 도 1의 상기 데이터 구동부(140)를 나타내는 블록도이다.
도 1 및 2를 참조하면, 상기 데이터 구동부(140)는 복수의 데이터 구동 회로부들(141, 142, 143)을 포함할 수 있다. 상기 데이터 구동 회로부들(141, 142, 143)은 상기 제1 방향(D1)으로 순차적으로 배치될 수 있다. 따라서, 상기 데이터 구동 회로부들(141, 142, 143) 중에서 제1 데이터 구동 회로부(141)는 상기 제1 방향(D1)으로 첫 번째 배치될 수 있고, 제2 데이터 구동 회로부(142)는 상기 제1 방향(D1)으로 상기 제1 데이터 구동 회로부(141) 다음에 배치될 수 있으며, 제3 데이터 구동 회로부(143)는상기 제1 방향(D1)으로 마지막에 배치될 수 있다.
상기 제1 데이터 구동 회로부(141)는 상기 기준 영상 데이터(RDATA)를 수신하여 제1 채널을 통해 제1 기준 데이터 신호(RDS11) 출력하고 k번째 채널을 통해 k번째 기준 데이터 신호(RDS1k)를 출력한다. 상기 제2 데이터 구동 회로부(142)는 상기 기준 영상 데이터(RDATA)를 수신하여 제1 채널을 통해 제1 기준 데이터 신호(RDS21) 출력하고 k번째 채널을 통해 k번째 기준 데이터 신호(RDS2k)를 출력한다. 상기 제3 데이터 구동 회로부(143)는 상기 기준 영상 데이터(RDATA)를 수신하여 제1 채널을 통해 제1 기준 데이터 신호(RDS31) 출력하고 k번째 채널을 통해 k번째 기준 데이터 신호(RDS3k)를 출력한다.
또한, 상기 제1 데이터 구동 회로부(141)는 상기 영상 데이터(DATA)를 수신하여 복수의 채널들을 통해 제1 내지 k번째 데이터 신호들(DS11, ..., DS1k)을 출력한다. 이 경우, 상기 제1 데이터 구동 회로부(141)는 상기 지연 신호(DLY)에 따라 상기 제1 내지 k번째 데이터 신호들(DS11, ..., DS1k)을 출력한다. 상기 지연 신호(DLY)는 상기 제1 데이터 구동 회로부(141)의 상기 제1 채널을 통해 출력되는 상기 제1 기준 데이터 신호(RDS11)의 출력 시각 및 상기 제1 데이터 구동 회로부(141)의 상기 k번째 채널을 통해 출력되는 상기 k번째 기준 데이터 신호(RDS1k)의 출력 시간 사이의 시간차의 정보를 포함한다. 상기 제1 데이터 구동 회로부(141)는 상기 지연 신호(DLY)에 따라 상기 제1 데이터 신호(DS11)의 출력에 비해 상기 k번째 데이터 신호(DS1k)의 출력을 상기 시간차만큼 지연시킨다. 따라서, 상기 지연 신호(DLY)는 상기 제1 데이터 구동 회로부(141)의 상기 k번째 데이터 신호(DS1k)의 출력 시점을 설정할 수 있다.
또한, 상기 제2 데이터 구동 회로부(142)는 상기 영상 데이터(DATA)를 수신하여 복수의 채널들을 통해 제1 내지 k번째 데이터 신호들(DS21, ..., DS2k)을 출력한다. 이 경우, 상기 제2 데이터 구동 회로부(142)는 상기 지연 신호(DLY)에 따라 상기 제1 내지 k번째 데이터 신호들(DS21, ..., DS2k)을 출력한다. 상기 지연 신호(DLY)는 상기 제2 데이터 구동 회로부(142)의 상기 제1 채널을 통해 출력되는 상기 제1 기준 데이터 신호(RDS21)의 출력 시각 및 상기 제2 데이터 구동 회로부(142)의 상기 k번째 채널을 통해 출력되는 상기 k번째 기준 데이터 신호(RDS2k)의 출력 시간 사이의 시간차의 정보를 포함한다. 상기 제2 데이터 구동 회로부(142)는 상기 지연 신호(DLY)에 따라 상기 제1 데이터 신호(DS21)의 출력에 비해 상기 k번째 데이터 신호(DS2k)의 출력을 상기 시간차만큼 지연시킨다.
또한, 상기 제2 데이터 구동 회로부(142)는 상기 지연 신호(DLY)에 따라 상기 제1 데이터 신호(DS21)를 출력한다. 구체적으로, 상기 제2 데이터 구동 회로부(142)는 상기 제2 데이터 구동 회로부(142)의 이전에 배치된 상기 제1 데이터 구동 회로부(141)의 상기 제1 채널을 통해 출력되는 상기 제1 데이터 신호(DS11)의 출력에 비해 상기 제2 데이터 구동 회로부(142)의 상기 제1 채널을 통해 출력되는 상기 제1 데이터 신호(DS21)의 출력을 상기 제1 데이터 구동 회로부(141)로부터 출력되는 상기 제1 기준 데이터 신호(RDS11)의 출력 시각 및 상기 k번째 기준 데이터 신호(RDS1k)의 출력 시각 사이의 상기 시간차만큼 또는 상기 시간차 이상 지연시킨다.그러므로, 상기 제2 데이터 구동 회로부(142)의 상기 제1 채널을 통해 출력되는 상기 제1 데이터 신호(DS21)의 출력 시점이 지정될 수 있다. 따라서, 상기 지연 신호(DLY)는 상기 제2 데이터 구동 회로부(142)의 상기 제1 데이터 신호(DS21)의출력 시점을 설정할 수 있다.
이와 같은 방식으로, 상기 제3 데이터 구동 회로부(143)는 상기 영상 데이터(DATA)를 수신하여 복수의 채널들을 통해 제1 내지 k번째 데이터 신호들(DS31, ..., DS3k)을 출력한다.
도 2에 도시된 상기 제1 데이터 구동 회로부(141)의 상기 제1 채널을 통해 출력되는 상기 제1 기준 데이터 신호(RDS11), 상기 제2 데이터 구동 회로부(142)의 상기 제1 채널을 통해 출력되는 상기 제1 기준 데이터 신호(RDS21) 및 상기 제3 데이터 구동 회로부(143)의 상기 제1 채널을 통해 출력되는 상기 제1 기준 데이터 신호(RDS31)는 도 1에 도시된 상기 제1 기준 데이터 신호(RDS1)에 포함될 수 있다. 또한, 도 2에 도시된 상기 제1 데이터 구동 회로부(141)의 상기 k번째 채널을 통해 출력되는 상기 k번째 기준 데이터 신호(RDS1k), 상기 제2 데이터 구동 회로부(142)의 상기 k번째 채널을 통해 출력되는 상기 k번째 기준 데이터 신호(RDS2k) 및 상기 제3 데이터 구동 회로부(143)의 상기 k번째 채널을 통해 출력되는 상기 k번째 기준 데이터 신호(RDS3k)는 도 1에 도시된 상기 k번째 기준 데이터 신호(RDSk)에 포함될 수 있다.
또한, 도 2에 도시된 상기 제1 데이터 구동 회로부(141)의 상기 복수의 채널들을 통해 출력되는 상기 제1 내지 k번째 데이터 신호들(DS11, ..., DS1k), 상기 제2 데이터 구동 회로부(142)의 상기 복수의 채널들을 통해 출력되는 상기 제1 내지 k번째 데이터 신호들(DS21, ..., DS2k) 및 상기 제3 데이터 구동 회로부(143)의 상기 복수의 채널들을 통해 출력되는 상기 제1 내지 k번째 데이터 신호들(DS31, ..., DS3k)은 도 1에 도시된 상기 데이터 신호(DS)들에 포함될 수 있다.
도 3은 도 1 및 2의 상기 게이트 마스킹 신호(GMS), 상기 기준 영상 데이터(RDATA), 상기 제1 기준 데이터 신호(RDS11) 및 상기 k번째 기준 데이터 신호(RDS1k)를 나타내는 파형들도이다.
도 1 내지 3을 참조하면, 상기 제1 데이터 구동 회로부(141)의 상기 제1 채널을 통해 출력되는 상기 제1 기준 데이터 신호(RDS11) 및 상기 제1 데이터 구동 회로부(141)의 상기 k번째 채널을 통해 출력되는 상기 k번째 기준 데이터 신호(RDS1k) 사이에는 시간차(DIFF)가 발생한다. 구체적으로, 상기 제1 방향(D1)으로 상기 게이트 라인(GL)의 로드가 증가하고 상기 게이트 라인(GL)의 RC 지연이 증가하므로, 상기 제1 데이터 구동 회로부(141)가 상기 제1 기준 데이터 신호(RDS11) 및 상기 k번째 기준 데이터 신호(RDS1k)를 동시에 출력하더라도, 상기 제1 기준 데이터 신호(RDS11)에 비해 상기 k번째 기준 데이터 신호(RDS1k)가 상기 시간차(DIFF)만큼 지연되어 활성화된다. 이와 달리, 상기 제1 데이터 구동 회로부(141)는 상기 제1 방향(D1)으로 증가하는 상기 게이트 라인(GL)의 상기 로드 및 상기 게이트 라인(GL)의 상기 RC 지연을 고려하여 상기 제1 기준 데이터 신호(RDS11)를 출력하고 상기 k번째 기준 데이터 신호(RDS1k)를 상기 시간차(DIFF)만큼 지연시켜 출력할 수 있다.
상기 제1 방향(D1)으로 상기 게이트 라인(GL)의 상기 로드가 증가하고 상기 게이트 라인(GL)의 상기 RC 지연이 증가하므로, 상기 제1 데이터 구동 회로부(141)로부터 출력되는 상기 제1 기준 데이터 신호(RDS11)의 출력 시각 및 상기 k번째 기준 데이터 신호(RDS1k)의 출력 시각 사이의 상기 시간차에 비해 상기 제2 데이터 구동 회로부(142)로부터 출력되는 상기 제1 기준 데이터 신호(RDS21)의 출력 시각 및 상기 k번째 기준 데이터 신호(RDS2k)의 출력 시각 사이의 시간차가 더 길 수 있다. 따라서, 상기 제1 방향(D1)으로 상기 게이트 구동부(130)로부터 멀어질수록 데이터 구동 회로부의 제1 채널을 통해 출력되는 제1 기준 데이터 신호의 출력 시각 및 데이터 구동 회로부의 k번째 채널을 통해 출력되는 k번째 기준 데이터 신호의 출력 시각 사이의 시간차가 길어질 수 있다.
도 4는 도 1 및 2의 상기 영상 데이터(DATA), 상기 제1 데이터 구동 회로부(141)로부터 출력되는 상기 제1 데이터 신호(DS11), 상기 제1 데이터 구동 회로부(141)로부터 출력되는 상기 k번째 데이터 신호(DS1k) 및 상기 제2 데이터 구동 회로부(142)로부터 출력되는 상기 제1 데이터 신호(DS21)를 나타내는 파형들도이다.
도 1 내지 4를 참조하면, 상기 제1 데이터 구동 회로부(141)는 상기 영상 데이터(DATA)를 수신하여 상기 복수의 채널들을 통해 제1 내지 k번째 데이터 신호들(DS11, ..., DS1k)을 출력한다. 이 경우, 상기 제1 데이터 구동 회로부(141)는 상기 지연 신호(DLY)에 따라 상기 제1 내지 k번째 데이터 신호들(DS11, ..., DS1k)을 출력한다. 상기 지연 신호(DLY)는 상기 제1 데이터 구동 회로부(141)의 상기 제1 채널을 통해 출력되는 상기 제1 기준 데이터 신호(RDS11)의 출력 시각 및 상기 제1 데이터 구동 회로부(141)의 상기 k번째 채널을 통해 출력되는 상기 k번째 기준 데이터 신호(RDS1k)의 출력 시간 사이의 상기 시간차(DIFF)의 정보를 포함한다. 상기 제1 데이터 구동 회로부(141)는 상기 지연 신호(DLY)에 따라 상기 제1 데이터 신호(DS11)의 출력에 비해 상기 k번째 데이터 신호(DS1k)의 출력을 상기 시간차(DIFF)만큼 지연시킨다.
또한, 상기 제2 데이터 구동 회로부(142)는 상기 지연 신호(DLY)에 따라 상기 제1 데이터 신호(DS21)를 출력한다. 구체적으로, 상기 제2 데이터 구동 회로부(142)는 상기 제2 데이터 구동 회로부(142)의 이전에 배치된 상기 제1 데이터 구동 회로부(141)의 상기 제1 채널을 통해 출력되는 상기 제1 데이터 신호(DS11)의 출력에 비해 상기 제2 데이터 구동 회로부(142)의 상기 제1 채널을 통해 출력되는 상기 제1 데이터 신호(DS21)의 출력을 상기 시간차만큼 또는 상기 시간차 이상 지연시킨다. 그러므로, 상기 제2 데이터 구동 회로부(142)의 상기 제1 채널을 통해 출력되는 상기 제1 데이터 신호(DS21)의 출력 시점이 지정될 수 있다.
도 5는 도 1의 상기 전압 레벨 변경부(150)를 나타내는 블록도이다.
도 1 내지 5를 참조하면, 상기 전압 레벨 변경부(150)는 제1 전압 레벨 변경부(151), 제2 전압 레벨 변경부(152) 및 제3 전압 레벨 변경부(153)를 포함할 수 있다.
상기 제1 전압 레벨 변경부(151)는 제1 레벨 쉬프터(151a) 및 제2 레벨 쉬프터(151b)를 포함할 수 있다. 상기 제1 레벨 쉬프터(151a)는 상기 제1 데이터 구동 회로부(141)의 상기 제1 채널을 통해 출력되는 상기 제1 기준 데이터 신호(RDS11)를 수신하고, 상기 제1 기준 데이터 신호(RDS11)의 전압 레벨을 감소시켜 제1 감소된 기준 데이터 신호(DRDS11)를 출력한다. 상기 제2 레벨 쉬프터(151b)는 상기 제1 데이터 구동 회로부(141)의 상기 k번째 채널을 통해 출력되는 상기 k번째 기준 데이터 신호(RDS1k)를 수신하고, 상기 k번째 기준 데이터 신호(RDS1k)의 전압 레벨을 감소시켜 상기 k번째 감소된 기준 데이터 신호(DRDS1k)를 출력한다.
상기 제2 전압 레벨 변경부(152)는 제3 레벨 쉬프터(152a) 및 제4 레벨 쉬프터(152b)를 포함할 수 있다. 상기 제3 레벨 쉬프터(152a)는 상기 제2 데이터 구동 회로부(142)의 상기 제1 채널을 통해 출력되는 상기 제1 기준 데이터 신호(RDS21)를 수신하고, 상기 제1 기준 데이터 신호(RDS21)의 전압 레벨을 감소시켜 제1 감소된 기준 데이터 신호(DRDS21)를 출력한다. 상기 제4 레벨 쉬프터(152b)는 상기 제2 데이터 구동 회로부(142)의 상기 k번째 채널을 통해 출력되는 상기 k번째 기준 데이터 신호(RDS2k)를 수신하고, 상기 k번째 기준 데이터 신호(RDS2k)의 전압 레벨을 감소시켜 상기 k번째 감소된 기준 데이터 신호(DRDS2k)를 출력한다.
상기 제3 전압 레벨 변경부(153)는 제5 레벨 쉬프터(153a) 및 제6 레벨 쉬프터(153b)를 포함할 수 있다. 상기 제5 레벨 쉬프터(153a)는 상기 제3 데이터 구동 회로부(143)의 상기 제1 채널을 통해 출력되는 상기 제1 기준 데이터 신호(RDS31)를 수신하고, 상기 제1 기준 데이터 신호(RDS31)의 전압 레벨을 감소시켜 제1 감소된 기준 데이터 신호(DRDS31)를 출력한다. 상기 제6 레벨 쉬프터(153b)는 상기 제3 데이터 구동 회로부(143)의 상기 k번째 채널을 통해 출력되는 상기 k번째 기준 데이터 신호(RDS3k)를 수신하고, 상기 k번째 기준 데이터 신호(RDS3k)의 전압 레벨을 감소시켜 상기 k번째 감소된 기준 데이터 신호(DRDS3k)를 출력한다.
도 5에 도시된 상기 제1 레벨 쉬프터(151a)로부터 출력되는 상기 제1 감소된 기준 데이터 신호(DRDS11), 상기 제3 레벨 쉬프터(152a)로부터 출력되는 상기 제1 감소된 기준 데이터 신호(DRDS21) 및 상기 제5 레벨 쉬프터(153a)로부터 출력되는 상기 제1 감소된 기준 데이터 신호(DRDS31)는 도 1에 도시된 상기 제1 감소된 기준 데이터 신호(DRDS1)에 포함될 수 있다. 또한, 도 5에 도시된 상기 제2 레벨 쉬프터(151b)로부터 출력되는 상기 k번째 감소된 기준 데이터 신호(DRDS1k), 상기 제4 레벨 쉬프터(152b)로부터 출력되는 상기 k번째 감소된 기준 데이터 신호(DRDS2k) 및 상기 제6 레벨 쉬프터(153b)로부터 출력되는 상기 k번째 감소된 기준 데이터 신호(DRDS3k)는 도 1에 도시된 상기 k번째 감소된 기준 데이터 신호(DRDSk)에 포함될 수 있다.
도 6a 내지 6c는 도 1의 상기 표시 패널 구동 장치에 의해 수행되는 표시 패널 구동 방법을 나타내는 순서도들이다.
도 1 내지 6c를 참조하면, 상기 데이터 구동부(140)에 상기 기준 영상 데이터(RDATA)를 인가한다(단계 S110). 구체적으로, 상기 타이밍 제어부(160)는 상기 기준 영상 데이터(RDATA)를 상기 수직 블랭크 구간 동안 상기 데이터 구동부(140)로 출력한다. 또한, 상기 타이밍 제어부(160)는 상기 수직 블랭크 구간 동안 상기 게이트 신호(GS)의 출력을 방지하는 상기 게이트 마스킹 신호(GMS)를 상기 게이트 구동부(130)로 출력한다.
상기 데이터 구동부(140)에 포함된 상기 제1 데이터 구동 회로부(141)로부터 상기 기준 영상 데이터(RDATA)를 기초로 하여 출력되는 상기 제1 기준 데이터 신호(RDS11) 및 상기 k번째 기준 데이터 신호(RDS1k) 사이의 상기 시간차(DIFF)를 검출한다(단계 S120). 구체적으로, 상기 전압 레벨 감소부(150)는 상기 제1 데이터 구동 회로부(141)로부터 상기 제1 기준 데이터 신호(RDS1)를 수신한다(단계 S121). 상기 전압 레벨 감소부(150)는 상기 제1 기준 데이터 신호(RDS1)의 전압 레벨을 감소시켜 상기 타이밍 제어부(160)에 적용하기에 적합한 상기 제1 감소된 기준 데이터 신호(DRDS1)를 출력한다(단계 S122). 상기 타이밍 제어부(160)는 상기 전압 레벨 감소부(150)로부터 상기 제1 감소된 기준 데이터 신호(DRDS1)를 수신한다(단계 S123). 상기 제1 데이터 구동 회로부(141)로부터 출력되는 상기 제1 기준 데이터 신호(RDS1)가 상기 타이밍 제어부(160)에 적용하기에 적합한 경우, 상기 제1 기준 데이터 신호(RDS1)가 바로 상기 타이밍 제어부(160)로 인가될 수 있다. 상기 전압 레벨 감소부(150)는 상기 제1 데이터 구동 회로부(141)로부터 상기 k번째 기준 데이터 신호(RDSk)를 수신한다(단계 S124). 상기 전압 레벨 감소부(150)는 상기 k번째 기준 데이터 신호(RDSk)의 전압 레벨을 감소시켜 상기 타이밍 제어부(160)에 적용하기에 적합한 상기 k번째 감소된 기준 데이터 신호(DRDSk)를 출력한다(단계 S125). 상기 타이밍 제어부(160)는 상기 전압 레벨 감소부(150)로부터 상기 k번째 감소된 기준 데이터 신호(DRDSk)를 수신한다(단계 S126). 상기 제1 데이터 구동 회로부(141)로부터 출력되는 상기 k번째 기준 데이터 신호(RDSk)가 상기 타이밍 제어부(160)에 적용하기에 적합한 경우, 상기 k번째 기준 데이터 신호(RDSk)가 바로 상기 타이밍 제어부(160)로 인가될 수 있다. 상기 타이밍 제어부(160)는 상기 제1 감소된 기준 데이터 신호(DRDS1) 및 상기 k번째 감소된 기준 데이터 신호(DRDSk)를 비교하여 상기 제1 기준 데이터 신호(RDS1) 및 상기 k번째 기준 데이터 신호(RDSk) 사이의 상기 시간차(DIFF)를 검출한다(단계 S127). 상기 제1 기준 데이터 신호(RDS1) 및 상기 k번째 기준 데이터 신호(RDSk)가 바로 상기 타이밍 제어부(160)로 인가되는 경우, 상기 타이밍 제어부(160)는 상기 제1 기준 데이터 신호(RDS1) 및 상기 k번째 기준 데이터 신호(RDSk)를 비교하여 상기 제1 기준 데이터 신호(RDS1) 및 상기 k번째 기준 데이터 신호(RDSk) 사이의 상기 시간차(DIFF)를 검출할 수 있다.
상기 게이트 신호(GS)를 출력하고 상기 시간차(DIFF)의 정보를 포함하는 상기 지연 신호(DLY)에 따라 상기 영상 데이터(DATA)를 기초로 하는 상기 데이터 신호(DS)를 출력한다(단계 S130). 구체적으로, 상기 게이트 구동부(130)가 상기 게이트 라인(GL)으로 상기 게이트 신호(GS)를 출력한다(단계 S131). 상기 제1 데이터 구동 회로부(141)가 상기 제1 채널을 통해 상기 제1 데이터 신호(DS11)를 출력한다(단계 S132). 상기 제1 데이터 구동 회로부(141)가 상기 k번째 데이터 신호(DS1k)의 출력을 상기 제1 데이터 신호(DS11)의 출력에 비해 상기 시간차(DIFF)만큼 지연하고 상기 k번째 채널을 통해 상기 k번째 데이터 신호(DS1k)를 출력한다(단계 S133). 상기 제2 데이터 구동 회로부(142)가 상기 제2 데이터 구동 회로부(142)의 상기 제1 채널을 통해 출력하는 상기 제1 데이터 신호(DS21)의 출력을 상기 제1 데이터 구동 회로부(141)가 상기 제1 채널을 통해 출력하는 상기 제1 데이터 신호(DS11)의 출력에 비해 상기 시간차(DIFF)만큼 지연하고 상기 제1 채널을 통해 상기 제1 데이터 신호(DS21)를 출력한다(S134).
또한, 상기 제2 데이터 구동 회로부(142)는 상기 제2 데이터 구동 회로부(142)의 상기 제1 채널을 통해 출력되는 상기 제1 기준 데이터 신호(RDS21)의 출력 시각 및 상기 제2 데이터 구동 회로부(142)의 상기 k번째 채널을 통해 출력되는 상기 k번째 기준 데이터 신호(RDS2k)의 출력 시간 사이의 시간차만큼 상기 k번째 데이터 신호(DS2k)의 출력을 상기 시간차만큼 지연시킨 후 상기 k번째 데이터 신호(DS2k)를 출력할 수 있다.
이와 같은 방식으로, 상기 제3 데이터 구동 회로부(143)는 상기 영상 데이터(DATA)를 수신하여 복수의 채널들을 통해 제1 내지 k번째 데이터 신호들(DS31, ..., DS3k)을 출력할 수 있다.
본 실시예에 따르면, 상기 타이밍 제어부(160)가 상기 제1 방향(D1)으로 증가하는 상기 게이트 라인(GL)의 상기 로드 및 상기 게이트 라인(GL)의 상기 RC 지연에 따라 상기 데이터 구동 회로부들(141, 142, 143)로부터 출력되는 상기 제1 기준 데이터 신호(RDS1) 및 상기 k번째 기준 데이터 신호(RDSk)의 시간차를 검출한다. 또한, 상기 타이밍 제어부(160)가 상기 시간차의 정보를 포함하는 상기 지연 신호(DLY)를 상기 데이터 구동부(140)에 인가하여 상기 데이터 구동 회로부들(141, 142, 143)의 출력 시점들을 설정할 수 있다. 그러므로, 상기 게이트 라인(GL)의 상기 로드 및 상기 게이트 라인(GL)의 상기 RC 지연에 의한 데이터 충전율의 감소를 방지하여 상기 데이터 충전율을 증가시킬 수 있고, 이에 따라, 상기 표시 장치(100)의 표시 품질을 향상시킬 수 있다.
실시예 2
도 7은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 7을 참조하면, 본 실시예에 따른 상기 표시 장치(200)는 표시 패널(210), 제1 게이트 구동부(231), 제2 게이트 구동부(232), 데이터 구동부(240), 전압 레벨 감소부(250) 및 타이밍 제어부(260)를 포함한다.
상기 표시 패널(210)은 상기 타이밍 제어부(260)로부터 제공되는 영상 데이터(DATA)를 기초로 하는 데이터 신호(DS)를 수신하여 영상을 표시한다. 예를 들면, 상기 영상 데이터(DATA)는 2차원 평면 영상 데이터일 수 있다. 이와 달리, 상기 영상 데이터(DATA)는 3차원 입체 영상을 표시하기 위한 좌안 영상 데이터 및 우안 영상 데이터를 포함할 수 있다.
상기 표시 패널(210)은 게이트 라인(GL)들, 데이터 라인(DL)들 및 복수의 화소(220)들을 포함한다. 상기 데이터 라인(DL)들은 제1 방향(D1)으로 연장하고 상기 제1 방향(D1)에 수직한 제2 방향(D2)으로 배열된다. 상기 게이트 라인(GL)들은 상기 제2 방향(D2)으로 연장하고 상기 제1 방향(D1)으로 배열된다. 각각의 상기 화소(220)들은 상기 게이트 라인(GL) 및 상기 데이터 라인(DL)에 전기적으로 연결된 박막 트랜지스터(221), 상기 박막 트랜지스터(121)에 연결된 액정 캐패시터(223) 및 스토리지 캐패시터(225)를 포함한다. 또한, 상기 표시 패널(210)은 상기 제1 방향(D1)으로 구분된 제1 영역(211) 및 제2 영역(212)을 포함한다.
상기 제1 게이트 구동부(230), 상기 제2 게이트 구동부(232), 상기 데이터 구동부(240), 상기 전압 레벨 감소부(250) 및 상기 타이밍 제어부(260)는 상기 표시 패널(210)을 구동하는 표시 패널 구동 장치로 정의될 수 있다.
상기 제1 게이트 구동부(231)는 상기 게이트 라인(GL)의 일단에 인접하게 배치된다. 상기 제1 게이트 구동부(231)는 상기 타이밍 제어부(260)로부터 제공되는 게이트 시작 신호(STV) 및 게이트 클럭 신호(CLK1)에 응답하여 게이트 신호(GS)를 생성하고, 상기 게이트 신호(GS)를 상기 표시 패널(210)의 상기 제1 영역(211)에 배치된 상기 게이트 라인(GL)의 일단으로 출력한다. 상기 제2 게이트 구동부(232)는 상기 게이트 라인(GL)의 타단에 인접하게 배치된다. 상기 제2 게이트 구동부(231)는 상기 타이밍 제어부(260)로부터 제공되는 상기 게이트 시작 신호(STV) 및 상기 게이트 클럭 신호(CLK1)에 응답하여 상기 게이트 신호(GS)를 생성하고, 상기 게이트 신호(GS)를 상기 표시 패널(210)의 상기 제2 영역(212)에 배치된 상기 게이트 라인(GL)의 타단으로 출력한다.
또한, 각각의 상기 제1 게이트 구동부(231) 및 상기 제2 게이트 구동부(232)는 상기 타이밍 제어부(260)로부터 제공되는 게이트 마스킹 신호(GMS)에 따라 상기 게이트 신호(GS)를 출력하지 않거나 상기 게이트 신호(GS)를 비활성화시킬 수 있다. 상기 게이트 신호(GS)가 출력되지 않거나 상기 게이트 신호(GS)가 비활성화되는 구간은 수직 블랭크 구간일 수 있다.
상기 데이터 구동부(240)는 상기 타이밍 제어부(260)로부터 제공되는 데이터 시작 신호(STH) 및 데이터 클럭 신호(CLK2)에 응답하여, 상기 데이터 신호(DS)를 상기 데이터 라인(DL)으로 출력한다. 여기서, 상기 데이터 구동부(240)는 상기 타이밍 제어부(260)로부터 제공되는 지연 신호(DLY)에 따라 상기 데이터 신호(DS)를 상기 데이터 라인(DL)으로 출력한다.
또한, 상기 데이터 구동부(240)는 상기 타이밍 제어부(260)로부터 제공되는 기준 영상 데이터(RDATA)를 수신하고, 상기 기준 영상 데이터(RDATA)를 기초로 하여 제1 기준 데이터 신호(RDS1) 및 k번째 기준 데이터 신호(RDSk)를 출력한다. 여기서, 상기 제1 기준 데이터 신호(RDS1)는 상기 데이터 구동부(240)에 포함된 적어도 하나의 데이터 구동 회로부의 제1 채널을 통해 출력되는 신호일 수있고, 상기 k번째 기준 데이터 신호(RDSk)는 상기 데이터 구동부(240)에 포함된 적어도 하나의 데이터 구동 회로부의 k번째 채널을 통해 출력되는 신호일 수 있다. 상기 데이터 구동 회로부의 상기 k번째 채널은 상기 데이터 구동 회로부의 마지막 채널일 수 있다.
상기 전압 레벨 감소부(250)는 이전의 실시예에 따른 도 1에 도시된 상기 전압 레벨 감소부(150)와 실질적으로 동일하다. 따라서, 상기 전압 레벨 감소부(250)는 상기 데이터 구동부(240)로부터 출력되는 상기 제1 기준 데이터 신호(RDS1)를 수신하고, 상기 제1 기준 데이터 신호(RDS1)의 전압 레벨을 감소시켜 제1 감소된 기준 데이터 신호(DRDS1)를 상기 타이밍 제어부(260)로 출력한다. 상기 제1 감소된 기준 데이터 신호(DRDS1)는 상기 타이밍 제어부(260)에 적용되기에 적합한 전압 레벨을 가질 수 있다. 또한, 상기 전압 레벨 감소부(250)는 상기 데이터 구동부(240)로부터 출력되는 상기 k번째 기준 데이터 신호(RDSk)를 수신하고, 상기 k번째 기준 데이터 신호(RDSk)의 전압 레벨을 감소시켜 k번째 감소된 기준 데이터 신호(DRDSk)를 상기 타이밍 제어부(260)로 출력한다. 상기 k번째 감소된 기준 데이터 신호(DRDSk)는 상기 타이밍 제어부(160)에 적용되기에 적합한 전압 레벨을 가질 수 있다.
이와 달리, 상기 데이터 구동부(240)로부터 출력되는 상기 제1 기준 데이터 신호(RDS1)가 상기 타이밍 제어부(260)에 적용되기에 적합한 전압 레벨을 가지고 상기 데이터 구동부(240)로부터 출력되는 상기 k번째 기준 데이터 신호(RDSk)가 상기 타이밍 제어부(260)에 적용되기에 적합한 전압 레벨을 가지는 경우, 상기 전압 레벨 감소부(250)는 생략될 수 있다. 이 경우, 상기 데이터 구동부(240)로부터 출력되는 상기 제1 기준 데이터 신호(RDS1) 및 상기 k번째 기준 데이터 신호(RDSk)는 바로 상기 타이밍 제어부(260)로 인가될 수 있다.
상기 타이밍 제어부(260)는 외부로부터 상기 영상 데이터(DATA) 및 제어 신호(CON)를 수신한다. 상기 제어 신호(CON)는 수평 동기 신호(Hsync), 수직 동기 신호(Vsync) 및 클럭 신호(CLK)를 포함할 수 있다. 상기 타이밍 제어부(260)는 상기 수평 동기 신호(Hsync)를 이용하여 상기 데이터 시작 신호(STH)를 생성한 후 상기 데이터 시작 신호(STH)를 상기 데이터 구동부(240)로 출력한다. 또한, 상기 타이밍 제어부(260)는 상기 수직 동기 신호(Vsync)를 이용하여 상기 게이트 시작 신호(STV)를 생성한 후 상기 게이트 시작 신호(STV)를 상기 제1 게이트 구동부(231) 및 상기 제2 게이트 구동부(232)로 출력한다. 또한, 상기 타이밍 제어부(260)는 상기 클럭 신호(CLK)를 이용하여 상기 게이트 클럭 신호(CLK1) 및 상기 데이터 클럭 신호(CLK2)를 생성한 후, 상기 게이트 클럭 신호(CLK1)를 상기 제1 게이트 구동부(231) 및 상기 제2 게이트 구동부(232)로 출력하고, 상기 데이터 클럭 신호(CLK2)를 상기 데이터 구동부(240)로 출력한다. 또한, 상기 타이밍 제어부(260)는 상기 수직 블랭크 구간 동안 상기 게이트 신호(GS)의 출력을 방지하는 상기 게이트 마스킹 신호(GMS)를 상기 제1 게이트 구동부(231) 및 상기 제2 게이트 구동부(232)로 로 출력한다.
또한, 상기 타이밍 제어부(260)는 외부로부터 상기 기준 영상 데이터(RDATA)를 수신하고, 상기 기준 영상 데이터(RDATA)를 상기 수직 블랭크 구간 동안 상기 데이터 구동부(240)로 출력한다. 예를 들면, 상기 기준 영상 데이터(RDATA)는 스트라이프 패턴을 가질 수 있고, 상기 제1 방향(D1) 및 상기 제2 방향(D2)으로 하나의 화소(220)마다 극성이 반전될 수있으며, 상기 제1 방향(D1) 및 상기 제2 방향(D2)으로 두 개의 화소(220)들마다 극성이 반전될 수있고, 상기 제1 방향(D1) 및 상기 제2 방향(D2)으로 네 개의 화소(220)들마다 극성이 반전될 수있다.
또한, 상기 타이밍 제어부(260)는 상기 전압 레벨 감소부(250)로부터 상기 제1 감소된 기준 데이터 신호(DRDS1) 및 상기 k번째 감소된 기준 데이터 신호(DRDSk)를 수신하고, 상기 제1 감소된 기준 데이터 신호(DRDS1) 및 상기 k번째 감소된 기준 데이터 신호(DRDSk) 사이의 시간차를 산출하여 상기 제1 기준 데이터 신호(RDS1)의 출력 시각 및 상기 k번째 기준 데이터 신호(RDSk)의 출력 시각 사이의 시간차를 검출한다. 상기 타이밍 제어부(160)는 상기 제1 기준 데이터 신호(RDS1)의 출력 시각 및 상기 k번째 기준 데이터 신호(RDSk)의 출력 시각 사이의 시간차의 정보를 포함하는 상기 지연 신호(DLY)를 상기 데이터 구동부(240)로 출력한다. 상기 타이밍 제어부(260)는 상기 수직 블랭크 구간 동안 상기 시간차를 검출하여 상기 지연 신호(DLY)를 출력할 수 있다. 상기 지연 신호(DLY)는 인터페이스 프로토콜을 통해 상기 데이터 구동부(240)로 인가될 수 있고, 상기 지연 신호(DLY)는 상기 인터페이스 프로토콜에서 프레임 구성 및 배치(configuration)의 설정 부분에 할당될 수 있다.
도 8은 도 7의 상기 데이터 구동부(240)를 나타내는 블록도이다.
도 7 및 8을 참조하면, 상기 데이터 구동부(240)는 복수의 데이터 구동 회로부들(241, 242, ..., 246)을 포함할 수 있다.
상기 데이터 구동 회로부들(241, 242, ..., 246) 중에서 제1 데이터 구동 회로부(241), 제2 데이터 구동 회로부(242) 및 제3 데이터 구동 회로부(243)는 상기 표시 패널(210)의 상기 제1 영역(211)에 대응하는 제3 영역(213)에서 양의 제1 방향(D1(+))으로 순차적으로 배치될 수 있다. 따라서, 상기 제1 데이터 구동 회로부(241)는 상기 제3 영역(213)에서 상기 양의 제1 방향(D1(+))으로 첫 번째 배치될 수 있고, 상기 제2 데이터 구동 회로부(242)는 상기 제3 영역(213)에서 상기 양의 제1 방향(D1(+))으로 상기 제1 데이터 구동 회로부(241) 다음에 배치될 수 있으며, 상기 제3 데이터 구동 회로부(243)는 상기 제3 영역(213)에서 상기 양의 제1 방향(D1(+))으로 마지막에 배치될 수 있다.
상기 제1 데이터 구동 회로부(241)는 상기 기준 영상 데이터(RDATA)를 수신하여 제1 채널을 통해 제1 기준 데이터 신호(RDS11) 출력하고 k번째 채널을 통해 k번째 기준 데이터 신호(RDS1k)를 출력한다.
상기 제1 데이터 구동 회로부(241)의 상기 제1 채널을 통해 출력되는 상기 제1 기준 데이터 신호(RDS11) 및 상기 제1 데이터 구동 회로부(241)의 상기 k번째 채널을 통해 출력되는 상기 k번째 기준 데이터 신호(RDS1k) 사이에는 시간차가 발생한다. 구체적으로, 상기 양의 제1 방향(D1(+))으로 상기 게이트 라인(GL)의 로드가 증가하고 상기 게이트 라인(GL)의 RC 지연이 증가하므로, 상기 제1 데이터 구동 회로부(241)가 상기 제1 기준 데이터 신호(RDS11) 및 상기 k번째 기준 데이터 신호(RDS1k)를 동시에 출력하더라도, 상기 제1 기준 데이터 신호(RDS11)에 비해 상기 k번째 기준 데이터 신호(RDS1k)가 상기 시간차만큼 지연되어 활성화된다. 이와 달리, 상기 제1 데이터 구동 회로부(241)는 상기 양의 제1 방향(D1(+))으로 증가하는 상기 게이트 라인(GL)의 상기 로드 및 상기 게이트 라인(GL)의 상기 RC 지연을 고려하여 상기 제1 기준 데이터 신호(RDS11)를 출력하고 상기 k번째 기준 데이터 신호(RDS1k)를 상기 시간차만큼 지연시켜 출력할 수 있다.
상기 제2 데이터 구동 회로부(242)는 상기 기준 영상 데이터(RDATA)를 수신하여 제1 채널을 통해 제1 기준 데이터 신호(RDS21) 출력하고 k번째 채널을 통해 k번째 기준 데이터 신호(RDS2k)를 출력한다.
상기 양의 제1 방향(D1(+))으로 상기 게이트 라인(GL)의 상기 로드가 증가하고 상기 게이트 라인(GL)의 상기 RC 지연이 증가하므로, 상기 제1 데이터 구동 회로부(241)로부터 출력되는 상기 제1 기준 데이터 신호(RDS11)의 출력 시각 및 상기 k번째 기준 데이터 신호(RDS1k)의 출력 시각 사이의 상기 시간차에 비해 상기 제2 데이터 구동 회로부(242)로부터 출력되는 상기 제1 기준 데이터 신호(RDS21)의 출력 시각 및 상기 k번째 기준 데이터 신호(RDS2k)의 출력 시각 사이의 시간차가 더 길 수 있다. 따라서, 상기 제3 영역(213)에서, 상기 양의 제1 방향(D1(+))으로 상기 제1 게이트 구동부(231)로부터 멀어질수록 데이터 구동 회로부의 제1 채널을 통해 출력되는 제1 기준 데이터 신호의 출력 시각 및 데이터 구동 회로부의 k번째 채널을 통해 출력되는 k번째 기준 데이터 신호의 출력 시각 사이의 시간차가 길어질 수 있다.
상기 제3 데이터 구동 회로부(243)는 상기 기준 영상 데이터(RDATA)를 수신하여 제1 채널을 통해 제1 기준 데이터 신호(RDS31) 출력하고 k번째 채널을 통해 k번째 기준 데이터 신호(RDS3k)를 출력한다.
또한, 상기 제1 데이터 구동 회로부(241)는 상기 영상 데이터(DATA)를 수신하여 복수의 채널들을 통해 제1 내지 k번째 데이터 신호들(DS11, ..., DS1k)을 출력한다. 이 경우, 상기 제1 데이터 구동 회로부(241)는 상기 지연 신호(DLY)에 따라 상기 제1 내지 k번째 데이터 신호들(DS11, ..., DS1k)을 출력한다. 상기 지연 신호(DLY)는 상기 제1 데이터 구동 회로부(241)의 상기 제1 채널을 통해 출력되는 상기 제1 기준 데이터 신호(RDS11)의 출력 시각 및 상기 제1 데이터 구동 회로부(241)의 상기 k번째 채널을 통해 출력되는 상기 k번째 기준 데이터 신호(RDS1k)의 출력 시간 사이의 상기 시간차의 정보를 포함한다. 상기 제1 데이터 구동 회로부(241)는 상기 지연 신호(DLY)에 따라 상기 제1 데이터 신호(DS11)의 출력에 비해 상기 k번째 데이터 신호(DS1k)의 출력을 상기 시간차만큼 지연시킨다. 따라서, 상기 지연 신호(DLY)는 상기 제1 데이터 구동 회로부(241)의 상기 k번째 데이터 신호(DS1k)의 출력 시점을 설정할 수 있다.
또한, 상기 제2 데이터 구동 회로부(242)는 상기 영상 데이터(DATA)를 수신하여 복수의 채널들을 통해 제1 내지 k번째 데이터 신호들(DS21, ..., DS2k)을 출력한다. 이 경우, 상기 제2 데이터 구동 회로부(242)는 상기 지연 신호(DLY)에 따라 상기 제1 내지 k번째 데이터 신호들(DS21, ..., DS2k)을 출력한다. 상기 지연 신호(DLY)는 상기 제2 데이터 구동 회로부(242)의 상기 제1 채널을 통해 출력되는 상기 제1 기준 데이터 신호(RDS21)의 출력 시각 및 상기 제2 데이터 구동 회로부(242)의 상기 k번째 채널을 통해 출력되는 상기 k번째 기준 데이터 신호(RDS2k)의 출력 시간 사이의 시간차의 정보를 포함한다. 상기 제2 데이터 구동 회로부(242)는 상기 지연 신호(DLY)에 따라 상기 제1 데이터 신호(DS21)의 출력에 비해 상기 k번째 데이터 신호(DS2k)의 출력을 상기 시간차만큼 지연시킨다.
또한, 상기 제2 데이터 구동 회로부(242)는 상기 지연 신호(DLY)에 따라 상기 제1 데이터 신호(DS21)를 출력한다. 구체적으로, 상기 제2 데이터 구동 회로부(242)는 상기 제2 데이터 구동 회로부(242)의 이전에 배치된 상기 제1 데이터 구동 회로부(241)의 상기 제1 채널을 통해 출력되는 상기 제1 데이터 신호(DS11)의 출력에 비해 상기 제2 데이터 구동 회로부(242)의 상기 제1 채널을 통해 출력되는 상기 제1 데이터 신호(DS21)의 출력을 상기 제1 데이터 구동 회로부(241)로부터 출력되는 상기 제1 기준 데이터 신호(RDS11)의 출력 시각 및 상기 k번째 기준 데이터 신호(RDS1k)의 출력 시각 사이의 상기 시간차만큼 또는 상기 시간차 이상 지연시킨다. 그러므로, 상기 제2 데이터 구동 회로부(242)의 상기 제1 채널을 통해 출력되는 상기 제1 데이터 신호(DS21)의 출력 시점이 지정될 수 있다. 따라서, 상기 지연 신호(DLY)는 상기 제2 데이터 구동 회로부(242)의 상기 제1 데이터 신호(DS21)의 출력 시점을 설정할 수 있다.
이와 같은 방식으로, 상기 제3 데이터 구동 회로부(243)는 상기 영상 데이터(DATA)를 수신하여 복수의 채널들을 통해 제1 내지 k번째 데이터 신호들(DS31, ..., DS3k)을 출력한다.
상기 데이터 구동 회로부들(241, 242, ..., 246) 중에서 제4 데이터 구동 회로부(244), 제5 데이터 구동 회로부(245) 및 제6 데이터 구동 회로부(246)는 상기 표시 패널(210)의 상기 제2 영역(212)에 대응하는 제4 영역(213)에서 음의 제1 방향(D1(-))으로 순차적으로 배치될 수 있다. 따라서, 상기 제4 데이터 구동 회로부(244)는 상기 제4 영역(214)에서 상기 음의 제1 방향(D1(-))으로 첫 번째 배치될 수 있고, 상기 제5 데이터 구동 회로부(245)는 상기 제4 영역(214)에서 상기 음의 제1 방향(D1(-))으로 상기 제4 데이터 구동 회로부(244) 다음에 배치될 수 있으며, 상기 제6 데이터 구동 회로부(246)는 상기 제4 영역(214)에서 상기 음의 제1 방향(D1(-))으로 마지막에 배치될 수 있다.
상기 제4 데이터 구동 회로부(244)는 상기 기준 영상 데이터(RDATA)를 수신하여 제1 채널을 통해 제1 기준 데이터 신호(RDS41) 출력하고 k번째 채널을 통해 k번째 기준 데이터 신호(RDS4k)를 출력한다.
상기 제4 데이터 구동 회로부(244)의 상기 제1 채널을 통해 출력되는 상기 제1 기준 데이터 신호(RDS41) 및 상기 제4 데이터 구동 회로부(244)의 상기 k번째 채널을 통해 출력되는 상기 k번째 기준 데이터 신호(RDS4k) 사이에는 시간차가 발생한다. 구체적으로, 상기 음의 제1 방향(D1(-))으로 상기 게이트 라인(GL)의 로드가 증가하고 상기 게이트 라인(GL)의 RC 지연이 증가하므로, 상기 제4 데이터 구동 회로부(244)가 상기 제1 기준 데이터 신호(RDS41) 및 상기 k번째 기준 데이터 신호(RDS4k)를 동시에 출력하더라도, 상기 제1 기준 데이터 신호(RDS41)에 비해 상기 k번째 기준 데이터 신호(RDS4k)가 상기 시간차만큼 지연되어 활성화된다. 이와 달리, 상기 제4 데이터 구동 회로부(244)는 상기 음의 제1 방향(D1(-))으로 증가하는 상기 게이트 라인(GL)의 상기 로드 및 상기 게이트 라인(GL)의 상기 RC 지연을 고려하여 상기 제1 기준 데이터 신호(RDS11)를 출력하고 상기 k번째 기준 데이터 신호(RDS1k)를 상기 시간차만큼 지연시켜 출력할 수 있다.
상기 제5 데이터 구동 회로부(245)는 상기 기준 영상 데이터(RDATA)를 수신하여 제1 채널을 통해 제1 기준 데이터 신호(RDS51) 출력하고 k번째 채널을 통해 k번째 기준 데이터 신호(RDS5k)를 출력한다.
상기 음의 제1 방향(D1(-))으로 상기 게이트 라인(GL)의 상기 로드가 증가하고 상기 게이트 라인(GL)의 상기 RC 지연이 증가하므로, 상기 제4 데이터 구동 회로부(244)로부터 출력되는 상기 제1 기준 데이터 신호(RDS41)의 출력 시각 및 상기 k번째 기준 데이터 신호(RDS4k)의 출력 시각 사이의 상기 시간차에 비해 상기 제5 데이터 구동 회로부(245)로부터 출력되는 상기 제1 기준 데이터 신호(RDS51)의 출력 시각 및 상기 k번째 기준 데이터 신호(RDS5k)의 출력 시각 사이의 시간차가 더 길 수 있다. 따라서, 상기 제4 영역(214)에서, 상기 음의 제1 방향(D1(-))으로 상기 제2 게이트 구동부(232)로부터 멀어질수록 데이터 구동 회로부의 제1 채널을 통해 출력되는 제1 기준 데이터 신호의 출력 시각 및 데이터 구동 회로부의 k번째 채널을 통해 출력되는 k번째 기준 데이터 신호의 출력 시각 사이의 시간차가 길어질 수 있다.
상기 제6 데이터 구동 회로부(246)는 상기 기준 영상 데이터(RDATA)를 수신하여 제1 채널을 통해 제1 기준 데이터 신호(RDS61) 출력하고 k번째 채널을 통해 k번째 기준 데이터 신호(RDS6k)를 출력한다.
또한, 상기 제4 데이터 구동 회로부(244)는 상기 영상 데이터(DATA)를 수신하여 복수의 채널들을 통해 제1 내지 k번째 데이터 신호들(DS41, ..., DS4k)을 출력한다. 이 경우, 상기 제4 데이터 구동 회로부(244)는 상기 지연 신호(DLY)에 따라 상기 제1 내지 k번째 데이터 신호들(DS41, ..., DS4k)을 출력한다. 상기 지연 신호(DLY)는 상기 제4 데이터 구동 회로부(244)의 상기 제1 채널을 통해 출력되는 상기 제1 기준 데이터 신호(RDS11)의 출력 시각 및 상기 제4 데이터 구동 회로부(244)의 상기 k번째 채널을 통해 출력되는 상기 k번째 기준 데이터 신호(RDS4k)의 출력 시간 사이의 상기 시간차의 정보를 포함한다. 상기 제4 데이터 구동 회로부(244)는 상기 지연 신호(DLY)에 따라 상기 제1 데이터 신호(DS41)의 출력에 비해 상기 k번째 데이터 신호(DS4k)의 출력을 상기 시간차만큼 지연시킨다. 따라서, 상기 지연 신호(DLY)는 상기 제4 데이터 구동 회로부(244)의 상기 k번째 데이터 신호(DS4k)의 출력 시점을 설정할 수 있다.
또한, 상기 제5 데이터 구동 회로부(245)는 상기 영상 데이터(DATA)를 수신하여 복수의 채널들을 통해 제1 내지 k번째 데이터 신호들(DS51, ..., DS5k)을 출력한다. 이 경우, 상기 제5 데이터 구동 회로부(245)는 상기 지연 신호(DLY)에 따라 상기 제1 내지 k번째 데이터 신호들(DS51, ..., DS5k)을 출력한다. 상기 지연 신호(DLY)는 상기 제5 데이터 구동 회로부(245)의 상기 제1 채널을 통해 출력되는 상기 제1 기준 데이터 신호(RDS51)의 출력 시각 및 상기 제5 데이터 구동 회로부(245)의 상기 k번째 채널을 통해 출력되는 상기 k번째 기준 데이터 신호(RDS5k)의 출력 시간 사이의 시간차의 정보를 포함한다. 상기 제5 데이터 구동 회로부(245)는 상기 지연 신호(DLY)에 따라 상기 제1 데이터 신호(DS51)의 출력에 비해 상기 k번째 데이터 신호(DS5k)의 출력을 상기 시간차만큼 지연시킨다.
또한, 상기 제5 데이터 구동 회로부(245)는 상기 지연 신호(DLY)에 따라 상기 제1 데이터 신호(DS51)를 출력한다. 구체적으로, 상기 제5 데이터 구동 회로부(245)는 상기 제5 데이터 구동 회로부(245)의 이전에 배치된 상기 제4 데이터 구동 회로부(244)의상기 제1 채널을 통해 출력되는 상기 제1 데이터 신호(DS41)의 출력에 비해 상기 제5 데이터 구동 회로부(245)의 상기 제1 채널을 통해 출력되는 상기 제1 데이터 신호(DS51)의 출력을 상기 제4 데이터 구동 회로부(244)로부터 출력되는 상기 제1 기준 데이터 신호(RDS41)의 출력 시각 및 상기 k번째 기준 데이터 신호(RDS4k)의 출력 시각 사이의 상기 시간차만큼 또는 상기 시간차 이상 지연시킨다. 그러므로, 상기 제5 데이터 구동 회로부(245)의 상기 제1 채널을 통해 출력되는 상기 제1 데이터 신호(DS51)의 출력 시점이 지정될 수 있다. 따라서, 상기 지연 신호(DLY)는 상기 제5 데이터 구동 회로부(245)의 상기 제1 데이터 신호(DS51)의 출력 시점을 설정할 수 있다.
이와 같은 방식으로, 상기 제6 데이터 구동 회로부(246)는상기 영상 데이터(DATA)를 수신하여 복수의 채널들을 통해 제1 내지 k번째 데이터 신호들(DS61, ...,DS6k)을 출력한다.
도 8에 도시된 상기 제1 데이터 구동 회로부(241)의 상기 제1 채널을 통해 출력되는 상기 제1 기준 데이터 신호(RDS11), 상기 제2 데이터 구동 회로부(242)의 상기 제1 채널을 통해 출력되는 상기 제1 기준 데이터 신호(RDS21), 상기 제3 데이터 구동 회로부(243)의 상기 제1 채널을 통해 출력되는 상기 제1 기준 데이터 신호(RDS31), 상기 제4 데이터 구동 회로부(244)의 상기 제1 채널을 통해 출력되는 상기 제1 기준 데이터 신호(RDS41), 상기 제5 데이터 구동 회로부(245)의 상기 제1 채널을 통해 출력되는 상기 제1 기준 데이터 신호(RDS51) 및 상기 제6 데이터 구동 회로부(246)의 상기 제1 채널을 통해 출력되는 상기 제1 기준 데이터 신호(RDS61)는 도 7에 도시된 상기 제1 기준 데이터 신호(RDS1)에 포함될 수 있다. 또한, 도 7에 도시된 상기 제1 데이터 구동 회로부(241)의 상기 k번째 채널을 통해 출력되는 상기 k번째 기준 데이터 신호(RDS1k), 상기 제2 데이터 구동 회로부(242)의 상기 k번째 채널을 통해 출력되는 상기 k번째 기준 데이터 신호(RDS2k), 상기 제3 데이터 구동 회로부(243)의 상기 k번째 채널을 통해 출력되는 상기 k번째 기준 데이터 신호(RDS3k), 상기 제4 데이터 구동 회로부(244)의 상기 k번째 채널을 통해 출력되는 상기 k번째 기준 데이터 신호(RDS4k), 상기 제5 데이터 구동 회로부(245)의 상기 k번째 채널을 통해 출력되는 상기 k번째 기준 데이터 신호(RDS5k) 및 상기 제6 데이터 구동 회로부(246)의 상기 k번째 채널을 통해 출력되는 상기 k번째 기준 데이터 신호(RDS6k)는 도 7에 도시된 상기 k번째 기준 데이터 신호(RDSk)에 포함될 수 있다.
또한, 도 7에 도시된 상기 제1 데이터 구동 회로부(241)의 상기 복수의 채널들을 통해 출력되는 상기 제1 내지 k번째 데이터 신호들(DS11, ..., DS1k), 상기 제2 데이터 구동 회로부(242)의 상기 복수의 채널들을 통해 출력되는 상기 제1 내지 k번째 데이터 신호들(DS21, ..., DS2k), 상기 제3 데이터 구동 회로부(243)의 상기 복수의 채널들을 통해 출력되는 상기 제1 내지 k번째 데이터 신호들(DS31, ..., DS3k), 상기 제4 데이터 구동 회로부(244)의 상기 복수의 채널들을 통해 출력되는 상기 제1 내지 k번째 데이터 신호들(DS41, ..., DS4k), 상기 제5 데이터 구동 회로부(245)의 상기 복수의 채널들을 통해 출력되는 상기 제1 내지 k번째 데이터 신호들(DS51, ..., DS5k) 및 상기 제6 데이터 구동 회로부(246)의 상기 복수의 채널들을 통해 출력되는 상기 제1 내지 k번째 데이터 신호들(DS61, ..., DS6k)은 도 7에 도시된 상기 데이터 신호(DS)들에 포함될 수 있다.
도 7의 상기 표시 패널 구동 장치에 의해 수행되는 표시 패널 구동 방법은 상기 제1 게이트 구동부(231) 및 상기 제2 게이트 구동부(232)에 의해 상기 게이트 라인(GL)의 양단으로 상기 게이트 신호(GS)가 인가되는 것을 제외하고는 이전의 실시예에 따른 도 6a 내지 6c를 참조로 하여 설명한 상기 표시 패널 구동 방법과 실질적으로 동일하다. 따라서, 도 7의 상기 표시 패널 구동 장치에 의해 수행되는 상기 표시 패널 구동 방법의 상세한 설명은 생략한다.
본 실시예에 따르면, 상기 타이밍 제어부(260)가 상기 양의 제1 방향(D1(+))및 상기 음의 제1 방향(D1(-))으로 증가하는 상기 게이트 라인(GL)의 상기 로드 및 상기 게이트 라인(GL)의 상기 RC 지연에 따라 상기 데이터 구동 회로부들(241, 242, , 246)로부터 출력되는 상기 제1 기준 데이터 신호(RDS1) 및 상기 k번째 기준 데이터 신호(RDSk)의 시간차를 검출한다. 또한, 상기 타이밍 제어부(260)가 상기 시간차의 정보를 포함하는 상기 지연 신호(DLY)를 상기 데이터 구동부(240)에 인가하여 상기 데이터 구동 회로부들(241, 242, , 246)의 출력 시점들을 설정할 수 있다. 그러므로, 상기 게이트 라인(GL)의 상기 로드 및 상기 게이트 라인(GL)의 상기 RC 지연에 의한 데이터 충전율의 감소를 방지하여 상기 데이터 충전율을 증가시킬 수 있고, 이에 따라, 상기 표시 장치(200)의 표시 품질을 향상시킬 수 있다.
이상에서 설명된 바와 같이, 표시 패널 구동 방법, 이 방법을 수행하는 표시패널 구동 장치 및 이 표시 패널 구동 장치를 포함하는 표시 장치에 의하면, 게이트 라인의 로드 및 RC 지연에 의한 데이터 충전율의 감소를 방지하여 데이터 충전율을 증가시킬 수 있고, 이에 따라, 표시 장치의 표시 품질을 향상시킬 수 있다.
이상에서는 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100, 200: 표시 장치 110, 210: 표시 패널
130, 231, 233: 게이트 구동부 140, 240: 데이터 구동부
150, 250: 전압 레벨 감소부 160, 260: 타이밍 제어부

Claims (20)

  1. 게이트 라인 및 데이터 라인을 포함하는 표시 패널을 구동하는 데이터 구동부에 기준 영상 데이터를 인가하는 단계;
    상기 기준 영상 데이터를 기초로 출력되고 상기 데이터 구동부에 포함된 제1 데이터 구동 회로부의 제1 채널을 통해 출력되는 제1 기준 데이터 신호 및 상기 기준 영상 데이터를 기초로 출력되고 상기 제1 데이터 구동 회로부의 k번째 채널을 통해 출력되는 k번째 기준 데이터 신호 사이의 시간차를 검출하는 단계;
    상기 게이트 라인에 게이트 신호를 출력하는 단계; 및
    상기 시간차의 정보를 포함하는 지연 신호에 따라 상기 데이터 라인에 영상 데이터를 기초로 하는 데이터 신호를 출력하는 단계를 포함하고,
    상기 데이터 신호를 출력하는 단계는,
    상기 제1 데이터 구동 회로부의 상기 제1 채널을 통해 상기 데이터 신호를 출력하는 단계;
    상기 시간차만큼 지연시켜 상기 제1 데이터 구동 회로부의 상기 k번째 채널을 통해 상기 데이터 신호를 출력하는 단계; 및
    상기 시간차만큼 지연시켜 상기 제1 데이터 구동 회로부 다음에 배치된 제2데이터 구동 회로부의 제1 채널을 통해 상기 데이터 신호를 출력하는 단계를 포함하는 것을 특징으로 하는 표시 패널 구동 방법.
  2. 게이트 라인 및 데이터 라인을 포함하는 표시 패널을 구동하는 데이터 구동부에 기준 영상 데이터를 인가하는 단계;
    상기 기준 영상 데이터를 기초로 출력되고 상기 데이터 구동부에 포함된 제1 데이터 구동 회로부의 제1 채널을 통해 출력되는 제1 기준 데이터 신호 및 상기 기준 영상 데이터를 기초로 출력되고 상기 제1 데이터 구동 회로부의 k번째 채널을 통해 출력되는 k번째 기준 데이터 신호 사이의 시간차를 검출하는 단계;
    상기 게이트 라인에 게이트 신호를 출력하는 단계; 및
    상기 시간차의 정보를 포함하는 지연 신호에 따라 상기 데이터 라인에 영상 데이터를 기초로 하는 데이터 신호를 출력하는 단계를 포함하고,
    상기 제1 기준 데이터 신호 및 상기 k번째 기준 데이터 신호 사이의 상기 시간차를 검출하는 단계는,
    상기 제1 기준 데이터 신호를 수신하는 단계;
    상기 제1 기준 데이터 신호의 전압 레벨을 감소시켜 제1 감소된 기준 데이터 신호를 출력하는 단계;
    상기 제1 감소된 기준 데이터 신호를 수신하는 단계;
    상기 k번째 기준 데이터 신호를 수신하는 단계;
    상기 k번째 기준 데이터 신호의 전압 레벨을 감소시켜 k번째 감소된 기준 데이터 신호를 출력하는 단계;
    상기 k번째 감소된 기준 데이터 신호를 수신하는 단계; 및
    상기 제1 감소된 기준 데이터 신호 및 상기 k번째 감소된 기준 데이터 신호를 비교하여 상기 제1 기준 데이터 신호 및 상기 k번째 기준 데이터 신호 사이의 상기 시간차를 검출하는 단계를 포함하는 것을 특징으로 하는 표시 패널 구동 방법.
  3. 제1항에 있어서, 상기 제1 기준 데이터 신호 및 상기 k번째 기준 데이터 신호 사이의 상기 시간차를 검출하는 단계는,
    상기 제1 기준 데이터 신호를 수신하는 단계;
    상기 k번째 기준 데이터 신호를 수신하는 단계;
    상기 제1 기준 데이터 신호 및 상기 k번째 기준 데이터 신호를 비교하여 상기 제1 기준 데이터 신호 및 상기 k번째 기준 데이터 신호 사이의 상기 시간차를 검출하는 단계를 포함하는 것을 특징으로 하는 표시 패널 구동 방법.
  4. 삭제
  5. 제1항에 있어서, 상기 제1 데이터 구동 회로부의 상기 k번째 채널을 통해 상기 데이터 신호를 출력하는 단계는 상기 지연 신호를 상기 데이터 구동부로 인가하여 상기 제1 데이터 구동 회로부의 상기 k번째 채널을 통해 출력되는 상기 데이터 신호의 출력 시점을 설정하는 단계를 포함하는 것을 특징으로 하는 표시 패널 구동 방법.
  6. 제5항에 있어서, 상기 제2 데이터 구동 회로부의 상기 제1 채널을 통해 상기 데이터 신호를 출력하는 단계는 상기 지연 신호를 상기 데이터 구동부로 인가하여 상기 제2 데이터 구동 회로부의 상기 제1 채널을 통해 출력되는 상기 데이터 신호의 출력 시점을 설정하는 단계를 포함하는 것을 특징으로 하는 표시 패널 구동 방법.
  7. 제6항에 있어서, 상기 지연 신호는 인터페이스 프로토콜을 통해 상기 데이터 구동부로 인가되는 특징으로 하는 표시 패널 구동 방법.
  8. 제7항에 있어서, 상기 지연 신호는 상기 인터페이스 프로토콜에서 프레임 구성 및 배치(configuration) 설정 부분에 할당되는 것을 특징으로 하는 표시 패널 구동 방법.
  9. 게이트 라인 및 데이터 라인을 포함하는 표시 패널을 구동하는 데이터 구동부에 기준 영상 데이터를 인가하는 단계;
    상기 기준 영상 데이터를 기초로 출력되고 상기 데이터 구동부에 포함된 제1 데이터 구동 회로부의 제1 채널을 통해 출력되는 제1 기준 데이터 신호 및 상기 기준 영상 데이터를 기초로 출력되고 상기 제1 데이터 구동 회로부의 k번째 채널을 통해 출력되는 k번째 기준 데이터 신호 사이의 시간차를 검출하는 단계;
    상기 게이트 라인에 게이트 신호를 출력하는 단계; 및
    상기 시간차의 정보를 포함하는 지연 신호에 따라 상기 데이터 라인에 영상 데이터를 기초로 하는 데이터 신호를 출력하는 단계를 포함하고,
    상기 데이터 구동부에 상기 기준 영상 데이터가 인가되는 동안 및 상기 제1 기준 데이터 신호 및 상기 k번째 기준 데이터 신호 사이의 상기 시간차를 검출하는 동안 상기 게이트 신호의 출력을 방지하는 게이트 마스킹 신호를 출력하는 단계를 더 포함하는 것을 특징으로 하는 표시 패널 구동 방법.
  10. 제1항에 있어서, 상기 데이터 구동부에 상기 기준 영상 데이터를 인가하는 단계는 수직 블랭크 구간 동안 상기 기준 영상 데이터를 인가하는 단계를 포함하는 것을 특징으로 하는 표시 패널 구동 방법.
  11. 제10항에 있어서, 상기 제1 기준 데이터 신호 및 상기 k번째 기준 데이터 신호 사이의 상기 시간차를 검출하는 단계는 상기 수직 블랭크 구간 동안 상기 제1 기준 데이터 신호 및 상기 k번째 기준 데이터 신호 사이의 상기 시간차를 검출하는 단계를 포함하는 것을 특징으로 하는 표시 패널 구동 방법.
  12. 제1항에 있어서, 상기 제1 데이터 구동 회로부의 상기 k번째 채널은 상기 제1 데이터 구동 회로부의 마지막 채널인 것을 특징으로 하는 표시 패널 구동 방법.
  13. 제1항에 있어서, 상기 게이트 라인에 게이트 신호를 출력하는 단계는 제1 게이트 구동부를 이용하여 상기 게이트 라인의 제1 단으로 상기 게이트 신호를 출력하고 제2 게이트 구동부를 이용하여 상기 게이트 라인의 제2 단으로 상기 게이트 신호를 출력하는 단계를 포함하는 것을 특징으로 하는 표시 패널 구동 방법.
  14. 기준 영상 데이터를 수신하고, 상기 기준 영상 데이터를 기초로 제1 기준 데이터 신호를 출력하는 제1 채널 및 상기 기준 영상 데이터를 기초로 k번째 기준 데이터 신호를 출력하는 k번째 채널을 가지는 제1 데이터 구동 회로부를 포함하며, 영상 데이터를 기초로 하는 데이터 신호를 게이트 라인 및 데이터 라인을 포함하는 표시 패널의 상기 데이터 라인에 출력하는 데이터 구동부;
    상기 기준 영상 데이터를 상기 데이터 구동부로 출력하고, 상기 데이터 구동부에 포함된 상기 제1 데이터 구동 회로부의 상기 제1 채널을 통해 출력되는 상기 제1 기준 데이터 신호 및 상기 데이터 구동부에 포함된 상기 제1 데이터 구동 회로부의 상기 k번째 채널을 통해 출력되는 상기 k번째 기준 데이터 신호 사이의 시간차를 검출하는 타이밍 제어부; 및
    상기 게이트 라인에 게이트 신호를 출력하는 게이트 구동부를 포함하고,
    상기 데이터 구동부는 상기 시간차의 정보를 포함하는 지연 신호에 따라 상기 데이터 라인에 상기 영상 데이터를 기초로 하는 상기 데이터 신호를 출력하며,
    상기 데이터 구동부는, 상기 제1 데이터 구동 회로부의 상기 제1 채널을 통해 상기 데이터 신호를 출력하고, 상기 시간차만큼 지연시켜 상기 제1 데이터 구동 회로부의 상기 k번째 채널을 통해 상기 데이터 신호를 출력하며, 상기 시간차만큼 지연시켜 상기 제1 데이터 구동 회로부 다음에 배치된 제2 데이터 구동 회로부의 제1 채널을 통해 상기 데이터 신호를 출력하고,
    상기 타이밍 제어부는, 상기 지연 신호를 상기 데이터 구동부로 인가하여, 상기 제1 데이터 구동 회로부의 상기 k번째 채널을 통해 출력되는 상기 데이터 신호의 출력 시점을 설정하고 상기 제2 데이터 구동 회로부의 상기 제1 채널을 통해 출력되는 상기 데이터 신호의 출력 시점을 설정하는 것을 특징으로 하는 표시 패널 구동 장치.
  15. 삭제
  16. 삭제
  17. 기준 영상 데이터를 수신하고, 상기 기준 영상 데이터를 기초로 제1 기준 데이터 신호를 출력하는 제1 채널 및 상기 기준 영상 데이터를 기초로 k번째 기준 데이터 신호를 출력하는 k번째 채널을 가지는 제1 데이터 구동 회로부를 포함하며, 영상 데이터를 기초로 하는 데이터 신호를 게이트 라인 및 데이터 라인을 포함하는 표시 패널의 상기 데이터 라인에 출력하는 데이터 구동부;
    상기 기준 영상 데이터를 상기 데이터 구동부로 출력하고, 상기 데이터 구동부에 포함된 상기 제1 데이터 구동 회로부의 상기 제1 채널을 통해 출력되는 상기 제1 기준 데이터 신호 및 상기 데이터 구동부에 포함된 상기 제1 데이터 구동 회로부의 상기 k번째 채널을 통해 출력되는 상기 k번째 기준 데이터 신호 사이의 시간차를 검출하는 타이밍 제어부; 및
    상기 게이트 라인에 게이트 신호를 출력하는 게이트 구동부를 포함하고,
    상기 데이터 구동부는 상기 시간차의 정보를 포함하는 지연 신호에 따라 상기 데이터 라인에 상기 영상 데이터를 기초로 하는 상기 데이터 신호를 출력하며,
    상기 제1 기준 데이터 신호의 전압 레벨을 감소시키고 상기 k번째 기준 데이터 신호의 전압 레벨을 감소시키는 전압 레벨 감소부를 더 포함하고,
    상기 전압 레벨 감소부는,
    상기 데이터 구동부로부터 상기 제1 기준 데이터 신호를 수신하고, 상기 제1 기준 데이터 신호를 감소시켜 제1 감소된 기준 데이터 신호를 상기 타이밍 제어부로 출력하는 제1 레벨 쉬프터; 및
    상기 데이터 구동부로부터 상기 k번째 기준 데이터 신호를 수신하고, 상기 k번째 기준 데이터 신호를 감소시켜 k번째 감소된 기준 데이터 신호를 상기 타이밍 제어부로 출력하는 제2 레벨 쉬프터를 포함하는 것을 특징으로 하는 표시 패널 구동 장치.
  18. 제14항에 있어서, 상기 제1 데이터 구동 회로부의 상기 k번째 채널은 상기 제1 데이터 구동 회로부의 마지막 채널인 것을 특징으로 하는 표시 패널 구동 장치.
  19. 제14항에 있어서, 상기 게이트 구동부는,
    상기 게이트 라인의 일단으로 상기 게이트 신호를 출력하는 제1 게이트 구동부; 및
    상기 게이트 라인의 타단으로 상기 게이트 신호를 출력하는 제2 게이트 구동부를 포함하는 것을 특징으로 하는 표시 패널 구동 장치.
  20. 게이트 라인 및 데이터 라인을 포함하는 표시 패널; 및
    기준 영상 데이터를 수신하고, 상기 기준 영상 데이터를 기초로 제1 기준 데이터 신호를 출력하는 제1 채널 및 상기 기준 영상 데이터를 기초로 k번째 기준 데이터 신호를 출력하는 k번째 채널을 가지는 제1 데이터 구동 회로부를 포함하며, 영상 데이터를 기초로 하는 데이터 신호를 상기 데이터 라인에 출력하는 데이터 구동부, 상기 기준 영상 데이터를 상기 데이터 구동부로 출력하고, 상기 데이터 구동부에 포함된 상기 제1 데이터 구동 회로부의 상기 제1 채널을 통해 출력되는 상기 제1 기준 데이터 신호 및 상기 데이터 구동부에 포함된 상기 제1 데이터 구동 회로부의 상기 k번째 채널을 통해 출력되는 상기 k번째 기준 데이터 신호 사이의 시간차를 검출하는 타이밍 제어부, 및 상기 게이트 라인에 게이트 신호를 출력하는 게이트 구동부를 포함하는 표시 패널 구동 장치를 포함하고,
    상기 데이터 구동부는 상기 시간차의 정보를 포함하는 지연 신호에 따라 상기 데이터 라인에 상기 영상 데이터를 기초로 하는 상기 데이터 신호를 출력하며,
    상기 데이터 구동부는, 상기 제1 데이터 구동 회로부의 상기 제1 채널을 통해 상기 데이터 신호를 출력하고, 상기 시간차만큼 지연시켜 상기 제1 데이터 구동 회로부의 상기 k번째 채널을 통해 상기 데이터 신호를 출력하며, 상기 시간차만큼 지연시켜 상기 제1 데이터 구동 회로부 다음에 배치된 제2 데이터 구동 회로부의 제1 채널을 통해 상기 데이터 신호를 출력하고,
    상기 타이밍 제어부는, 상기 지연 신호를 상기 데이터 구동부로 인가하여, 상기 제1 데이터 구동 회로부의 상기 k번째 채널을 통해 출력되는 상기 데이터 신호의 출력 시점을 설정하고 상기 제2 데이터 구동 회로부의 상기 제1 채널을 통해 출력되는 상기 데이터 신호의 출력 시점을 설정하는 것을 특징으로 하는 표시 장치.
KR1020140155636A 2014-11-10 2014-11-10 표시 패널 구동 방법, 이 방법을 수행하는 표시 패널 구동 장치 및 이 표시패널 구동 장치를 포함하는 표시 장치 KR102255586B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020140155636A KR102255586B1 (ko) 2014-11-10 2014-11-10 표시 패널 구동 방법, 이 방법을 수행하는 표시 패널 구동 장치 및 이 표시패널 구동 장치를 포함하는 표시 장치
US14/688,968 US9953597B2 (en) 2014-11-10 2015-04-16 Method for driving display panel by outputting data signals according to delay signal, driving unit of display panel and display device having the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140155636A KR102255586B1 (ko) 2014-11-10 2014-11-10 표시 패널 구동 방법, 이 방법을 수행하는 표시 패널 구동 장치 및 이 표시패널 구동 장치를 포함하는 표시 장치

Publications (2)

Publication Number Publication Date
KR20160055613A KR20160055613A (ko) 2016-05-18
KR102255586B1 true KR102255586B1 (ko) 2021-05-26

Family

ID=55912695

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140155636A KR102255586B1 (ko) 2014-11-10 2014-11-10 표시 패널 구동 방법, 이 방법을 수행하는 표시 패널 구동 장치 및 이 표시패널 구동 장치를 포함하는 표시 장치

Country Status (2)

Country Link
US (1) US9953597B2 (ko)
KR (1) KR102255586B1 (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102316983B1 (ko) * 2015-04-30 2021-10-25 엘지디스플레이 주식회사 표시장치
KR102565385B1 (ko) 2016-11-15 2023-08-10 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR102577591B1 (ko) * 2016-11-18 2023-09-13 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
CN107492353B (zh) * 2017-07-21 2019-06-11 惠科股份有限公司 显示面板的驱动方法及驱动装置
KR20200000006A (ko) * 2018-06-21 2020-01-02 삼성디스플레이 주식회사 표시 장치

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000029419A (ja) * 1998-07-10 2000-01-28 Sharp Corp 画像表示装置

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6288699B1 (en) * 1998-07-10 2001-09-11 Sharp Kabushiki Kaisha Image display device
KR100329465B1 (ko) * 1999-02-22 2002-03-23 윤종용 액정표시장치의 구동 시스템 및 액정 패널 구동 방법
TW444184B (en) * 1999-02-22 2001-07-01 Samsung Electronics Co Ltd Driving system of an LCD device and LCD panel driving method
JP4425556B2 (ja) * 2003-03-28 2010-03-03 シャープ株式会社 駆動装置およびそれを備えた表示モジュール
KR20060058987A (ko) * 2004-11-26 2006-06-01 삼성전자주식회사 게이트 라인 구동 회로와, 이를 갖는 표시 장치와, 이의구동 장치 및 방법
KR20070065701A (ko) * 2005-12-20 2007-06-25 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
KR20080002564A (ko) 2006-06-30 2008-01-04 엘지.필립스 엘시디 주식회사 액정표시장치의 화소전압 왜곡 방지회로
KR20080035369A (ko) 2006-10-19 2008-04-23 삼성전자주식회사 액정표시장치
JP5041590B2 (ja) * 2007-07-09 2012-10-03 ルネサスエレクトロニクス株式会社 平面表示装置、データ処理方法
KR101498230B1 (ko) * 2008-09-17 2015-03-05 삼성디스플레이 주식회사 표시장치 및 이의 구동방법
KR20100117345A (ko) * 2009-04-24 2010-11-03 삼성전자주식회사 반도체 메모리 장치
KR101880711B1 (ko) 2011-09-28 2018-07-24 엘지디스플레이 주식회사 액정표시패널
KR20130134814A (ko) * 2012-05-31 2013-12-10 삼성디스플레이 주식회사 액정 표시 장치
KR20140050151A (ko) 2012-10-17 2014-04-29 삼성전자주식회사 게이트 지연시간 및 출력시간의 모델링 방법
KR102083823B1 (ko) * 2013-12-24 2020-04-14 에스케이하이닉스 주식회사 오프셋 전압을 제거하는 디스플레이 구동 장치
US9626925B2 (en) * 2015-03-26 2017-04-18 Novatek Microelectronics Corp. Source driver apparatus having a delay control circuit and operating method thereof

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000029419A (ja) * 1998-07-10 2000-01-28 Sharp Corp 画像表示装置

Also Published As

Publication number Publication date
US20160133215A1 (en) 2016-05-12
KR20160055613A (ko) 2016-05-18
US9953597B2 (en) 2018-04-24

Similar Documents

Publication Publication Date Title
KR102255586B1 (ko) 표시 패널 구동 방법, 이 방법을 수행하는 표시 패널 구동 장치 및 이 표시패널 구동 장치를 포함하는 표시 장치
US9766730B2 (en) Display device with touch panel and method for converting driving frequency of touch panel
KR102081733B1 (ko) 표시 패널 구동 방법, 이를 수행하기 위한 표시 패널 구동 장치 및 이 표시패널 구동 장치를 포함하는 표시 장치
US9947295B2 (en) Method of driving a display panel and a display apparatus for performing the same
US20150310815A1 (en) Polarity inversion driving method and device for liquid crystal display panel
US9542899B2 (en) Method of driving display panel, display panel driving apparatus for performing the method and display apparatus having the display panel driving apparatus
KR20150000807A (ko) 표시 패널 구동 방법, 이를 수행하기 위한 표시 패널 구동 장치 및 이 표시패널 구동 장치를 포함하는 표시 장치
US9489909B2 (en) Method of driving a display panel, display panel driving apparatus for performing the method and display apparatus having the display panel driving apparatus
US9953609B2 (en) Display panel driving apparatus, method of driving display panel using the same and display apparatus having the same
US20160063965A1 (en) Method of driving display apparatus and display apparatus for performing the same
US10163417B2 (en) Display panel driving apparatus, method of driving, and display apparatus with first off voltage controlled based on leakage current
US9953602B2 (en) Method of driving display panel, display panel driving apparatus for performing the method and display apparatus having the display panel driving apparatus
EP3101649A1 (en) Display panel driving apparatus, method of driving display panel using the same, and display apparatus having the same
KR102133225B1 (ko) 픽셀 데이터 모니터링 장치 및 방법과 이를 채용한 표시 시스템
KR20180085108A (ko) 표시 장치 및 그 구동 방법
KR102279892B1 (ko) 표시 장치
TWI507937B (zh) 觸控偵測方法及其裝置
US10234994B2 (en) Touch-panel-equipped display device
KR102208386B1 (ko) 표시 패널 구동 방법, 이 방법을 수행하는 표시 패널 구동 장치 및 이 표시패널 구동 장치를 포함하는 표시 장치
US9564096B2 (en) Method of driving a display panel, display panel driving apparatus for performing the method and display apparatus having the display panel driving apparatus
KR102464557B1 (ko) 잔상 제거를 위한 보상 신호를 제공하는 액정표시장치
KR102559383B1 (ko) 표시 장치 및 이의 구동 방법
KR102383449B1 (ko) 표시 패널 구동 장치, 이 표시 패널 구동 장치를 이용한 표시 패널 구동 방법 및 이 표시 패널 구동 장치를 포함하는 표시 장치
KR102633163B1 (ko) 표시 장치 및 이의 구동 방법
US9837039B2 (en) Method of driving display panel, timing controller for performing the method, and display apparatus having the same

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant