JP2006072287A - 表示装置 - Google Patents

表示装置 Download PDF

Info

Publication number
JP2006072287A
JP2006072287A JP2004312206A JP2004312206A JP2006072287A JP 2006072287 A JP2006072287 A JP 2006072287A JP 2004312206 A JP2004312206 A JP 2004312206A JP 2004312206 A JP2004312206 A JP 2004312206A JP 2006072287 A JP2006072287 A JP 2006072287A
Authority
JP
Japan
Prior art keywords
data
voltage
interface
display device
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2004312206A
Other languages
English (en)
Other versions
JP2006072287A5 (ja
Inventor
Moon-Shik Kang
姜 文 拭
Min-Hong Kim
旻 弘 金
Seung-Woo Lee
李 昇 祐
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of JP2006072287A publication Critical patent/JP2006072287A/ja
Publication of JP2006072287A5 publication Critical patent/JP2006072287A5/ja
Withdrawn legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/005Adapting incoming signals to the display format of the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/041Temperature compensation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • G09G2320/064Adjustment of display parameters for control of overall brightness by time modulation of the brightness of the illumination source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3406Control of illumination source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Control Of El Displays (AREA)

Abstract


【課題】 生産性を向上させることができる表示装置が開示される。
【解決手段】 表示装置において、表示部は駆動信号に応答して映像を表示し、駆動部は制御信号に応答して表示部に駆動信号を出力する。制御部は駆動部に制御信号を出力する多数の回路で構成され、制御部の回路は回路間のデータ通信のためのインターフェースに接続される。従って、回路はインターフェースに接続されたマスター回路により制御されることにより、流動的なデータを生成することができる。
【選択図】 図1

Description

本発明は表示装置に関し、より詳細には生産性を向上させることができる表示装置に関するものである。
一般に、液晶表示装置は、データ信号とゲート信号に応答して、映像を表示する液晶表示パネル、データ信号とゲート信号をそれぞれ出力するデータ駆動部とゲート駆動部を含む。液晶表示装置は、データ駆動部とゲート駆動部を駆動させるタイミングコントローラ、非揮発性メモリ、及びDC/DCコンバータを更に具備する。
タイミングコントローラは、外部装置から映像データと各種外部制御信号の入力を受け、データ駆動部とゲート駆動部に内部制御信号を提供する。DC/DCコンバータは、外部からの電源電圧をデータ駆動部とゲート駆動部を動作させるための駆動電圧に変換して出力する。
その以外にも、液晶表示装置は液晶表示パネルに共通電圧を提供する共通電圧発生部とデータ駆動部にガンマ電圧を提供するガンマ電圧発生を更に含む。
前述したタイミングコントローラ、非揮発性メモリ、DC/DCコンバータ、共通電圧発生部、及びガンマ電圧発生部のような部品は、予め液晶表示パネルの仕様に合わせて製造されたものである。従って、液晶表示パネルの仕様が変更されると、前記した部品を機械的な操作で仕様に合わせて変更させたり、仕様に合わせて部品自体を交替しなければならない。このような機械的な操作や交替は、液晶表示装置の生産性を低下させる。
従って、本発明の目的は、生産性を向上させるための表示装置を提供することにある。
上記課題を解決するために、本願第1発明は、駆動信号に応答して映像を表示する表示部と、制御信号に応答して前記表示部に前記駆動信号を出力する駆動部と、前記制御信号を出力する多数の回路で構成された制御部と、前記制御部の前記回路間に接続され、前記回路間のデータ通信のためのインターフェースと、を含むことを特徴とする表示装置を提供する。
このような表示装置によると、制御部の回路は回路間のデータ通信のためのデジタルインターフェースに接続されることにより、制御部の回路はデジタルインターフェースに接続されたマスター回路により制御される。そのため、制御回路において生成されるデータは、マスター回路の制御により随時変更可能であり、流動的なデータとなる。従って、前記回路を機械的に操作するか、交替する過程が不必要であり、それにより表示装置の生産性が向上されることができる。
本願第2発明は、第1発明において、前記インターフェースは、直列デジタルインターフェースであることを特徴とする表示装置を提供する。
インターフェースが、直列デジタルインターフェースであると、受信デバイスは、一つのデータライン11で連結される。従って、例えば、伝送デバイスに保存された8ビットのデータは、データラインを通じて1ビットずつ順次に受信デバイスに伝送される。
本願第3発明は、第2発明において、前記インターフェースは、両方向性を有するIC(Inter Integrated Circuit)インターフェースであることを特徴とする表示装置を提供する。
Cインターフェースに接続された回路は、固有のアドレスにより識別され、回路のそれぞれはデータを送信又は受信することができる。
本願第4発明は、第3発明において、前記ICインターフェースは、データが移動するシリアルデータラインと、前記回路間のデータ通信を制御及び同期化するためのシリアルクロックラインと、を含むことを特徴とする表示装置を提供する。
本願第5発明は、第1発明において、前記インターフェースは、並列デジタルインターフェースであることを特徴とする表示装置を提供する。
インターフェースが、並列デジタルインターフェースであると、受信デバイスは、多数のデータラインで連結される。従って、例えば、伝送デバイスに保存された8ビットのデータは、8個のデータラインを通じて1ビットずつ同時に前記受信デバイスに伝送される。
本願第6発明は、第1発明において、前記制御部は、前記インターフェースに接続され、第1デジタル制御信号に応答して共通電圧の電圧レベルを変更させて出力する共通電圧発生回路と、外部信号に応答して映像データと制御信号を前記駆動部に提供し、前記インターフェースに接続されたタイミング制御回路と、を含むことを特徴とする表示装置を提供する。
本願第7発明は、第6発明において、前記タイミング制御回路は、前記インターフェースのマスターとして前記第1デジタル制御信号を前記インターフェースに出力し、前記共通電圧発生回路は、前記インターフェースのスレイブとして前記第1デジタル制御信号を受信することを特徴とする表示装置を提供する。
データ伝達は、前記マスターはデータ伝送を開始し、クロックを生成し、マスターを除いた残りの回路は、マスターとデータをやり取りするスレイブであるマスタースレイブプロトコル方式で行われる。そのため、制御回路において生成されるデータは、マスター回路の制御により随時変更可能であり、流動的なデータとなる。従って、前記回路を機械的に操作するか、交替する過程が不必要であり、それにより表示装置の生産性が向上されることができる。
本願第8発明は、第7発明において、前記タイミング制御回路は、前記映像データを処理するデータブロックと、外部同期信号を用いて前記駆動部に提供される前記制御信号を生成する制御信号ブロックと、前記インターフェースを通じて入力されたデータと同期信号を前記制御部の回路に適切な信号に変換して、前記インターフェースに出力するインターフェースブロックと、を含むことを特徴とする表示装置を提供する。
本願第9発明は、第8発明において、前記駆動部は、前記映像データと前記制御信号のうちデータ制御信号に応答して、前記駆動信号のうちデータ信号を出力するデータ駆動部と、前記制御信号のうちゲート制御信号に応答して、前記駆動信号のうちゲート信号を出力するゲート駆動部と、を含むことを特徴とする表示装置を提供する。
本願第10発明は、第8発明において、前記データブロックは、前記映像データのビット数を拡張させるACCブロックと、前記映像データの階調値を変換するDCCブロックと、を含むことを特徴とする表示装置を提供する。
ACCブロックは、液晶表示装置の色特性を向上させるために形成される。DCCブロックは、液晶の応答速度を補償するために形成されたものである。例えば、DCCブロックのルックアップテーブルには、常温の環境に適切な補償データが保存される。この際、タイミング制御回路は、温度感知回路から温度データに基づいて、ルックアップテーブルに保存された補償データを変化させることができる。従って、液晶表示装置の周辺温度が変化されても、液晶表示装置は最適の応答速度を有することができる。
本願第11発明は、第6発明において、前記制御部は、前記表示部に関する情報を含む初期データが保存された非揮発性メモリを更に含み、前記タイミング制御回路は、前記共通電圧発生回路が前記表示部に適切な前記共通電圧を出力するように、前記初期データに基づいた前記第1デジタル制御信号を生成することを特徴とする表示装置を提供する。
本願第12発明は、第11発明において、前記共通電圧発生回路は、前記電源電圧発生回路から提供された電圧を前記共通電圧に変換する変換部と、前記第1デジタル制御信号に応答して、前記共通電圧の電圧レベルを調節するデジタル可変抵抗部と、を含むことを特徴とする表示装置を提供する。
本願第13発明は、第12発明において、前記変換部は、前記電圧と接地電圧との間で直列連結された第1抵抗及び第2抵抗と、前記第1抵抗及び第2抵抗により分圧された前記共通電圧を出力するバッファーと、で構成されたことを特徴とする表示装置を提供する。
本願第14発明は、第1発明において、前記制御部は、前記インターフェースに接続され、ガンマデータをアナログ形態のガンマ電圧に変換するガンマ電圧発生回路と、外部信号に応答して映像データと制御信号を前記駆動部に提供し、前記インターフェースに接続されたタイミング制御回路と、を含むことを特徴とする表示装置を提供する。
本願第15発明は、第14発明において、前記制御部は、前記インターフェースに接続され、前記表示部に関する情報を含む初期データ及び前記ガンマデータが保存された非揮発性メモリと、前記映像データを1フレーム単位で保存するフレームメモリと、を更に含むことを特徴とする表示装置を提供する。
本願第16発明は、第15発明において、前記タイミング制御回路は、1フレーム単位の映像データを前記フレームメモリから入力受けて、前記表示部の1フレーム単位の平均輝度を計算し、前記平均輝度に対応する前記ガンマデータを前記非揮発性メモリで判読して、前記ガンマ電圧発生回路に出力することを特徴とする表示装置を提供する。
非揮発性メモリには、液晶表示パネルに表示された画面の平均輝度によって異なる階調値を有するガンマデータが保存される。画面の平均輝度が基準輝度より高いと、ガンマデータは基準ガンマより高い階調を有し、平均輝度が前記基準輝度より低いと、ガンマデータは前記基準ガンマより低い階調を有する。
本願第17発明は、第14発明において、前記制御部は、前記インターフェースに接続され、第1デジタル制御信号に応答して、共通電圧の電圧レベルを変更させて出力する共通電圧発生回路と、前記インターフェースに接続され、第2デジタル制御信号に応答して電源電圧を駆動電圧及びロジック電圧に変換して出力する電源電圧発生回路と、を更に含むことを特徴とする表示装置を提供する。
本願第18発明は、第17発明において、前記電源電圧発生回路は、前記インターフェースに接続され、前記タイミング制御回路からの前記第2デジタル制御信号を第1制御信号及び第2制御信号に変換するインターフェース部と、前記第1制御信号に応答して、前記外部電源を前記駆動部を駆動させるための前記駆動電圧に変換する駆動電圧発生部と、前記第2制御信号に応答して前記外部電源を前記回路のそれぞれを駆動させるための前記ロジック電圧に変換するロジック電圧発生部と、を含むことを特徴とする表示装置を提供する。
本願第19発明は、第17発明において、前記制御部は前記表示部の周辺温度を感知して、感知された前記周辺温度をデジタル温度データに変換して、前記インターフェースを通じてタイミング制御回路に提供する温度感知回路を更に含むことを特徴とする表示装置を提供する。
一般に、液晶は温度によって特性が変わる。具体的に、温度によって応答速度、透過率、及び液晶容量などが変化する。温度感知回路は、液晶表示装置の周辺温度を感知して、感知された温度をデジタル温度データに変換して、内部インターフェースを通じてタイミング制御回路に提供する。タイミング制御回路は、前記温度データによって前記共通電圧VCOMの電圧レベルを変更するように制御する。これにより、液晶表示装置の周辺温度が変化しても、液晶表示装置は最適の応答速度、透過率、及び液晶容量を有することができる。
本願第20発明は、第19発明において、前記タイミング制御回路は、前記デジタル温度データに応答して前記共通電圧の電圧レベルを変更するように、前記第1デジタル制御信号を前記インターフェースを通じて前記共通電圧発生回路に提供することを特徴とする表示装置を提供する。
本願第21発明は、第14発明において、第1ランプ駆動電圧及び第2ランプ駆動電圧を出力するインバータと、前記第1ランプ駆動電圧及び第2ランプ駆動電圧に応答して光を発生するランプで構成され、前記光を前記表示部に提供する光発生部と、を更に含むことを特徴とする表示装置を提供する。
本願第22発明は、第21発明において、前記制御部は、前記光発生部から出力された前記光の輝度を感知し、感知された前記輝度をデジタル値に変換して、前記インターフェースを通じて前記タイミング制御回路に提供する輝度感知回路と、前記輝度のデジタル値に基づいて生成された第3デジタル制御信号を前記タイミング制御回路から入力受けて、前記インバータから出力される前記第1ランプ駆動電圧及び第2ランプ駆動電圧の電圧レベルを調節するインバータ制御回路と、を更に含むことを特徴とする表示装置を提供する。
本願第23発明は、第22発明において、感知された前記輝度が既に設定された基準輝度より低い場合、前記インバータ制御回路は、前記第1ランプ駆動電圧及び第2ランプ駆動電圧の電圧差が増加されるように前記インバータを制御し、感知された前記輝度が既に設定された基準輝度より高い場合、前記インバータ制御回路は、前記第1ランプ駆動電圧及び第2ランプ駆動電圧の電圧差が減少されるように前記インバータを制御することを特徴とする表示装置を提供する。
本願第24発明は、データ信号の入力を受けるデータラインと、ゲート信号の入力を受けるゲートラインが具備され、前記データ信号とゲート信号に応答して映像を表示する表示パネルと、前記データラインに前記データ信号を出力するデータ駆動回路と、前記ゲートラインに前記ゲート信号を出力するゲート駆動回路と、第1デジタル制御信号に応答して共通電圧の電圧レベルを変更させて、前記表示パネルに提供する共通電圧発生回路と、ガンマデータをアナログ形態のガンマ電圧に変換して、前記データ駆動回路に提供するガンマ電圧発生回路と、外部信号に応答して前記映像データと制御信号を前記駆動部に提供し、前記第1デジタル制御信号及び前記ガンマデータを出力するタイミング制御回路と、前記共通電圧発生回路、ガンマ電源発生回路、及びタイミング制御回路に接続され、前記回路間のデータ通信を行うインターフェースと、を含むことを特徴とする表示装置を提供する。液晶表示装置は、本願第1発明と同様の作用効果を有する。
本願第25発明は、第24発明において、前記表示パネルに関する情報を含む初期データ、ガンマデータが保存され、前記インターフェースに接続され前記タイミング制御回路とデータ通信を行う非揮発性メモリと、前記インターフェースに接続され前記タイミング制御回路から第2デジタル制御信号を受信して、前記第2デジタル制御信号に応答して電源電圧を駆動電圧とロジック電圧に変換して出力する電源電圧発生回路と、を更に含むことを特徴とする表示装置を提供する。
このような表示装置によると、制御部の回路は回路間のデータ通信のためのデジタルインターフェースに接続されることにより、制御部の回路はデジタルインターフェースに接続されたマスター回路により制御される。そのため、制御回路において生成されるデータは、マスター回路の制御により随時変更可能であり、流動的なデータを生成することができ、その結果、表示装置の生産性が向上される。
以下、添付図面を参照して本発明の好ましい実施例をより詳細に説明する。
図1は、本発明の一実施例による液晶表示装置のブロック図である。
図1を参照すると、本発明の一実施例による液晶表示装置500は、液晶表示パネル100、ゲート駆動回路210、データ駆動回路220、制御部300、外部インターフェース400、及び内部インターフェース450で構成される。
前記液晶表示パネル100に互いに交差する多数のゲートライン(GL1〜GLn)と多数のデータライン(DL1〜DLm)が具備され、前記ゲートライン(GL1〜GLn)とデータライン(DL1〜DLm)により定義された多数の画素領域には、映像を表示する最小単位である多数の画素がそれぞれ具備される。前記画素のそれぞれは、薄膜トランジスタTrと液晶キャパシタClcで構成される。例えば、第1画素領域で前記薄膜トランジスタTrのゲート電極は、第1ゲートラインGL1に連結され、ソース電極は第1データラインDL1に連結され、ドレイン電極は前記液晶キャパシタClcの一端に結合される。
前記ゲート駆動回路210は、チップ形態で構成され前記多数のゲートライン(GL1〜GLn)に電気的に連結される。前記ゲート駆動回路210は、第1同期信号SYNC1、第1クロック及び第2クロックCKV、CKVB、第1駆動電圧及び第2駆動電圧VON、VOFFに応答して、ゲート信号を前記ゲートライン(GL1〜GLn)に順次に出力する。前記データ駆動回路220は、チップ形態で構成され前記多数のデータライン(DL1〜DLm)に電気的に連結される。前記データ駆動回路220は、第2同期信号SYNC2、アナログガンマ電圧VGMMA、及び第3駆動電圧AVDDに応答して、データ信号を前記多数のデータラインDL1〜DLmに出力する。
一方、前記制御部300は、前記外部インターフェース400を通じて外部装置(図示せず)と連結される。前記外部インターフェース400は、前記外部装置から提供された各種信号を前記液晶表示装置500に適切な信号に変換した後、前記制御部300に提供する。前記制御部300は、タイミング制御回路310、非揮発性メモリ320、ガンマ電圧発生回路330、共通電圧発生回路340、及び電源電圧発生回路350を含む。
前記内部インターフェース450はデジタル直列インターフェースであって、前記デバイス(タイミング制御回路310、非揮発性メモリ320、ガンマ電圧発生回路330、共通電圧発生回路340、及び電源電圧発生回路350)は、前記内部インターフェース450を通じてデータ通信をする。
前記タイミング制御回路310はチップ形態で構成され、外部インターフェース400から映像データI−DATAと外部制御信号SYNC、MCLK、DEの入力を受ける。前記タイミング制御回路310は、前記映像データI−DATAを1フレーム単位で前記フレームメモリ(図示せず)に保存した後、1ライン単位で読み込み、前記データ駆動回路220に提供する。又、タイミング制御回路310は、前記外部同期信号SYNC、MCLK、DEを前記第1同期信号及び第2同期信号SYNC1、SYNC2、第1クロック及び第2クロックCKV、CKVBに変換して出力する。
前記非揮発性メモリ320はEEPROMである。前記非揮発性メモリ320には、前記内部インターフェース450を通じて入力された前記液晶表示パネル100に関する情報、例えば、解像度とパネルサイズ等で構成された初期データが保存される。前記非揮発性メモリ320には、前記液晶表示パネル100に表示された画面の平均輝度によって異なる階調値を有するガンマデータが保存される。前記画面の平均輝度が基準輝度より高いと、前記ガンマデータは基準ガンマより高い階調を有し、前記平均輝度が前記基準輝度より低いと、前記ガンマデータは前記基準ガンマより低い階調を有する。
前記タイミング制御回路310は、前記非揮発性メモリ320に保存されたデジタル形態の前記ガンマデータを、同期信号と共に前記内部インターフェース450を通じて前記ガンマ電圧発生回路330に伝送する。前記ガンマ電圧発生回路330は、前記同期信号に応答して、前記ガンマデータをアナログ形態のガンマ電圧VGMMAに変換する。前記ガンマ電圧発生回路330から出力された前記ガンマ電圧VGMMAは、前記データ駆動回路220に伝送される。
前記タイミング制御回路310は、前記非揮発性メモリ320に保存された前記初期データに基づいて第1デジタルデータを生成し、前記第1デジタルデータと同期信号を前記内部インターフェース450を通じて前記電源電圧発生回路350に伝送する。前記電源電圧発生回路350は、前記同期信号と前記第1デジタルデータに応答して、外部電圧Vpを前記液晶表示パネル100に適切な第1駆動電圧乃至第3駆動電圧VON、VOFF、AVDD、ロジック電圧(図示せず)に変換して出力する。ここで、前記ロジック電圧は、前記共通電圧発生回路340、タイミング制御回路310、及びガンマ電圧発生回路330を駆動させるための電圧である。
前記タイミング制御回路310は、前記非揮発性メモリ320に保存された前記初期データに基づいて第2デジタルデータを生成し、前記第2デジタルデータと同期信号を前記内部インターフェース450を通じて前記共通電圧発生回路340に伝送する。前記共通電圧発生回路340は、前記第2デジタルデータと同期信号に応答して、第3駆動電圧AVDDを前記液晶表示パネル100に適切な共通電圧VCOMに変換して出力する。
図2は、図1に図示された制御部を具体的に示すブロック図であり、図3は、図2に図示されたシリアルデータラインとシリアルクロックラインの波形図を示す図である。
図2を参照すると、制御部300はタイミング制御回路310、メモリ320、ガンマ電圧発生回路330、共通電圧発生回路340、及び電源電圧発生回路350を含み、前記回路は内部インターフェース400を通じてデータ通信をする。これらの内部インターフェース400は、デジタル直列インターフェースの一つである前記ICインターフェースで構成される。
前記ICインターフェースは、両方向性2−ワイヤーインターフェースであって、データ通信のためのシリアルデータラインSDAと前記回路との間のデータ通信を制御及び同期化するためのシリアルクロックラインSCLで構成される。前記ICインターフェースに接続された回路は、固有のアドレスにより識別され、回路のそれぞれはデータを送信又は受信することができる。前記回路間でデータ伝達は、マスタースレイブプロトコル方式で行われる。前記マスターはデータ伝送を開始し、クロックを生成し、前記マスターを除いた残りの回路は、前記マスターとデータをやり取りするスレイブである。
本発明の一実施例による制御部300でマスターは前記タイミング制御回路310であり、スレイブは前記非揮発性メモリ320、ガンマ電圧発生回路330、共通電圧発生回路340、及び電源電圧発生回路350である。前記ICインターフェースは、マルチマスターを有することができる。
図3に示すように、開始S条件は、シリアルクロックラインSCL上の信号がハイ状態で存在する時、シリアルデータラインSDA上の信号がハイ状態からロー状態に転移されることである。開始S以後に、前記マスターは、7ビットであるアドレスADRを伝送し、前記アドレスADRの後にデータ伝達の方向を示す判読/記録表示字R/Wが従う。
前記アドレスADRと判読/記録表示字R/Wを伝達した後、前記マスターは前記シリアルデータラインSDAをハイ状態で転移させる。スレイブが自分のアドレスADRを認識すると、前記スレイブは前記ICインターフェース上の信号をフルダウンさせることにより、肯定応答信号(Acknowledge signal;ACK)を前記マスターに伝送する。一方、前記アドレスADRを認識しないスレイブは、ロー状態で存在せず、不定応答信号NAKを前記マスターに伝送する。
前記マスターに肯定応答信号ACKが伝送されると、前記マスター又は該当スレイブは、データDを伝送する。前記データ伝達の方向が判読R方向であると、該当スレイブがマスターにデータDを伝送し、記録W方向であると、マスターが該当スレイブにデータDを伝送する。データDを伝送する伝送デバイス(マスター又はスレイブ)に肯定応答信号ACKが受信されると、前記伝送デバイスはデータDを受信する受信デバイス(スレイブ又はマスター)に追加データを伝送する。
このような過程は前記伝送デバイスに不定応答信号NAKが受信される時まで続けられる。その後、前記マスターはデータ通信を更に開始Sするか終結Pさせる。ここで、前記終結P条件は、シリアルクロックラインSCL上の信号がハイ状態で存在する時、シリアルデータラインSDA上の信号がロー状態からハイ状態に転移されることである。
図2では、前記内部インターフェース450が2−ワイヤーバスである前記ICインターフェースで構成されたことを示したが、前記内部インターフェース450は、3−ワイヤーバスであるシリアル周辺インターフェース(Serial Peripheral Interface;以下、SPI)で構成されることもできる。図示していないが、前記SPIはデータ伝送のための第1シリアルデータライン、データ受信のための第2シリアルデータライン、及び前記デバイス間のデータ通信を制御及び同期化するためのシリアルクロックラインで構成される。
図4は、デジタル直列インターフェースを示す図であり、図5は、デジタル並列インターフェースを示す図である。
図4及び図5を参照すると、伝送デバイス10はデータを伝送するデバイスであり、受信デバイス20はデータを受信するデバイスである。
デジタル直列インターフェース方式で前記伝送デバイス10と前記受信デバイス10は、一つのデータライン11で連結される。従って、前記伝送デバイス10に保存された8ビットのデータは、前記データライン11を通じて1ビットずつ順次に前記受信デバイス20に伝送される。一方、デジタル並列インターフェース方式で前記デバイス10と前記受信デバイス20は、多数のデータライン12で連結される。従って、前記伝送デバイス10に保存された8ビットのデータは、前記8個のデータライン12を通じて1ビットずつ同時に前記受信デバイス20に伝送される。
図1乃至図3では、前記内部インターフェース450がデジタル直列インターフェースに限定したが、前記内部インターフェース450は、デジタル並列インターフェースで構成されることもできる。
図6は、図1に図示されたタイミング制御回路を具体的に示すブロック図であり、図7は、図6に図示されたデータブロックを具体的に示す図である。
図6を参照すると、タイミング制御回路310は、外部インターフェース400(図1に図示)から映像データI−DATA、データイネイブル信号DE、外部同期信号SYNC、及びメインクロックMCLKの入力を受ける。前記タイミング制御回路310は、前記映像データI−DATAを処理するデータブロック311及び前記データイネイブル信号DE、同期信号SYNC、及びメインクロックMCLKを用いて、第1同期信号及び第2同期信号SYNC1、SYNC2を生成する制御信号ブロック312を含む。
図7に示すように、前記データブロック311は精密なカラー獲得(Accurate Color Capture;以下、ACC)ブロックAB、及び動的容量補償(Dynamic Capacitance Compensation;以下、DCC)ブロックDBで構成される。前記ACCブロックABは、階調拡張器311aと階調縮小器311bで構成され、前記DCCブロックDBはルックアップテーブル311cとDCC変換部311dで構成される。
前記ACCブロックABは、液晶表示装置500(図1に図示)の色特性を向上させるために形成されたものである。前記映像データI−DATAのビット数は、画素に印加される電圧を決定する。即ち、Nビットの前記映像データI−DATAは2個の階調として表現される。結果的に、階調数を増加させるためには、前記映像データI−DATAのビット数を増加させなければならないが、前記映像データI−DATAのビット数を増加させると、システムが複雑になる。しかし、前記ACCブロックABは、Nビットの前記映像データI−DATAを用いて2個以上の階調を表現できる。
具体的に、前記ACCブロックABに入力されたNビットの前記映像データI−DATAは、前記階調拡張器311aを通じてN+dビットに拡張される。以後、前記データ駆動回路220(図1に図示)が処理可能なビット数に変換するために、前記N+dビットの前記映像データは、前記階調縮小器311bを通じて更にNビットに縮小される。前記階調縮小器311bは、前記映像データI−DATAのビット数を縮小させると共に、連続する二階調A、A+1を1フレーム単位で交互に発生させる。従って、二階調A、A+1の平均階調(2A+1)/2が前記液晶表示装置500に表示されることができる。拡張ビット数が増加するほど、二階調間をより精密に分割することができる。
これにより、前記映像データI−DATAをNビットに固定させた状態で階調数を拡張させることにより、前記液晶表示装置500の色特性を向上させることができる。
一方、液晶が応答するのには所定の時間が所要されることにより、前記液晶表示装置500で所定の階調値を表現するのには時間遅延が発生する。前記DCCブロックDBは、このような時間遅延を減少させるために形成されたものである。以前フレームの階調値Bより現在フレームの階調値B1が大きい場合、前記DCCブロックDBは現在フレームの階調値B1をより大きい階調値B2に変換する。従って、前記DCCブロックDB間遅延を減少させる。
具体的に、前記階調縮小器311bに出力された前記Nビットの映像データI−DATAは、前記DCCブロックDBに伝送され、前記フレームメモリ390には前記Nビットのデータのうち、上位nビット(ここで、n≦N)のデータが入力される。前記フレームメモリ390には、1フレーム単位のデータが保存される。
前記DCCブロックDBの前記ルックアップテーブル311cには、前記フレームメモリ390から出力されたnビットの以前フレームデータと前記階調縮小器311bから出力されたNビットの現在フレームデータのうち、前記mビット(ここで、m≦N)のデータが入力される。前記ルックアップテーブル311cでは、前記以前フレームデータと前記現在フレームデータをアドレスとして、既に保存されているmビットの補正データを出力する。mビットの補正データは、前記DCC変換部311dに提供される。前記DCC変換部311dは前記mビットの補正データに基づいて、Nビットの現在フレームデータC−DATAを出力する。これにより、前記液晶表示装置500の応答速度を向上させることができる。
図6を更に参照すると、前記制御信号ブロック312は、前記データイネイブル信号DE、外部同期信号SYNC、及びメインクロックMCLKを用いて、第1同期信号及び第2同期信号SYNC1、SYNC2、第1クロック及び第2クロックCKV、CKVBを生成する。前記第1同期信号SYNC1、第1クロック及び第2クロックCKV、CKVBは、前記ゲート駆動回路210に提供され、前記第2同期信号SYNC2は、前記データ駆動回路220に提供される。
前記タイミング制御回路310は、インターフェースブロック313を更に含む。前記インターフェースブロック313は、前記内部インターフェース450のシリアルデータラインとシリアルクロックラインに接続される。前記インターフェースブロック313は、前記シリアルデータラインSDAから提供されたデータを適切な信号に変換して、前記タイミング制御回路310のデータブロック311又はスレイブ回路320、330、340、350にそれぞれ提供する。
図8は、図1に図示された共通電圧発生回路を示す図である。
図8を参照すると、共通電圧発生回路340は変換部341及びデジタル可変抵抗部342で構成される。前記変換部341は、電源電圧発生回路330(図1に図示)から提供された第3駆動電圧AVDDを前記共通電圧VCOMに変換する。前記変換部341は、前記第3駆動電圧AVDDと接地電圧VGとの間で直列連結された第1抵抗及び第2抵抗R1、R2、第1ノードN1に接続され、前記第1抵抗及び第2抵抗R1、R2により分圧された前記共通電圧VCOMを出力するバッファー341aを含む。
前記デジタル可変抵抗部342の出力端子OUTは、前記第1ノードN1に結合され、セット端子SETはリセット抵抗Rresetを通じて接地電圧端子に連結される。前記デジタル可変抵抗部342は、前記内部インターフェース450を通じて前記タイミング制御回路310と連結される。前記デジタル可変抵抗部342は、前記第1デジタル制御信号に応答して、前記第1ノードN1での電流を制御することにより、前記共通電圧VCOMの電圧レベルを調節する。
前記タイミング制御回路310は、前記非揮発性メモリ320(図1に図示)に保存された前記液晶表示パネル100(図1に図示)に関する情報で構成された初期データに基づいて、前記第1デジタル制御信号を出力する。ここで、前記第1デジタル制御信号は、前記第1ノードN1の電流を調節できる抵抗データと同期信号を含む。従って、前記共通電圧発生回路340は、前記液晶表示パネル100に適切な電圧レベルを有する前記共通電圧VCOMを生成することができる。
図示していないが、前記共通電圧発生回路340の内部には、非揮発性メモリ(図示せず)が具備されることができる。前記共通電圧発生回路340は、前記タイミング制御回路310とのデータ通信を行わなくても、非揮発性メモリに保存されたデータに基づいて前記液晶表示パネル100に適切な電圧レベルを有する前記共通電圧VCOMを自体的に生成することができる。
図9は、図1に図示された電源電圧発生回路を示す図である。
図9を参照すると、電源電圧発生回路350は、第1電圧発生部351、第2電圧発生部352、及びインターフェース部353を含む。
前記インターフェース部353は、前記内部インターフェース450を通じて前記タイミング制御回路310と連結される。前記タイミング制御回路310は、前記非揮発性メモリ320(図1に図示)に保存された前記液晶表示パネル100(図1に図示)に関する情報で構成された初期データに基づいて第2デジタル制御信号を出力する。前記インターフェース部353は、前記第2デジタル制御信号を前記第1電圧発生部及び第2電圧発生部351、352に適切な第1電圧制御信号及び第2電圧制御信号VCS1、VCS2に変換する。
前記第1電圧発生部351は、前記第1電圧制御信号VCS1に応答して、外部電源Vpを前記液晶表示装置500に適切なレベルを有する第1駆動電圧VON、第2駆動電圧VOFF、及び第3駆動電圧AVDDに変換する。前記第1電圧発生部351から出力された前記第1駆動電圧及び第2駆動電圧VON、VOFFは、ゲート駆動回路210に提供され、前記第3駆動電圧AVDDは、前記データ駆動回路220に提供される。一方、前記第2電圧発生部352は、前記第2電圧制御信号VCS2に応答して、前記外部電源Vpをロジック電圧Vlogicに変換する。前記ロジック電圧Vlogicは、前記制御部300に含まれた回路に提供され、前記回路を駆動させる。
このように前記デジタル信号を用いて液晶表示装置の仕様によって前記第1駆動電圧乃至第3駆動電圧VON、VOFF、AVDDとロジック電圧Vlogicの電圧レベルを調節することにより、前記ゲート駆動部、データ駆動部、及び前記回路は、常に最適の電圧レベルを有する電圧に応答して動作することができる。
図10は、本発明の他の実施例による液晶表示装置のブロック図である。但し、図10では、図1に図示された構成要素と同じ構成要素に対しては、同じ参照符号を付与して、その重複説明は省略する。
図10を参照すると、本発明の他の実施例による液晶表示装置501において、制御部300は温度感知回路360、輝度感知回路370、及びインバータ制御回路380を更に含む。前記温度感知回路360、輝度感知回路370、及びインバータ制御回路380は、内部インターフェース450に接続される。ここで、前記インバータ制御回路380は、前記タイミング制御回路310の代わりに、前記内部インターフェース450のマスターとして動作することができる。
一般に、液晶は温度によって特性が変わる。具体的に、温度によって応答速度、透過率、及び液晶容量などが変化する。前記温度感知回路360は、液晶表示装置501の周辺温度を感知して、感知された温度をデジタル温度データに変換して、前記内部インターフェース450を通じてタイミング制御回路310に提供する。前記タイミング制御回路310は、前記温度データによって前記共通電圧VCOMの電圧レベルを変更するように、第1デジタル制御信号を前記内部インターフェース450を通じて前記共通電圧発生回路340に提供する。
これにより、前記液晶表示装置501の周辺温度が変化しても、前記液晶表示装置501は最適の応答速度、透過率、及び液晶容量を有することができる。
一方、図7に示すように、前記タイミング制御回路310に具備されたDCCブロックDBは、液晶の応答速度を補償するために形成されたものであり、前記DCCブロックDBのルックアップテーブル311cには、常温の環境に適切な補償データが保存される。この際、前記タイミング制御回路310は、前記温度感知回路360からの前記温度データによって、前記ルックアップテーブル311cに保存された補償データを変化させることができる。従って、前記液晶表示装置501の周辺温度が変化されても、前記液晶表示装置501は最適の応答速度を有することができる。
前記輝度感知回路370及びインバータ制御回路380は、図11を参照して具体的に説明する。
図11は、図10に図示されたインバータ制御回路と輝度感知回路を具体的に示す図である。
図11を参照すると、液晶表示装置501は、液晶表示パネル100(図10に図示)に光を提供するための第1ランプ231、第2ランプ232、第3ランプ233、及び第4ランプ234を含む。前記第1ランプ乃至第4ランプ231、232、233、234のそれぞれは、第1ランプ駆動電圧及び第2ランプ駆動電圧に応答して、前記光を発生する。インバータ230は、前記第1ランプ駆動電圧及び第2ランプ駆動電圧を前記第1ランプ乃至第4ランプ231、232、233、234に提供することにより、前記第1ランプ乃至第4ランプ231、232、233、234を駆動させる。
前記輝度感知回路370は、前記第1ランプ乃至第4ランプ231、232、233、234のそれぞれから発生された光の輝度を感知する第1センサー乃至第4センサー371、372、373、374と前記第1センサー乃至第4センサー371、372、373、374のそれぞれから感知された輝度をデジタル値に変換するプロセッサ375で構成される。前記プロセッサ375で変換されたデジタル値は、前記内部インターフェース450を通じて前記タイミング制御回路310に提供される。
前記タイミング制御回路310は、前記デジタル値に応答して前記第1ランプ乃至第4ランプ231、232、233、234の輝度を既に設定された基準輝度と比較する。前記タイミング制御回路310は、比較結果によって前記インバータ230から出力される前記第1ランプ駆動電圧及び第2ランプ駆動電圧の電圧レベルを調節するように、前記インバータ制御回路380に第3デジタル制御信号を伝送する。
前記第1ランプ乃至第4ランプ231、232、233、234の輝度が前記基準輝度より低い場合、前記第3デジタル制御信号に応答して、前記インバータ制御回路380は、前記インバータ230から出力される前記第1ランプ駆動電圧及び第2ランプ駆動電圧の電圧差を増加させる。これにより、前記第1ランプ乃至第4ランプ231、232、233、234の輝度を前記基準輝度まで増加させることができる。一方、前記第1ランプ乃至第4ランプ231、232、233、234の輝度が前記基準輝度より高い場合、前記第3デジタル制御信号に応答して、前記インバータ制御回路380は、前記インバータ230から出力される前記第1ランプ駆動電圧及び第2ランプ駆動電圧の電圧差を減少させる。これにより、前記第1ランプ乃至第4ランプ231、232、233、234の輝度を前記基準輝度まで減少させることができる。
このような過程により前記液晶表示装置501の輝度均一性を確保することができ、その結果、前記液晶表示装置501の表示特性を向上させることができる。
このような表示装置によると、制御部の回路は回路間のデータ通信のためのデジタルインターフェースに接続されることにより、制御部の回路はデジタルインターフェースに接続されたマスター回路により制御される。そのため、制御回路において生成されるデータは、マスター回路の制御により随時変更可能であり、流動的なデータとなる。従って、前記回路を機械的に操作するか、交替する過程が不必要であり、それにより表示装置の生産性が向上されることができる。
以上、本発明の実施例によって詳細に説明したが、本発明はこれに限定されず、本発明が属する技術分野において通常の知識を有するものであれば本発明の思想と精神を離れることなく、本発明を修正または変更できる。
本発明の一実施例による液晶表示装置のブロック図である。 図1に図示された制御部を具体的に示すブロック図である。 図2に図示されたシリアルデータラインとシリアルクロックラインの波形図を示す図である。 デジタル直列インターフェースを示す図である。 デジタル並列インターフェースを示す図である。 図1に図示されたタイミング制御回路を具体的に示すブロック図である。 図6に図示されたデータブロックを具体的に示すブロック図である。 図1に図示された共通電圧発生回路を示す図である。 図1に図示された電源電圧発生回路を示す図である。 本発明の他の実施例による液晶表示装置のブロック図である。 図10に図示されたインバータ制御回路と輝度感知回路を具体的に示す図である。
符号の説明
100 液晶表示パネル
210 ゲート駆動回路
220 データ駆動回路
230 インバータ
231 第1ランプ
232 第2ランプ
233 第3ランプ
234 第4ランプ
300 制御部
310 タイミング制御回路
311 データブロック
312 制御信号ブロック
313 インターフェースブロック
320 非揮発性メモリ
330 ガンマ電圧発生回路
340 共通電圧発生回路
341 変換部
342 デジタル可変抵抗部
350 電源電圧発生回路
351 第1電圧発生部
352 第2電圧発生部
353 インターフェース部
360 温度感知回路
370 輝度感知回路
380 インバータ制御回路
390 フレームメモリ
400 外部インターフェース
450 内部インターフェース
500 液晶表示装置

Claims (25)

  1. 駆動信号に応答して映像を表示する表示部と、
    制御信号に応答して前記表示部に前記駆動信号を出力する駆動部と、
    前記制御信号を出力する多数の回路で構成された制御部と、
    前記制御部の前記回路間に接続され、前記回路間のデータ通信のためのインターフェースと、を含むことを特徴とする表示装置。
  2. 前記インターフェースは、直列デジタルインターフェースであることを特徴とする請求項1記載の表示装置。
  3. 前記インターフェースは、両方向性を有するIC(Inter Integrated Circuit)インターフェースであることを特徴とする請求項2記載の表示装置。
  4. 前記ICインターフェースは、
    データが移動するシリアルデータラインと、
    前記回路間のデータ通信を制御及び同期化するためのシリアルクロックラインと、を含むことを特徴とする請求項3記載の表示装置。
  5. 前記インターフェースは、並列デジタルインターフェースであることを特徴とする請求項1記載の表示装置。
  6. 前記制御部は、
    前記インターフェースに接続され、第1デジタル制御信号に応答して共通電圧の電圧レベルを変更させて出力する共通電圧発生回路と、
    外部信号に応答して映像データと制御信号を前記駆動部に提供し、前記インターフェースに接続されたタイミング制御回路と、を含むことを特徴とする請求項1記載の表示装置。
  7. 前記タイミング制御回路は、前記インターフェースのマスターとして前記第1デジタル制御信号を前記インターフェースに出力し、前記共通電圧発生回路は、前記インターフェースのスレイブとして前記第1デジタル制御信号を受信することを特徴とする請求項6記載の表示装置。
  8. 前記タイミング制御回路は、
    前記映像データを処理するデータブロックと、
    外部同期信号を用いて前記駆動部に提供される前記制御信号を生成する制御信号ブロックと、
    前記インターフェースを通じて入力されたデータと同期信号を前記制御部の回路に適切な信号に変換して、前記インターフェースに出力するインターフェースブロックと、を含むことを特徴とする請求項7記載の表示装置。
  9. 前記駆動部は、
    前記映像データと前記制御信号のうちデータ制御信号に応答して、前記駆動信号のうちデータ信号を出力するデータ駆動部と、
    前記制御信号のうちゲート制御信号に応答して、前記駆動信号のうちゲート信号を出力するゲート駆動部と、を含むことを特徴とする請求項8記載の表示装置。
  10. 前記データブロックは、
    前記映像データのビット数を拡張させるACCブロックと、
    前記映像データの階調値を変換するDCCブロックと、を含むことを特徴とする請求項8記載の表示装置。
  11. 前記制御部は、前記表示部に関する情報を含む初期データが保存された非揮発性メモリを更に含み、
    前記タイミング制御回路は、前記共通電圧発生回路が前記表示部に適切な前記共通電圧を出力するように、前記初期データに基づいた前記第1デジタル制御信号を生成することを特徴とする請求項6記載の表示装置。
  12. 前記共通電圧発生回路は、
    前記電源電圧発生回路から提供された電圧を前記共通電圧に変換する変換部と、
    前記第1デジタル制御信号に応答して、前記共通電圧の電圧レベルを調節するデジタル可変抵抗部と、を含むことを特徴とする請求項11記載の表示装置。
  13. 前記変換部は、
    前記電圧と接地電圧との間で直列連結された第1抵抗及び第2抵抗と、
    前記第1抵抗及び第2抵抗により分圧された前記共通電圧を出力するバッファーと、で構成されたことを特徴とする請求項12記載の表示装置。
  14. 前記制御部は、
    前記インターフェースに接続され、ガンマデータをアナログ形態のガンマ電圧に変換するガンマ電圧発生回路と、
    外部信号に応答して映像データと制御信号を前記駆動部に提供し、前記インターフェースに接続されたタイミング制御回路と、を含むことを特徴とする請求項1記載の表示装置。
  15. 前記制御部は、
    前記インターフェースに接続され、前記表示部に関する情報を含む初期データ及び前記ガンマデータが保存された非揮発性メモリと、
    前記映像データを1フレーム単位で保存するフレームメモリと、を更に含むことを特徴とする請求項14記載の表示装置。
  16. 前記タイミング制御回路は、1フレーム単位の映像データを前記フレームメモリから入力受けて、前記表示部の1フレーム単位の平均輝度を計算し、前記平均輝度に対応する前記ガンマデータを前記非揮発性メモリで判読して、前記ガンマ電圧発生回路に出力することを特徴とする請求項15記載の表示装置。
  17. 前記制御部は、
    前記インターフェースに接続され、第1デジタル制御信号に応答して、共通電圧の電圧レベルを変更させて出力する共通電圧発生回路と、
    前記インターフェースに接続され、第2デジタル制御信号に応答して電源電圧を駆動電圧及びロジック電圧に変換して出力する電源電圧発生回路と、を更に含むことを特徴とする請求項14記載の表示装置。
  18. 前記電源電圧発生回路は、
    前記インターフェースに接続され、前記タイミング制御回路からの前記第2デジタル制御信号を第1制御信号及び第2制御信号に変換するインターフェース部と、
    前記第1制御信号に応答して、前記外部電源を前記駆動部を駆動させるための前記駆動電圧に変換する駆動電圧発生部と、
    前記第2制御信号に応答して前記外部電源を前記回路のそれぞれを駆動させるための前記ロジック電圧に変換するロジック電圧発生部と、を含むことを特徴とする請求項17記載の表示装置。
  19. 前記制御部は前記表示部の周辺温度を感知して、感知された前記周辺温度をデジタル温度データに変換して、前記インターフェースを通じてタイミング制御回路に提供する温度感知回路を更に含むことを特徴とする請求項17記載の表示装置。
  20. 前記タイミング制御回路は、前記デジタル温度データに応答して前記共通電圧の電圧レベルを変更するように、前記第1デジタル制御信号を前記インターフェースを通じて前記共通電圧発生回路に提供することを特徴とする請求項19記載の表示装置。
  21. 第1ランプ駆動電圧及び第2ランプ駆動電圧を出力するインバータと、
    前記第1ランプ駆動電圧及び第2ランプ駆動電圧に応答して光を発生するランプで構成され、前記光を前記表示部に提供する光発生部と、を更に含むことを特徴とする請求項14記載の表示装置。
  22. 前記制御部は、
    前記光発生部から出力された前記光の輝度を感知し、感知された前記輝度をデジタル値に変換して、前記インターフェースを通じて前記タイミング制御回路に提供する輝度感知回路と、
    前記輝度のデジタル値に基づいて生成された第3デジタル制御信号を前記タイミング制御回路から入力受けて、前記インバータから出力される前記第1ランプ駆動電圧及び第2ランプ駆動電圧の電圧レベルを調節するインバータ制御回路と、を更に含むことを特徴とする請求項21記載の表示装置。
  23. 感知された前記輝度が既に設定された基準輝度より低い場合、前記インバータ制御回路は、前記第1ランプ駆動電圧及び第2ランプ駆動電圧の電圧差が増加されるように前記インバータを制御し、
    感知された前記輝度が既に設定された基準輝度より高い場合、前記インバータ制御回路は、前記第1ランプ駆動電圧及び第2ランプ駆動電圧の電圧差が減少されるように前記インバータを制御することを特徴とする請求項22記載の表示装置。
  24. データ信号の入力を受けるデータラインと、ゲート信号の入力を受けるゲートラインが具備され、前記データ信号とゲート信号に応答して映像を表示する表示パネルと、
    前記データラインに前記データ信号を出力するデータ駆動回路と、
    前記ゲートラインに前記ゲート信号を出力するゲート駆動回路と、
    第1デジタル制御信号に応答して共通電圧の電圧レベルを変更させて、前記表示パネルに提供する共通電圧発生回路と、
    ガンマデータをアナログ形態のガンマ電圧に変換して、前記データ駆動回路に提供するガンマ電圧発生回路と、
    外部信号に応答して前記映像データと制御信号を前記駆動部に提供し、前記第1デジタル制御信号及び前記ガンマデータを出力するタイミング制御回路と、
    前記共通電圧発生回路、ガンマ電源発生回路、及びタイミング制御回路に接続され、前記回路間のデータ通信を行うインターフェースと、を含むことを特徴とする表示装置。
  25. 前記表示パネルに関する情報を含む初期データ、ガンマデータが保存され、前記インターフェースに接続され前記タイミング制御回路とデータ通信を行う非揮発性メモリと、
    前記インターフェースに接続され前記タイミング制御回路から第2デジタル制御信号を受信して、前記第2デジタル制御信号に応答して電源電圧を駆動電圧とロジック電圧に変換して出力する電源電圧発生回路と、を更に含むことを特徴とする請求項24記載の表示装置。
JP2004312206A 2004-08-31 2004-10-27 表示装置 Withdrawn JP2006072287A (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040068813A KR20060020074A (ko) 2004-08-31 2004-08-31 표시장치

Publications (2)

Publication Number Publication Date
JP2006072287A true JP2006072287A (ja) 2006-03-16
JP2006072287A5 JP2006072287A5 (ja) 2007-12-13

Family

ID=36139532

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004312206A Withdrawn JP2006072287A (ja) 2004-08-31 2004-10-27 表示装置

Country Status (5)

Country Link
US (1) US20060044249A1 (ja)
JP (1) JP2006072287A (ja)
KR (1) KR20060020074A (ja)
CN (1) CN1744189A (ja)
TW (1) TW200608346A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008009365A (ja) * 2006-06-29 2008-01-17 Lg Phillips Lcd Co Ltd 液晶表示装置
KR101236180B1 (ko) * 2006-03-30 2013-02-22 엘지디스플레이 주식회사 램프하우징 및 이를 구비한 액정표시장치

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101320019B1 (ko) * 2006-08-03 2013-10-18 삼성디스플레이 주식회사 구동 ic, 액정 표시 장치 및 표시 시스템
KR101272335B1 (ko) * 2006-10-20 2013-06-07 삼성디스플레이 주식회사 표시 장치 및 그의 구동 방법
TWI345093B (en) * 2006-11-10 2011-07-11 Chimei Innolux Corp Method of manufacturing liquid crystal display
US8421722B2 (en) 2006-12-04 2013-04-16 Himax Technologies Limited Method of transmitting data from timing controller to source driving device in LCD
KR20080077495A (ko) * 2007-02-20 2008-08-25 삼성전자주식회사 회로 기판 및 이를 포함하는 액정 표시 장치
KR101410955B1 (ko) 2007-07-20 2014-07-03 삼성디스플레이 주식회사 표시장치 및 표시장치의 구동방법
US20090040167A1 (en) * 2007-08-06 2009-02-12 Wein-Town Sun Programmable nonvolatile memory embedded in a timing controller for storing lookup tables
KR101641532B1 (ko) * 2009-02-10 2016-08-01 삼성디스플레이 주식회사 타이밍 제어방법, 이를 수행하기 위한 타이밍 제어장치 및 이를 갖는 표시장치
CN101963724B (zh) 2009-07-22 2012-07-18 北京京东方光电科技有限公司 液晶显示驱动装置
KR101600492B1 (ko) * 2009-09-09 2016-03-22 삼성디스플레이 주식회사 표시장치 및 이의 구동방법
TWI416459B (zh) * 2009-12-31 2013-11-21 Au Optronics Corp 主動式矩陣顯示器及其溫度感測控制電路以及溫度感測控制方法
KR101664967B1 (ko) * 2010-06-03 2016-10-11 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법과 제조방법
CN102522071B (zh) * 2011-12-30 2013-11-27 北京大学 Lcd像素选择信号产生电路、lcd控制器及其控制方法
ES2902451T3 (es) * 2012-09-24 2022-03-28 Adtrackmedia Inc Control de parpadeo en imágenes de visualización usando matrices de elementos emisores de luz como se ven por un observador en movimiento
KR102029089B1 (ko) 2012-12-18 2019-10-08 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
TWI518666B (zh) * 2013-03-05 2016-01-21 友達光電股份有限公司 顯示裝置及其共同電壓產生電路
KR102081206B1 (ko) * 2013-07-09 2020-02-26 삼성디스플레이 주식회사 표시 패널 구동 방법, 이 표시 패널 구동 방법을 수행하는 표시 패널 구동 장치 및 이 표시 패널 구동 장치를 포함하는 표시 장치
TWI597706B (zh) * 2015-04-17 2017-09-01 矽創電子股份有限公司 顯示裝置與電腦系統
US10325543B2 (en) * 2015-12-15 2019-06-18 a.u. Vista Inc. Multi-mode multi-domain vertical alignment liquid crystal display and method thereof
US10140912B2 (en) * 2015-12-18 2018-11-27 Samsung Display Co., Ltd. Shared multipoint reverse link for bidirectional communication in displays
US10832627B2 (en) * 2016-07-14 2020-11-10 Novatek Microelectronics Corp. Display apparatus and source driver thereof and operating method
CN107610661B (zh) * 2017-09-19 2019-07-16 惠科股份有限公司 显示装置的驱动装置及其驱动方法
KR102447016B1 (ko) * 2017-11-01 2022-09-27 삼성디스플레이 주식회사 디스플레이 구동 집적 회로, 디스플레이 시스템, 및 디스플레이 구동 집적 회로의 구동 방법
TWI650741B (zh) * 2018-03-16 2019-02-11 友達光電股份有限公司 顯示面板及其驅動方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1032201B1 (en) * 1999-02-26 2005-11-02 Canon Kabushiki Kaisha Image display control system and method
JP4142845B2 (ja) * 2000-09-28 2008-09-03 富士通株式会社 液晶表示装置のバックライト装置
KR100741891B1 (ko) * 2000-12-28 2007-07-23 엘지.필립스 엘시디 주식회사 액정표시장치의 구동회로
US7098886B2 (en) * 2001-06-04 2006-08-29 Samsung Electronics Co., Ltd. Flat panel display
US6798146B2 (en) * 2002-01-31 2004-09-28 Kabushiki Kaisha Toshiba Display apparatus and method of driving the same
JP2004086146A (ja) * 2002-06-27 2004-03-18 Fujitsu Display Technologies Corp 液晶表示装置の駆動方法及び駆動制御回路、及びそれを備えた液晶表示装置
TWI235988B (en) * 2004-03-29 2005-07-11 Novatek Microelectronics Corp Driving circuit of liquid crystal display

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101236180B1 (ko) * 2006-03-30 2013-02-22 엘지디스플레이 주식회사 램프하우징 및 이를 구비한 액정표시장치
JP2008009365A (ja) * 2006-06-29 2008-01-17 Lg Phillips Lcd Co Ltd 液晶表示装置

Also Published As

Publication number Publication date
CN1744189A (zh) 2006-03-08
US20060044249A1 (en) 2006-03-02
TW200608346A (en) 2006-03-01
KR20060020074A (ko) 2006-03-06

Similar Documents

Publication Publication Date Title
JP2006072287A (ja) 表示装置
JP2006072287A5 (ja)
JP4860910B2 (ja) 表示システム、表示システムの駆動方法及び表示システムの駆動装置
JP5403879B2 (ja) 液晶表示装置及びその駆動方法
JP4679066B2 (ja) 表示装置及び駆動方法
JP4918007B2 (ja) 液晶表示装置用アレイ基板の製造方法
TWI354260B (ja)
JP5033475B2 (ja) 液晶表示装置及びその駆動方法
KR102070707B1 (ko) 표시 장치
JP5576014B2 (ja) 液晶表示装置及びその駆動方法
US8766968B2 (en) Display device and a driving method thereof
TWI801784B (zh) 顯示裝置及其驅動方法
JP5319897B2 (ja) 表示装置とそれの駆動装置及び駆動方法
US20100134384A1 (en) Multi-panel display device and method of driving the same
JP4694890B2 (ja) 液晶表示装置及び液晶表示パネル駆動方法
TWI436339B (zh) 時序控制器,具有該時序控制器的液晶顯示器,及該液晶顯示器的驅動方法
US8139168B2 (en) Display device using LCD panel and a method of executing timing control options thereof
KR101419848B1 (ko) 액정 표시 장치 및 그의 구동 방법
KR20080075729A (ko) 표시장치
KR20150139101A (ko) 픽셀 데이터 모니터링 장치 및 방법과 이를 채용한 표시 시스템
JP4896961B2 (ja) 液晶パネル駆動装置、液晶パネル駆動方法、液晶表示装置
KR100964566B1 (ko) 액정 표시 장치와 이의 구동 장치 및 방법
JP2005345552A (ja) 液晶表示装置
KR102235638B1 (ko) 메모리, 이를 포함하는 표시 장치 및 메모리의 기입 방법
KR100848280B1 (ko) 표시 시스템과, 이의 구동 방법 및 그 장치

Legal Events

Date Code Title Description
A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20071029

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20071029

A761 Written withdrawal of application

Free format text: JAPANESE INTERMEDIATE CODE: A761

Effective date: 20090312