JP2005530303A - Dc制御のためのバランスがとられたディスパリティチャネルコード - Google Patents
Dc制御のためのバランスがとられたディスパリティチャネルコード Download PDFInfo
- Publication number
- JP2005530303A JP2005530303A JP2004515171A JP2004515171A JP2005530303A JP 2005530303 A JP2005530303 A JP 2005530303A JP 2004515171 A JP2004515171 A JP 2004515171A JP 2004515171 A JP2004515171 A JP 2004515171A JP 2005530303 A JP2005530303 A JP 2005530303A
- Authority
- JP
- Japan
- Prior art keywords
- stream
- rds
- coder
- codewords
- input words
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/14—Digital recording or reproducing using self-clocking codes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/38—Synchronous or start-stop systems, e.g. for Baudot code
- H04L25/40—Transmitting circuits; Receiving circuits
- H04L25/49—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
- H04L25/4906—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/14—Digital recording or reproducing using self-clocking codes
- G11B20/1403—Digital recording or reproducing using self-clocking codes characterised by the use of two levels
- G11B20/1423—Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code
- G11B20/1426—Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code conversion to or from block codes or representations thereof
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M5/00—Conversion of the form of the representation of individual digits
- H03M5/02—Conversion to or from representation by pulses
- H03M5/04—Conversion to or from representation by pulses the pulses having two levels
- H03M5/14—Code representation, e.g. transition, for a given bit cell depending on the information in one or more adjacent bit cells, e.g. delay modulation code, double density code
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M5/00—Conversion of the form of the representation of individual digits
- H03M5/02—Conversion to or from representation by pulses
- H03M5/04—Conversion to or from representation by pulses the pulses having two levels
- H03M5/14—Code representation, e.g. transition, for a given bit cell depending on the information in one or more adjacent bit cells, e.g. delay modulation code, double density code
- H03M5/145—Conversion to or from block codes or representations thereof
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/14—Digital recording or reproducing using self-clocking codes
- G11B20/1403—Digital recording or reproducing using self-clocking codes characterised by the use of two levels
- G11B20/1423—Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code
- G11B20/1426—Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code conversion to or from block codes or representations thereof
- G11B2020/1453—17PP modulation, i.e. the parity preserving RLL(1,7) code with rate 2/3 used on Blu-Ray discs
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Spectroscopy & Molecular Physics (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
- Dc Digital Transmission (AREA)
Abstract
Description
− 入力ワードのストリームをプリコード化入力ワードのストリーム(stream of precoded input words)にコード化する工程と、
− 前記プリコード化入力ワードのストリームをN個のコードワードのグループのストリームにコード化する工程とを有する方法に関する。
− プリコーダが2ビットを処理する毎に4ビットを生成するのでデータレートが倍化される。これは、コードワードのスペクトルエネルギをDC領域から離れより高い周波数に移動させる。
− プリコーダは2個のコードワードのグループ各々のRDSがゼロに等しいことを確実なものとする。RDSの絶対値の変位は非常に小さく保たれる。なぜなら、2個のコードワードだけでしか、RDSの絶対値が増加し、ゼロからずれていかないからである。さらに、このプリコード化の選択は、RDSの絶対値の変位各々が非常に短期間であり、斯くしてDC成分も非常に短期間であることを確実なものにする。
Sync body Frame sync ID FS compensation Data DCC
である。
Claims (25)
- チャネルコードを用いて入力ワードのストリームをコード化する方法であって、
− 入力ワードのストリームをプリコード化入力ワードのストリームにコード化する工程と、
− 前記プリコード化入力ワードのストリームをN個のコードワードのグループのストリームにコード化する工程とを有する方法において、
N個のコードワードのグループ各々のRDSが0に等しいことを特徴とする方法。 - Nは2に等しいことを特徴とする請求項1に記載の方法。
- プリコード化入力ワードのストリームをN個のコードワードのグループのストリームにコード化する前記工程後に、前記N個のコードワードのグループを記憶媒体にグルーブ位置変調を用いて記憶する工程を有することを特徴とする請求項1又は2に記載の方法。
- 入力ワードのプリコード化ストリームのコード化がパリティ保存コーダを用いて達成されることを特徴とする請求項1、2又は3に記載の方法。
- 入力ワードのプリコード化ストリームのコード化がパリティ反転コーダを用いて達成されることを特徴とする請求項1、2又は3に記載の方法。
- 前記パリティ保存コーダは17PPコーダであることを特徴とする請求項4に記載の方法。
- N個のコードワードのグループを記憶媒体にグルーブ位置変調を用いて記憶する前記工程前に、残存するDC成分がハイパスフィルタを用いて除去されることを特徴とする請求項7又は8に記載の方法。
- 記憶媒体にデータを記憶する装置であって、プリコード化入力ワードのストリームをN個のコードワードのグループのストリームにコード化するエンコーダと、入力ワードのストリームをプリコード化入力ワードのストリームにコード化するプリコーダとを有する装置において、
N個のコードワードのグループ各々のRDSが0に等しいことを特徴とする装置。 - Nは2に等しいことを特徴とする請求項10に記載の装置。
- 前記N個のコードワードのグループを記憶媒体にグルーブ位置変調を用いて記憶することを特徴とする請求項10又は11に記載の装置。
- 前記エンコーダはパリティ保存コーダであることを特徴とする請求項10、11又は12に記載の装置。
- 前記エンコーダはパリティ反転コーダであることを特徴とする請求項10、11又は12に記載の装置。
- 前記パリティ保存コーダは17PPコーダであることを特徴とする請求項13に記載の装置。
- 前記N個のコードワードのグループを記憶媒体にグルーブ位置変調を用いて記憶する前にハイパスフィルタを用いて残存するDC成分を除去することを特徴とする請求項16又は17に記載の装置。
- N個のコードワードのグループのストリームとして記憶されたM個の入力ワードのストリームを有する記録担体において、N個のコードワードのグループ各々のRDSが0に等しいことを特徴とする記録担体。
- N=2であることを特徴とする請求項19に記載の記録担体。
- 前記N個のコードワードのグループはグルーブ位置変調を用いて記憶されていることを特徴とする請求項19又は20に記載の記録担体。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP02077528 | 2002-06-20 | ||
PCT/IB2003/002742 WO2004001747A2 (en) | 2002-06-20 | 2003-06-17 | Balanced disparity channel code for dc control |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005530303A true JP2005530303A (ja) | 2005-10-06 |
JP4351156B2 JP4351156B2 (ja) | 2009-10-28 |
Family
ID=29797232
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004515171A Expired - Fee Related JP4351156B2 (ja) | 2002-06-20 | 2003-06-17 | Dc制御のためのバランスがとられたディスパリティチャネルコード |
Country Status (7)
Country | Link |
---|---|
US (1) | US7218254B2 (ja) |
EP (1) | EP1518241A2 (ja) |
JP (1) | JP4351156B2 (ja) |
KR (1) | KR100987658B1 (ja) |
CN (1) | CN100431033C (ja) |
AU (1) | AU2003242902A1 (ja) |
WO (1) | WO2004001747A2 (ja) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6917313B1 (en) * | 2002-01-16 | 2005-07-12 | Marvell International Ltd. | DC-free codes |
US7321628B2 (en) * | 2003-09-30 | 2008-01-22 | Infineon Technologies Ag | Data transmission system with reduced power consumption |
US7852238B2 (en) * | 2003-10-13 | 2010-12-14 | Koninklijke Philips Electronics N.V. | Balanced disparity frame sync |
US7872953B2 (en) * | 2003-11-21 | 2011-01-18 | Koninklijke Philips Electronics N.V. | Detection of data in burst cutting areas of optical disk |
DE102004061803A1 (de) * | 2004-04-08 | 2005-10-27 | Robert Bosch Gmbh | Verfahren und Vorrichtung zur Fehlerbehandlung bei der Übertragung von Daten über ein Kommunikationssystem |
US8037398B2 (en) * | 2007-07-02 | 2011-10-11 | Seagate Technology | System for precoding parity bits to meet predetermined modulation constraints |
KR20090085257A (ko) * | 2008-02-04 | 2009-08-07 | 삼성전자주식회사 | Dsv 제어 방법, 이에 적합한 기록매체 및 장치 |
CN102006080A (zh) * | 2010-11-09 | 2011-04-06 | 中国人民解放军国防科学技术大学 | 一种用于无源射频识别系统的数据编码方法 |
US8823558B2 (en) * | 2012-08-30 | 2014-09-02 | International Business Machines Corporation | Disparity reduction for high speed serial links |
SG10201707007QA (en) * | 2015-10-13 | 2017-09-28 | Huawei Tech Co Ltd | Decoding device and method and signal transmission system |
US9848342B1 (en) | 2016-07-20 | 2017-12-19 | Ccip, Llc | Excursion compensation in multipath communication systems having performance requirements parameters |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2274956B (en) * | 1993-02-05 | 1997-04-02 | Sony Broadcast & Communication | Image data compression |
KR950010769B1 (ko) * | 1993-11-13 | 1995-09-22 | 국방과학연구소 | 에러정정코드 작성방법 |
GB9506471D0 (en) * | 1995-03-29 | 1995-05-17 | Sgs Thomson Microelectronics | Coding scheme for transmitting data |
GB9506470D0 (en) * | 1995-03-29 | 1995-05-17 | Sgs Thomson Microelectronics | 5b4t coding scheme |
US5608397A (en) * | 1995-08-15 | 1997-03-04 | Lucent Technologies Inc. | Method and apparatus for generating DC-free sequences |
JPH11177430A (ja) * | 1997-12-10 | 1999-07-02 | Sony Corp | 変調装置および変調方法、復調装置および復調方法、並びに提供媒体 |
JP3722180B2 (ja) * | 1997-12-12 | 2005-11-30 | ソニー株式会社 | 変調装置および方法、並びに記録媒体 |
US6496540B1 (en) * | 1998-07-22 | 2002-12-17 | International Business Machines Corporation | Transformation of parallel interface into coded format with preservation of baud-rate |
KR100279752B1 (ko) * | 1998-11-11 | 2001-02-01 | 정선종 | 고속 광 전송 시스템을 위한 비트 삽입/조작 선로 부호의 부/복호화 장치 |
US6492918B1 (en) * | 1999-09-30 | 2002-12-10 | Stmicroelectronics, Inc. | Code word having data bits and code bits and method for encoding data |
US6876315B1 (en) * | 2004-03-12 | 2005-04-05 | International Business Machines Corporation | DC-balanced 6B/8B transmission code with local parity |
-
2003
- 2003-06-17 JP JP2004515171A patent/JP4351156B2/ja not_active Expired - Fee Related
- 2003-06-17 AU AU2003242902A patent/AU2003242902A1/en not_active Abandoned
- 2003-06-17 EP EP03760835A patent/EP1518241A2/en not_active Withdrawn
- 2003-06-17 CN CNB038142929A patent/CN100431033C/zh not_active Expired - Fee Related
- 2003-06-17 WO PCT/IB2003/002742 patent/WO2004001747A2/en not_active Application Discontinuation
- 2003-06-17 US US10/517,976 patent/US7218254B2/en not_active Expired - Lifetime
- 2003-06-17 KR KR1020047020566A patent/KR100987658B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
AU2003242902A1 (en) | 2004-01-06 |
AU2003242902A8 (en) | 2004-01-06 |
EP1518241A2 (en) | 2005-03-30 |
CN1662986A (zh) | 2005-08-31 |
KR20050019753A (ko) | 2005-03-03 |
WO2004001747A2 (en) | 2003-12-31 |
JP4351156B2 (ja) | 2009-10-28 |
KR100987658B1 (ko) | 2010-10-13 |
CN100431033C (zh) | 2008-11-05 |
US7218254B2 (en) | 2007-05-15 |
US20050219074A1 (en) | 2005-10-06 |
WO2004001747A3 (en) | 2004-05-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6744580B2 (en) | Method and apparatus for reproducing data and method and apparatus for recording and/or reproducing data | |
US6046691A (en) | Rate 16/17 (0,5) modulation code apparatus and method for partial response magnetic recording channels | |
KR100370416B1 (ko) | 고밀도 데이터의 기록/재생을 위한 부호화/복호화 방법 및 그에 따른 장치 | |
JP4351156B2 (ja) | Dc制御のためのバランスがとられたディスパリティチャネルコード | |
US6909385B2 (en) | Method and apparatus for suppressing low frequency content in digital data | |
US6604219B1 (en) | DC control of a multilevel signal | |
US5933103A (en) | RLL code generation method for data storage device and recoding method therefor | |
EP0899885A2 (en) | PRML code encoding and decoding methods dor high-density data storing device | |
JP3976343B2 (ja) | デジタル情報信号の送信、記録及び再生 | |
JP4870566B2 (ja) | バランス・ディスパリティ・フレーム同期 | |
US7038599B2 (en) | Stochastic DC control | |
US6157325A (en) | Encoding of an input information signal | |
US20110304936A1 (en) | Data demodulating device, data demodulating method, and program | |
JP3498333B2 (ja) | データ伝送系におけるタイミング信号再生回路およびディジタルビデオ信号処理装置 | |
CN116711009A (zh) | 记录介质、记录装置、记录方法、再现装置以及再现方法 | |
JPH08263890A (ja) | 光磁気記録再生装置 | |
JPS6113719A (ja) | デ−タ伝送方法 | |
JP2002190164A (ja) | 光ディスク装置および光ディスク装置用ラン長制限符号 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20060616 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080508 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20080807 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20080814 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20081107 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20081225 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20090324 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20090331 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20090601 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20090623 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20090723 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120731 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4351156 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120731 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130731 Year of fee payment: 4 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |