KR20090085257A - Dsv 제어 방법, 이에 적합한 기록매체 및 장치 - Google Patents

Dsv 제어 방법, 이에 적합한 기록매체 및 장치 Download PDF

Info

Publication number
KR20090085257A
KR20090085257A KR1020080011060A KR20080011060A KR20090085257A KR 20090085257 A KR20090085257 A KR 20090085257A KR 1020080011060 A KR1020080011060 A KR 1020080011060A KR 20080011060 A KR20080011060 A KR 20080011060A KR 20090085257 A KR20090085257 A KR 20090085257A
Authority
KR
South Korea
Prior art keywords
dsv control
control bit
dsv
bit
codeword
Prior art date
Application number
KR1020080011060A
Other languages
English (en)
Inventor
김진한
황성희
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020080011060A priority Critical patent/KR20090085257A/ko
Priority to PCT/KR2008/003849 priority patent/WO2009099264A1/en
Priority to US12/184,565 priority patent/US20090195421A1/en
Publication of KR20090085257A publication Critical patent/KR20090085257A/ko

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels
    • G11B20/1423Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code
    • G11B20/1426Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code conversion to or from block codes or representations thereof
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/00086Circuits for prevention of unauthorised reproduction or copying, e.g. piracy
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/00086Circuits for prevention of unauthorised reproduction or copying, e.g. piracy
    • G11B20/00572Circuits for prevention of unauthorised reproduction or copying, e.g. piracy involving measures which change the format of the recording medium
    • G11B20/00579Circuits for prevention of unauthorised reproduction or copying, e.g. piracy involving measures which change the format of the recording medium said format change concerning the data encoding, e.g., modulation schemes violating run-length constraints, causing excessive DC content, or involving uncommon codewords or sync patterns
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M7/00Conversion of a code where information is represented by a given sequence or number of digits to a code where the same, similar or subset of information is represented by a different sequence or number of digits
    • H03M7/30Compression; Expansion; Suppression of unnecessary data, e.g. redundancy reduction
    • H03M7/46Conversion to or from run-length codes, i.e. by representing the number of consecutive digits, or groups of digits, of the same kind by a code word and a digit indicative of that kind
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels
    • G11B20/1423Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code
    • G11B20/1426Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code conversion to or from block codes or representations thereof
    • G11B2020/1457Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code conversion to or from block codes or representations thereof wherein DC control is performed by calculating a digital sum value [DSV]

Abstract

본 발명은 DSV(Digital Sum Value) 제어 방법에 관한 것으로, 적어도 하나의 비트로 표현된 소정의 정보를 나타내는 복수의 DSV 제어 비트 패턴들을 생성하고, 생성된 DSV 제어 비트 패턴들 중 어느 하나를 변조된 코드워드의 소정의 위치에 삽입하는 것으로, 본 발명에 따르면 복수의 DSV 제어 비트 패턴들은 적어도 하나의 비트로 표현된 소정의 정보를 나타내므로, DSV 제어 비트 패턴은 DSV 제어를 행할 뿐만 아니라 복조 후에도 버려지지 않고, 소정의 정보로서 활용할 수 있는 방법에 관한 것이다.

Description

DSV 제어 방법, 이에 적합한 기록매체 및 장치{Method, recording medium and apparatus for controling digital sum value}
DSV 제어 방법, 이에 적합한 기록매체 및 장치에 관한 것으로, 더욱 상세하게는 데이터 변조 시 비트로 표현된 소정의 정보를 나타내는 복수의 DSV 제어 비트 패턴들을 생성하여 코드워드에 삽입함으로써 DSV 제어와 정보비트들을 저장 및 활용하는 DSV 제어 방법, 이에 적합한 기록매체 및 장치에 관한 것이다.
정보 저장 매체에 마크(mark)와 스페이스(space) 형태로 정보를 저장하는 광 정보 저장 장치에 기록되는 정보는 런 길이 제한(Run Length Limited; 이하 'RLL'이라고 칭함)을 가지는 변조 코드에 의해 데이터 비트로 변조되고, 이를 다시 NRZI(Non-Return-to-Zero Inverted) 데이터로 전환한 후 저장된다. NRZI 데이터는 이진수의 형태이며, 연속된 '1'과 연속된 '0'이 반복되는 형태로 인하여 디지털 합 값(Digital Sum Value; 이하 'DSV'라고 칭함)이 존재하게 된다.
DSV는 코드워드 스트림에서 '1'이 나올 때마다 레벨을 반전시킨 후 얻어지는 패턴에서 '0'은 '-1' 값으로 계수하고, '1'은 '+1'로 계수하여 합산한 값이다. DSV는 기록/재생 신호 품질에 영향을 주게 되는데, 통상적으로 DSV 값이 0에 근접할수 록 기록/재생 품질이 안정적으로 보장된다. 변조에서 생긴 코드인 NRZI 데이터가 직류 성분을 포함하게 되면, 디스크 드라이브의 서보 제어시 발생된 트랙킹 오류와 같은 다양한 오류 신호가 변화하거나, 지터(jitter)가 쉽게 발생하게 된다. 이러한 이유로 인하여 변조된 코드는 직류성분이 포함되지 않는 것이 바람직하다. DSV는 코드 열에 포함된 직류성분의 표시기 역할을 한다. DSV 제어를 통하여 DSV의 절대값을 감소시키는 것은 코드 열 내에 포함된 직류성분의 크기를 억제하는 것이 된다.
직류 성분을 억제하기 위해 사용되는 DSV 제어 방식은 대표적으로 두 가지가 있다. 하나는 코드워드 자체에 DSV를 제어할 수 있는 DSV 제어 코드를 갖는 방식이고, 다른 하나는 소정의 주기 동안에 소정의 DSV 제어 비트를 삽입하는 방식이다. Eight Fourteen Modulation plus(EFM+) 코드는 별도의 코드표를 이용해서 DSV 제어하는 코드이고, Eight Fourteen Modulation(EFM) 코드나 RLL(1,7) Parity Preserving(PP) 코드는 DSV 제어 비트를 삽입하여 DSV 제어하는 코드이다.
DSV 제어 비트를 변조 전에 데이터 열에 삽입하고, RLL (1,7) 코드 테이블에 따라 변조 후에 인코딩된 채널 비트 열의 DSV를 계산하여 직류성분을 억압하는 채널 비트 열을 선택함으로써 DSV 제어 방식은 국제특허 PCT WO99/063671 A1 "APPARATUS AND METHOD FOR MODULATION/DEMODULATION WITH CONSECUTIVE MINIMUM RUNLENGTH LIMITATION"에 개시되어 있다. 그러나, 상기 개시된 국제특허 PCT WO99/063671에서의 DSV 제어는 RLL(1,7) 코드 테이블에 따라 발생된 변조 코드에는 적용되지 않는다. 또한 변조 전에 DSV 제어를 위해 삽입되는 DSV 제어 비트는 특별 한 정보를 가지지 않는 용장 비트(redundancy bit)로 DSV 제어 비트를 복조할 때, 다른 용도로 활용하기 힘들다.
본 발명은 변조 시 DSV 제어 비트를 삽입함에 있어서, 정보비트에 대한 각각의 DSV 제어 비트 패턴을 마련하여 DSV 제어 비트를 삽입함으로써 DSV 제어와 정보비트의 저장을 가능하게 하는 DSV 제어 방법, 이에 적합한 기록매체 및 장치를 제공하는데 있다.
상기 본 발명의 목적을 달성하기 위한 본 발명의 하나의 특징은, DSV(Digital Sum Value) 제어 방법에 있어서, 적어도 하나의 비트로 표현된 소정의 정보를 나타내는 복수의 DSV 제어 비트 패턴들을 생성하는 단계; 및 상기 생성된 DSV 제어 비트 패턴들 중 어느 하나를 변조된 코드워드의 소정의 위치에 삽입하는 단계를 포함하는 것이다.
입력된 데이터 워드를 소정의 변조 코드 테이블에 따라 코드 워드로 변조하는 단계를 더 포함하는 것이 바람직하다.
상기 복수의 DSV 제어 비트 패턴들은 상기 하나의 DSV 제어 비트 패턴이 삽입된 코드워드가 연속되는 0의 최소길이가 d, 최대길이가 k인 RLL(d,k)의 규칙을 만족하도록 생성되는 것이 바람직하다.
d=1이고, k=7이 되는 것이 바람직하다.
상기 생성된 복수의 DSV 제어 비트 패턴들은 서로 상반된 패리티를 갖는 것이 바람직하다.
상기 생성된 복수의 DSV 제어 비트 패턴들은 하나의 코드워드의 DSV를 나타내는 CSV(Code Sum Value) 부호가 반대인 것이 바람직하다.
상기 생성된 복수의 DSV 제어 비트 패턴들은 서로 상반된 패리티를 갖고, CSV 부호가 반대인 것이 바람직하다.
상기 하나의 DSV 제어 비트 패턴을 변조된 코드워드에 삽입하는 단계는,
상기 변조된 코드워드의 최상위비트(MSB)와 최하위비트(LSB)의 사이, 최하위비트(LSB)의 다음 또는 최상위비트(MSB)의 이전의 위치 중에서 어느 하나에 삽입하는 단계를 포함하는 것이 바람직하다.
상기 본 발명의 목적을 달성하기 위한 본 발명의 다른 특징은, DSV(Digital Sum Value) 제어 방법에 있어서, 변조된 코드 워드와 상기 코드 워드에 삽입된 적어도 하나의 비트로 표현된 소정의 정보를 나타내는 복수의 DSV 제어 비트 패턴들을 분리하는 단계; 및 상기 분리된 DSV 제어 비트 패턴들을 상기 소정의 정보를 표현하는 적어도 하나의 비트로 전환하는 단계를 포함하는 것이다.
상기 분리된 코드워드를 소정의 복조 테이블에 따라 데이터워드로 복조하는 단계를 더 포함하는 것이 바람직하다.
상기 소정의 정보는 데이터를 신속하게 랜덤 액세스 또는 데이터 기록 위치를 찾기 위한 어드레스 정보, 데이터 기록시 유효하지 않은 데이터가 담겨 있음을 알려주는 패딩정보, 데이터 타입이 실시간 데이터인지 여부를 나타내는 정보, 호스트가 제공한 데이터인지 여부를 나타내는 정보, 디스크 관리 정보, 디스크와 유사한 드라이브가 자체 생산한 데이터를 나타내는 정보, 암호화를 위한 복제 방지 정 보 및 암호화 키를 나타내는 정보 중에서 어느 하나인 것이 바람직하다.
상기 본 발명의 목적을 달성하기 위한 본 발명의 또 다른 특징은, DSV(Digital Sum Value) 제어 장치에 있어서, 적어도 하나의 비트로 표현된 소정의 정보를 나타내는 복수의 DSV 제어 비트 패턴들을 생성하는 DSV 제어 비트 패턴 생성부; 및 상기 생성된 DSV 제어 비트 패턴들 중 어느 하나를 변조된 코드워드에 삽입하는 DSV 제어 비트 패턴 삽입부를 포함하는 것이다.
상기 본 발명의 목적을 달성하기 위한 본 발명의 또 다른 특징은, DSV(Digital Sum Value) 제어 장치에 있어서, 변조된 코드워드와 상기 코드워드에 삽입된 적어도 하나의 비트로 표현된 소정의 정보를 나타내는 복수의 DSV 제어 비트 패턴을 분리하는 DSV 제어 비트 패턴 분리부; 및 상기 분리된 DSV 제어 비트 패턴을 상기 소정의 정보를 표현하는 적어도 하나의 비트로 전환하는 정보비트 전환부를 포함하는 것이다.
DSV 제어 비트는 용장비트로서 특별한 정보를 가지지 않으므로, 복조가 끝난 후에는 버려지게 된다. 그러나, 본 발명에 따르면 복수의 DSV 제어 비트 패턴들은 적어도 하나의 비트로 표현된 소정의 정보를 나타내므로, DSV 제어 비트 패턴은 DSV 제어를 행할 뿐만 아니라 복조 후에도 버려지지 않고, 소정의 정보로서 활용할 수 있다. 따라서, 본 발명의 정보비트의 저장이 가능한 DSV 제어에 의해 정보 저장 매체를 효율적으로 사용할 수 있다.
첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세히 설명하기로 한다.
도 1은 본 발명의 일 실시예에 따른 DSV 제어 방법에 관한 흐름도이다.
도 1을 참조하면, 단계 110에서, 입력되는 데이터워드(dataword)를 소정의 변조 코드 테이블에 따라 코드워드(cordword)로 변조한다. 디지털 기록 시스템은 인접 심볼간 간섭(intersymbol interference)과 같은 채널의 왜곡을 저감하고 특정 데이터 유형에 의해 일어날 수 있는 에러를 방지하기 위해 변조코드를 사용한다.
도 2는 변조 코드 테이블을 나타내는 도면이다.
도 2를 참조하면, 도 2는 데이터워드를 테이블에 의하여 코드워드로 변환하는 변조 코드 테이블이다. 도 2의 변조 코드 테이블은 Jacoby code table이다. 상기 Jacoby code table은 미국 특허 US Patent 4,337,458에 개시되어 있다. Jacoby code table은 Encoding table(210)과 Substitution Table(220)로 구성되어 있다. Jacoby code는 기본적으로 Encoding Table(210)을 사용하여 데이터 2비트를 코드 3비트로 변환하고, 데이터워드가 '0000', '0001', '1000' 및 '1001'의 네 가지 데이트워드에 대해서는 RLL(1,7)의 규칙을 만족시키기 위하여 Substitution Table(220)을 사용하여 6비트의 코드워드로 변환하는 변조 코드이다. RLL이란 런길이-제한(Run Length Limited)를 말한다. RLL(1,7) 규칙이란, 코드워드에서 각각 이웃하는 '1' 사이에 허용된 '0'의 최소개수는 한 개이고, 최대 개수는 일곱 개라는 의미이다. Jacoby code table에 의하면, 입력되는 데이터워드가 '00000011'인 경우에는, 코드워드는 '101000101010'이 된다. 먼저 데이터워드에서 4비트를 먼저 검색하 여, 상기 4비트에 해당하는 데이터워드가 Substitution Table(220)에 있는지 판단한다. 상기 4비트의 데이터워드에 해당하는 데이터워드가 Substitution Table(220)에 있는 경우, Substitution Table(220)에 따라 상기 데이터워드를 코드워드로 변환한다. 따라서, '0000'의 데이터워드는 '101000'의 코드워드로 변환된다. 먼저 Encoding Table에 따라 2비트의 데이터워드를 코드워드로 변환하는 경우에는 RLL(1,7)의 규칙을 만족할 수가 없다. '0000'의 경우, '00'의 데이터워드는 Encoding Table(210)에 있으므로 '101'의 코드워드로 변환되고, 다음의 '00'의 데이터워드도 '101'의 코드워드로 변환된다. 이 경우 총 코드워드는 '101101'이 된다. 그러나, 이 경우 연속되는 0의 최소 개수가 하나 이상 되어야 한다는 RLL(1,7) 규칙을 만족할 수가0 없다. 따라서, 먼저 4비트의 데이터워드가 Substitution Table(220)에 있는지 판단한 후, 없는 경우 Encoding Table(210)에 따라 변환하여야 한다. '0000'의 다음에 있는 4비트의 데이터워드는 '0011'이다. '0011'은 Substitution Table(220)에 없다. 따라서, '0011'은 Encoding Table(210)에 따라서 변환하여야 한다. '0011'에서 '00'의 데이터워드는 '101'의 코드워드로, '11'의 데이터워드는 '010'의 코드워드로 변환된다. 따라서, '00000011'의 데이터워드는 '101000101010'의 코드워드로 변환되며, 상기 코드워드는 RLL(1,7) 규칙을 만족하게 된다. 다만, 본 발명에서 변조 코드 테이블인 Jacoby code tab은 일 예에 불과하며, 다양한 형태로 변형되어 구현될 수 있다. 다만, RLL(1,7) 규칙을 만족할 수 있는 변조 코드 테이블이어야 한다.
단계 120에서, 적어도 하나의 비트로 표현된 소정의 정보를 나타내는 복수의 DSV 제어 비트 패턴들을 생성한다. 소정의 정보는 외부로부터 수신된다. 소정의 정보는 적어도 하나의 비트로 표현되어 있다. 즉, 1비트의 정보를 나타내는 것은 '0' 및 '1'이 있고, 2비트의 정보를 나타내는 것은 '00', '01', '10' 및 '11'이 있다. 상기 적어도 하나의 비트를 정보비트라 한다.
상기 소정의 정보의 예시로는, 데이터를 신속하게 랜덤 액세스 또는 데이터 기록 위치를 찾기 위한 어드레스 정보, 데이터 기록시 유효하지 않은 데이터가 담겨 있음을 알려주는 패딩정보, 데이터 타입이 실시간 데이터인지 여부를 나타내는 정보, 호스트가 제공한 데이터인지 여부를 나타내는 정보, 디스크 관리 정보, 디스크와 유사한 드라이브가 자체 생산한 데이터를 나타내는 정보 및 암호화를 위한 복제 방지 정보, 암호화 키를 나타내는 정보 등 다양한 정보가 있다. DSV 제어 비트 패턴은 적어도 하나의 비트로 표현된 소정의 정보를 나타낸다. 예를 들어, 1비트의 정보를 나타내는 정보비트가 '0' 및 '1'인 경우, 상기 '0'을 나타내는 DSV 제어 비트 패턴을 생성하고, '1'을 나타내는 DSV 제어 비트 패턴을 생성한다. '0'을 나타내는 DSV 제어 비트 패턴이 '001010'이라고 하면, DSV 제어 비트 패턴만이 삽입되고, 후에 코드워드에서 분리되고 분리된 코드워드가 복조될 DSV 제어 비트 패턴은 정보비트 '0'으로 전환된다. 이에 대해서는 도 15에서 상세히 설명하기로 한다. DSV 제어 비트 패턴 '001010'이 정보비트 '0'을 나타낸다는 정보는 소정의 회로에 저장될 수 있다.
DSV 제어 비트 패턴이 변조된 코드워드에 삽입되었을 때, RLL(1,7) 규칙을 만족하도록 DSV 제어 비트 패턴들은 생성되어야한다. 또한, DSV 제어 비트 패턴들 을 정보비트를 표현하는 각각의 데이터에 대해 패리티가 반대이거나 CSV의 부호가 반대가 되도록 생성한다. CSV(Codeword Sum Value)는 코드워드의 DSV를 나타낸다. 도 3 내지 도 10에서 상세히 설명하기로 한다.
단계 130에서, 생성된 DSV 제어 비트 패턴들 중 어느 하나를 변조된 코드워드에 삽입한다. DSV 제어 비트 패턴은 소정의 주기에 따라 코드워드에 삽입할 수도 있고, 코드워드의 소정의 위치에 삽입할 수도 있다. 이전에 삽입된 DSV 제어 비트 패턴을 포함한 변조된 코드워드 중에서 직류성분을 억압하는 DSV 제어 비트 패턴이 포함된 코드워드를 선택하여 직류성분의 크기를 억제한다. 변조된 코드워드 사이에 DSV 제어 비트 패턴이 삽입되는 것이므로, DSV 제어 비트 패턴에 의해 변조코드의 기본규칙인 RLL 조건을 만족되어야 한다. DSV 제어 비트 패턴이 삽입되는 전후의 변조코드(예를 들어, 전후로 각각 한 개 또는 두 개의 변조코드)를 보아 RLL 규칙이 만족되어야 한다.
도 3(a) 내지 도 3(c)는 본 발명의 일 실시예에 따른 1 비트의 정보를 포함하고, 패리티가 반대인 DSV 제어 비트 패턴에 관한 도면이다.
도 3(a)를 참조하면, DSV 제어 비트 패턴이 도 2의 Substitution Table(220)에서 Present 코드비트와 Following 코드비트에 삽입되는 경우를 말한다. 즉 변조된 코드워드의 최상위비트(MSB)와 최하위비트(LSB)의 사이에 삽입되는 경우를 말한다.정보 비트 값이 '0'인 경우에는 '000001' 및 '000101'의 DSV 제어 비트 패턴이 생성된다. '000001'은 '1'이 홀수 개인 경우로 패리티가 'odd'가 되고, '000101'은 '1'이 짝수 개인 경우로 패리티가 'even'이 된다. 상기 둘 중에 하나의 DSV 제어 비트 패턴을 결정하여 코드워드에 삽입하게 된다. 도 3(a)에서 정보 비트 값이 '1'인 경우에는 '010101' 또는 '010001' 중 하나를 삽입한다. 도 3(a)에서 '6'b'는 6비트를 표현하는 것이고, (O)는 'odd'를 (E)는 'even'을 나타내는 표시이다.
도 3(b)를 참조하면, DSV 제어 비트 패턴이 상기 도 2의 Substitution Table(220)에서 Following 코드비트 뒤에 삽입되는 경우를 말한다. 즉, Substitution Table(220)에서 코드워드의 최하위비트(Least Significant Bit; LSB) 뒤에 삽입되는 경우를 말한다. 정보 비트 값이 '0'인 경우에는 '100000' 및 '100100'의 DSV 제어 비트 패턴이 생성된다. '100000'은 '1'이 홀수 개인 경우로 패리티가 'odd'가 되고, '000101'은 '1'이 짝수 개인 경우로 패리티가 'even'이 된다. 상기 둘 중에 하나의 DSV 제어 비트 패턴을 결정하여 코드워드에 삽입하게 된다. 도 3(b)에서 정보 비트 값이 '1'인 경우에는 '101010' 또는 '101000' 중 하나를 삽입한다.
도 3(c)를 참조하면, DSV 제어 비트 패턴이 도 2의 Encoding Table(210)에서 코드워드 다음에 삽입되는 경우를 말한다. 즉, Substitution Table(220)에서 코드워드의 최상위비트(Most Significant Bit; MSB) 앞에 삽입되는 경우라고 할 수 있다. 정보 비트 값이 '0'인 경우에는 '001000' 및 '001010'의 DSV 제어 비트 패턴이 생성된다. '001000'은 '1'이 홀수 개인 경우로 패리티가 'odd'가 되고, '001010'은 '1'이 짝수 개인 경우로 패리티가 'even'이 된다. 상기 둘 중에 하나의 DSV 제어 비트 패턴을 결정하여 코드워드에 삽입하게 된다. 도 3(c)에서 정보 비트 값이 '1'인 경우에는 '010000' 또는 '010100' 중 하나를 삽입한다.
도 4(a) 내지 도 4(c)는 본 발명의 일 실시예에 따른 1 비트의 정보를 포함하고, CSV가 반대인 DSV 제어 비트 패턴에 관한 도면이다.
도 4(a)를 참조하면, DSV 제어 비트 패턴이 도 2의 Substitution Table(220)에서 Present 코드 비트와 Following 코드 비트에 삽입되는 경우를 말한다. 정보 비트 값이 '0'인 경우에는 '000001' 및 '010001'의 DSV 제어 비트 패턴이 생성된다. '000001'에서 CSV의 값은 '-4'가 되고, '010001'에서 CSV의 값은 '+2'가 되므로, CSV가 서로 상반된다. 도 4(a)에서 정보 비트 값이 '1'인 경우에는 '000101' 또는 '010101' 중 하나를 삽입한다. '000101'의 CSV 값은 '-2'가 되고, '010101'의 CSV 값은 '0'이 된다. CSV의 값이 '0'인 경우는 모든 CSV 값이 반대인 것으로 판단한다.
도 4(b)는 DSV 제어 비트 패턴이 도 2의 Substitution Table(220)에서 Following 코드 비트 뒤에 삽입되는 경우를 말하며, 도 4(c)의 경우는 DSV 제어 비트 패턴이 도 2의 Substitution Table(220)에서 코드워드의 최상위비트(MSB) 앞에 삽입되는 경우를 말한다.
도 5(a) 내지 도 5(c)는 본 발명의 일 실시예에 따른 1 비트의 정보를 포함하고, 패리티 및 CSV가 반대인 DSV 제어 비트 패턴에 관한 도면이다.
도 5(a)를 참조하면, DSV 제어 비트 패턴이 도 2의 Substitution Table(220)에서 Present 코드 비트와 Following 코드 비트에 삽입되는 경우를 말한다. 정보 비트 값이 '0'인 경우에는 '000001' 및 '010001'의 DSV 제어 비트 패턴이 생성된다. '000001'에서 패리티는 'odd'이고, CSV의 값은 '-4'가 되며, '010001'에서 패 리티는 'even'이고, CSV의 값은 '+2'가 되므로, 패리티 및 CSV가 서로 상반된다. 상기 도 5(a)에서 정보 비트 값이 '1'인 경우에는 '000101' 또는 '010101' 중 하나를 삽입한다. '000101'의 패리티는 'odd'이고, CSV 값은 '-2'가 되며, '010101'의 패리티는 'even'이고, CSV 값은 '0'이 된다. CSV의 값이 '0'인 경우는 모든 CSV 값이 반대인 것으로 판단한다.
도 5(b)는 DSV 제어 비트 패턴이 도 2의 Substitution Table(220)에서 Following 코드 비트 뒤에 삽입되는 경우를 말하며, 도 5(c)의 경우는 DSV 제어 비트 패턴이 도 2의 Substitution Table(220)에서 코드워드의 최상위비트(MSB) 앞에 삽입되는 경우를 말한다.
도 6(a) 내지 도 6(c)는 본 발명의 다른 실시예에 따른 1 비트의 정보를 나타내고, 패리티가 반대인 DSV 제어 비트 패턴에 관한 도면이다.
도 6(a) 내지 도 6(c)는 도 3(a) 내지 도 3(c)와는 달리, DSV 제어 비트 패턴의 1쌍을 2개 배치한 것이다. 도 6(a)를 참조하면, DSV 제어 비트 패턴이 도 3의 Substitution Table(220)에서 Present 코드 비트와 Following 코드 비트에 삽입되는 경우를 말한다. 정보 비트 값이 '0'인 경우에는 '000010', '000100', '001010' 및 '010010'의 DSV 제어 비트 패턴이 생성된다. '000010' 및 '000100'은 '1'이 홀수 개인 경우로 패리티가 'odd'가 되고, '001010' 및 '010010'은 '1'이 짝수 개인 경우로 패리티가 'even'이 된다. 상기 넷 중에 하나의 DSV 제어 비트 패턴을 결정하여 코드워드에 삽입하게 된다. 도 6(a)에서 정보 비트 값이 '1'인 경우에는 '000001', '010101', '010001, 및 '010100' 중 하나를 삽입한다. 도 6(b)는 DSV 제 어 비트 패턴이 도 2의 Substitution Table(220)에서 Following 코드 비트 뒤에 삽입되는 경우를 말하며, 도 6(c)의 경우는 DSV 제어 비트 패턴이 도 2의 Substitution Table(220)에서 코드워드의 최상위비트(MSB) 앞에 삽입되는 경우를 말한다.
도 7(a) 내지 도 7(c)는 본 발명의 다른 실시예에 따른 1 비트의 정보를 나타내고, CSV가 반대인 DSV 제어 비트 패턴에 관한 도면이다.
도 7(a) 내지 도 7(c)는 도 4(a) 내지 도 4(c)와는 달리, DSV 제어 비트 패턴의 1쌍을 2개 배치한 것이다. 도 7(a)를 참조하면, DSV 제어 비트 패턴이 도 2의 Substitution Table(220)에서 Present 코드 비트와 Following 코드 비트에 삽입되는 경우를 말하며, 도 7(b)는 DSV 제어 비트 패턴이 도 2의 Substitution Table(220)에서 Following 코드 비트 뒤에 삽입되는 경우를 말하며, 도 7(c)의 경우는 DSV 제어 비트 패턴이 도 3의 Substitution Table(220)에서 코드워드의 최상위비트(MSB) 앞에 삽입되는 경우를 말한다. 도 7(c)에서 'xxxxxx'의 경우는 이전 코드워드의 최하위 비트(LSB)가 '1'인 경우에는 '001001'이 생성되고, '0'인 경우에는 '100100'이 생성된다.
도 8(a) 내지 도 8(c)는 본 발명의 일 실시예에 따른 2 비트의 정보를 나타내고, CSV가 반대인 DSV 제어 비트 패턴에 관한 도면이다.
8(a) 내지 도 8(c)는 2 비트의 정보를 포함하기 위해 정보 비트를 표현하는 '00, 01, 10, 11'에 대한 각각의 데이터에 대해 DSV 제어 비트 패턴을 생성한다. 도 8(a)를 참조하면, DSV 제어 비트 패턴이 도 2의 Substitution Table(220)에서 Present 코드 비트와 Following 코드 비트에 삽입되는 경우를 말한다. 정보 비트 값이 '00'인 경우에는 '000010' 및 '001010'의 DSV 제어 비트 패턴이 생성된다. '000010'은 '1'이 홀수 개인 경우로 패리티가 'odd'가 되고, '001010'은 '1'이 짝수 개인 경우로 패리티가 'even'이 된다. 상기 둘 중에 하나의 DSV 제어 비트 패턴을 결정하여 코드워드에 삽입하게 된다.정보 비트 값이 '01'인 경우에는 '000100' 또는 '010010' 중 하나를 삽입하고, 정보 비트 값이 '10'인 경우에는 '000001' 또는 '010001' 중 하나를 삽입하고, 정보 비트 값이 '11'인 경우에는 '010101' 또는 '010100' 중 하나를 삽입한다. 도 8(b)는 DSV 제어 비트 패턴이 도 2의 Substitution Table(220)에서 Following 코드 비트 뒤에 삽입되는 경우를 말하며, 도 9(c)의 경우는 DSV 제어 비트 패턴이 도 2의 Substitution Table(220)에서 코드워드의 최상위비트(MSB) 앞에 삽입되는 경우를 말한다.
도 9(a) 내지 도 9(c)는 본 발명의 일 실시예에 따른 2 비트의 정보를 포함하고, CSV가 반대인 DSV 제어 비트 패턴에 관한 도면이다.
도 9(a)는 DSV 제어 비트 패턴이 도 2의 Substitution Table(220)에서 Present 코드 비트와 Following 코드 비트에 삽입되는 경우를 말하고, 도 9(b)는 DSV 제어 비트 패턴이 상기 도 3의 Substitution Table에서 Following 코드 비트 뒤에 삽입되는 경우를 말하며, 도 10(c)의 경우는 DSV 제어 비트 패턴이 도 2의 Substitution Table(220)에서 코드워드의 최상위비트(MSB) 앞에 삽입되는 경우를 말한다.
도 10(a) 내지 도 10(c)는 본 발명의 일 실시예에 따른 2 비트의 정보를 포 함하고, 패리티 및 CSV가 반대인 DSV 제어 비트 패턴에 관한 도면이다. 도 10(a)는 DSV 제어 비트 패턴이 도 2의 Substitution Table(220)에서 Present 코드 비트와 Following 코드 비트에 삽입되는 경우를 말하고, 도 10(b)는 DSV 제어 비트 패턴이 도 2의 Substitution Table(220)에서 Following 코드 비트 뒤에 삽입되는 경우를 말하며, 도 10(c)의 경우는 DSV 제어 비트 패턴이 도 2의 Substitution Table(220)에서 코드워드의 최상위비트(MSB) 앞에 삽입되는 경우를 말한다.
상기 도 3(a) 내지 도 10(c)에서 삽입되는 DSV 제어 비트 패턴의 비트 값은 예시적인 것에 불과하다. 상기 비트 값들은 변조 코드 테이블의 종류에 따라 달라질 수 있다. 그러나, 어떤 코드 테이블에 따라 변조되더라도 RLL(d,k) 규칙은 만족되어야 한다. 본 상기 예에서는 d=1이고 k=7인 것이 바람직하다. 또한, DSV 제어 비트 패턴이 삽입되는 위치도 예시적인 것에 불과하다. 소정의 위치에 따라 미리 설정된 방법으로 삽입될 수 있다. 그러나, 이 경우에도 RLL(d,k) 규칙은 만족되어야 하며, 본 상기 예에서는 d=1이고 k=7인 것이 바람직하다.
도 11 내지 도 14는 본 발명의 일 실시예에 따른 변조된 코드워드에 1 비트의 정보를 나타내는 DSV 제어 비트 패턴을 삽입하여 DSV 제어 성능을 시뮬레이션한 그래프이다. DSV 변화(DSV variation), 런 길이 히스트그램(run length histogram) 및 파워 스펙트럼 밀도(power spectrum density)에 관하여 도시되고 있다. 도 11 및 도 12는 패리티가 반대인 DSV 제어 비트 패턴을 삽입한 경우를 나타낸다. 도 11는 코드 126 비트 간격으로 DSV 제어 비트 패턴을 삽입한 경우로 부가율이 4.55%이고, 도 12는 코드 90 비트 간격으로 DSV 제어 비트 패턴을 삽입한 경우로 부가율이 6.25%이다. 도 13 및 도 14는 패리티가 반대인 DSV 제어 비트 패턴 1쌍을 2개 배치한 것이다. 도 13은 코드 270 비트 간격으로 제어 비트 패턴을 삽입한 경우로 부가율이 2.17%이고, 도 14는 210 비트 간격으로 DSV 제어 비트 패턴을 삽입한 경우로 부가율이 2.78%이다. 도 11 내지 도 14에서, 파워 스펙트럼 밀도를 보면 대략 주파수 0~100[kHz]에서는 선형적으로 파워 밀도가 증가하게 된다. 이 주파수 대역은 서보(servo) 제어 에러 신호 대역이다. DSV 제어 비트 패턴을 부가하는 경우에는 상기 대역에서 DC와 같은 저주파수 성분에 대한 파워밀도를 억제시켜 서보 제어 에러 신호에 영향을 주지 않게 된다. DSV 제어 비트는 용장(redundancy)비트로서 코드효율을 고려할 때, 가능한 적은 것이 좋다.
도 15는 본 발명의 다른 실시예에 따른 DSV 제어 방법을 나타내는 흐름도이다. 도 15를 참조하면, 단계 1510에서, 변조된 코드워드와 상기 코드워드에 삽입된 적어도 하나의 비트로 표현된 소정의 정보를 나타내는 복수의 DSV 제어 비트 패턴들을 분리한다.
단계 1520에서, 분리된 DSV 제어 비트 패턴들을 소정의 정보를 표현하는 적어도 하나의 비트로 전환한다. DSV 제어 비트 패턴이 생성될 때, 미리 설정된 정보비트로 전환한다. 예를 들어, 도 3을 참조하면, 분리된 DSV 제어 비트 패턴이 '000001', '000101', '100000', '100100', '001000' 및 '001010' 중의 하나에 해당하면 정보비트 '0'으로 디코딩하고, '010101', '010001', '101010', '101000', '010000' 및 '010100' 중의 하나에 해당하면 정보비트 '1'로 디코딩한다.
단계 1530에서, 분리된 코드워드를 소정의 복조 코드 테이블에 따라 데이터 워드로 복조한다. 데이터워드를 코드워드로 변조한 과정의 역순으로 복조가 진행된다.
도 16은 본 발명의 일 실시예에 따른 DSV 제어 장치를 나타내는 블록다이어그램이다. 도 16를 참조하면, DSV 제어 장치(1600)는 변조부(1610), DSV 제어 비트 패턴 생성부(1620) 및 DSV 제어 비트 패턴 삽입부(1630)를 포함한다.
변조부(1610)는 통신부(미도시)를 통하여 입력되는 데이터워드를 소정의 변조 코드 테이블에 따라 코드워드로 변조한다. 변조시에 RLL 규칙을 만족하여야 한다.
DSV 제어 비트 패턴 생성부(1620)는 통신부(미도시)를 통하여 입력되는 적어도 하나의 비트로 표현된 소정의 정보를 나타내는 복수의 DSV 제어 비트 패턴들을 생성한다. 1비트의 정보를 나타내는 것은 '0' 및 '1'이 있고, 2비트의 정보를 나타내는 것은 '00', '01', '10' 및 '11'이 있다. 상기 소정의 정보의 예시로는, 데이터를 신속하게 랜덤 액세스 또는 데이터 기록 위치를 찾기 위한 어드레스 정보, 데이터 기록시 유효하지 않은 데이터가 담겨 있음을 알려주는 패딩정보, 데이터 타입이 실시간 데이터인지 여부를 나타내는 정보, 호스트가 제공한 데이터인지 여부를 나타내는 정보, 디스크 관리 정보, 디스크와 유사한 드라이브가 자체 생산한 데이터를 나타내는 정보 및 암호화를 위한 복제 방지 정보, 암호화 키를 나타내는 정보 등 다양한 정보가 있다. DSV 제어 비트 패턴은 적어도 하나의 비트로 표현된 소정의 정보를 나타낸다. 예를 들어, 1비트의 정보를 나타내는 정보비트가 '0' 및 '1'인 경우, DSV 제어 비트 패턴 생성부(1620)는 상기 '0'을 나타내는 DSV 제어 비트 패턴을 생성하고, '1'을 나타내는 DSV 제어 비트 패턴을 생성한다. DSV 제어 비트 패턴이 변조된 코드워드에 삽입되었을 때, RLL(1,7) 규칙을 만족하도록 DSV 제어 비트 패턴들은 생성되어야한다. 또한, DSV 제어 비트 패턴 생성부(1620)는 DSV 제어 비트 패턴들을 정보비트를 표현하는 각각의 데이터에 대해 패리티가 반대이거나 CSV의 부호가 반대가 되도록 생성한다.
DSV 제어 비트 패턴 삽입부(1630)는 DSV 제어 비트 패턴 생성부(1620)에서 생성된 DSV 제어 비트 패턴들 중 어느 하나를 변조된 코드워드의 소정의 위치에 삽입한다. 변조된 코드워드 사이에 DSV 제어 비트 패턴이 삽입되는 것이므로, DSV 제어 비트 패턴에 의해 변조코드의 기본규칙인 RLL 조건을 만족되어야 한다. 도 2의 Jacoby code table을 통하여 코드워드로 변조한 경우, DSV 제어 비트 패턴은 변조된 코드워드의 최상위비트(MSB)와 최하위비트(LSB)의 사이, Substitution Table(220)에서 코드워드의 최하위비트(LSB) 뒤 또는 Substitution Table(220)에서 코드워드의 최상위비트(Most Significant Bit; MSB) 앞 중 어느 하나의 위치에 삽입된다. DSV 제어 비트 패턴의 비트 값은 예시적인 것에 불과하고, 상기 비트 값들은 변조 코드 테이블의 종류에 따라 달라진다. 그러나, 어떤 코드 테이블에 따라 변조되더라도 RLL(d,k) 규칙은 만족하여야 한다. 본 상기 예에서는 d=1이고 k=7인 것이 바람직하다.
도 17은 본 발명의 다른 실시예에 따른 DSV 제어 장치를 나타내는 블록다이어그램이다. 도 17을 참조하면, DSV 제어 장치(1700)는 DSV 제어 비트 패턴 분리부(1710), 정보비트 전환부(1720) 및 복조부(1730)를 포함한다.
DSV 제어 비트 패턴 분리부(1710)는 변조된 코드워드와 상기 코드워드에 삽입된 적어도 하나의 비트로 표현된 소정의 정보를 나타내는 복수의 DSV 제어 비트 패턴들을 분리한다.
정보비트 전환부(1720)는 DSV 제어 비트 패턴 분리부(1710)로부터 분리된 DSV 제어 비트 패턴들을 소정의 정보를 표현하는 적어도 하나의 비트로 전환한다. 분리된 DSV 제어 비트 패턴이 '000001', '000101', '100000', '100100', '001000' 및 '001010' 중의 하나에 해당하면 정보비트 '0'으로 디코딩하고, '010101', '010001', '101010', '101000', '010000' 및 '010100' 중의 하나에 해당하면 정보비트 '1'로 디코딩한다.
복조부(1730)는 DSV 제어 비트 패턴 분리부(1710)로부터 분리된 코드워드를 소정의 복조 코드 테이블에 따라 데이터워드로 복조한다. 도 16의 변조부(1610)로부터 데이터워드를 코드워드로 변조한 과정의 역순으로 복조가 진행된다.
이상 설명한 바와 같은 DSV 제어 방법은 또한 컴퓨터로 읽을 수 있는 기록매체에 컴퓨터가 읽을 수 있는 코드로서 구현하는 것이 가능하다. 컴퓨터가 읽을 수 있는 기록매체는 컴퓨터 시스템에 의하여 읽혀질 수 있는 데이터가 저장되는 모든 종류의 기록 매체를 포함한다. 컴퓨터가 읽을 수 있는 기록매체의 예로는 ROM, RAM, CD-ROM, 자기 테이프, 플로피디스크, 광 데이터 저장장치 등이 있다. 또한 컴퓨터가 읽을 수 있는 기록매체는 네트워크로 연결된 컴퓨터 시스템에 분산되어, 분산방식으로 컴퓨터가 읽을 수 있는 코드가 저장되고 실행될 수 있다. 그리고, 상기 디스크 관리 방법을 구현하기 위한 기능적인(function) 프로그램, 코드 및 코드 세그먼트들은 본 발명이 속하는 기술분야의 프로그래머들에 의해 용이하게 추론될 수 있다.
이제까지 본 발명에 대하여 그 바람직한 실시예들을 중심으로 살펴보았다. 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자는 본 발명이 본 발명의 본질적인 특성에서 벗어나지 않는 범위에서 변형된 형태로 구현될 수 있음을 이해할 수 있을 것이다. 그러므로 개시된 실시예들은 한정적인 관점이 아니라 설명적인 관점에서 고려되어야 한다. 본 발명의 범위는 전술한 설명이 아니라 특허청구범위에 나타나 있으며, 그와 동등한 범위 내에 있는 모든 차이점은 본 발명에 포함된 것으로 해석되어야 할 것이다.
도 1은 본 발명의 일 실시예에 따른 DSV 제어 방법에 관한 흐름도이다.
도 2는 변조 코드 테이블을 나타내는 도면이다.
도 3(a) 내지 도 3(c)는 본 발명의 일 실시예에 따른 1 비트의 정보를 포함하고, 패리티가 반대인 DSV 제어 비트 패턴에 관한 도면이다.
도 4(a) 내지 도 4(c)는 본 발명의 일 실시예에 따른 1 비트의 정보를 포함하고, CSV가 반대인 DSV 제어 비트 패턴에 관한 도면이다.
도 5(a) 내지 도 5(c)는 본 발명의 일 실시예에 따른 1 비트의 정보를 포함하고, 패리티 및 CSV가 반대인 DSV 제어 비트 패턴에 관한 도면이다.
도 6(a) 내지 도 6(c)는 본 발명의 다른 실시예에 따른 1 비트의 정보를 나타내고, 패리티가 반대인 DSV 제어 비트 패턴에 관한 도면이다.
도 7(a) 내지 도 7(c)는 본 발명의 다른 실시예에 따른 1 비트의 정보를 나타내고, CSV가 반대인 DSV 제어 비트 패턴에 관한 도면이다.
도 8(a) 내지 도 8(c)는 본 발명의 일 실시예에 따른 2 비트의 정보를 나타내고, CSV가 반대인 DSV 제어 비트 패턴에 관한 도면이다.
도 9(a) 내지 도 9(c)는 본 발명의 일 실시예에 따른 2 비트의 정보를 포함하고, CSV가 반대인 DSV 제어 비트 패턴에 관한 도면이다.
도 10(a) 내지 도 10(c)는 본 발명의 일 실시예에 따른 2 비트의 정보를 포함하고, 패리티 및 CSV가 반대인 DSV 제어 비트 패턴에 관한 도면이다.
도 11 내지 도 14는 본 발명의 일 실시예에 따른 변조된 코드워드에 1 비트 의 정보를 나타내는 DSV 제어 비트 패턴을 삽입하여 DSV 제어 성능을 시뮬레이션한 그래프이다.
도 15는 본 발명의 다른 실시예에 따른 DSV 제어 방법을 나타내는 흐름도이다.
도 16은 본 발명의 일 실시예에 따른 DSV 제어 장치를 나타내는 블록다이어그램이다.
도 17은 본 발명의 다른 실시예에 따른 DSV 제어 장치를 나타내는 블록다이어그램이다.

Claims (23)

  1. DSV(Digital Sum Value) 제어 방법에 있어서,
    적어도 하나의 비트로 표현된 소정의 정보를 나타내는 복수의 DSV 제어 비트 패턴들을 생성하는 단계; 및
    상기 생성된 DSV 제어 비트 패턴들 중 어느 하나를 변조된 코드워드의 소정의 위치에 삽입하는 단계를 포함하는 것을 특징으로 하는 DSV 제어 방법.
  2. 제 1 항에 있어서,
    입력된 데이터 워드를 소정의 변조 코드 테이블에 따라 코드 워드로 변조하는 단계를 더 포함하는 것을 특징으로 하는 DSV 제어 방법.
  3. 제 1 항에 있어서,
    상기 복수의 DSV 제어 비트 패턴들은 상기 하나의 DSV 제어 비트 패턴이 삽입된 코드워드가 연속되는 0의 최소길이가 d, 최대길이가 k인 RLL(d,k)의 규칙을 만족하도록 생성되는 것을 특징으로 하는 DSV 제어 방법.
  4. 제3 항에 있어서,
    d=1이고, k=7이 되는 것을 특징으로 하는 DSV 제어 방법.
  5. 제 3 항에 있어서,
    상기 생성된 복수의 DSV 제어 비트 패턴들은 서로 상반된 패리티를 갖는 것을 특징으로 하는 DSV 제어 방법.
  6. 제 3 항에 있어서,
    상기 생성된 복수의 DSV 제어 비트 패턴들은 하나의 코드워드의 DSV를 나타내는 CSV(Code Sum Value) 부호가 반대인 것을 특징으로 하는 DSV 제어 방법.
  7. 제 3 항에 있어서,
    상기 생성된 복수의 DSV 제어 비트 패턴들은 서로 상반된 패리티를 갖고, CSV 부호가 반대인 것을 특징으로 하는 DSV 제어 방법.
  8. 제 3 항에 있어서,
    상기 하나의 DSV 제어 비트 패턴을 변조된 코드워드에 삽입하는 단계는,
    상기 변조된 코드워드의 최상위비트(MSB)와 최하위비트(LSB)의 사이, 최하위비트(LSB)의 다음 또는 최상위비트(MSB)의 이전의 위치 중에서 어느 하나에 삽입하는 단계를 포함하는 것을 특징으로 하는 DSV 제어 방법.
  9. DSV(Digital Sum Value) 제어 방법에 있어서,
    변조된 코드 워드와 상기 코드 워드에 삽입된 적어도 하나의 비트로 표현된 소정의 정보를 나타내는 복수의 DSV 제어 비트 패턴들을 분리하는 단계; 및
    상기 분리된 DSV 제어 비트 패턴들을 상기 소정의 정보를 표현하는 적어도 하나의 비트로 전환하는 단계를 포함하는 것을 특징으로 하는 DSV 제어 방법.
  10. 제 9 항에 있어서,
    상기 분리된 코드워드를 소정의 복조 테이블에 따라 데이터워드로 복조하는 단계를 더 포함하는 것을 특징으로 하는 DSV 제어 방법.
  11. 제 1 항 또는 제 9 항에 있어서,
    상기 소정의 정보는 데이터를 신속하게 랜덤 액세스 또는 데이터 기록 위치를 찾기 위한 어드레스 정보, 데이터 기록시 유효하지 않은 데이터가 담겨 있음을 알려주는 패딩정보, 데이터 타입이 실시간 데이터인지 여부를 나타내는 정보, 호스트가 제공한 데이터인지 여부를 나타내는 정보, 디스크 관리 정보, 디스크와 유사한 드라이브가 자체 생산한 데이터를 나타내는 정보, 암호화를 위한 복제 방지 정보 및 암호화 키를 나타내는 정보 중에서 어느 하나인 것을 특징으로 하는 DSV 제어 방법.
  12. 제 1 항 내지 제 10 항 중 어느 한 항에 기재된 방법을 구현하기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록매체.
  13. DSV(Digital Sum Value) 제어 장치에 있어서,
    적어도 하나의 비트로 표현된 소정의 정보를 나타내는 복수의 DSV 제어 비트 패턴들을 생성하는 DSV 제어 비트 패턴 생성부; 및
    상기 생성된 DSV 제어 비트 패턴들 중 어느 하나를 변조된 코드워드에 삽입하는 DSV 제어 비트 패턴 삽입부를 포함하는 것을 특징으로 하는 DSV 제어 장치.
  14. 제 13 항에 있어서,
    입력된 데이터워드를 소정의 변조 코드 테이블에 따라 코드워드로 변조하는 변조부를 더 포함하는 것을 특징으로 하는 DSV 제어 장치.
  15. 제 13 항에 있어서,
    상기 DSV 제어 비트 패턴 생성부는 상기 복수의 DSV 제어 비트 패턴들을 상기 하나의 DSV 제어 비트 패턴이 삽입된 코드워드가 연속되는 0의 최소길이가 d, 최대길이가 k인 RLL(d,k)의 규칙을 만족하도록 생성하는 것을 특징으로 하는 DSV 제어 장치.
  16. 제 15 항에 있어서,
    d=1이고, k=7이 되는 것을 특징으로 하는 DSV 제어 장치.
  17. 제 15 항에 있어서,
    상기 생성된 복수의 DSV 제어 비트 패턴들은 서로 상반된 패리티를 갖는 것을 특징으로 하는 DSV 제어 장치.
  18. 제 15 항에 있어서,
    상기 생성된 복수의 DSV 제어 비트 패턴들은 하나의 코드워드의 DSV를 나타내는 CSV(Code Sum Value) 부호가 반대인 것을 특징으로 하는 DSV 제어 장치.
  19. 제 15 항에 있어서,
    상기 생성된 복수의 DSV 제어 비트 패턴들은 서로 상반된 패리티를 갖고, CSV 부호가 반대인 것을 특징으로 하는 DSV 제어 장치.
  20. 제 15 항에 있어서,
    상기 DSV 제어 비트 패턴 삽입부는 상기 DSV 제어 비트 패턴을 상기 변조된 코드워드의 최상위비트(MSB)와 최하위비트(LSB)의 사이, 최하위비트(LSB)의 다음 또는 최상위비트(MSB)의 이전의 위치 중에서 어느 하나에 삽입하는 것을 특징으로 하는 DSV 제어 장치.
  21. DSV(Digital Sum Value) 제어 장치에 있어서,
    변조된 코드워드와 상기 코드워드에 삽입된 적어도 하나의 비트로 표현된 소정의 정보를 나타내는 복수의 DSV 제어 비트 패턴을 분리하는 DSV 제어 비트 패턴 분리부; 및
    상기 분리된 DSV 제어 비트 패턴을 상기 소정의 정보를 표현하는 적어도 하나의 비트로 전환하는 정보비트 전환부를 포함하는 것을 특징으로 하는 DSV 제어 장치.
  22. 제 21 항에 있어서,
    상기 분리된 코드워드를 소정의 복조 테이블에 따라 데이터워드로 복조하는 복조부를 더 포함하는 것을 특징으로 하는 DSV 제어 장치.
  23. 제 13 항 또는 제 21 항에 있어서,
    상기 소정의 정보는 데이터를 신속하게 랜덤 액세스 또는 데이터 기록 위치를 찾기 위한 어드레스 정보, 데이터 기록시 유효하지 않은 데이터가 담겨 있음을 알려주는 패딩정보, 데이터 타입이 실시간 데이터인지 여부를 나타내는 정보, 호스트가 제공한 데이터인지 여부를 나타내는 정보, 디스크 관리 정보, 디스크와 유사한 드라이브가 자체 생산한 데이터를 나타내는 정보, 암호화를 위한 복제 방지 정보 및 암호화 키를 나타내는 정보 중에서 어느 하나인 것을 특징으로 하는 DSV 제어 장치.
KR1020080011060A 2008-02-04 2008-02-04 Dsv 제어 방법, 이에 적합한 기록매체 및 장치 KR20090085257A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020080011060A KR20090085257A (ko) 2008-02-04 2008-02-04 Dsv 제어 방법, 이에 적합한 기록매체 및 장치
PCT/KR2008/003849 WO2009099264A1 (en) 2008-02-04 2008-06-30 Method and apparatus for controlling digital sum value and recording medium for executing the method
US12/184,565 US20090195421A1 (en) 2008-02-04 2008-08-01 Method and apparatus for controlling digital sum value and recording medium for executing the method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080011060A KR20090085257A (ko) 2008-02-04 2008-02-04 Dsv 제어 방법, 이에 적합한 기록매체 및 장치

Publications (1)

Publication Number Publication Date
KR20090085257A true KR20090085257A (ko) 2009-08-07

Family

ID=40931142

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080011060A KR20090085257A (ko) 2008-02-04 2008-02-04 Dsv 제어 방법, 이에 적합한 기록매체 및 장치

Country Status (3)

Country Link
US (1) US20090195421A1 (ko)
KR (1) KR20090085257A (ko)
WO (1) WO2009099264A1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4961386B2 (ja) * 2008-05-20 2012-06-27 株式会社日立製作所 光情報記録装置、光情報記録方法、光情報記録再生装置および光情報記録再生方法
US10110343B2 (en) 2016-06-29 2018-10-23 Mapper Lithography Ip B.V. Method and encoding device for encoding a sequence of m-bit pattern words and outputting a frame comprising corresponding n-bit symbols
US9887707B2 (en) 2016-06-30 2018-02-06 Mapper Lithography Ip B.V. Method and device for generating a decoded and synchronized output

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4337458A (en) * 1980-02-19 1982-06-29 Sperry Corporation Data encoding method and system employing two-thirds code rate with full word look-ahead
CN1040824C (zh) * 1994-07-08 1998-11-18 日本胜利株式会社 数字调制/解调方法和设备
US6023234A (en) * 1995-02-23 2000-02-08 Matsushita Electric Industrial Co., Ltd. EFM encoder and DSV calculator
JPH10134519A (ja) * 1996-10-31 1998-05-22 Sony Corp 変調装置および復調装置とそれらの方法
JPH10334616A (ja) * 1997-05-30 1998-12-18 Sony Corp 光ディスク装置およびデータ記録方法
JP3985173B2 (ja) * 1998-05-29 2007-10-03 ソニー株式会社 変調装置および方法、復調装置および方法、並びにデータ格納媒体
KR100565046B1 (ko) * 1999-04-21 2006-03-30 삼성전자주식회사 개선된 dc 억압 능력을 갖는 rll 코드 배치 방법, 변복조 방법 및 복조 장치
JP4138227B2 (ja) * 2000-06-29 2008-08-27 富士通株式会社 データ記録方法およびデータ記録装置並びに光記録媒体
JP2002319242A (ja) * 2001-02-13 2002-10-31 Victor Co Of Japan Ltd 記録方法、記録装置、伝送装置、再生方法、再生装置、受信装置、記録媒体及び伝送媒体
JP2003208764A (ja) * 2002-01-16 2003-07-25 Sony Corp 変調装置および方法、記録媒体、並びにプログラム
JP4178795B2 (ja) * 2002-01-23 2008-11-12 ソニー株式会社 変調装置および方法、dsv制御ビット生成方法、記録媒体、並びにプログラム
JP3916055B2 (ja) * 2002-03-28 2007-05-16 日本ビクター株式会社 変調方法、変調装置、記録媒体、復調方法および復調装置
EP1518241A2 (en) * 2002-06-20 2005-03-30 Koninklijke Philips Electronics N.V. Balanced disparity channel code for dc control
US6765511B2 (en) * 2002-06-27 2004-07-20 Victor Company Of Japan, Ltd. Method and apparatus for encoding digital data
JP3957679B2 (ja) * 2002-12-18 2007-08-15 日本電気株式会社 符号化変調方法および変調装置、復調方法および復調装置、情報記録媒体
JP3769753B2 (ja) * 2003-03-24 2006-04-26 ソニー株式会社 符号化装置および符号化方法、記録媒体、並びにプログラム
KR100924774B1 (ko) * 2003-04-04 2009-11-03 삼성전자주식회사 Dsv 제어 비트가 복수개 들어있는 변조 코드를 이용한변조 방법
JP3972879B2 (ja) * 2003-09-18 2007-09-05 ソニー株式会社 情報記録処理装置、情報再生処理装置、情報記録媒体、および方法、並びにコンピュータ・プログラム
US7142135B1 (en) * 2005-09-06 2006-11-28 Media Tek Inc. Modulation methods and systems
US7423561B2 (en) * 2005-09-06 2008-09-09 Mediateck Inc. Modulation methods and systems
JP4899616B2 (ja) * 2006-04-28 2012-03-21 ソニー株式会社 変調装置および方法、プログラム、並びに記録媒体
JP4930760B2 (ja) * 2006-04-28 2012-05-16 ソニー株式会社 変調装置および方法、並びに記録媒体
US7378994B1 (en) * 2007-01-08 2008-05-27 Mediatek, Inc. EFM/EFM+ encoder and method thereof

Also Published As

Publication number Publication date
US20090195421A1 (en) 2009-08-06
WO2009099264A1 (en) 2009-08-13

Similar Documents

Publication Publication Date Title
JP3985173B2 (ja) 変調装置および方法、復調装置および方法、並びにデータ格納媒体
KR100675029B1 (ko) 변조장치 및 방법, 복조장치 및 방법, 및 제공매체
US6606038B2 (en) Method and apparatus of converting a series of data words into modulated signals
US6526530B1 (en) Method and apparatus for encoding data incorporating check bits and maximum transition run constraint
US6943708B2 (en) Method of converting a series of data words into a modulated signal
KR20090085257A (ko) Dsv 제어 방법, 이에 적합한 기록매체 및 장치
WO2000021198A1 (en) Generation of a runlength limited digital information signal
JP3916055B2 (ja) 変調方法、変調装置、記録媒体、復調方法および復調装置
JP3717024B2 (ja) 復調装置および方法
JP4207073B2 (ja) 変調装置および方法、記録媒体、並びに復調装置および方法
JP4479855B2 (ja) 変調装置、変調方法、記録媒体
JP4155312B2 (ja) 変調装置および方法、記録媒体、並びに復調装置および方法
JP4983032B2 (ja) 復調テーブル、復調装置および方法、プログラム、並びに記録媒体
JP4366662B2 (ja) 変調装置、変調方法、記録媒体
JP4919121B2 (ja) 変調装置、変調方法、および記録媒体
JP4479854B2 (ja) 変調装置、変調方法、記録媒体
KR100817936B1 (ko) 일련의 데이터 워드를 변조신호로 변환하는 방법 및 장치
KR100424483B1 (ko) 일련의 데이터 워드를 변조신호로 변환하는 방법 및 장치
JP2003198377A (ja) 変調装置および方法、復調装置および方法、記録媒体、並びにプログラム
Hu et al. A new rate 8/12 run-length limited (2, 9) code for four-level read-only optical disc
KR20040038246A (ko) 연속적인 최소 런의 수를 제한하며 패리티 보존 특징을갖는 rll 코드의 변조 방법 및 변조 장치

Legal Events

Date Code Title Description
A201 Request for examination
E601 Decision to refuse application