JP2005149691A - シフトレジスタ回路 - Google Patents
シフトレジスタ回路 Download PDFInfo
- Publication number
- JP2005149691A JP2005149691A JP2004099058A JP2004099058A JP2005149691A JP 2005149691 A JP2005149691 A JP 2005149691A JP 2004099058 A JP2004099058 A JP 2004099058A JP 2004099058 A JP2004099058 A JP 2004099058A JP 2005149691 A JP2005149691 A JP 2005149691A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- shift register
- source
- drain
- transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004973 liquid crystal related substance Substances 0.000 claims description 24
- 239000007788 liquid Substances 0.000 abstract 1
- 102100040862 Dual specificity protein kinase CLK1 Human genes 0.000 description 13
- 238000010586 diagram Methods 0.000 description 11
- 101000749294 Homo sapiens Dual specificity protein kinase CLK1 Proteins 0.000 description 8
- 239000010409 thin film Substances 0.000 description 8
- 102100040844 Dual specificity protein kinase CLK2 Human genes 0.000 description 7
- 102100040856 Dual specificity protein kinase CLK3 Human genes 0.000 description 7
- 101000749291 Homo sapiens Dual specificity protein kinase CLK2 Proteins 0.000 description 7
- 101000749304 Homo sapiens Dual specificity protein kinase CLK3 Proteins 0.000 description 7
- 230000005856 abnormality Effects 0.000 description 7
- 239000003990 capacitor Substances 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 208000032368 Device malfunction Diseases 0.000 description 1
- 230000002159 abnormal effect Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000001808 coupling effect Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000007667 floating Methods 0.000 description 1
- 230000007257 malfunction Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal Display Device Control (AREA)
- Shift Register Type Memory (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
【解決手段】シフトレジスタ回路は、複数の直列されたシフトレジスタユニットからなる。各シフトレジスタユニットは、第1および第2パルス信号を出力し、第1パルス信号はシフトレジスタ回路の出力信号で負荷装置を駆動し、第2パルス信号は次のシフトレジスタユニットのトリガー信号である。シフトレジスタ回路に応用する液晶ディスプレイ駆動回路も開示される。
【選択図】図2a
Description
図3aは、シフトレジスタユニットの実施の形態1を示す。各レベルのシフトレジスタユニットは同じ構造なので、以下では、シフトレジスタユニット201の回路構造のみを説明する。シフトレジスタユニット201は、パルス生成装置211およびバッファ装置221を備える。本発明のパルス生成装置211およびバッファ装置221は、相同形態のトランジスタからなり、例えば、薄膜トランジスタTFT、或いは、MOSトランジスタ等である。
図4aは、本発明の実施の形態2を示す図である。実施の形態2は図3aのP型トランジスタをN型トランジスタに変更したものである。P型ユニットとN型ユニット間の転換は、技術者なら熟知しているため、ここでは詳述しない。図4bは実施の形態2のタイミング図である。トランジスタがN型に変わったので、タイミング図のレベルと図3b図は反転している。
本発明のシフトレジスタ回路は、液晶ディスプレイパネル(以下、LCDパネルという)の駆動回路中にも応用でき、図6は薄膜トランジスタLCDパネル、および、その周辺駆動回路の等価回路を示す図である。図で示されるように、LCDパネル1には縦横に交差したデータ電極(D1、D2、D3...Dmにより表示)、およびゲート電極(G1、G2...Gnにより表示)が形成され、各一組の交差したデータ電極とゲート電極は、1つの画素回路を制御するのに用いられる。例えば、データ電極D1とゲート電極G1は、1つの画素回路200を制御する。
本発明では好ましい実施の形態を前述の通り開示したが、これらは決して本発明に限定するものではなく、当該技術を熟知する者なら誰でも、本発明の精神と領域を脱しない範囲内で各種の変更やアレンジを加えることができ、従って本発明の保護範囲は、特許請求の範囲で指定した内容を基準とする。
10 ゲートドライバ
20 データドライバ
200 画素回路
2 シフトレジスタ回路
141、14n 負荷装置
121〜12n、201〜20n、SR1〜SR4 シフトレジスタユニット
211、21n パルス生成装置
221、22n バッファ装置
P1〜P10、N1〜N10 トランジスタ
Claims (28)
- シフトレジスタ回路であって、
トリガー信号に基づいて、第1および第2パルス信号を出力する第1レベルから第nレベルのシフトレジスタユニットからなり、前記各シフトレジスタユニットの前記第1パルス信号が前記シフトレジスタ回路の出力信号で、前記第2パルス信号が次のシフトレジスタユニットのトリガー信号であることを特徴とするシフトレジスタ回路。 - 前記各シフトレジスタユニットは、
前記トリガー信号を受信し、少なくとも1つの出力信号を生成するパルス生成装置と、
前記パルス生成装置の出力信号を受信し、前記第1および第2パルス信号を生成するバッファ装置と、
からなる請求項1記載のシフトレジスタ回路。 - 前記第1および第2パルス信号の信号波形、およびレベルは相同である請求項2記載のシフトレジスタ回路。
- 前記第1パルス信号の駆動能力は、前記第2パルス信号の駆動能力より大きい請求項3記載のシフトレジスタ回路。
- 前記パルス生成装置は、
クロック信号を受信するクロック端と、
前記トリガー信号を受信し、対応する前記パルス生成装置を駆動して、前記出力信号を生成し、前記バッファ装置に提供するセット端と、
リセット信号を受信し、対応する前記パルス生成装置をリセットして、前記出力信号を生成して前記バッファ装置に提供するのを停止させるリセット端と、
からなる請求項2記載のシフトレジスタ回路。 - 三進数で表わされる前記シフトレジスタユニットのレベルの、1の位が1であるシフトレジスタユニットは、クロック端が第1クロック信号に接続して前記クロック信号となり、リセット端が第2クロック信号に接続して前記リセット信号となり、
前記三進数で表わされるレベルの1の位が2であるシフトレジスタユニットは、クロック端が第2クロック信号に接続して前記クロック信号となり、リセット端が第3クロック信号に接続して前記リセット信号となり、
前記三進数で表わされるレベルの1の位が0であるシフトレジスタユニットは、クロック端が第3クロック信号に接続して前記クロック信号となり、リセット端が第1クロック信号に接続して前記リセット信号となる請求項5記載のシフトレジスタ回路。 - 前記パルス生成装置は、さらに、プリセット信号を受信し、前記出力信号のプリセット値を設定するプリセット端を備える請求項6記載のシフトレジスタ回路。
- 前記パルス生成装置が1つの出力信号を生成するとき、前記バッファ装置は、さらに、インバータを備える請求項7記載のシフトレジスタ回路。
- 前記パルス生成装置は、第1および第2出力信号を生成する請求項7記載のシフトレジスタ回路。
- 前記各パルス生成装置は、
第1ソース/ドレインが第1電位を接続する第1トランジスタと、
第1ソース/ドレインが前記第1電位を接続し、その第2ソース/ドレインが前記第1トランジスタのゲートを接続し、そのゲートが前記トリガー信号を受信する第2トランジスタと、
第1ソース/ドレインが前記第1トランジスタの第2ソース/ドレインを接続し、その第2ソース/ドレインおよびゲートが前記第2トランジスタのゲートを接続する第3トランジスタと、
第1ソース/ドレインが前記第1トランジスタのゲートを接続し、その第2ソース/ドレインおよびゲートが前記リセット信号を接続する第4トランジスタと、
第1ソース/ドレインが前記第1電位を接続し、その第2ソース/ドレインが前記第1トランジスタの第2ソース/ドレインを接続し、前記第1出力信号を生成するのに用いて、そのゲートは前記プリセット信号を受信する第5トランジスタと、
第1ソース/ドレインが前記第2トランジスタの第2ソース/ドレインを接続し、前記第2出力信号を生成するのに用い、その第2ソース/ドレインおよびゲートは前記プリセット信号を接続する第6トランジスタと、
からなる請求項9記載のシフトレジスタ回路。 - 前記各バッファ装置は、
第1ソース/ドレインが前記第1電位を接続し、その第2ソース/ドレインは前記第2パルス信号を受信するのに用いられ、そのゲートは前記第2出力信号を受信する第7トランジスタと、
第1ソース/ドレインが前記第1電位を接続し、その第2ソース/ドレインは前記第1パルス信号を出力するのに用いられ、そのゲートは前記第7トランジスタのゲートを接続する第8トランジスタと、
第1ソース/ドレインが前記第7トランジスタの第2ソース/ドレインを接続し、その第2ソース/ドレインは前記クロック信号を受信し、そのゲートは前記第1出力信号を受信する第9トランジスタと、
第1ソース/ドレインが前記第8トランジスタの第2ソース/ドレインを接続し、その第2ソース/ドレインは前記クロック信号を接続し、そのゲートは前記第9トランジスタのゲートを接続する第10トランジスタと、
からなる請求項9記載のシフトレジスタ回路。 - 前記第1〜第10トランジスタはP型で、前記第1電位は高供給電位VDDである請求項10または11記載のシフトレジスタ回路。
- 前記第1〜第10トランジスタはN型で、前記第1電位は接地電位である請求項10または11記載のシフトレジスタ回路。
- 前記第8および第10トランジスタのチャネル幅は前記第7および第9トランジスタの幅より大きい請求項11記載のシフトレジスタ回路。
- 複数の画素回路を備え、該画素回路はそれぞれ、対応するデータ電極とゲート電極に連接される液晶ディスプレイパネルを制御する、液晶ディスプレイパネルの駆動回路であって、該液晶パネル駆動回路は、
ビデオ信号を前記データ電極に伝送するデータドライバと、
スキャン信号を前記ゲート電極に伝送し、トリガー信号に基づいて、第1および第2パルス信号を出力する、少なくとも、第1レベル〜第nレベルのシフトレジスタユニットを備えるゲートドライバと、
からなり、前記各シフトレジスタユニットの第1パルス信号が前記スキャン信号で、前記各シフトレジスタユニットの第2パルス信号が次のシフトレジスタユニットのトリガー信号であることを特徴とする液晶パネルの駆動回路。 - 前記各シフトレジスタユニットは、
前記トリガー信号を受信し、少なくとも1つの出力信号を生成するパルス生成装置と、
前記パルス生成装置の出力信号を受信し、前記第1、第2パルス信号を生成するバッファ装置と、
からなる請求項15記載の液晶パネル駆動回路。 - 前記第1および第2パルス信号の信号波形、およびレベルは相同である請求項16記載の液晶パネル駆動回路。
- 前記第1パルス信号の駆動能力は、前記第2パルス信号の駆動能力より大きい請求項17記載の液晶パネル駆動回路。
- 前記パルス生成装置は、
クロック信号を受信するクロック端と、
前記トリガー信号を受信し、前記パルス生成装置を駆動して、前記出力信号を生成し、前記バッファ装置に提供するセット端と、
リセット信号を受信し、対応する前記パルス生成装置をリセットして、前記出力信号を生成して前記バッファ装置に提供するのを停止させるリセット端と、
からなる請求項16記載の液晶パネル駆動回路。 - 三進数で表わされる前記シフトレジスタユニットのレベルの、1の位が1であるシフトレジスタユニットは、クロック端が第1クロック信号に接続して前記クロック信号となり、リセット端が第2クロック信号に接続して前記リセット信号となり、
前記三進数で表わされるレベルの1の位が2であるシフトレジスタユニットは、クロック端が第2クロック信号に接続して前記クロック信号となり、リセット端が第3クロック信号に接続して前記リセット信号となり、
前記三進数で表わされるレベルの1の位が0であるシフトレジスタユニットは、クロック端が第3クロック信号に接続して前記クロック信号となり、リセット端が第1クロック信号に接続して前記リセット信号となる請求項19記載の液晶パネル駆動回路。 - 前記パルス生成装置は、さらに、プリセット信号を受信し、前記出力信号のプリセット値を設定するプリセット端を備える請求項20記載の液晶パネル駆動回路。
- 前記パルス生成装置が1つの出力信号を生成するとき、前記バッファ装置は、さらに、インバータを備える請求項21記載の液晶パネル駆動回路。
- 前記パルス生成装置は、第1および第2出力信号を生成する請求項21記載の液晶パネル駆動回路。
- 前記各パルス生成装置は、
第1ソース/ドレインが第1電位を接続する第1トランジスタと、
第1ソース/ドレインが前記第1電位を接続し、その第2ソース/ドレインが前記第1トランジスタのゲートを接続し、そのゲートが前記トリガー信号を受信する第2トランジスタと、
第1ソース/ドレインが前記第1トランジスタの第2ソース/ドレインを接続し、その第2ソース/ドレインおよびゲートが前記第2トランジスタのゲートを接続する第3トランジスタと、
第1ソース/ドレインが前記第1トランジスタのゲートを接続し、その第2ソース/ドレインおよびゲートが前記リセット信号を接続する第4トランジスタと、
第1ソース/ドレインが第1電位を接続し、その第2ソース/ドレインが前記第1出力信号を生成し、そのゲートは前記プリセット信号を受信する第5トランジスタと、
第1ソース/ドレインが前記第2出力信号を生成し、その第2ソース/ドレインおよびゲートは前記プリセット信号を接続する第6トランジスタと、
からなる請求項23記載の液晶パネル駆動回路。 - 前記各バッファ装置は、
第1ソース/ドレインが前記第1電位を接続し、その第2ソース/ドレインは前記第2パルス信号を受信するのに用いられ、そのゲートは前記第2出力信号を受信する第7トランジスタと、
第1ソース/ドレインが前記第1電位を接続し、その第2ソース/ドレインは前記第1パルス信号を出力するのに用いられ、そのゲートは前記第7トランジスタのゲートを接続する第8トランジスタと、
第1ソース/ドレインが前記第7トランジスタの第2ソース/ドレインを接続し、その第2ソース/ドレインは前記クロック信号を受信し、そのゲートは前記第1出力信号を受信する第9トランジスタと、
第1ソース/ドレインが前記第8トランジスタの第2ソース/ドレインを接続し、その第2ソース/ドレインは前記クロック信号を接続し、そのゲートは前記第9トランジスタのゲートを接続する第10トランジスタと、
からなる請求項24記載の液晶パネル駆動回路。 - 前記第1〜第10トランジスタはP型で、前記第1電位は高供給電位VDDである請求項25記載の液晶パネル駆動回路。
- 前記第1〜第10トランジスタはN型で、前記第1電位は接地電位である請求項25記載の液晶パネル駆動回路。
- 前記第8および第10トランジスタのチャネル幅は前記第7および第9トランジスタの幅より大きい請求項25記載の液晶パネル駆動回路。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW92132219 | 2003-11-18 | ||
TW092132219A TWI263191B (en) | 2003-11-18 | 2003-11-18 | Shift-register circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005149691A true JP2005149691A (ja) | 2005-06-09 |
JP4757451B2 JP4757451B2 (ja) | 2011-08-24 |
Family
ID=34568637
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004099058A Expired - Lifetime JP4757451B2 (ja) | 2003-11-18 | 2004-03-30 | シフトレジスタ回路 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7292218B2 (ja) |
JP (1) | JP4757451B2 (ja) |
TW (1) | TWI263191B (ja) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2009028353A1 (en) * | 2007-08-30 | 2009-03-05 | Sharp Kabushiki Kaisha | Shift register, display driver and display |
JP2010198666A (ja) * | 2009-02-24 | 2010-09-09 | Ricoh Co Ltd | シフトレジスタ用回路並びにこれを用いたシフトレジスタ及び画像表示装置 |
WO2011096153A1 (en) * | 2010-02-05 | 2011-08-11 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
KR101157958B1 (ko) * | 2005-08-31 | 2012-06-25 | 엘지디스플레이 주식회사 | 교차 구동 방식의 스테이지 구조 |
US9443608B2 (en) | 2012-04-25 | 2016-09-13 | Joled Inc. | Shift register having multiple output units connected in cascade as display device scan line driving circuit |
JP2019148830A (ja) * | 2012-02-29 | 2019-09-05 | 株式会社半導体エネルギー研究所 | 表示装置 |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4899327B2 (ja) * | 2005-03-15 | 2012-03-21 | カシオ計算機株式会社 | シフトレジスタ回路及びその駆動制御方法並びに駆動制御装置 |
KR101107714B1 (ko) * | 2005-04-22 | 2012-01-25 | 엘지디스플레이 주식회사 | 쉬프트 레지스터 및 이의 구동방법 |
JP5128102B2 (ja) | 2006-02-23 | 2013-01-23 | 三菱電機株式会社 | シフトレジスタ回路およびそれを備える画像表示装置 |
KR101296624B1 (ko) * | 2006-06-26 | 2013-08-14 | 엘지디스플레이 주식회사 | 액정 표시장치의 구동장치와 그 구동방법 |
TWI341507B (en) * | 2006-12-29 | 2011-05-01 | Chimei Innolux Corp | Shift register and liquid crystal display device |
GB2452279A (en) * | 2007-08-30 | 2009-03-04 | Sharp Kk | An LCD scan pulse shift register stage with a gate line driver and a separate logic output buffer |
KR20230145240A (ko) | 2010-02-18 | 2023-10-17 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
CN102881332A (zh) * | 2011-07-13 | 2013-01-16 | 广东中显科技有限公司 | 一种薄膜晶体管移位寄存器电路 |
CN104537977B (zh) | 2015-01-20 | 2017-08-11 | 京东方科技集团股份有限公司 | 一种goa单元及驱动方法、goa电路和显示装置 |
CN106898292B (zh) * | 2017-05-05 | 2018-07-20 | 合肥鑫晟光电科技有限公司 | 扫描驱动电路及其驱动方法、阵列基板和显示装置 |
CN109389926B (zh) * | 2017-08-11 | 2022-02-25 | 京东方科技集团股份有限公司 | 移位寄存器、栅极驱动电路、阵列基板 |
RU2691852C2 (ru) * | 2017-10-30 | 2019-06-18 | Федеральное государственное бюджетное образовательное учреждение высшего образования "Воронежский государственный технический университет" | Регистр сдвига |
CN108538244B (zh) * | 2018-04-20 | 2020-04-24 | 上海天马有机发光显示技术有限公司 | 一种移位寄存器及其驱动方法、发射驱动电路和显示装置 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06505605A (ja) * | 1991-02-28 | 1994-06-23 | トムソン−エルセーデー | 液晶ディスプレイの選択線走査器として使用されるシフトレジスタ |
JPH1031202A (ja) * | 1996-04-12 | 1998-02-03 | Thomson Multimedia Sa | トグリングバックプレーンを有するディスプレイマトリックスの選択ラインドライバ |
JP2000236234A (ja) * | 1998-12-22 | 2000-08-29 | Sharp Corp | スタティッククロックパルス発振器、空間光変調器、およびディスプレイ |
JP2002313093A (ja) * | 2001-04-13 | 2002-10-25 | Toshiba Corp | シフトレジスタ、駆動回路、電極基板及び平面表示装置 |
WO2003087921A2 (en) * | 2002-04-08 | 2003-10-23 | Samsung Electronics Co., Ltd. | Liquid crystal display device |
JP2004078172A (ja) * | 2002-06-15 | 2004-03-11 | Samsung Electronics Co Ltd | シフトレジスタ駆動方法並びにシフトレジスタ及びこれを備える液晶表示装置 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3516323B2 (ja) * | 1996-05-23 | 2004-04-05 | シャープ株式会社 | シフトレジスタ回路および画像表示装置 |
TWI237802B (en) * | 2000-07-31 | 2005-08-11 | Semiconductor Energy Lab | Driving method of an electric circuit |
-
2003
- 2003-11-18 TW TW092132219A patent/TWI263191B/zh not_active IP Right Cessation
-
2004
- 2004-03-30 JP JP2004099058A patent/JP4757451B2/ja not_active Expired - Lifetime
- 2004-06-10 US US10/865,311 patent/US7292218B2/en active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06505605A (ja) * | 1991-02-28 | 1994-06-23 | トムソン−エルセーデー | 液晶ディスプレイの選択線走査器として使用されるシフトレジスタ |
JPH1031202A (ja) * | 1996-04-12 | 1998-02-03 | Thomson Multimedia Sa | トグリングバックプレーンを有するディスプレイマトリックスの選択ラインドライバ |
JP2000236234A (ja) * | 1998-12-22 | 2000-08-29 | Sharp Corp | スタティッククロックパルス発振器、空間光変調器、およびディスプレイ |
JP2002313093A (ja) * | 2001-04-13 | 2002-10-25 | Toshiba Corp | シフトレジスタ、駆動回路、電極基板及び平面表示装置 |
WO2003087921A2 (en) * | 2002-04-08 | 2003-10-23 | Samsung Electronics Co., Ltd. | Liquid crystal display device |
JP2004078172A (ja) * | 2002-06-15 | 2004-03-11 | Samsung Electronics Co Ltd | シフトレジスタ駆動方法並びにシフトレジスタ及びこれを備える液晶表示装置 |
Cited By (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101157958B1 (ko) * | 2005-08-31 | 2012-06-25 | 엘지디스플레이 주식회사 | 교차 구동 방식의 스테이지 구조 |
WO2009028353A1 (en) * | 2007-08-30 | 2009-03-05 | Sharp Kabushiki Kaisha | Shift register, display driver and display |
JP2010198666A (ja) * | 2009-02-24 | 2010-09-09 | Ricoh Co Ltd | シフトレジスタ用回路並びにこれを用いたシフトレジスタ及び画像表示装置 |
WO2011096153A1 (en) * | 2010-02-05 | 2011-08-11 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
US8638322B2 (en) | 2010-02-05 | 2014-01-28 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
US9007351B2 (en) | 2010-02-05 | 2015-04-14 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
JP2021028720A (ja) * | 2012-02-29 | 2021-02-25 | 株式会社半導体エネルギー研究所 | 表示装置 |
JP2019148830A (ja) * | 2012-02-29 | 2019-09-05 | 株式会社半導体エネルギー研究所 | 表示装置 |
US10777290B2 (en) | 2012-02-29 | 2020-09-15 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
US11017871B2 (en) | 2012-02-29 | 2021-05-25 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
JP2021179614A (ja) * | 2012-02-29 | 2021-11-18 | 株式会社半導体エネルギー研究所 | ゲートドライバ |
JP7149382B2 (ja) | 2012-02-29 | 2022-10-06 | 株式会社半導体エネルギー研究所 | ゲートドライバ、表示装置 |
US11538542B2 (en) | 2012-02-29 | 2022-12-27 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
US11600348B2 (en) | 2012-02-29 | 2023-03-07 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
US9443608B2 (en) | 2012-04-25 | 2016-09-13 | Joled Inc. | Shift register having multiple output units connected in cascade as display device scan line driving circuit |
Also Published As
Publication number | Publication date |
---|---|
US7292218B2 (en) | 2007-11-06 |
US20050104836A1 (en) | 2005-05-19 |
TW200518014A (en) | 2005-06-01 |
TWI263191B (en) | 2006-10-01 |
JP4757451B2 (ja) | 2011-08-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4757451B2 (ja) | シフトレジスタ回路 | |
CN104537970B (zh) | 栅极驱动单元、栅极驱动电路及驱动方法、显示装置 | |
US8102962B2 (en) | Bidrectional shifter register and method of driving same | |
EP2838079B1 (en) | Shift register unit and driving method for the same, shift register, and display device | |
US7492853B2 (en) | Shift register and image display apparatus containing the same | |
KR100838653B1 (ko) | 시프트 레지스터 회로 및 그것을 구비한 화상표시장치 | |
US20150279480A1 (en) | Shift register, display device provided therewith, and shift-register driving method | |
WO2018205543A1 (zh) | 移位寄存器、其驱动方法、栅极集成驱动电路及显示装置 | |
US11763719B2 (en) | Gate driving unit circuit and method of driving the same, gate driving circuit and display apparatus | |
US20150262703A1 (en) | Shift register, display device provided therewith, and shift-register driving method | |
US7406146B2 (en) | Shift register circuit | |
KR102383363B1 (ko) | 게이트 구동 회로 및 이를 포함하는 표시 장치 | |
US20100067646A1 (en) | Shift register with embedded bidirectional scanning function | |
CN107895562B (zh) | 高稳定性的脉冲宽度可调式移位寄存器 | |
US20080303769A1 (en) | Image display device and drive circuit | |
CN104361852A (zh) | 移位寄存器、栅极驱动电路及显示装置 | |
US11081042B2 (en) | Gate driving unit, driving method thereof, gate driving circuit and display device | |
WO2021022540A1 (zh) | 移位寄存器及其驱动方法、栅极驱动电路、显示装置 | |
CN110782940A (zh) | 移位寄存单元、栅极驱动电路、阵列基板及显示装置 | |
CN110111720A (zh) | 移位寄存器、栅极驱动电路、显示面板及显示装置 | |
CN111105759B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置 | |
CN105446402A (zh) | 可控电压源、移位寄存器及其单元和一种显示器 | |
US11830408B2 (en) | Shift register unit and method of driving the same, gate driving circuit, and display device | |
JP2008301647A (ja) | 電圧発生回路およびそれを備える画像表示装置 | |
US9858874B2 (en) | Scan driving circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20051116 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20090310 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20090310 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20090310 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20090526 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20090826 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100323 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20100622 |
|
RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20100622 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100722 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100811 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20100823 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110517 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110601 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4757451 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140610 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
EXPY | Cancellation because of completion of term |