JP2004307693A - 多孔質膜形成用組成物、多孔質膜の製造方法、多孔質膜、層間絶縁膜、及び半導体装置 - Google Patents

多孔質膜形成用組成物、多孔質膜の製造方法、多孔質膜、層間絶縁膜、及び半導体装置 Download PDF

Info

Publication number
JP2004307693A
JP2004307693A JP2003104773A JP2003104773A JP2004307693A JP 2004307693 A JP2004307693 A JP 2004307693A JP 2003104773 A JP2003104773 A JP 2003104773A JP 2003104773 A JP2003104773 A JP 2003104773A JP 2004307693 A JP2004307693 A JP 2004307693A
Authority
JP
Japan
Prior art keywords
porous film
carbon atoms
group
forming
film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2003104773A
Other languages
English (en)
Inventor
Fujio Yagihashi
不二夫 八木橋
Motoaki Iwabuchi
元亮 岩淵
Takeshi Asano
健 浅野
Hideo Nakagawa
秀夫 中川
Masaru Sasago
勝 笹子
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shin Etsu Chemical Co Ltd
Panasonic Holdings Corp
Original Assignee
Shin Etsu Chemical Co Ltd
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shin Etsu Chemical Co Ltd, Matsushita Electric Industrial Co Ltd filed Critical Shin Etsu Chemical Co Ltd
Priority to JP2003104773A priority Critical patent/JP2004307693A/ja
Priority to US10/819,581 priority patent/US20040201014A1/en
Publication of JP2004307693A publication Critical patent/JP2004307693A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02126Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02203Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being porous
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02205Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition
    • H01L21/02208Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si
    • H01L21/02214Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound comprising silicon and oxygen
    • H01L21/02216Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound comprising silicon and oxygen the compound being a molecule comprising at least one silicon-oxygen bond and the compound having hydrogen or an organic group attached to the silicon or oxygen, e.g. a siloxane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02282Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process liquid deposition, e.g. spin-coating, sol-gel techniques, spray coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/314Inorganic layers
    • H01L21/316Inorganic layers composed of oxides or glassy oxides or oxide based glass
    • H01L21/31695Deposition of porous oxides or porous glassy oxides or oxide based porous glass
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76822Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc.
    • H01L21/76828Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc. thermal treatment

Abstract

【課題】通常の半導体プロセスに用いられる方法によって、容易に、任意に制御された膜厚の薄膜が形成可能であり、かつ安定性に優れた多孔質膜形成用塗布液、及びこの多孔質膜を内蔵する半導体装置を提供する。
【解決手段】本発明は、一般式(1)と(2)
(R)Si(OR4−a (1)
(RO)(R4−bSi−R−Si(OR(R4−c (2)
で表されるシラン化合物から選ばれる一種以上を酸性物質を触媒とする条件下加水分解縮合して得られた反応溶液を、塩基性物質を触媒とする条件下で更に加水分解縮合して得られる重合体を含む溶液と、好ましくは有機溶媒を含有することを特徴とする多孔質膜形成用組成物を提供する。
【選択図】 なし

Description

【0001】
【発明の属する技術分野】
本発明は、誘電特性、密着性、塗膜の均一性、機械強度に優れ、吸湿性を低減化した多孔質膜を形成しうる膜形成用組成物、多孔質膜の形成方法及び形成された多孔質膜、並びに多孔質膜を内蔵する半導体装置に関する。
【0002】
【従来の技術】
半導体集積回路の形成においては、その高集積化に伴い、金属配線間の寄生容量である配線間容量の増加に起因する配線遅延時間の増大が半導体回路の高性能化の妨げになっている。配線遅延時間は、金属配線の電気抵抗と配線間の静電容量の積に比例する所謂RC遅延と呼ばれるものである。この配線遅延時間を小さくするためには、金属配線の抵抗を小さくするか又は配線間の容量を小さくすることが必要である。
このようにして配線金属の抵抗及び配線間容量を小さくする事によって、半導体装置は高集積化しても配線遅延を引き起こさなくなるため、デバイスサイズの縮小と高速化が可能になり、さらに消費電力も小さく抑えることが可能になる。
【0003】
金属配線の抵抗を小さくするために、最近では従来適用されてきたアルミニウムによる配線に対し、金属銅を配線として用いるデバイス構造が採用されるようになってきた。しかしこれのみでは高性能化に限界があり、配線間容量の低減が半導体のさらなる高性能化にとって急務となってきている。
【0004】
配線間容量を小さくする方法としては、金属配線同士の間に形成される層間絶縁膜の比誘電率を低くすることが考えられる。このような低比誘電率の絶縁膜としては従来用いられてきたシリコン酸化膜に代えて多孔質膜の検討が行われており、特に比誘電率2.0以下の材料としては多孔質膜が唯一実用的な膜と言え、そこで種々の多孔質膜の形成方法が提案されている。
【0005】
第一の多孔質膜の形成方法としては、熱的に不安定な有機成分を含むシロキサンポリマーの前駆体溶液を合成した後、その前駆体溶液を基板上に塗布して塗布膜を形成し、その後熱処理を行って有機成分を分解、揮発させることによって、成分が揮発した後に多数の細孔を形成させるという方法がある。
【0006】
第二の多孔質膜の形成方法としては、シリカゾル溶液を基板上に塗布するかCVD法を行うことによってウェットゲルを形成した後、このウェットゲルから溶媒の蒸発速度を制御することにより、体積収縮を抑制しながらシリカゾルの縮合反応を行わせ、多孔質膜を形成する方法が知られている。
【0007】
第三の多孔質膜形成方法としては、シリカ微粒子の溶液を基板上に塗布して塗布膜を形成した後、塗布膜を焼き固めることによって、シリカ微粒子同士の間に多数の細孔を形成する方法が知られている。
【0008】
さらに第四の方法として、特許文献1には、(A)(RSi(OR104−m(Rは一価の有機基で、mは0〜2の整数)で表される成分、(B)金属キレート化合物、及び(C)ポリアルキレンオキサイド構造を有する化合物を含有することを特徴とする多孔質膜形成用組成物に関する提案がなされている。
【0009】
しかしながらこれらの方法にはそれぞれ大きな欠点がある。
即ち、第一の多孔質膜の形成方法は、シロキサンポリマーの前駆体溶液を合成する必要があるのでコストが高くなるという問題があると共に、前駆体溶液を塗布して塗布膜を形成するため、塗布膜中に残留するシラノール基の量が多くなるので、後に行われる熱処理工程において水分などが蒸発する脱ガス現象及び多孔質膜の吸湿に起因する膜質の劣化などの問題がある。
【0010】
また、第二の多孔質膜の形成方法は、ウェットゲルからの溶媒の蒸発速度を制御するために特殊な塗布装置が必要になるので、コストが高くなるという問題がある。さらに、細孔の表面に多数のシラノールが残留し、このままでは吸湿性が高く著しい膜質の劣化が生じるため、表面のシラノールをシリル化する必要があるので、工程が複雑になるという問題もある。なお、ウェットゲルをCVD法により形成する場合には、半導体プロセスで通常用いられているプラズマCVD装置とは異なる特殊なCVD装置が必要になるので、やはりコストが高くなるという問題がある。
【0011】
第三の多孔質膜形成方法は、シリカ微粒子同士の間に形成される細孔の径は、幾何学的に堆積されるシリカ微粒子の堆積構造により決定されるため、細孔の径が非常に大きくなってしまうため、多孔質膜の比誘電率を2以下にすることが困難であるという問題がある。
【0012】
第四の方法の場合、(A)、(B)、(C)の三成分中(B)の金属キレート化合物は、(A)、(C)の両成分の相溶性を向上させ、硬化後の塗膜の厚さを均一にするために必要な成分であり必須であるが、製造プロセスを複雑化し、コストも上昇させる要因となり好ましくない。即ちキレート成分なしで均一な溶液が形成でき、硬化後の塗膜も平坦であるような材料の開発が望まれている。
【0013】
このような従来用いられた多孔質の形成方法に対して、近年、シリコーン樹脂を酸性触媒ではなく塩基性の触媒存在下で加水分解縮合することによって製造されるシリコーン樹脂が塗布焼結によって多孔質膜を形成し、低い誘電率を示すことが明らかになってきた。
しかしながらこの場合も、シリコン樹脂から形成される薄膜は、比較的高い誘電率の場合には高い機械的強度がえられるものの、低い誘電率を達成すると機械的強度低下してしまい、半導体実デバイスの製造には適しないという問題がある。
【0014】
以上のように、従来の材料では熱処理工程において膜質の劣化が生じたり、コストが高くなるという問題を有していた。また、多孔質膜を形成する際に空孔径が大きくなってしまうために低誘電率化が困難であるという問題を有していた。さらに、従来の多孔質膜を半導体装置の多層配線に絶縁膜として組み込む場合に、半導体装置製造に必要な機械強度が得られないという問題を有していた。
このように、半導体装置の多層配線に絶縁膜として使用する多孔質膜の比誘電率が大きいと半導体装置の多層配線におけるRC遅延の増大をもたらし、半導体装置の性能(高速、低消費電力)の向上が図れないという大きな問題があった。また、その多孔質膜の機械強度が弱いと半導体装置の信頼性が低下するという問題があった。
【0015】
【特許文献1】
特開2000−44875号公報
【0016】
【発明が解決しようとする課題】
以上の問題に鑑みて、本発明は、通常の半導体プロセスに用いられる方法によって、容易に、任意に制御された膜厚の薄膜が形成可能であり、かつ安定性に優れた、高い機械的強度を示す多孔質膜を形成可能な塗布液を提供することを目的とする。また、本発明は、この多孔質膜を内蔵する高性能かつ高信頼性を備えた半導体装置を提供することを目的とする。
【0017】
【課題を解決するための手段】
本発明者らは、上記多孔質膜形成用塗布液の開発を目指し鋭意検討を行った結果、半導体製造プロセスに適用可能な、低誘電率でありながら高い機械的強度を示す多孔質膜形成用組成物及び多孔質膜の製造方法に到達し、本発明を完成した。
【0018】
即ち、本発明は、下記一般式(1)と(2)
(R)Si(OR4−a (1)
(RO)(R4−bSi−R−Si(OR(R4−c (2)
で表されるシラン化合物から選ばれる一種以上を酸性物質を触媒とする条件下加水分解縮合して得られた反応溶液を、塩基性物質を触媒とする条件下で更に加水分解縮合して得られる重合体を含む溶液と、好ましくは有機溶媒を含有することを特徴とする多孔質膜形成用組成物、多孔質膜形成用組成物を用いて得られる多孔質膜及び層間絶縁膜を提供する。
一般式(1)中、Rは置換基を有してよい炭素数1〜8の直鎖若しくは分枝状のアルキル基又はアリール基を示し、Rが複数含まれる場合には、各々独立して互いに同じでも異なってもよく、Rは炭素数1〜4のアルキル基を示し、Rが複数含まれる場合には、各々独立して互いに同じでも異なってもよく、aは0〜3の整数を示す。
一般式(2)中、R及びRはそれぞれ独立に炭素数1〜4のアルキル基を示し、R及びRはそれぞれ独立に炭素数1〜8の直鎖もしくは分岐状のアルキル基又はアリール基を示し、b及びcはそれぞれ独立して0〜3の整数を示し、Rは独立して酸素原子又はフェニレン基又は−(CH−(式中dは1〜6の整数を表す)又は−{Si(R)(R)O}−(式中R及びRは炭素数1〜6のアルキル基又はアリール基を表し、eは1〜20の整数を示す。
【0019】
本発明の半導体装置は、下記一般式(1)と(2)
(R)Si(OR4−a (1)
(RO)(R4−bSi−R−Si(OR(R4−c (2)
(一般式(1)中、Rは置換基を有してよい炭素数1〜8の直鎖若しくは分枝状のアルキル基又はアリール基を示し、Rが複数含まれる場合には、各々独立して互いに同じでも異なってもよく、Rは炭素数1〜4のアルキル基を示し、Rが複数含まれる場合には、各々独立して互いに同じでも異なってもよく、aは0〜3の整数を示す。
一般式(2)中、R及びRはそれぞれ独立に炭素数1〜4のアルキル基を示し、R及びRはそれぞれ独立に炭素数1〜8の直鎖もしくは分岐状のアルキル基又はアリール基を示し、b及びcはそれぞれ独立して0〜3の整数を表し、Rは独立して酸素原子又はフェニレン基又は−(CH−(式中dは1〜6の整数を表す)又は−{Si(R)(R)O}−(式中R及びRは炭素数1〜6のアルキル基又はアリール基を示し、eは1〜20の整数を示す。)
で表されるシラン化合物から選ばれる一種以上を酸性物質を触媒とする条件下で加水分解縮合して得られた反応溶液を、塩基性物質を触媒とする条件下で更に加水分解縮合して得られる重合体を含む溶液を含有することを特徴とする多孔質膜形成用組成物を用いて形成された多孔質膜を内部に備えている。具体的には、半導体装置の多層配線の絶縁膜として前記多孔質膜が使用されている。
このようにすると、半導体装置の機械強度を確保した上で多孔質膜の吸湿性が低減されるため低誘電率の絶縁膜を内蔵した半導体装置が実現される。絶縁膜の低誘電率化により、多層配線の周囲の寄生容量は低減され、半導体装置の高速動作及び低消費電力動作が達成される。
また、本発明の半導体装置において、多層配線の同一層の金属配線間絶縁膜、又は上下金属配線層の層間絶縁膜に、多孔質膜が存在することが好ましい。このようにすると、高性能かつ高信頼性を備えた半導体装置が実現される。
【0020】
【発明の実施の形態】
本発明に用いられるシラン化合物は、一般式(1)で表されるものである。一般式(1)中、Rは炭素数1〜8の直鎖若しくは分枝状のアルキル基又はアリール基を表し、置換基を有することができる。具体例としては、メチル基、エチル基、プロピル基、イソプロピル基、ブチル基、イソブチル基、sec−ブチル基、tert−ブチル基、ペンチル基、sec−ペンチル基、ネオペンチル基、ヘキシル基、2−エチルヘキシル基、ヘプチル基、オクチル基、フェニル基、o−トリル基、m−トリル基、p−トリル基、キシリル基、ベンジル基などが挙げられる。
【0021】
一般式(1)中、Rは、炭素数1〜4のアルキル基である。具体例としては、メチル基、エチル基、プロピル基、イソプロピル基、ブチル基などが挙げられる。一般式(1)中、aは0〜3の整数である。
【0022】
一般式(1)のシラン化合物の例としては、テトラメトキシシラン、テトラエトキシシラン、テトラプロポキシシラン、テトラブトキシシラン、メチルトリメトキシシラン、メチルトリエトキシシラン、メチルトリプロポキシシラン、エチルトリメトキシシラン、プロピルトリメトキシシラン、ブチルトリメトキシシラン、ペンチルトリメトキシシラン、ヘキシルトリメトキシシラン、2−エチルヘキシルトリメトキシシラン、フェニルトリメトキシシラン、ジメチルジメトキシシラン、ジメチルジエトキシシラン、トリメチルメトキシシラン、トリエチルメトキシシラン、ブチルジメチルメトキシシラン等が挙げられるが、これらに限定されるものではない。
【0023】
一般式(2)のシラン化合物の例としては、ビス(トリメトキシシリル)メタン、ビス(トリエトキシシリル)メタン、ビス(メチルジメトキシシリル)メタン、ビス(メチルジエトキシシリル)メタン、ビス(ジメトキシシリル)メタン、ビス(ジエトキシシリル)メタン、ビス(ジメチルシリル)メタン、ビス(ジメチルメトキシシリル)メタン、ビス(ジメチルエトキシシリル)メタン、ビス−1,2−(トリメトキシシリル)エタン、ビス−1,2−(トリエトキシシリル)エタン、ビス−1,2−(メチルジメトキシシリル)エタン、ビス−1,2−(メチルジエトキシシリル)エタン、ビス−1,2−(メチルメトキシシリル)エタン、ビス−1,2−(メチルエトキシシリル)エタン、ビス−1,2−(ジメトキシシリル)エタン、ビス−1,2−(ジエトキシシリル)エタン、ビス−1,2−(ジメチルシリル)エタン、ビス−1,2−(ジメチルメトキシシリル)エタン、ビス−1,2−(ジメチルエトキシシリル)エタン、ビス−1,6−(トリメトキシシリル)ヘキサン、ビス−1,6−(トリエトキシシリル)ヘキサン、ビス−1,6−(メチルジメトキシシリル)ヘキサン、ビス−1,6−(メチルジエトキシシリル)ヘキサン、ビス−1,6−(メチルメトキシシリル)ヘキサン、ビス−1,6−(メチルエトキシシリル)ヘキサン、ビス−1,6−(ジメトキシシリル)ヘキサン、ビス−1,6−(ジエトキシシリル)ヘキサン、ビス−1,6−(ジメチルシリル)ヘキサン、ビス−1,6−(ジメチルメトキシシリル)ヘキサン、ビス−1,6−(ジメチルエトキシシリル)ヘキサン、ビス−1,4−(トリメトキシシリル)ベンゼン、ビス−1,4−(トリエトキシシリル)ベンゼン、ビス−1,4−(メチルジメトキシシリル)ベンゼン、ビス−1,4−(メチルジエトキシシリル)ベンゼン、ビス−1,4−(メチルメトキシシリル)ベンゼン、ビス−1,4−(メチルエトキシシリル)ベンゼン、ビス−1,4−(ジメトキシシリル)ベンゼン、ビス−1,4−(ジエトキシシリル)ベンゼン、ビス−1,4−(ジメチルシリル)ベンゼン、ビス−1,4−(ジメチルメトキシシリル)ベンゼン、ビス−1,4−(ジメチルエトキシシリル)ベンゼン等が挙げられる。
【0024】
これらシラン化合物は、酸性物質を触媒とする条件下で加水分解縮合して重合体溶液とする。その際に用いられる酸としては、塩酸、硫酸、硝酸等の無機酸、メタンスルホン酸、ベンゼンスルホン酸、p−トルエンスルホン酸、トリフルオロメタンスルホン酸などのスルホン酸、ギ酸、酢酸、プロピオン酸、シュウ酸、マロン酸、フマル酸、マレイン酸、酒石酸、クエン酸、リンゴ酸などの有機酸及びリン酸等が挙げられる。
【0025】
この際に用いる酸性物質として、溶媒に不溶な重合体上に、溶媒中解離してプロトンを発生することができるような、酸性の官能基が結合した構造を有するものを用いた場合、反応終了時に触媒を炉別することによって容易に除去できるため、次の段階の反応に悪影響を与えず特に好ましい。この場合に用いられる酸性官能基としてはスルホ基(−SOH)やカルボキシル基(−COOH)があげられ、例えばポリスチレン骨格にこれらの官能基を有する置換基を結合したものとして、具体的にはカチオン交換樹脂があげられるが、これに限定されるものではない。
【0026】
酸性物質は単独又は二以上の混合物して用いることができる。酸性物質の添加量は、シラン化合物に対して、好ましくは0.0001〜0.2モル当量、更に好ましくは0.001〜0.05モル当量である。
また、加水分解のための水は、好ましくは、シラン化合物を完全に加水分解するために必要なモル数の0.5〜10倍量、より好ましくは1.0〜4.0倍量が用いられる。
【0027】
このようにして合成された溶液は、更に、塩基性物質を触媒とする条件下重合される。この場合に用いる塩基性物質としては、アンモニア、メチルアミン、エチルアミン、プロピルアミン、ジイソプロピルアミン、トリエチルアミン、トリエタノールアミン等のアミン類や、水酸化テトラメチルアンモニウム、水酸化ベンジルトリメチルアンモニウム、水酸化ドデシルトリメチルアンモニウム、水酸化テトラデシルトリメチルアンモニウム、水酸化ヘキサデシルトリメチルアンモニウム、水酸化オクタデシルトリメチルアンモニウム、水酸化テトラエチルアンモニウム、水酸化テトラプロピルアンモニウム、水酸化テトラブチルアンモニウムなどの水酸化アンモニウム塩、水酸化ナトリウム、水酸化カリウム、水酸化カルシウム、水酸化バリウム等のアルカリ金属水酸化物又はアルカリ土類金属水酸化物等が挙げられる。更にポリスチレン骨格に第4級アンモニウムイオン、第3級アミン、第2級アミン、第一級アミンを有する置換基が結合したいわゆるアニオン交換樹脂も用いることができる。塩基性物質として、好ましくはアンモニア又は有機アミンである。塩基性物質は、単独又は二以上の混合物して用いることができる。塩基性物質の添加量は、シラン化合物1モルに対して、好ましくは0.01〜10モル、更に好ましくは0.1〜1モルである。
【0028】
この第2段目の重合においては、水と共にアルコールなどの溶媒の溶液として反応を行う。この際に用いる水の量は、原料のシラン化合物に対して1〜500重量倍量、より好ましくは10〜200重量倍量用いられる。これに共存させる溶媒としては水に対して任意に混合可能な溶媒であれば特に限定されないが、例えばメタノール、エタノール、プロパノール、イソプロピルアルコール、第3級ブチルアルコール、プロピレングリコールモノメチルエーテル、プロピレングリコールモノプロピルエーテル、アセトン等が挙げられる。これらの溶媒は原料シランに対して1〜1000重量倍量、より好ましくは20〜300重量倍量用いられる。
【0029】
このようにして合成された重合体溶液は、減圧下に溶媒を蒸発させることによって濃縮し、更に半導体装置の製造に用いられる塗布装置に適用するのに適した溶媒に置き換えることによって、塗布液とする。この際に用いられる溶媒としては重合体が溶解可能な塗布溶媒であればどのような物でも用いることができるが、例えばn−プロピルアルコール、i−プロピルアルコール、n−ブチルアルコール、sec−ブチルアルコール、i−ブチルアルコール、t−ブチルアルコール、n−ペンチルアルコール、i−ペンチルアルコール、2−メチルブタノール、sec−ペンチルアルコール、t−ペンチルアルコール、3−メトキシブタノール、n−ヘキシルアルコール、2−メチルペンタノール、sec−ヘキシルアルコール、2−エチルブタノール、プロピレングリコールモノメチルエーテル、プロピレングリコールモノエチルエーテル、プロピレングリコールモノプロピルエーテル、ジエチレングリコールモノメチルエーテル、ジエチレングリコールモノエチルエーテル、ジエチレングリコールモノプロピルエーテル、ジプロピレングリコールモノメチルエーテル、ジプロピレングリコールモノエチルエーテル、ジプロピレングリコールモノプロピルエーテル等のアルコール系溶媒、アセトン、メチルエチルケトン、メチル−n−プロピルケトン、メチル−n−ブチルケトン、ジエチルケトン、メチル−i−ブチルケトン、メチル−n−ペンチルケトン、エチル−n−ブチルケトン、メチル−n−ヘキシルケトン、ジ−i−ブチルケトン、シクロヘキサノン、2−ヘキサノン、メチルシクロヘキサノン、2,4−ペンタンジオン、アセトニルアセトン、アセチルアセトン、2,4−ヘキサンジオン、2,4−ヘプタンジオン、3,5−ヘプタンジオン、2,4−オクタンジオン、2,4−ノナンジオンなどのケトン系溶媒、ジエチルカーボネート、炭酸エチレン、炭酸プロピレン、炭酸ジエチル、酢酸エチル、γ−ブチロラクトン、γ―バレロラクトン、酢酸−n−プロピル、酢酸−i−プロピル、酢酸−n−ブチル、酢酸−i−ブチル、酢酸−sec−ブチル、酢酸−t−ブチル、酢酸−n−ペンチル、酢酸−i−ペンチル、酢酸−sec−ペンチル、酢酸−3−メトキシブチル、酢酸−2−エチルブチル、酢酸−2−エチルヘキシル、酢酸シクロヘキシル、アセト酢酸メチル、アセト酢酸エチル、酢酸エチレングリコールモノメチルエーテル、酢酸エチレングリコールモノエチルエーテル、酢酸ジエチレングリコールモノメチルエーテル、酢酸ジエチレングリコールモノエチルエーテル、酢酸プロピレングリコールモノメチルエーテル、酢酸プロピレングリコールモノエチルエーテル、酢酸プロピレングリコールモノプロピルエーテル、酢酸プロピレングリコールモノブチルエーテル、酢酸ジプロピレングリコールモノメチルエーテル、ジ酢酸グリコール、酢酸メトキシトリグリコール、プロピオン酸エチル、プロピオン酸−n−ブチル、シュウ酸ジエチル、シュウ酸ジ−n−ブチル、乳酸メチル、乳酸エチル、乳酸−n−プロピル、乳酸−n−ブチル、マロン酸ジエチル、フタル酸ジメチル、N−エチルホルムアミド、N,N−ジメチルホルムアミド、N,N−ジメチルアセトアミド、N−メチルピロリドン、N−ホルミルモルホリン、N−ホルミルピペリジン、N−ホルミルピロリジン、N−アセチルモルホリン、N−アセチルピペリジンなどがあげられ、これらは一種以上を混合して用いることもできる。
希釈の程度としては、粘度や目的とする膜厚等により異なるが、通常、溶媒が50〜95重量%となる量である。
【0030】
これらシラン化合物の加水分解縮合反応は通常の加水分解縮合反応に用いられる条件下で行われるが、反応温度としては通常0℃から加水分解縮合によって生成するアルコールの沸点の範囲であり、好ましくは室温から60℃である。
反応時間は、特に限定されないが、通常10分から18時間であり、更に好ましくは30分から3時間程度行われる。
【0031】
一般式(1)又は(2)のシラン化合物から得られる重合体の好ましい重量平均分量しては、ゲルパーミエションクロマトグラフィー(GPC)を用いポリスチレン換算では、500〜1,000,000である。
【0032】
このようにして合成された重合体溶液は、これ自体としても用いられるが、さらに少量の他の成分を含有する状態でも用いることができる。他の成分の例としては、チタンの酸化物やアルミニウムの酸化物、ジルコニウムの酸化物等が挙げられ、主成分である一般式(1)又は(2)のシラン化合物の重量に対して好ましくは0〜20重量%である。
【0033】
本発明の多孔質膜形成用組成物は、塗布液として用いることができ、例えば、溶質の濃度を制御し、かつ適当な回転数を用いてスピン塗布することで、任意の膜厚が形成可能となる。実際の膜厚としては、通常0.1〜2μm程度の膜厚の薄膜を形成し、引き続く溶媒を除去するために乾燥工程で処理される。塗布方法としては、スピンコーティングに限らす、スキャン塗布、ディップコート、バーコート等が用いられる。
【0034】
このようにして形成された薄膜は、通常乾燥工程(通常、半導体プロセスでプリベークと呼ばれる工程)で、好ましくは60〜120℃で30秒から3分程度加熱することで溶媒除去と硬化をおこなう。また加熱雰囲気は通常大気中で行われるが、窒素やアルゴンなどの不活性ガスや、酸素含有窒素雰囲気下で行うことも可能である。
【0035】
このように形成された薄膜は、多孔質化工程により多孔質化される。すなわち、高温で加熱処理することにより多孔質膜が形成される。この際の加熱の方法としては特に限定されず、ホットプレートやウェーハー処理用の加熱炉を用いることができる。加熱温度としては好ましくは150〜450℃であり、加熱時間は好ましくは1分〜3時間程度である。加熱雰囲気としては大気中、窒素、アルゴンなどの不活性ガス雰囲気中、酸素ガスやフッ素ガスなどの反応性ガスを含有する不活性ガス雰囲気中、真空中などで行うことができ、これらの条件を組み合わせて他段階で加熱する方法も有効である。
【0036】
このように加熱処理を施した薄膜は、大きな比表面積を有し、通常500〜1,000m/gの値が、窒素ガスの吸着によるBET法による表面積測定(島津tristar3000)によって得られる。このことによって、非常に小さな比誘電率を示す薄膜を形成できる。本発明の多孔質膜は、自動水銀プローブ法を用いて測定すると、比誘電率1.9〜3.0程度を与えることもできる。
【0037】
また、このようにして得られた多孔質膜は、極めて小さな領域に細孔分布を有し、その細孔径は通常1〜3nmの範囲であり、3nmを超える領域には殆ど空孔分布を有しないという特徴を示す。これは、ガス吸着によるBET表面積測定によって確認できる。
このようにして得られた薄膜は小さな細孔が均一に分散していることから、このようにして得られた薄膜は、膜全体に対する空孔の割合が極めて高いにもかかわらず機械的強度の低下が最低限に抑えられ、大きな機械的強度を示す。機械的強度の指標としては様々な方法が知られているが、例えばナノインデンテーションによる測定でハードネスとして通常0.1〜1.0GPa、モジュラスとして2.0〜10GPa程度のものが得られる。これは、通常シロキサン樹脂中に熱分解型ポリマーを添加して、これを加熱によって除去し空孔を形成するタイプの多孔質材料では、ハードネスとして0.05〜2GPa、モジュラスとして1.0〜4.0GPa程度しか得られないことに比較し、極めて機械的強度の大きな薄膜が得られていると言える。
【0038】
本発明の多孔質膜は、特に半導体集積回路における配線の層間絶縁膜として好ましい。半導体装置は、高集積化しても配線遅延を引き起こさなくするに、配線間容量を小さくすることが必要となる。これを達成するための種々の手段が考えられているが、金属配線同士の間に形成される層間絶縁膜の比誘電率を低くすることもその一つである。本発明の多孔質形成用組成物を用いて層間絶縁膜を製造すると、デバイスサイズの縮小と高速化が可能になり、さらに消費電力も小さく抑えることが可能になる。
しかしながら、低誘電率化するために膜に空孔を導入し多孔質とした場合、膜を構成する材料の密度が低下するため、膜の機械的な強度が低下してしまうという問題がある。機械的な強度の低下は、半導体装置の強度自体に影響を及ぼすのみならず、製造プロセスにおいて通常用いられる化学的機械研磨のプロセスにおいて充分な強度を有しないために剥離を引き起こすという問題がある。特に、本発明にかかる多孔質膜を半導体の層間絶縁膜として用いる場合には、多孔質膜でありながら大きな機械的強度を有するためにこのような剥離を引き起こさず、製造された半導体装置の信頼性が大幅に改善される。
【0039】
本発明の多孔質膜は、特に半導体装置における配線の層間絶縁膜として好ましい。半導体装置は、高集積化しても配線遅延を引き起こさなくするには配線容量を小さくすることが必要となる。これを達成するための種々の手段が考えられているが、金属配線同士の間に形成される層間絶縁膜の比誘電率を低くすることもその一つである。
本発明の多孔質膜形成用組成物を用いて層間絶縁膜を製造すると、半導体装置の微細化と高速化が可能になり、さらに消費電力も小さく抑えることができる。
【0040】
なお、低誘電率化するために膜に空孔を導入し多孔質とした場合、膜を構成する材料の密度が低下するため、膜の機械的な強度が低下してしまうという問題がある。機械的な強度の低下は、半導体装置の強度自体に影響を及ぼすのみならず、製造プロセスにおいて通常用いられる化学的機械研磨のプロセスにおいて充分な強度を有しないために剥離を引き起こすという問題がある。特に、本発明に係る多孔質膜を半導体装置の多層配線における層間絶縁膜として用いる場合には、多孔質膜でありながら大きな機械的強度を有するためにこのような剥離を引き起こさず、製造された半導体装置の信頼性が大幅に改善される。
【0041】
本発明の半導体装置の実施形態について説明する。図1は、本発明の半導体装置の一例の概略断面図を示す。
図1において、基板1は、Si基板、SOI(Si・オン・インシュレータ)基板等のSi半導体基板であるが、SiGeやGaAs等々の化合物半導体基板であってもよい。層間絶縁膜として、コンタクト層の層間絶縁膜2と、配線層の層間絶縁膜3、5、7、9、11、13、15、17と、ビア層の層間絶縁膜4、6、8、10、12、14、16を示す。最下層の配線層の層間絶縁膜3から最上層の配線層の層間絶縁膜17までの配線層を順に略称でM1、M2、M3、M4、M5、M6、M7、M8と呼ぶ。最下層のビア層の層間絶縁膜4から最上層のビア層の層間絶縁膜16までのビア層を順に略称でV1、V2、V3、V4、V5、V6、V7と呼ぶ。いくつかの金属配線には18と21〜24の番号を付したが、番号が省略されていてもこれらと同じ模様の部分は金属配線を示す。ビアプラグ19は、金属により構成される。通常、銅配線の場合には銅が用いられる。図中、番号が省略されていても、これと同じ模様の部分はビアプラグを示している。コンタクトプラグ20は、基板1の最上面に形成されたトランジスタ(図示外)のゲートあるいは基板へ接続される。このように、配線層とビア層は交互に積み重なった構成となっており、一般に、多層配線とはM1から上層部分のことを指す。通常、M1〜M3をローカル配線、M4とM5を中間配線あるいはセミグローバル配線、M6〜M8をグローバル配線と呼ぶことが多い。
【0042】
本発明の半導体装置は、配線層の層間絶縁膜3、5、7、9、11、13、15、17、もしくはビア層の層間絶縁膜4、6、8、10、12、14、16の少なくとも1以上の層に、本発明の多孔質膜を用いたものである。
例えば、配線層(M1)の層間絶縁膜3に本発明の多孔質膜を用いている場合、金属配線21と金属配線22の間の配線間容量が大きく低減できる。また、ビア層(V1)の層間絶縁膜4に本発明の多孔質膜を用いている場合、金属配線23と金属配線24の間の配線間容量を大きく低減することができる。このように、配線層に本発明の低比誘電率を有する多孔質膜を用いると、同一層の金属配線間容量を大きく低減できる。また、ビア層に本発明の低比誘電率を有する多孔質膜を用いると、上下金属配線の層間容量を大きく低減できる。
したがって、すべての配線層及びビア層に本発明の多孔質膜を用いることにより、配線の寄生容量を大きく低減できる。本発明の多孔質膜を配線の絶縁膜として使用することにより、従来問題となっていた多孔質膜を積層形成して多層配線を形成する際の多孔質膜の吸湿による誘電率の増大も発生しない。その結果、半導体装置の高速動作及び低消費電力動作が実現される。また、本発明の多孔質膜は機械強度が強いため、半導体装置の機械強度が向上し、その結果半導体装置の製造上の歩留まりや半導体装置の信頼性を大きく向上させることができる。
【0043】
【実施例】
以下、実施例によって本発明を具体的に説明するが、本発明は下記実施例によって制限されるものではない。
実施例1
メチルトリメトキシシラン30g(0.22mol)、テトラエトキシシラン50g(0.24mol)と水14.6g(0.81mol)の混合物を室温で攪拌しながら1規定塩酸0.2mlを一挙に加えた。数分後、反応液は発熱し均一溶液になった。室温で更に1時間攪拌するとやや粘稠な溶液が得られた。テトラヒドロフランを移動層とするゲルパーミエーションクロマトグラフィーで分析したところ、シロキサンのポリスチレン換算による重量平均分子量は1,560、数平均分子量は1,010であった。別に水640g、エタノール1200g、28%アンモニア水10gの混合液を調製し、加熱し60℃にした溶液を調製し、先の反応液をこの溶液に一挙に添加した。この状態で更に3時間加熱攪拌して反応した後プロピレングリコールモノプロピルエーテル400gを添加し減圧下で溶媒を留去し、無色の塗布液400gを得た。
この溶液を先ほどと同様にテトラヒドロフランを移動層とするゲルパーミエーションクロマトグラフィーで分析したところ重量平均分子量は115,000であった。
【0044】
この溶液を、スピンコーターを用いて、2,000rpmで1分間回転塗布して8インチウェーハー上に成膜した。これを、ホットプレートを用い100℃1分間加熱したときの膜厚は430nmであった。これを200℃で1分間加熱後、クリーンオーブンを用い窒素雰囲気下400℃で1時間加熱した。このときの膜厚は427nmであった。このようにして形成された塗布膜の比誘電率は、自動水銀プローブを用いたCV法を用いて測定すると2.32であった。また、窒素ガス吸着による測定で比表面積を測定すると850m/gであり、細孔径の中心値は2.0nmで、3.0nmより大きな空孔は実質上存在しないことが確認された。ナノインデンターを用いて膜のモジュラスを測定したところ5.5GPaであった。
【0045】
実施例2
メチルトリメトキシシラン30g(0.22mol)、テトラエトキシシラン50g(0.24mol)と水14.6g(0.81mol)の混合物を室温で攪拌しながらアンバーライト120PLUS(H型)10gを一挙に加えた。数分後、反応液は発熱し均一溶液になった。室温で更に3時間攪拌するとやや粘稠な溶液が得られた。テトラヒドロフランを移動層とするゲルパーミエーションクロマトグラフィーで分析したところ、シロキサンのポリスチレン換算による重量平均分子量は2,150、数平均分子量は1,250であった。別に水640g、エタノール1200g、28%アンモニア水10gの混合液を調製し、加熱し60℃にした溶液を調製し、先の反応液をこの溶液に一挙に添加した。この状態で更に3時間加熱攪拌して反応した後プロピレングリコールモノプロピルエーテル400gを添加し、アンバーライト120PLUS(H型)を濾別した後、減圧下で溶媒を留去したところ無色の塗布液400gが得られた。
この溶液を先ほどと同様にテトラヒドロフランを移動層とするゲルパーミエーションクロマトグラフィーで分析したところ重量平均分子量は145,000であった。
【0046】
この溶液を、スピンコーターを用いて、2,000rpmで1分間回転塗布して8インチウェーハー上に成膜した。これを、ホットプレートを用い100℃1分間加熱したときの膜厚は483nmであった。これを200℃で1分間加熱後、クリーンオーブンを用い窒素雰囲気下400℃で1時間加熱した。このときの膜厚は480nmであった。このようにして形成された塗布膜の比誘電率は、自動水銀プローブを用いたCV法を用いて測定すると2.21であった。またナノインデンターを用いて膜のモジュラスを測定したところ4.5GPaであった。
【0047】
実施例3
メチルトリメトキシシラン30g(0.22mol)、テトラエトキシシラン50g(0.24mol)と水14.6g(0.81mol)の混合物を室温で攪拌しながらアンバーライト120PLUS(H型)10gを一挙に加えた。数分後、反応液は発熱し均一溶液になった。室温で更に3時間攪拌するとやや粘稠な溶液が得られた。テトラヒドロフランを移動層とするゲルパーミエーションクロマトグラフィーで分析したところ、シロキサンのポリスチレン換算による重量平均分子量は2,150、数平均分子量は1,250であった。別に水640g、エタノール1200g、40%メチルアミン水溶液7gの混合液を調製し、加熱し60℃にした溶液を調製し、先の反応液をこの溶液に一挙に添加した。この状態で更に3時間加熱攪拌して反応した後プロピレングリコールモノプロピルエーテル400gを添加し、アンバーライト120PLUS(H型)を濾別した後、減圧下で溶媒を留去したところ無色の塗布液400gが得られた。
この溶液を先ほどと同様にテトラヒドロフランを移動層とするゲルパーミエーションクロマトグラフィーで分析したところ重量平均分子量は120,000であった。
【0048】
この溶液を、スピンコーターを用いて、2,000rpmで1分間回転塗布して8インチウェーハー上に成膜した。これを、ホットプレートを用い100℃1分間加熱したときの膜厚は441nmであった。これを200℃で1分間加熱後、クリーンオーブンを用い窒素雰囲気下400℃で1時間加熱した。このときの膜厚は421nmであった。このようにして形成された塗布膜の比誘電率は、自動水銀プローブを用いたCV法を用いて測定すると2.32であった。またナノインデンターを用いて膜のモジュラスを測定したところ6.5GPaであった。
【0049】
実施例4
メチルトリメトキシシラン30g(0.22mol)、テトラエトキシシラン40g(0.192mol)、1,2−ビストリメトキシシリルエタン10g(0.037mol)と水14.9g(0.825mol)の混合物を室温で攪拌しながらアンバーライト120PLUS(H型)10gを一挙に加えた。数分後、反応液は発熱し均一溶液になった。室温で更に3時間攪拌するとやや粘稠な溶液が得られた。テトラヒドロフランを移動層とするゲルパーミエーションクロマトグラフィーで分析したところ、シロキサンのポリスチレン換算による重量平均分子量は2,400、数平均分子量は1,200であった。別に水640g、エタノール1200g、40%メチルアミン水溶液7gの混合液を調製し、加熱し60℃にした溶液を調製し、先の反応液をこの溶液に一挙に添加した。この状態で更に3時間加熱攪拌して反応した後プロピレングリコールモノプロピルエーテル400gを添加し、アンバーライト120PLUS(H型)を濾別した後、減圧下で溶媒を留去したところ無色の塗布液400gが得られた。
この溶液を先ほど同様にテトラヒドロフランを移動層とするゲルパーミエーションクロマトグラフィーで分析したところ重量平均分子量は168,000であった。
【0050】
この溶液を、スピンコーターを用いて、2,000rpmで1分間回転塗布して8インチウェーハー上に成膜した。これを、ホットプレートを用い100℃で1分間加熱したときの膜厚は511nmであった。これを200℃で1分間加熱後、クリーンオーブンを用い窒素雰囲気下400℃で1時間加熱した。このときの膜厚は492nmであった。このようにして形成された塗布膜の比誘電率は、自動水銀プローブを用いたCV法を用いて測定すると2.11であった。またナノインデンターを用いて膜のモジュラスを測定したところ4.2GPaであった。
【0051】
比較例1
水640gとエタノール1200gと28%アンモニア水溶液10gの中に、25℃でメチルトリメトキシシラン30g(0.22mol)とテトラメトキシシラン40g(0.26mol)を5分間かけて滴下し、その後80℃で6時間攪拌した。次いで、プロピレングリコールモノプロピルエーテル400gを加え、減圧下で溶媒を留去したところ、無色の塗布液390gを得た。
この溶液を先ほどと同様にテトラヒドロフランを移動層とするゲルパーミエーションクロマトグラフィーで分析したところ重量平均分子量は、465,000であった。
【0052】
この溶液を、スピンコーターを用いて、2,000rpmで1分間回転塗布して8インチウェーハー上に成膜した。これを、ホットプレートを用い100℃1分間加熱したときの膜厚は550nmであった。これを200℃で1分間加熱後、クリーンオーブンを用い窒素雰囲気下400℃で1時間加熱した。このときの膜厚は545nmであった。このようにして形成された塗布膜の比誘電率は、自動水銀プローブを用いたCV法を用いて測定すると2.17であった。また、ナノインデンターを用いて膜のモジュラスを測定したところ1.15GPaであった。
【0053】
比較例2
水640gとエタノール1200gと28%アンモニア水溶液10gの中に、25℃でメチルトリメトキシシラン30g(0.22mol)とテトラメトキシシラン40g(0.26mol)を5分間かけて滴下し、その後60℃で3時間攪拌した。次いで、プロピレングリコールモノプロピルエーテル400gを加え、減圧下で溶媒を留去したところ、無色の塗布液470gを得た。
この溶液を先ほどと同様にテトラヒドロフランを移動層とするゲルパーミエーションクロマトグラフィーで分析したところ重量平均分子量は、465,000であった。
【0054】
この溶液を、スピンコーターを用いて、2,000rpmで1分間回転塗布して8インチウェーハー上に成膜した。これを、ホットプレートを用い100℃1分間加熱したときの膜厚は550nmであった。これを200℃で1分間加熱後、クリーンオーブンを用い窒素雰囲気下400℃で1時間加熱した。このときの膜厚は545nmであった。このようにして形成された塗布膜の比誘電率は、自動水銀プローブを用いたCV法を用いて測定すると2.17であった。また、ナノインデンターを用いて膜のモジュラスを測定したところ1.15GPaであった。
【0055】
実施例1〜4の結果を表1にまとめる。
【表1】
Figure 2004307693
【0056】
【発明の効果】
本発明の多孔質膜形成用組成物を用いると、容易に、任意に制御された膜厚で、安定性に優れた多孔質膜を製造できる。この多孔質膜は、低い誘電率を有し、密着性、膜の均一性、機械的強度に優れる。また、本発明の組成物から形成される多孔質膜を多層配線の絶縁膜として使用することにより、高性能かつ高信頼性を有する半導体装置を実現することができる。
【図面の簡単な説明】
【図1】本発明の半導体装置の一例の概略断面図である。
【符号の説明】
1 基板
2 コンタクト層の層間絶縁膜
3 配線層(M1)の層間絶縁膜
4 ビア層(V1)の層間絶縁膜
5 配線層(M2)の層間絶縁膜
6 ビア層(V2)の層間絶縁膜
7 配線層(M3)の層間絶縁膜
8 ビア層(V3)の層間絶縁膜
9 配線層(M4)の層間絶縁膜
10 ビア層(V4)の層間絶縁膜
11 配線層(M5)の層間絶縁膜
12 ビア層(V5)の層間絶縁膜
13 配線層(M6)の層間絶縁膜
14 ビア層(V6)の層間絶縁膜
15 配線層(M7)の層間絶縁膜
16 ビア層(V7)の層間絶縁膜
17 配線層(M8)の層間絶縁膜
18 金属配線
19 ビアプラグ
20 コンタクトプラグ
21 金属配線
22 金属配線
23 金属配線
24 金属配線

Claims (15)

  1. 下記一般式(1)と(2)
    (R)Si(OR4−a (1)
    (RO)(R4−bSi−R−Si(OR(R4−c (2)
    (一般式(1)中、Rは置換基を有してよい炭素数1〜8の直鎖若しくは分枝状のアルキル基又はアリール基を示し、Rが複数含まれる場合には、各々独立して互いに同じでも異なってもよく、Rは炭素数1〜4のアルキル基を示し、Rが複数含まれる場合には、各々独立して互いに同じでも異なってもよく、aは0〜3の整数を示す。
    一般式(2)中、R及びRはそれぞれ独立に炭素数1〜4のアルキル基を示し、R及びRはそれぞれ独立に炭素数1〜8の直鎖もしくは分岐状のアルキル基又はアリール基を示し、b及びcはそれぞれ独立して0〜3の整数を表し、Rは独立して酸素原子又はフェニレン基又は−(CH−(式中dは1〜6の整数を表す)又は−{Si(R)(R)O}−(式中R及びRは炭素数1〜6のアルキル基又はアリール基を示し、eは1〜20の整数を示す。)
    で表されるシラン化合物から選ばれる一種以上を酸性物質を触媒とする条件下で加水分解縮合して得られた反応溶液を、塩基性物質を触媒とする条件下で更に加水分解縮合して得られる重合体を含む溶液を含有することを特徴とする多孔質膜形成用組成物。
  2. 更に、有機溶媒を含有することを特徴とする請求項1に記載の多孔質膜形成用組成物。
  3. 上記酸性物質が、溶剤に不溶な重合体に、解離することによってプロトンを発生することができる官能基を有する置換基が結合した構造を有する物質であることを特徴とする請求項1又は請求項2に記載の多孔質膜形成用組成物。
  4. 上記のプロトンを発生することができる官能基が、スルホ基又はカルボキシル基であることを特徴とする請求項3に記載の多孔質膜形成用組成物。
  5. 上記塩基性物質が、アンモニア又は有機アミンであることを特徴とする請求項1〜4のいずれかに記載の多孔質膜形成用組成物。
  6. 請求項1〜5のいずれかに記載の多項質膜形成用組成物を塗布する塗布工程と、その後の乾燥工程と、熱処理による多孔質化工程とを含むことを特徴とする多孔質膜の製造方法。
  7. 請求項1〜5のいずれかに記載の多孔質膜形成用組成物を用いて形成されることを特徴とする多孔質膜。
  8. 請求項1〜5のいずれかに記載の多孔質膜形成用組成物を用いて得られることを特徴とする層間絶縁膜。
  9. 下記一般式(1)と(2)
    (R)Si(OR4−a (1)
    (RO)(R4−bSi−R−Si(OR(R4−c (2)
    (一般式(1)中、Rは置換基を有してよい炭素数1〜8の直鎖若しくは分枝状のアルキル基又はアリール基を示し、Rが複数含まれる場合には、各々独立して互いに同じでも異なってもよく、Rは炭素数1〜4のアルキル基を示し、Rが複数含まれる場合には、各々独立して互いに同じでも異なってもよく、aは0〜3の整数を示す。
    一般式(2)中、R及びRはそれぞれ独立に炭素数1〜4のアルキル基を示し、R及びRはそれぞれ独立に炭素数1〜8の直鎖もしくは分岐状のアルキル基又はアリール基を示し、b及びcはそれぞれ独立して0〜3の整数を表し、Rは独立して酸素原子又はフェニレン基又は−(CH−(式中dは1〜6の整数を表す)又は−{Si(R)(R)O}−(式中R及びRは炭素数1〜6のアルキル基又はアリール基を示し、eは1〜20の整数を示す。)
    で表されるシラン化合物から選ばれる一種以上を酸性物質を触媒とする条件下で加水分解縮合して得られた反応溶液を、塩基性物質を触媒とする条件下で更に加水分解縮合することを特徴とする多孔質膜形成用組成物の製造方法。
  10. 下記一般式(1)と(2)
    (R)Si(OR4−a (1)
    (RO)(R4−bSi−R−Si(OR(R4−c (2)
    (一般式(1)中、Rは置換基を有してよい炭素数1〜8の直鎖若しくは分枝状のアルキル基又はアリール基を示し、Rが複数含まれる場合には、各々独立して互いに同じでも異なってもよく、Rは炭素数1〜4のアルキル基を示し、Rが複数含まれる場合には、各々独立して互いに同じでも異なってもよく、aは0〜3の整数を示す。
    一般式(2)中、R及びRはそれぞれ独立に炭素数1〜4のアルキル基を示し、R及びRはそれぞれ独立に炭素数1〜8の直鎖もしくは分岐状のアルキル基又はアリール基を示し、b及びcはそれぞれ独立して0〜3の整数を表し、Rは独立して酸素原子又はフェニレン基又は−(CH−(式中dは1〜6の整数を表す)又は−{Si(R)(R)O}−(式中R及びRは炭素数1〜6のアルキル基又はアリール基を示し、eは1〜20の整数を示す。)
    で表されるシラン化合物から選ばれる一種以上を酸性物質を触媒とする条件下で加水分解縮合して得られた反応溶液を、塩基性物質を触媒とする条件下で更に加水分解縮合して得られる重合体を含む溶液を含有する多孔質膜形成用組成物を用いて形成された多孔質膜を内部に有することを特徴とする半導体装置。
  11. 更に、有機溶媒を含有することを特徴とする請求項10に記載の半導体装置。
  12. 上記酸性物質が、溶剤に不溶な重合体に、解離することによってプロトンを発生することができる官能基を有する置換基が結合した構造を有する物質であることを特徴とする請求項10又は請求項11に記載の半導体装置。
  13. 上記プロトンを発生することができる官能基が、スルホ基又はカルボキシル基であることを特徴とする請求項12に記載の半導体装置。
  14. 上記塩基性物質が、アンモニア又は有機アミンであることを特徴とする請求項10〜13のいずれかに記載の半導体装置。
  15. 上記多孔質膜が、多層配線の同一層の金属配線間絶縁膜、又は上下金属配線層の層間絶縁膜に存在することを特徴とする請求項10〜14のいずれかに記載の半導体装置。
JP2003104773A 2003-04-09 2003-04-09 多孔質膜形成用組成物、多孔質膜の製造方法、多孔質膜、層間絶縁膜、及び半導体装置 Pending JP2004307693A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2003104773A JP2004307693A (ja) 2003-04-09 2003-04-09 多孔質膜形成用組成物、多孔質膜の製造方法、多孔質膜、層間絶縁膜、及び半導体装置
US10/819,581 US20040201014A1 (en) 2003-04-09 2004-04-07 Composition for forming porous film, porous film and method for forming the same, interlevel insulator film, and semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003104773A JP2004307693A (ja) 2003-04-09 2003-04-09 多孔質膜形成用組成物、多孔質膜の製造方法、多孔質膜、層間絶縁膜、及び半導体装置

Publications (1)

Publication Number Publication Date
JP2004307693A true JP2004307693A (ja) 2004-11-04

Family

ID=33127840

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003104773A Pending JP2004307693A (ja) 2003-04-09 2003-04-09 多孔質膜形成用組成物、多孔質膜の製造方法、多孔質膜、層間絶縁膜、及び半導体装置

Country Status (2)

Country Link
US (1) US20040201014A1 (ja)
JP (1) JP2004307693A (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006070139A (ja) * 2004-09-01 2006-03-16 Toyota Central Res & Dev Lab Inc シリカ系メソ構造体及びその製造方法
JP2006241305A (ja) * 2005-03-03 2006-09-14 Fuji Photo Film Co Ltd 膜形成用組成物、絶縁膜、およびその製造方法
JP2007119568A (ja) * 2005-10-27 2007-05-17 Shin Etsu Chem Co Ltd 高分子量オルガノポリシロキサンの製造方法、該高分子量オルガノポリシロキサンを含む組成物およびその硬化物で封止された光半導体装置
JP2007119569A (ja) * 2005-10-27 2007-05-17 Shin Etsu Chem Co Ltd 光関連デバイス封止用樹脂組成物およびその硬化物ならびに半導体素子の封止方法
JP2007321092A (ja) * 2006-06-02 2007-12-13 Ulvac Japan Ltd 多孔質膜の前駆体組成物及びその調製方法、多孔質膜及びその作製方法、並びに半導体装置
WO2008066060A1 (fr) * 2006-11-30 2008-06-05 Jsr Corporation Procédé de fabrication d'un polymère, composition de formation d'un film isolant et film isolant de silice et son procédé de fabrication
JP2011181898A (ja) * 2010-02-04 2011-09-15 Tokyo Ohka Kogyo Co Ltd エアギャップ形成用シリカ系被膜形成材料及びエアギャップ形成方法

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7910168B2 (en) * 2008-05-22 2011-03-22 Cheng Uei Precision Industry Co., Ltd. Method for forming a film on a substrate
CN109054560A (zh) * 2018-08-07 2018-12-21 常州工程职业技术学院 一种电工钢用绝缘涂料

Family Cites Families (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61170588A (ja) * 1985-01-25 1986-08-01 Tama Kagaku Kogyo Kk 水酸化第四アンモニウム水溶液の製造方法
US5494859A (en) * 1994-02-04 1996-02-27 Lsi Logic Corporation Low dielectric constant insulation layer for integrated circuit structure and method of making same
US5707783A (en) * 1995-12-04 1998-01-13 Complex Fluid Systems, Inc. Mixtures of mono- and DI- or polyfunctional silanes as silylating agents for top surface imaging
US6143855A (en) * 1997-04-21 2000-11-07 Alliedsignal Inc. Organohydridosiloxane resins with high organic content
US6391999B1 (en) * 1998-02-06 2002-05-21 Rensselaer Polytechnic Institute Epoxy alkoxy siloxane oligomers
US6037275A (en) * 1998-08-27 2000-03-14 Alliedsignal Inc. Nanoporous silica via combined stream deposition
US6639015B1 (en) * 1998-09-01 2003-10-28 Catalysts & Chemicals Industries Co., Ltd. Coating liquid for forming a silica-containing film with a low-dielectric constant
WO2000015552A1 (fr) * 1998-09-10 2000-03-23 Nissan Chemical Industries, Ltd. Solution colloidale de silice moniliforme, procede de production associe et support d'enregistrement de jets d'encre
DE60021476T2 (de) * 1999-06-04 2006-05-24 Jsr Corp. Beschichtungszusammensetzung für die Filmherstellung und Material für isolierenden Schichten
US6696538B2 (en) * 1999-07-27 2004-02-24 Lg Chemical Ltd. Semiconductor interlayer dielectric material and a semiconductor device using the same
US6197913B1 (en) * 1999-08-26 2001-03-06 Dow Corning Corporation Method for making microporous silicone resins with narrow pore-size distributions
JP4804616B2 (ja) * 1999-09-20 2011-11-02 株式会社豊田中央研究所 多孔体及びその製造方法
US6313045B1 (en) * 1999-12-13 2001-11-06 Dow Corning Corporation Nanoporous silicone resins having low dielectric constants and method for preparation
US6359096B1 (en) * 1999-10-25 2002-03-19 Dow Corning Corporation Silicone resin compositions having good solution solubility and stability
US6592980B1 (en) * 1999-12-07 2003-07-15 Air Products And Chemicals, Inc. Mesoporous films having reduced dielectric constants
US20030104225A1 (en) * 2000-02-01 2003-06-05 Jsr Corporation Process for producing silica-based film, silica-based film, insulating film, and semiconductor device
JP4195773B2 (ja) * 2000-04-10 2008-12-10 Jsr株式会社 層間絶縁膜形成用組成物、層間絶縁膜の形成方法およびシリカ系層間絶縁膜
DE60138327D1 (de) * 2000-02-28 2009-05-28 Jsr Corp Zusammensetzung zur Filmerzeugung, Verfahren zur Filmerzeugung und Filme auf Basis von Siliciumoxid
US7128976B2 (en) * 2000-04-10 2006-10-31 Jsr Corporation Composition for film formation, method of film formation, and silica-based film
US6852299B2 (en) * 2000-04-28 2005-02-08 Mitsui Chemicals, Inc. Water-repellent porous silica, method for preparation thereof and use thereof
KR100382702B1 (ko) * 2000-09-18 2003-05-09 주식회사 엘지화학 유기실리케이트 중합체의 제조방법
US20040047988A1 (en) * 2000-11-17 2004-03-11 Jin-Kyu Lee Poly(methylsilsesquioxane) copolymers and preparation method thereof
KR100343938B1 (en) * 2000-11-29 2002-07-20 Samsung Electronics Co Ltd Preparation method of interlayer insulation membrane of semiconductor
JP4855582B2 (ja) * 2001-02-09 2012-01-18 日本碍子株式会社 メソポーラスシリカ、メソポーラスシリカ複合体及びそれらの製造方法
US6533855B1 (en) * 2001-02-13 2003-03-18 Novellus Systems, Inc. Dispersions of silicalite and zeolite nanoparticles in nonpolar solvents
US6596404B1 (en) * 2001-07-26 2003-07-22 Dow Corning Corporation Siloxane resins
US20030064321A1 (en) * 2001-08-31 2003-04-03 Arch Specialty Chemicals, Inc. Free-acid containing polymers and their use in photoresists
AU2002354487A1 (en) * 2001-12-14 2003-06-30 Asahi Kasei Kabushiki Kaisha Coating composition for forming low-refractive index thin layers
JP4180417B2 (ja) * 2003-03-27 2008-11-12 信越化学工業株式会社 多孔質膜形成用組成物、多孔質膜の製造方法、多孔質膜、層間絶縁膜、及び半導体装置
US20050260420A1 (en) * 2003-04-01 2005-11-24 Collins Martha J Low dielectric materials and methods for making same
JP2004307692A (ja) * 2003-04-09 2004-11-04 Shin Etsu Chem Co Ltd 多孔質膜形成用組成物、多孔質膜の製造方法、多孔質膜、層間絶縁膜及び半導体装置

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006070139A (ja) * 2004-09-01 2006-03-16 Toyota Central Res & Dev Lab Inc シリカ系メソ構造体及びその製造方法
JP4645884B2 (ja) * 2004-09-01 2011-03-09 株式会社豊田中央研究所 シリカ系メソ構造体及びその製造方法
JP2006241305A (ja) * 2005-03-03 2006-09-14 Fuji Photo Film Co Ltd 膜形成用組成物、絶縁膜、およびその製造方法
JP2007119568A (ja) * 2005-10-27 2007-05-17 Shin Etsu Chem Co Ltd 高分子量オルガノポリシロキサンの製造方法、該高分子量オルガノポリシロキサンを含む組成物およびその硬化物で封止された光半導体装置
JP2007119569A (ja) * 2005-10-27 2007-05-17 Shin Etsu Chem Co Ltd 光関連デバイス封止用樹脂組成物およびその硬化物ならびに半導体素子の封止方法
KR101289960B1 (ko) * 2005-10-27 2013-07-26 신에쓰 가가꾸 고교 가부시끼가이샤 광학 장치 밀봉용 수지 조성물, 그의 경화물 및 반도체소자의 밀봉 방법
JP2007321092A (ja) * 2006-06-02 2007-12-13 Ulvac Japan Ltd 多孔質膜の前駆体組成物及びその調製方法、多孔質膜及びその作製方法、並びに半導体装置
WO2008066060A1 (fr) * 2006-11-30 2008-06-05 Jsr Corporation Procédé de fabrication d'un polymère, composition de formation d'un film isolant et film isolant de silice et son procédé de fabrication
JPWO2008066060A1 (ja) * 2006-11-30 2010-03-04 Jsr株式会社 ポリマーの製造方法、絶縁膜形成用組成物、ならびにシリカ系絶縁膜およびその製造方法
JP2011181898A (ja) * 2010-02-04 2011-09-15 Tokyo Ohka Kogyo Co Ltd エアギャップ形成用シリカ系被膜形成材料及びエアギャップ形成方法

Also Published As

Publication number Publication date
US20040201014A1 (en) 2004-10-14

Similar Documents

Publication Publication Date Title
KR100613682B1 (ko) 저 유전 물질 함유 용매를 제조하기 위한 조성물
US7648894B2 (en) Coating composition for insulating film production, preparation method of insulation film by using the same, insulation film for semi-conductor device prepared therefrom, and semi-conductor device comprising the same
EP1559761B1 (en) Porous-film-forming composition, preparation method of the composition, porous film and semiconductor device
WO2004044074A1 (ja) 多孔質膜形成用組成物、多孔質膜とその製造方法、層間絶縁膜及び半導体装置
TWI431040B (zh) Organic silicon dioxide film and method for forming the same, composition for forming insulating film of semiconductor device and manufacturing method thereof, and wiring structure
WO2007072750A1 (ja) 低誘電率非晶質シリカ系被膜形成用塗布液および該塗布液から得られる低誘電率非晶質シリカ系被膜
JP2004161601A (ja) 低誘電率材料を調製するための組成物
US6015457A (en) Stable inorganic polymers
JP4894153B2 (ja) 多孔質膜の前駆体組成物及びその調製方法、多孔質膜及びその作製方法、並びに半導体装置
JP2004307694A (ja) 多孔質膜形成用組成物、多孔質膜の製造方法、多孔質膜、層間絶縁膜及び半導体装置。
JP4049775B2 (ja) 有機シリケート重合体およびこれを含む絶縁膜
US6930393B2 (en) Composition for forming porous film, porous film and method for forming the same, interlayer insulator film, and semiconductor device
JP2001098218A (ja) シリカ系被膜、シリカ系被膜の形成方法及びシリカ系被膜を有する電子部品
JP2004307693A (ja) 多孔質膜形成用組成物、多孔質膜の製造方法、多孔質膜、層間絶縁膜、及び半導体装置
JP4170734B2 (ja) 多孔質膜形成用組成物、多孔質膜とその製造方法、層間絶縁膜及び半導体装置
TWI328600B (en) Composition for forming porous film, porous film and method for forming the same, interlevel insulator film and semiconductor device
JP4139710B2 (ja) 多孔質膜形成用組成物、多孔質膜の製造方法、多孔質膜、層間絶縁膜、及び半導体装置
JP2004307692A (ja) 多孔質膜形成用組成物、多孔質膜の製造方法、多孔質膜、層間絶縁膜及び半導体装置
EP1566417B1 (en) Composition for porous film formation, porous film, process for producing the same, interlayer insulation film and semiconductor device
JP2003115482A (ja) 絶縁膜形成用組成物
JP4257141B2 (ja) 多孔質膜形成用組成物、多孔質膜の製造方法、多孔質膜、層間絶縁膜、及び半導体装置
TW201811671A (zh) 用於形成二氧化矽層的組成物、二氧化矽層和電子裝置
CN115572540B (zh) 用于形成二氧化硅层的组合物、二氧化硅层以及电子装置
JP2002009066A (ja) シリカ系被膜及びそれを用いた半導体装置
JPH06181202A (ja) 半導体装置の絶縁膜

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050713

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20080508

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080513

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20080916