JP2004164666A - 記憶制御装置 - Google Patents
記憶制御装置 Download PDFInfo
- Publication number
- JP2004164666A JP2004164666A JP2004004923A JP2004004923A JP2004164666A JP 2004164666 A JP2004164666 A JP 2004164666A JP 2004004923 A JP2004004923 A JP 2004004923A JP 2004004923 A JP2004004923 A JP 2004004923A JP 2004164666 A JP2004164666 A JP 2004164666A
- Authority
- JP
- Japan
- Prior art keywords
- write
- control device
- write data
- time
- write time
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
Abstract
本発明の課題は、遠隔地の制御装置間で2重書きを行う際、デ−タ転送数を必要最小限に留め、制御御装置間の距離が拡大しても、性能の劣化を微小に押さえ、さらに、トランザクションの途中結果を残さないような機能を提供することである。加えて、制御情報のディスク入出力処理の実行も不必要とし、高性能化を図る点にある。
【解決手段】
本発明では、正制御装置は、ライトデ−タを完了報告を返した後、直接副制御装置に送る。さらに、副制御装置は、受け取ったライトデ−タを不揮発メモリに格納することで、デ−タ保証を行う。さらに、ある基準となる時刻を設け、この時刻以前のすべてのライトデ−タを保証し、この時刻より後のライトデ−タはすべて破棄できるようにする。
【選択図】 図1
Description
本実施例では、マスタ制御装置700が、副制御装置109から基準となる時刻を計算するのに必要な情報を受け取ったが、図7に示すように、正制御装置104から受け取るようにしてもよい。この場合、マスタ副制御装置700の制御用メモリ108には、マスタ正制御装置ライト時刻800がある。マスタ正制御装置ライト時刻800は、正制御装置104対応の情報である。マスタ正制御装置ライト時刻800は、各正制御装置104から、マスタ副制御装置700が、適当な周期で、その正制御装置109内で、オン状態の副制御装置転送必要ビット124を含むすべてのライトデ−タ管理情報113の中で、最も以前のライト時刻111を受け取リ、設定を行う情報である。マスタライト時刻702には、マスタ副制御装置700が、適当な周期で、すべての正制御装置ライト時刻701を参照して、もっとも以前の時刻を選択して、この時刻を設定する。デステ−ジ、デ−タ破棄の際、基準となる時刻として用いる時刻が、マスタライト時刻702である点は、同様である。
107…制御用メモリ
108…キャッシュメモリ
109…副制御装置
111…ライト時刻
112…ライトデ−タ
113…ライトデ−タ管理情報
124…副制御装置転送必要ビット
130…正ライトデ−タ受領部
140…正ライトデ−タ送信部
150…副ライトデ−タ受領部
160…副ライトデ−タデステ−ジ部
170…正基準時刻送信部
180…副基準時刻受信部
185…デステ−ジ許可時刻
190…正障害時デ−タ破棄部
300…正ライトデ−タ送信部a
310…副ライトデ−タデステ−ジ部a
500…正制御装置ライト許可時刻
510…副ライトデ−タデステ−ジ部b
520…副基準時刻受信部b
530…正障害時デ−タ破棄部b
700…マスタ副制御装置
701…副制御装置ライト時刻
702…マスタライト基準時刻
710…副ライト時刻送信部
711…マスタ副ライト時刻受信部
712…マスタ副ライト時刻ケ計算部
713…マスタ副ライト時刻送信部
710…副ライトデ−タデステ−ジ部c
720…正障害時デ−タ破棄部c
800…正制御装置ライト時刻
Claims (8)
- それぞれの制御装置が1台以上の記憶装置を接続し、不揮発メモリを有する複数の制御装置から構成される複合記憶装置システムであって、
前記複数の制御装置の内の1台以上の制御装置が、
処理装置から、ライト要求を受付、前記ライト要求は前記ライト要求が発行されたライト時刻を含み、前記ライト要求において転送されたライトデ−タを前記不揮発メモリに格納する手段と、
前記処理装置に、前記ライト要求の完了報告を行う手段と、
前記複合記憶システムを構成する他の制御装置に、前記ライトデ−タと前記ライト時刻を送る手段とを有し、
前記複数の制御装置の内の1台以上の制御装置が、
前記複合記憶システムを構成する他の制御装置から、前記ライトデ−タと前記ライト時刻を受け取り、前記不揮発メモリに格納する手段と、
前記ライト時刻を参照して、前記ライトデ−タを前記記憶装置に書き込む手段を有することを特徴とする複合記憶装置システム。 - それぞれの制御装置が1台以上の記憶装置を接続し、不揮発メモリを有する複数の制御装置から構成される複合記憶装置システムであって、
前記複数の制御装置の内の1台以上の制御装置が、
処理装置から、ライト要求を受付、前記ライト要求は前記ライト要求が発行されたライト時刻を含み、前記ライト要求において転送されたライトデ−タを前記不揮発メモリに格納する手段と、
前記処理装置に、前記ライト要求の完了報告を行う手段と、
前記複合記憶システムを構成する他の制御装置に、前記ライトデ−タと前記ライト時刻を送る手段とを有し、
前記複数の制御装置の内の1台以上の制御装置が、
前記複合記憶システムを構成する他の制御装置から、前記ライトデ−タと前記ライト時刻を受け取り、前記不揮発メモリに格納する手段と、
前記ライト時刻を参照して、前記ライトデ−タを前記記憶装置に書き込む手段と、
前記ライト時刻を参照して、前記ライトデ−タを前記不揮発メモリから破棄する手段を有することを特徴とする複合記憶装置システム。 - それぞれの制御装置が1台以上の記憶装置を接続し、不揮発メモリを有する2台の制御装置から構成される複合記憶装置システムであって、
前記2台の制御装置の内の1台の制御装置が、
処理装置から、ライト要求を受付、前記ライト要求は前記ライト要求が発行されたライト時刻を含み、前記ライト要求において転送されたライトデ−タを前記不揮発メモリに格納する手段と、
前記処理装置に、前記ライト要求の完了報告を行う手段と、
前記複合記憶システムを構成する他の制御装置に、前記ライト時刻順に前記ライトデ−タを送る手段とを有し、
前記2台の制御装置の内の1台の制御装置が、
前記複合記憶システムを構成する他の制御装置から、前記ライトデ−タを受け取り、前記不揮発メモリに格納する手段と、
前記ライトデ−タを前記記憶装置に書き込む手段を有することを特徴とする複合記憶装置システム。 - それぞれの制御装置が1台以上の記憶装置を接続し、不揮発メモリを有する複数の制御装置から構成される複合記憶装置システムであって、
前記複数の制御装置の内の1台以上の制御装置が、
処理装置から、ライト要求を受付、前記ライト要求は前記ライト要求が発行されたライト時刻を含み、前記ライト要求において転送されたライトデ−タを前記不揮発メモリに格納する手段と、
前記処理装置に、前記ライト要求の完了報告を行う手段と、
前記複合記憶システムを構成する他の制御装置に、前記ライトデ−タと前記ライト時刻を送り、前記他の制御装置から前記ライトデ−タと前記ライト時刻の受領報告を受け取る手段と
前記複合記憶システムを構成する前記他の制御装置に、前記他の制御装置から、受領報告を受け取った前記ライトデ−タに関するライト時刻である受領報告ライト時刻を送る手段を有し、
前記複数の制御装置の内の1台以上の制御装置が、
前記複合記憶システムを構成する他の制御装置から、前記ライトデ−タと前記ライト時刻を受け取り、前記不揮発メモリに格納し、前記前記ライトデ−タと前記ライト時刻の受領報告を、前記他の制御装置に送る手段とを有し、
前記複合記憶システムを構成する前記他の制御装置から、前記他の制御装置から、前記受領報告ライト時刻を受け取る手段を有し、
前記ライト時刻と前記受領報告ライト時刻を参照して、前記ライトデ−タを前記記憶装置に書き込む手段を有することを特徴とする複合記憶装置システム。 - それぞれの制御装置が1台以上の記憶装置を接続し、不揮発メモリを有する複数の制御装置から構成される複合記憶装置システムであって、
前記複数の制御装置の内の1台以上の制御装置が、
処理装置から、ライト要求を受付、前記ライト要求は前記ライト要求が発行されたライト時刻を含み、前記ライト要求において転送されたライトデ−タを前記不揮発メモリに格納する手段と、
前記処理装置に、前記ライト要求の完了報告を行う手段と、
前記複合記憶システムを構成する他の制御装置に、前記ライトデ−タと前記ライト時刻を送り、前記他の制御装置から前記ライトデ−タと前記ライト時刻の受領報告を受け取る手段と
前記複合記憶システムを構成する前記他の制御装置に、前記他の制御装置から、受領報告を受け取った前記ライトデ−タに関するライト時刻である受領報告ライト時刻を送る手段を有し、
前記複数の制御装置の内の1台以上の制御装置が、
前記複合記憶システムを構成する他の制御装置から、前記ライトデ−タと前記ライト時刻を受け取り、前記不揮発メモリに格納し、前記前記ライトデ−タと前記ライト時刻の受領報告を、前記他の制御装置に送る手段とを有し、
前記複合記憶システムを構成する前記他の制御装置から、前記他の制御装置から、受領報告ライト時刻を受け取る手段を有し、
前記ライト時刻をと前記受領報告ライト時刻を参照して、前記ライトデ−タを前記記憶装置に書き込む手段と、
前記ライト時刻と前記受領報告ライト時刻を参照して、前記不揮発性メモリから、前記ライトデ−タを消去する手段を有することを特徴とする複合記憶装置システム。 - それぞれの制御装置が1台以上の記憶装置を接続し、不揮発メモリを有する複数の制御装置から構成される複合記憶装置システムであって、
前記複数の制御装置の内の1台以上の制御装置が、
処理装置から、ライト要求を受付、前記ライト要求は前記ライト要求が発行されたライト時刻を含み、前記ライト要求において転送されたライトデ−タを前記不揮発メモリに格納する手段と、
前記処理装置に、前記ライト要求の完了報告を行う手段と、
前記複合記憶システムを構成する他の制御装置に、前記ライトデ−タと前記ライト時刻を送る手段とを有し、
前記複数の制御装置の内の1台以上の制御装置が、
前記複合記憶システムを構成する他の制御装置から、前記ライトデ−タと前記ライト時刻を受け取り、前記不揮発メモリに格納する手段とを有し、
受け取った前記ライト時刻に関する情報を他の制御装置に送る手段と、
前記ライト時刻を参照して、前記ライトデ−タを前記記憶装置に書き込む手段を有することを特徴とする複合記憶装置システム。 - それぞれの制御装置が1台以上の記憶装置を接続し、不揮発メモリを有する複数の制御装置から構成される複合記憶装置システムであって、
前記複数の制御装置の内の1台以上の制御装置が、
処理装置から、ライト要求を受付、前記ライト要求は前記ライト要求が発行されたライト時刻を含み、前記ライト要求において転送されたライトデ−タを前記不揮発メモリに格納する手段と、
前記処理装置に、前記ライト要求の完了報告を行う手段と、
前記複合記憶システムを構成する他の制御装置に、前記ライトデ−タと前記ライト時刻を送り、前記他の制御装置から前記ライトデ−タと前記ライト時刻の受領報告を受け取る手段と
前記複合記憶システムを構成する前記他の制御装置に、前記他の制御装置から、受領報告を受け取った前記ライトデ−タに関するライト時刻である受領報告ライト時刻を送る手段を有し、
前記複数の制御装置の内の1台以上の制御装置が、
前記複合記憶システムを構成する他の制御装置から、前記ライトデ−タと前記ライト時刻を受け取り、前記不揮発メモリに格納し、前記前記ライトデ−タと前記ライト時刻の受領報告を、前記他の制御装置に送る手段とを有し、
前記複合記憶システムを構成する前記他の制御装置から、前記他の制御装置から、前記受領報告ライト時刻を受け取る手段を有し、
受け取った前記受領報告ライト時刻に関する情報を、他の制御装置に送る手段と、
前記ライト時刻を参照して、前記ライトデ−タを前記記憶装置に書き込む手段を有することを特徴とする複合記憶装置システム。 - それぞれの制御装置が1台以上の記憶装置を接続し、不揮発メモリを有する複数の制御装置から構成される複合記憶装置システムであって、
前記複数の制御装置の内の1台以上の制御装置が、
処理装置から、ライト要求を受付、前記ライト要求は前記ライト要求が発行されたライト時刻を含み、前記ライト要求において転送されたライトデ−タを前記不揮発メモリに格納する手段と、
前記処理装置に、前記ライト要求の完了報告を行う手段と、
前記複合記憶システムを構成する他の制御装置に、前記ライトデ−タと前記ライト時刻を送り、前記他の制御装置から前記ライトデ−タと前記ライト時刻の受領報告を受け取る手段と
前記複合記憶システムを構成する前記他の制御装置に、前記他の制御装置から、受領報告を受け取った前記ライトデ−タに関するライト時刻である受領報告ライト時刻を送る手段を有し、
前記複数の制御装置の内の1台以上の制御装置が、
前記複合記憶システムを構成する他の制御装置から、前記ライトデ−タと前記ライト時刻を受け取り、前記不揮発メモリに格納し、前記前記ライトデ−タと前記ライト時刻の受領報告を、前記他の制御装置に送る手段とを有し、
前記複合記憶システムを構成する前記他の制御装置から、前記他の制御装置から、受領報告ライト時刻を受け取る手段を有し、
受け取った前記受領報告ライト時刻に関する情報を、他の制御装置に送る手段と、
前記ライト時刻を参照して、前記ライトデ−タを前記記憶装置に書き込む手段と、
前記ライト時刻を参照して、前記不揮発性メモリから、前記ライトデ−タを消去する手段を有することを特徴とする複合記憶装置システム。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004004923A JP3894196B2 (ja) | 2004-01-13 | 2004-01-13 | 記憶制御装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004004923A JP3894196B2 (ja) | 2004-01-13 | 2004-01-13 | 記憶制御装置 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003006508A Division JP3797328B2 (ja) | 2003-01-15 | 2003-01-15 | 記憶制御装置 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005231487A Division JP3894220B2 (ja) | 2005-08-10 | 2005-08-10 | 記憶制御装置 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2004164666A true JP2004164666A (ja) | 2004-06-10 |
JP2004164666A5 JP2004164666A5 (ja) | 2005-05-26 |
JP3894196B2 JP3894196B2 (ja) | 2007-03-14 |
Family
ID=32821922
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004004923A Expired - Fee Related JP3894196B2 (ja) | 2004-01-13 | 2004-01-13 | 記憶制御装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3894196B2 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007058611A (ja) * | 2005-08-25 | 2007-03-08 | Hitachi Ltd | ストレージシステム及びストレージシステムの管理方法 |
JP2009205295A (ja) * | 2008-02-26 | 2009-09-10 | Buffalo Inc | データ管理方法 |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04291618A (ja) * | 1991-03-20 | 1992-10-15 | Fujitsu Ltd | 二重化ディスク制御方式 |
JPH05204739A (ja) * | 1992-01-29 | 1993-08-13 | Nec Corp | 重複型分散データベースの同期方式 |
JPH07244597A (ja) * | 1994-02-22 | 1995-09-19 | Internatl Business Mach Corp <Ibm> | 災害復旧機能を提供するために整合性グループを形成する方法および関連するシステム |
JPH08509565A (ja) * | 1993-04-23 | 1996-10-08 | イーエムシー コーポレーション | 遠隔データのミラー化 |
JPH08305500A (ja) * | 1995-04-19 | 1996-11-22 | Internatl Business Mach Corp <Ibm> | 記憶制御装置、それを含むデータ記憶システムおよび二重ペア抑止方法 |
JPH096663A (ja) * | 1995-06-14 | 1997-01-10 | Fujitsu Ltd | 分散リンク情報維持方法 |
WO1997009676A1 (en) * | 1995-09-01 | 1997-03-13 | Emc Corporation | System and method for on-line, real-time, data migration |
WO1997021177A1 (en) * | 1995-12-01 | 1997-06-12 | British Telecommunications Public Limited Company | Database access |
JPH09212425A (ja) * | 1996-02-02 | 1997-08-15 | Nec Eng Ltd | ライトキャシュバックアップ方式 |
-
2004
- 2004-01-13 JP JP2004004923A patent/JP3894196B2/ja not_active Expired - Fee Related
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04291618A (ja) * | 1991-03-20 | 1992-10-15 | Fujitsu Ltd | 二重化ディスク制御方式 |
JPH05204739A (ja) * | 1992-01-29 | 1993-08-13 | Nec Corp | 重複型分散データベースの同期方式 |
JPH08509565A (ja) * | 1993-04-23 | 1996-10-08 | イーエムシー コーポレーション | 遠隔データのミラー化 |
JPH07244597A (ja) * | 1994-02-22 | 1995-09-19 | Internatl Business Mach Corp <Ibm> | 災害復旧機能を提供するために整合性グループを形成する方法および関連するシステム |
JPH08305500A (ja) * | 1995-04-19 | 1996-11-22 | Internatl Business Mach Corp <Ibm> | 記憶制御装置、それを含むデータ記憶システムおよび二重ペア抑止方法 |
JPH096663A (ja) * | 1995-06-14 | 1997-01-10 | Fujitsu Ltd | 分散リンク情報維持方法 |
WO1997009676A1 (en) * | 1995-09-01 | 1997-03-13 | Emc Corporation | System and method for on-line, real-time, data migration |
WO1997021177A1 (en) * | 1995-12-01 | 1997-06-12 | British Telecommunications Public Limited Company | Database access |
JPH09212425A (ja) * | 1996-02-02 | 1997-08-15 | Nec Eng Ltd | ライトキャシュバックアップ方式 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007058611A (ja) * | 2005-08-25 | 2007-03-08 | Hitachi Ltd | ストレージシステム及びストレージシステムの管理方法 |
JP4738941B2 (ja) * | 2005-08-25 | 2011-08-03 | 株式会社日立製作所 | ストレージシステム及びストレージシステムの管理方法 |
JP2009205295A (ja) * | 2008-02-26 | 2009-09-10 | Buffalo Inc | データ管理方法 |
Also Published As
Publication number | Publication date |
---|---|
JP3894196B2 (ja) | 2007-03-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3414218B2 (ja) | 記憶制御装置 | |
JP5404804B2 (ja) | ストレージサブシステム | |
US8255562B2 (en) | Adaptive data throttling for storage controllers | |
US7373470B2 (en) | Remote copy control in a storage system | |
US20070168754A1 (en) | Method and apparatus for ensuring writing integrity in mass storage systems | |
JPH0683717A (ja) | 大型耐故障不揮発性複数ポート・メモリー | |
JP2002149499A (ja) | データの完全性を備えるリモートコピーシステム | |
US10649829B2 (en) | Tracking errors associated with memory access operations | |
JP4434857B2 (ja) | リモートコピーシステム及びシステム | |
US9740423B2 (en) | Computer system | |
JP2006099802A (ja) | 記憶制御装置およびキャッシュメモリの制御方法 | |
JP3797328B2 (ja) | 記憶制御装置 | |
JP4531643B2 (ja) | 記憶制御方法、システム及びプログラム | |
JP3894196B2 (ja) | 記憶制御装置 | |
JP2007058873A (ja) | 不揮発メモリを使用したディスク制御装置 | |
JP3894220B2 (ja) | 記憶制御装置 | |
WO2016122602A1 (en) | Systems and methods for sharing non-volatile memory between multiple access models | |
JP2006236387A (ja) | 記憶制御装置 | |
JP2011192053A (ja) | ディスクアレイ装置、ディスクアレイシステム、及びキャッシュ制御方法 | |
JP2007115287A (ja) | 記憶制御装置 | |
JP2006146966A (ja) | 記憶制御装置 | |
JP2008217811A (ja) | 不揮発メモリを使用したディスク制御装置 | |
JP4030951B2 (ja) | データ二重化装置及び方法 | |
JP4698145B2 (ja) | ディスクアレイ装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20040909 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20040909 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20050621 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20050810 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20051220 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20060220 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20060328 |
|
RD01 | Notification of change of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7421 Effective date: 20060421 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20060526 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20061121 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20061204 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101222 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101222 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111222 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111222 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121222 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131222 Year of fee payment: 7 |
|
LAPS | Cancellation because of no payment of annual fees |