JP2003058115A - 液晶表示装置 - Google Patents

液晶表示装置

Info

Publication number
JP2003058115A
JP2003058115A JP2001241094A JP2001241094A JP2003058115A JP 2003058115 A JP2003058115 A JP 2003058115A JP 2001241094 A JP2001241094 A JP 2001241094A JP 2001241094 A JP2001241094 A JP 2001241094A JP 2003058115 A JP2003058115 A JP 2003058115A
Authority
JP
Japan
Prior art keywords
reset
circuit
controller
power supply
converter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2001241094A
Other languages
English (en)
Inventor
Rikiya Warashina
力弥 藁科
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Toshiba Development and Engineering Corp
Original Assignee
Toshiba Corp
Toshiba Electronic Engineering Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp, Toshiba Electronic Engineering Co Ltd filed Critical Toshiba Corp
Priority to JP2001241094A priority Critical patent/JP2003058115A/ja
Publication of JP2003058115A publication Critical patent/JP2003058115A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

(57)【要約】 【課題】 電源投入時の回路のリセット解除動作の信頼
性を損なうことなく、プリント配線板の回路部品を削減
すること。 【解決手段】 入力電源電圧を降圧してLCDコントロ
ーラ11の2.5V仕様に合わせた電源電圧を生成し、
これをLCDコントローラ11内蔵のリセット回路11
1に入力する構成とする。リセット回路111は、電源
電圧が所定レベルに達したときにDC/DCコンバータ
13のリセット解除を行い、その後、所定時間遅延して
LCDコントローラ11のリセット解除を行う。これに
より、DC/DCコンバータ13及びLCDコントロー
ラ11をこの順番で確実にリセット解除することができ
るとともに、LCDコントローラ11内蔵のリセット回
路111を有効利用して、外部のリセット回路およびD
C/DCコンバータ13内蔵のリセット回路を不要とす
ることができる。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、ポリシリコンTF
T型の液晶表示装置(LCD)に係り、特にガラス基板
に接続されるプリント配線板(PCB)に搭載される回
路のリセットに関する。
【0002】
【従来の技術】従来のポリシリコンTFT型の液晶表示
装置の概略構成は、図4に示すように、ガラス基板2に
プリント配線板(PCB)1が接続されている。プリン
ト配線板1は、ガラス基板2側の液晶駆動回路(図示せ
ず)を制御するLCDコントローラ11、LCDコント
ローラ11から出力されるデジタル制御信号をアナログ
制御信号として液晶駆動回路に出力する複数のデジタル
アナログコンバータ(DAC)12、液晶駆動回路等が
必要とする各種電源電圧を生成するDC/DCコンバー
タ13を有している。
【0003】図5は上記したプリント配線板1の要部を
拡大した図である。LCDコントローラ11には外部リ
セット回路14が接続されている。入力電源(3.3
V)が投入されると、DC/DCコンバータ13の内蔵
のリセット回路131が働いて、DC/DCコンバータ
13をリセット状態とし、同様に、外部リセット回路1
4が働いてLCDコントローラ11をリセット状態とす
る。
【0004】その後、入力電源電圧が立ち上がってくる
と、まず、リセット回路131によりDC/DCコンバ
ータ13のリセットが解除されて、DC/DCコンバー
タ13が動作する。このDC/DCコンバータ13が動
作した後、外部リセット回路14によりLCDコントロ
ーラ11のリセットが解除がされて、LCDコントロー
ラ11が動作する。
【0005】このような順番で動作させるのは、仮にL
CDコントローラ11が動作してからDC/DCコンバ
ータ13が動作すると、電流が逆流するなどして回路が
故障するおそれがあるからであり、必ず上記順番でリセ
ットが解除されなければならない。
【0006】
【発明が解決しようとする課題】しかし、上記の従来の
液晶表示装置では、LCDコントローラ11にリセット
回路111が内蔵されているにも拘らず、これが利用さ
れていない。その理由は、昨今、LCDコントローラ1
1は省電力の低電圧駆動型(2.5V仕様)が使用さ
れ、このため、内蔵のリセット回路111は入力電源電
圧が2.5V対応でリセット、リセット解除動作を行う
ようになっている。このため、上記のように3.3Vの
電源電圧の入力に対してリセット回路111を使用する
と、LCDコントローラ11のリセット解除が早くな
り、DC/DCコンバータ13が動作してからLCDコ
ントローラ11が動作するという順番が守れなくなり、
回路が故障してしまう恐れがあるからである。
【0007】そのため、LCDコントローラ11の外部
に3.3Vの入力電源電圧に対応した外部リセット回路
14を設けた構成となっている。しかし、これでは、L
CDコントローラ11内蔵のリセット回路111が無駄
であるばかりでなく、余計な外部リセット回路14を付
加しなければならず、回路部品点数が多くなって、プリ
ント配線板1が大型化したり、組み立て時の工数が増加
するなどの不具合があった。
【0008】本発明は、上述の如き従来の課題を解決す
るためになされたもので、その目的とするところは、電
源投入時の回路のリセット解除動作の信頼性を損なうこ
となく、プリント配線板の回路部品を削減することがで
きる液晶表示装置を提供することにある。
【0009】
【課題を解決するための手段】上記目的を達成するため
に、第1の手段は、液晶駆動回路に制御信号を供給する
コントローラ及び各種電源電圧を供給するDC/DCコ
ンバータを搭載したプリント配線板を有する液晶表示装
置において、前記コントローラに前記プリント配線板の
入力電源電圧を降圧する降圧回路を具備し、前記降圧回
路により降圧された電源電圧を前記コントローラ内蔵の
リセット回路に入力し、このリセット回路により当該コ
ントローラのリセット動作を制御することを特徴とす
る。
【0010】第2の手段は、液晶駆動回路に制御信号を
供給するコントローラ及び各種電源電圧を供給するDC
/DCコンバータを搭載したプリント配線板を有する液
晶表示装置において、前記コントローラ内に前記プリン
ト配線板の入力電源電圧を降圧する降圧回路を具備し、
前記降圧回路により降圧された電源電圧を前記コントロ
ーラ内蔵のリセット回路に入力し、このリセット回路に
より当該コントローラ及び前記DC/DCコンバータの
リセット動作を制御することを特徴とする。
【0011】
【発明の実施の形態】以下、本発明の実施形態を図面に
基づいて説明する。図1は、本発明の液晶表示装置の第
1の実施形態に係る構成を示したブロック図であり、液
晶表示装置のプリント配線板の要部を示したものであ
る。なお、従来例と同一の部分には同一符号を付してあ
る。
【0012】本例の液晶表示装置のプリント配線板1
は、ガラス基板側の液晶駆動回路(図示せず)を制御す
るLCDコントローラ11、液晶駆動回路が必要とする
各種電源電圧を生成するDC/DCコンバータ13を有
している。
【0013】LCDコントローラ11は、2.5V仕様
であり、リセット回路111と、入力電圧3.3Vを
2.5Vに降圧する降圧回路112と、リセット回路1
11から出力されるリセット解除信号100を遅延させ
る遅延回路113及び制御動作の主体であるコントロー
ル回路114を備えている。また、DC/DCコンバー
タ13からはリセット回路が省略された構成となってい
る。
【0014】次に、本実施形態の動作について図2のタ
イミングチャートを参照して説明する。入力電源(3.
3V)40が投入されると、LCDコントローラ11に
内蔵された降圧回路112により、3.3Vの入力電源
電圧が2.5Vに降圧されて電源電圧50となり、内蔵
のリセット回路111に入力される。
【0015】この電源電圧50は、入力電源(3.3
V)40が投入されると、図2(a)に示すように、時
刻t0で上昇を開始する。リセット回路111は当初L
CDコントローラ11のコントロール回路114及びD
C/DCコンバータ13をリセットしてその動作を停止
させる。
【0016】その後、電源電圧50が所定電圧まで上昇
して来ると、リセット回路111は図2(b)に示すよ
うに時刻t1でリセット解除信号100をDC/DCコ
ンバータ13に出力して、DC/DCコンバータ13の
リセットを解除する。
【0017】次に遅延回路113から所定時間遅延して
図2(c)に示すように時刻t2で遅延リセット解除信
号60がLCDコントローラ11のコントロール回路1
14に出力されて、LCDコントローラ11のリセット
を解除して動作させる。
【0018】したがって、本実施形態によれば、降圧回
路112により入力電源電圧40を降圧してLCDコン
トローラ11の2.5V仕様に合わせた電源電圧50と
し、これをLCDコントローラ11内蔵のリセット回路
111に入力し、このリセット回路111によりLCD
コントローラ11のリセット動作を制御するようにした
ことで、DC/DCコンバータ13、LCDコントロー
ラ11をこの順番でリセット解除できるとともに、外部
リセット回路を不要とすることができ、回路部品点数を
削減して、プリント配線板1の縮小を図ることができ
る。
【0019】また、本実施形態によれば、LCDコント
ローラ11とDC/DCコンバータ13を同一のリセッ
ト回路111によりリセット解除するようにしたこと
で、その連動性が高まり、電源投入時のリセット解除動
作の信頼性を向上させることができるとともに、外部リ
セット回路の他、DC/DCコンバータ13内蔵のリセ
ット回路をも不要にすることができる。
【0020】さらに、本実施の形態によれば、リセット
回路111によりDC/DCコンバータ13のリセット
解除を行い、このリセット解除から所定時間遅延してL
CDコントローラ11のリセット解除を行うようにした
ことで、DC/DCコンバータ13、LCDコントロー
ラ11をこの順番で確実にリセット解除することができ
る。
【0021】図3は、本発明の液晶表示装置の第2の実
施形態に係る構成を示したブロック図である。なお、従
来例と同一の部分には同一符号を付してある。本例の液
晶表示装置のプリント配線基板では、DC/DCコンバ
ータ13には従来と同様のリセット回路131が内蔵さ
れ、入力電源40の投入後、このリセット回路131に
より従来と同様のタイミングでリセットが解除される。
【0022】一方、LCDコントローラ11は入力電源
電圧40を降圧してLCDコントローラ11の2.5V
仕様に合わせた電源電圧50を生成する降圧回路112
を内蔵している。これにより、入力電源40の投入後、
このリセット回路111によりLCDコントローラ11
のコントロール回路114にリセット解除信号100を
出力して当該LCDコントローラ11のリセットが解除
される。
【0023】この場合も、DC/DCコンバータ13が
先にリセット解除され、その後、LCDコントローラ1
1がリセット解除されるように、リセット回路111の
リセット解除動作タイミングを設定している。
【0024】したがって、本実施形態においても、LC
Dコントローラ11の外部にリセット回路を設ける必要
がなく、プリント配線板1搭載の回路部品点数を削減す
ることができる。
【0025】尚、本発明は上記各実施形態に限定される
ことなく、その要旨を逸脱しない範囲において、具体的
な構成、機能、作用、効果において、他の種々の形態に
よっても実施することができる。
【0026】
【発明の効果】以上詳細に説明したように、本発明の液
晶表示装置によれば、電源投入時の回路のリセット解除
動作の信頼性を損なうことなく、プリント配線板の回路
部品を削減することができる。
【図面の簡単な説明】
【図1】本発明の液晶表示装置の第1の実施形態に係る
構成を示したブロック図である。
【図2】図1に示したプリント配線板搭載回路のリセッ
ト動作を示したタイミングチャートである。
【図3】本発明の液晶表示装置の第2の実施形態に係る
構成を示したブロック図である。
【図4】従来の液晶表示装置の構成例を示したブロック
図である。
【図5】図4に示したプリント配線板の要部拡大図であ
る。
【符号の説明】
1 プリント配線板 11 LCDコントローラ 13 DC/DCコンバータ 111、131 リセット回路 112 降圧回路 113 遅延回路
フロントページの続き Fターム(参考) 2H093 NA16 NC05 NC16 NC34 NC44 ND49 5C006 AF64 AF67 BB16 BF46 BF49 FA43 5C080 AA10 BB05 DD22 FF11 JJ02 JJ04

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】 液晶駆動回路に制御信号を供給するコン
    トローラ及び各種電源電圧を供給するDC/DCコンバ
    ータを搭載したプリント配線板を有する液晶表示装置に
    おいて、 前記コントローラに前記プリント配線板の入力電源電圧
    を降圧する降圧回路を具備し、 前記降圧回路により降圧された電源電圧を前記コントロ
    ーラ内蔵のリセット回路に入力し、このリセット回路に
    より当該コントローラのリセット動作を制御することを
    特徴とする液晶表示装置。
  2. 【請求項2】 液晶駆動回路に制御信号を供給するコン
    トローラ及び各種電源電圧を供給するDC/DCコンバ
    ータを搭載したプリント配線板を有する液晶表示装置に
    おいて、 前記コントローラ内に前記プリント配線板の入力電源電
    圧を降圧する降圧回路を具備し、 前記降圧回路により降圧された電源電圧を前記コントロ
    ーラ内蔵のリセット回路に入力し、このリセット回路に
    より当該コントローラ及び前記DC/DCコンバータの
    リセット動作を制御することを特徴とする液晶表示装
    置。
  3. 【請求項3】 前記コントローラ内蔵のリセット回路
    は、降圧された電源電圧が所定レベルに達したときにリ
    セット解除信号を前記DC/DCコンバータに出力して
    当該DC/DCコンバータのリセットを解除し、その
    後、所定の遅延時間を経てリセット解除信号を前記コン
    トローラのコントロール回路に出力して当該コントロー
    ラのリセットを解除することを特徴とする請求項2に記
    載の液晶表示装置。
JP2001241094A 2001-08-08 2001-08-08 液晶表示装置 Pending JP2003058115A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001241094A JP2003058115A (ja) 2001-08-08 2001-08-08 液晶表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001241094A JP2003058115A (ja) 2001-08-08 2001-08-08 液晶表示装置

Publications (1)

Publication Number Publication Date
JP2003058115A true JP2003058115A (ja) 2003-02-28

Family

ID=19071601

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001241094A Pending JP2003058115A (ja) 2001-08-08 2001-08-08 液晶表示装置

Country Status (1)

Country Link
JP (1) JP2003058115A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102060539B1 (ko) 2012-08-08 2019-12-31 삼성디스플레이 주식회사 표시 패널의 구동 장치 및 이를 포함하는 표시 장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102060539B1 (ko) 2012-08-08 2019-12-31 삼성디스플레이 주식회사 표시 패널의 구동 장치 및 이를 포함하는 표시 장치

Similar Documents

Publication Publication Date Title
JP2001175368A (ja) Cpuコア電圧切替え回路
JPH02148210A (ja) フラットパネルディスプレイの着脱制御回路
US7277976B2 (en) Multilayer system and clock control method
JP2020526799A (ja) 表示ドライバチップ及び液晶表示装置
EP2149836A3 (fr) Optimisation de la consommation d'une puce auxiliaire multimedia dans un terminal de radiocommunication mobile
WO2021223295A1 (zh) 显示模组及其驱动方法、显示装置
KR20190075223A (ko) 디스플레이를 위한 소스 신호 구동 장치
TW201110093A (en) Display device and backlight control method thereof
JP2003058115A (ja) 液晶表示装置
US20100053060A1 (en) Control Signal Generation Method of Integrated Gate Driver Circuit Integrated Gate Driver Circuit and Liquid Crystal Display Device
JPH075427A (ja) 液晶表示装置
JP4599912B2 (ja) 液晶表示装置
TWI773021B (zh) 顯示裝置及其驅動裝置
JPH07104711A (ja) ポータブルターミナルにおけるlcd電源制御回 路
JP2009124689A (ja) レベルシフタ、表示画面駆動回路及び映像表示系統
JPH0756660A (ja) バス回路における消費電力削減制御方法および回路
US7519841B2 (en) Power control circuit
JP2004272208A (ja) 液晶表示装置の駆動装置
KR100559221B1 (ko) 티에프티 엘씨디용 타이밍 컨트롤러
EP0633518A1 (en) Circuit for generating modular clocking signals
WO2021203470A1 (zh) 电路驱动系统、驱动芯片及显示装置
US20070126483A1 (en) Gate driver
JPH0561433A (ja) 表示制御回路
JP2002258811A (ja) 液晶ディスプレイ装置
JP2000311025A (ja) クロック信号線制御方式