JP2003037245A - 半導体パッケージおよびその応用装置 - Google Patents

半導体パッケージおよびその応用装置

Info

Publication number
JP2003037245A
JP2003037245A JP2001222904A JP2001222904A JP2003037245A JP 2003037245 A JP2003037245 A JP 2003037245A JP 2001222904 A JP2001222904 A JP 2001222904A JP 2001222904 A JP2001222904 A JP 2001222904A JP 2003037245 A JP2003037245 A JP 2003037245A
Authority
JP
Japan
Prior art keywords
chip
package
igbt
transistor
electrically connecting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2001222904A
Other languages
English (en)
Inventor
Masanori Ogawa
正則 小川
Takashi Fukue
貴史 福栄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP2001222904A priority Critical patent/JP2003037245A/ja
Publication of JP2003037245A publication Critical patent/JP2003037245A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/45124Aluminium (Al) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49171Fan-out arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30107Inductance

Landscapes

  • Inverter Devices (AREA)

Abstract

(57)【要約】 【課題】 パッケージ端子間を回路配線板などで配線を
おこなうことが必要となり、実装面積が大きくなるとと
もに、配線の引き回しが必ず立体的に交差せざるを得な
いなどの課題を有していた。 【解決手段】 第1トランジスタチップと第2トランジ
スタチップである2個のトランジスタチップを内蔵し、
前記第1トランジスタチップのエミッタと前記第2トラ
ンジスタチップのコレクタをパッケージ内部で電気接続
することによりアームを構成し、前記第1トランジスタ
チップのコレクタおよびベースをパッケージ外部と電気
的に接続する端子と前記第2トランジスタチップのエミ
ッタおよびベースをパッケージ外部と電気的に接続する
端子を設けたことを特徴とする半導体パッケージで、複
数の端子を有する半導体チップなどを内蔵する表面実装
パッケージにおいて、1パッケージ内にインバータアー
ムを構成するものである。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、トランジスタなど
の表面実装用半導体パッケージ構造およびインバータ回
路実装方法に関するものである。
【0002】
【従来の技術】従来この種の半導体パッケージは、第1
0図に示すような内部構造、および第11図に示すよう
な外形構成である。同図において、表面実装型のトランジ
スタパッケージとして、一般的なTO-220(SM)
(EIAJ規格)などで代表される表面実装パッケージに
おける例を示している。この種のパッケージは、第10図
に示すように、リードフレーム1上にシリコン材料など
からなるトランジスタチップ2が搭載されている。この
トランジスタチップ2がIGBT(Insulated Gated Bi
polar Transistor)の場合には、トランジスタチップ2下
面がコレクタパッドとなり、リードフレーム1と電気的
接続および支持固定されており、リードフレーム1と外
部端子であるコレクタ端子3は一体化されている。ま
た、トランジスタチップ2の上面に設けられたエミッタ
およびゲートのコンタクトパッドと外部端子であるエミ
ッタリード端子4およびゲートリード端子5とがアルミ
線などの金属ワイヤー6で接続されていた。
【0003】また、リード端子固定およびトランジスタ
チップ2の信頼性のために、エポキシ樹脂などによる樹
脂成形パッケージ7が用いられていた。
【0004】また、とくに大電力を制御するトランジス
タパッケージ7では、トランジスタチップ2での損失に
よる放熱を良好に行う為に、リードフレーム1を放熱器
として使用する様に、パッケージ7の下面(図上では下
面)にリードフレーム1が露出する構成であった。
【0005】なお、トランジスタチップ2がIGBTで
なく、BJT(Bipolar Junction Transistor)やFET(F
ield Effect Transistor)を搭載する場合やIGBTと
FRD(First Recovery Diode)とのマルチチップ搭載の
場合であっても、ほぼ同様の構成となっていた。
【0006】この構成の半導体パッケージでは、第11
図に示すように、コレクタ端子3、エミッタ端子4、ゲー
ト端子5のリード端子が下面にあり、またリードフレー
ム1による放熱板がコレクタ電極と共用となっていた。
リードフレーム1上にシリコン材料などからなるトラン
ジスタチップ2が搭載されていた。
【0007】このため、この種のトランジスタパッケー
ジを用いて、モータ制御を目的としたインバータ回路を
構成するには上記従来例のトランジスタパッケージを単
相インバータでは4個、三相インバータでは6個必要と
なる。三相インバータを構成する場合には、トランジス
タパッケージを2個上下に接続かつ3列並列に並べると
いった構成をとることが必要であった。また、それぞれ
パッケージ端子間を回路配線板などで電気的接続および
固定することが必要である。
【0008】
【発明が解決しようとする課題】しかしながら、インバ
ータ回路においては第11図における従来の構成のパッ
ケージを必ず上下に並べたアームを基本とし、そのアー
ムを複数アーム並べ、それぞれのパッケージ端子間を回
路配線板などで配線をおこなうことが必要となり、実装
面積が大きくなるとともに、配線の引き回しが必ず立体
的に交差せざるを得ないなど、複雑になるといった課題
を有していた。
【0009】また、電気接続(大電流の接続配線)が複雑
化するために、各トランジスタへの電力配線の引き回し
長が不均一となり、回路基板の配線インダクタンスと高
速スイッチングによる電圧跳ね上がりや発生ノイズ面で
課題を有するとともに、回路基板配線による損失が増加
すばかりでなく、実装レイアウト設計上制約を受けると
いった課題を有していた。
【0010】本発明は、このような課題を解決するもの
であり、1パッケージ内にインバータアームを構成する
ことにより、前記課題を解決することを目的とする。
【0011】
【課題を解決するための手段】上記課題を解決するため
に本発明は、複数の端子を有する半導体チップなどを内
蔵する表面実装パッケージにおいて、1パッケージ内に
インバータアームを構成するものである。
【0012】上記、1パッケージ内に2個のトランジス
タを具備し、インバータアームを構成することにより、
インバータ回路を小型化することができ、高速スイッチ
ングによる電圧跳ね上がりの低減化、回路部品配置が最
適化でき、回路損失が低減、発生ノイズの低減といった
効果が得られる。
【0013】
【発明の実施の形態】第1の発明における実施の形態
は、第1トランジスタチップと第2トランジスタチップ
である2個のトランジスタチップを内蔵し、前記第1ト
ランジスタチップのエミッタと前記第2トランジスタチ
ップのコレクタをパッケージ内部で電気接続することに
よりアームを構成し、前記第1トランジスタチップのコ
レクタおよびベースをパッケージ外部と電気的に接続す
る端子と前記第2トランジスタチップのエミッタおよび
ベースをパッケージ外部と電気的に接続する端子を設け
たことを特徴とする表面実装型のパッケージであり、回
路基板に実装することが容易となる。
【0014】また、第2の発明における実施の形態は、第
1IGBTチップと第2IGBTチップである2個のI
GBTチップおよび第1ダイオードと第2ダイオードで
ある2個のダイオードを内蔵し、前記第1IGBTと前
記第1ダイオードが並列接続、前記第2IGBTと前記
第2ダイオードが並列接続となるように、それぞれ前記
IGBTチップのコレクタと前記ダイオードのカソード
を接続するとともに前記IGBTチップのエミッタと前
記ダイオードのアノードを接続した2組の回路ブロック
において、前記第1IGBTのエミッタと前記第2IG
BTのコレクタをパッケージ内部で電気接続することに
よりアームを構成し、前記第1IGBTチップのコレク
タおよびベースをパッケージ外部と電気的に接続する端
子と前記第2IGBTチップのエミッタおよびゲートを
パッケージ外部と電気的に接続する端子を設けたことを
特徴とする表面実装型のパッケージであり、インバータ
回路を小型化することが出来るとともに、IGBTの高
速スイッチングによる電圧跳ね上がりの低減することが
容易となる。
【0015】また、第3の発明における実施の形態は2
個のトランジスタをそれぞれ第1FETチップと第2F
ETチップで構成し、第1FETチップを構成するソー
スと第2FETチップを構成するドレイン端子を内部で
電気接続することによりFETアームを構成し、第1F
ETチップのドレインおよびゲートをパッケージの外部
と電気的に接続する端子と第2FETチップのソースお
よびゲートをパッケージ外部と電気的に接続する端子を
設けた表面実装型のパッケージであり、各FETへの電
力配線の引き回し長が均一となり、とくに回路基板の配
線インダクタンスと高速スイッチングによる電圧跳ね上
がりや発生ノイズを低減でき、回路基板での配線による
損失が改善でき、インバータ回路を小型化することが容
易となる。
【0016】また、第4の発明における実施の形態は、パ
ッケージからそれぞれのトランジスタチップ、FETち
ぽぷあるいはIGBTチップからの少なくとも2本以上
の外部ベース端子、もしくは少なくとも2本以上の外部
ゲート端子およびトランジスタチップ、FETチップあ
るいはIGBTチップの接続部を表面実装型のパッケー
ジの両側に具備したことにより、インバータ回路を小型
化することが容易となる。
【0017】また、第5の発明における実施の形態は、ト
ランジスタチップ、FETチップあるいはIGBTチッ
プの駆動回路を表面実装型のパッケージ内部に具備した
ことにより、インバータ回路を小型化することが容易と
なるとともに、駆動回路における浮遊容量を大幅に低減
でき駆動信頼性向上をはかる事が容易にできる。
【0018】また、第6の発明における実施の形態は、前
記半導体パッケージを実装したインバータ制御装置であ
るまた、第7の発明における実施の形態は、前記半導体パ
ッケージを実装したインバータ制御装置を具備した空気
調和機である。
【0019】
【実施例】以下本発明の実施例について図面を参照して
説明する。
【0020】(実施例1)第1図は、本発明の第1の実
施例を示す内部構成図である。
【0021】同図に示すように、リードフレーム1にシ
リコン材料などからなるトランジスタチップ2が搭載さ
れている。
【0022】このトランジスタチップ2は、チップ下面
がコレクタ電極となり、チップ上面にはコレクタパッド
とエミッタパッドが形成されている。第1トランジスタ
チップ2、第2トランジスタチップ2'は、それぞれ電
気的に絶縁されたリードフレーム1、リードフレーム
1'上にそれぞれコレクタ電極を電気的かつ熱的に接続
され、かつ機械的に固定されている。第1ベース5、第
2ベース5’は、電気的に独立したリード端子に接続さ
れている。また、チップ上面にはコレクタパッドおよび
エミッタパッドと外部端子とは、それぞれワイヤーリー
ド6で接続されている。
【0023】また、パッケージ内部は、第2図の回路図
に示すように2個のトランジスタがアームの形に接続さ
れている。なお、トランジスタに並列に存在する第1ダ
イオード8、第2ダイオード8'は、寄生ダイオードで
ある。
【0024】また、第3図-aは、パッケージを上面(部
品面)からみた外観図であり、第3図−bは、パッケー
ジの断面図である。各リード端子の固定および第1トラ
ンジスタチップ2、第2トランジスタチップ2’の性能
保全のためにエポキシ樹脂などによるパッケージ7を用
いている。
【0025】また、本実施例においては、パッケージ7
からリード足が同一方向に対して出された、SMD(表
面実装モジュール)での構成を示す。
【0026】また、とくに大電力を制御するトランジス
タパッケージでは、トランジスタチップでの損失による
放熱を良好に行う為に、リードフレーム1およびリード
フレーム1'を放熱器として使用する様に、パッケージ7
の側面(図中では下面)に露出する構成であり、リードフ
レーム1で放熱と回路基板との電気的接続を同時におこ
なうものである。なお、電気接続および放熱面を異面で
構成する構成でも本発明は実施できるものである。
【0027】(実施例2)第4図は、本発明の第2の実
施例を示す内部構成図である。
【0028】同図に示すように、リードフレーム1にシ
リコン材料などからなる第1IGBTチップ2、第2I
GBTチップ2’および第1FRD9、第2FRD9’
が搭載されている。
【0029】この第1IGBTチップ2、第2IGBT
チップ2’は、チップ下面がコレクタ電極となり、チッ
プ上面にはコレクタパッドとエミッタパッドが形成され
ている。
【0030】第1IGBTチップ2、第2IGBTチッ
プ2’は、それぞれ電気的に絶縁されたリードフレーム
1およびリードフレーム1’上にそれぞれコレクタ電極
を電気的かつ熱的に接続され、かつ機械的に固定されて
いる。第1ベース5、第2ベース5’は、電気的に独立
したリード端子に接続されている。また、チップ上面に
はコレクタパッドおよびエミッタパッドと外部端子と
は、それぞれワイヤーリード6で接続されている。
【0031】また、パッケージ内部は、第5図の回路図
に示すように2個のIGBTチップを上下アームの形に
接続され、それぞれ第1FRD9、第2FRD9’はI
GBTチップに並列に接続された高速ダイオードであ
る。
【0032】また、第6図-aは、パッケージを下面(半
田面)からみた外観図であり、第6図−bは、パッケー
ジの断面図であり、第6図−cは、パッケージを上面
(部品面、放熱面)からみた外観図である。各リード端
子の固定および第1IGBTチップ2、第2IGBTチ
ップ2’の性能保全のために、エポキシ樹脂などによる
パッケージ7を用いている。
【0033】また、とくに大電力を制御するIGBTパ
ッケージでは、IGBTチップでの損失による放熱を良
好に行う為に、コレクタのリードフレーム1およびリー
ドフレーム1’を放熱面として使用し、他面側に電気的
な接続端子を具備したパッケージ構成である。なお、電
気接続および放熱面の同一面で構成しても本発明は実施
できるものである。
【0034】(実施例3)第1図、第2図および第3図
を用いて、本発明の第3の実施例を示す。なお、FETお
よびFRDを用いても第1の実施例と同様に実施するこ
とが可能である。
【0035】(実施例4)第7図、第8図および第9図
を用いて、本発明の第4の実施例を示す。同図に示すよう
に、第1リードフレーム1、第2リードフレーム1’に
シリコン材料などからなる第1IGBTチップ2、第1
IGBTチップ2’および第1FRD8、第2FRD
8’が搭載されている。
【0036】この第1IGBTチップ2、第2IGBT
チップ2’は、チップ下面がコレクタ電極となり、チッ
プ上面にはコレクタパッドとエミッタパッドが形成され
ている。
【0037】第1IGBTチップ2、第2IGBTチッ
プ2’は、それぞれ電気的に絶縁された第1リードフレ
ーム1、第2リードフレーム1’上にコレクタ電極を電
気的かつ熱的に接続され、かつ機械的に固定されてい
る。第1ベース5、第2ベース5’は、電気的に独立し
たリード端子に接続されている。また、チップ上面には
コレクタパッドおよびエミッタパッドと外部端子とは、
それぞれワイヤーリード6で接続されている。リードフ
レーム1および第1ゲート端子5、第2ゲート端子5’
をそれぞれパッケージ7の両側に具備している。
【0038】また、パッケージ内部は、第8図の回路図
に示すように2個のIGBTを上下アームの形に接続さ
れ、それぞれ第1FRD9、第2FRD9’はIGBT
に並列に具備されたダイオードである。
【0039】また、第9図-aは、パッケージを下面(半
田面)からみた外観図であり、第9図−bは、パッケー
ジの断面図であり、第9図−cは、パッケージを上面
(部品面、放熱面)からみた外観図であり、放熱用の伝
熱面を兼ねたリードフレーム端子1、1 ’およびエミ
ッタ端子4が露出している。各リード端子の固定および
IGBTチップ2の性能保全のために、エポキシ樹脂な
どによるパッケージ7を用いている。
【0040】本実施例の様に、パッケージの両側に駆動
端子を設けることにより、IGBTを駆動・保護する回
路を本パッケージの両側に設けることが可能となり、回
路基板実装上の自由度が向上するものである。
【0041】また、とくに大電力を制御するIGBTパ
ッケージでは、IGBTチップでの損失による放熱を良
好に行う為に、コレクタのリードフレーム1を放熱面と
して使用し、他面側に電気的な接続端子を具備したパッ
ケージ構成である。なお、電気接続および放熱面を同一
リードフレームに構成した構成でも本発明は実施できる
ものである。
【0042】(実施例5)また、本発明の第5の実施例
を説明する。
【0043】トランジスタ、FETあるいはIGBTの
駆動回路を半導体パッケージ内部に具備したものであ
り、インバータ回路を小型化が可能である。また、駆動
回路とトランジスタ、FETあるいはIGBTが近接し
て実装されるために、駆動回路における浮遊容量を大幅
に低減した駆動安定性および信頼性を向上をはかる事が
容易にできるとともに、部品点数を低減できるので小型
化が可能である。
【0044】(実施例6)また、本発明の第6の実施例
を説明する。
【0045】半導体パッケージを用いることにより、例
えば三相インバータ駆動であれば、本実施例における半
導体パッケージを3個をおよそ並列にならべることによ
り構成でき、インバータ回路を小型化が可能である。ま
た、各トランジスタ、FETあるいはIGBTが配線距
離が均等に回路基板上に実装されるために、駆動回路に
おける浮遊容量の変動を大幅に低減することができ、ス
イッチングによる電圧の跳ね上がりによる誤動作、ノイ
ズを低減できるものである。
【0046】
【発明の効果】上記実施例から明らかなように、請求項
1に記載の発明は、第1トランジスタチップと第2トラ
ンジスタチップである2個のトランジスタチップを内蔵
し、前記第1トランジスタチップのエミッタと前記第2
トランジスタチップのコレクタをパッケージ内部で電気
接続することによりアームを構成し、前記第1トランジ
スタチップのコレクタおよびベースをパッケージ外部と
電気的に接続する端子と前記第2トランジスタチップの
エミッタおよびベースをパッケージ外部と電気的に接続
する端子を設けたことで、インバータ回路を小型化する
ことが出来るとともに、高速スイッチングによる電圧跳
ね上がりの低減とともに、回路部品配置が最適化出来る
ために損失が低減するとともに、発生ノイズの低減とい
った効果を具現化することができる。
【0047】請求項2に記載の発明は、第1IGBTチ
ップと第2IGBTチップである2個のIGBTチップ
および第1ダイオードと第2ダイオードである2個のダ
イオードを内蔵し、前記第1IGBTと前記第1ダイオ
ードが並列接続、前記第2IGBTと前記第2ダイオー
ドが並列接続となるように、それぞれ前記IGBTチッ
プのコレクタと前記ダイオードのカソードを接続すると
ともに前記IGBTチップのエミッタと前記ダイオード
のアノードを接続した2組の回路ブロックにおいて、前
記第1IGBTのエミッタと前記第2IGBTのコレク
タをパッケージ内部で電気接続することによりアームを
構成し、前記第1IGBTチップのコレクタおよびベー
スをパッケージ外部と電気的に接続する端子と前記第2
IGBTチップのエミッタおよびゲートをパッケージ外
部と電気的に接続する端子を設けたことにより、インバ
ータ回路を小型化することが出来るとともに、高速スイ
ッチングによる電圧跳ね上がりの低減化できるといった
効果がある。
【0048】請求項3に記載の発明は、2個のトランジ
スタをそれぞれ第1FETチップと第2FETチップで
構成し、第1FETチップを構成するソースと第2FE
Tチップを構成するドレイン端子を内部で電気接続する
ことによりFETアームを構成し、第1FETチップの
ドレインおよびゲートをパッケージの外部と電気的に接
続する端子と第2FETチップのソースおよびゲートを
パッケージ外部と電気的に接続する端子を設けたことに
より、各トランジスタへの電力配線の引き回し長が均一
となり、回路基板の配線インダクタンスと高速スイッチ
ングによる電圧跳ね上がりや発生ノイズを低減でき、回
路基板での配線による損失が改善でき、インバータ回路
を小型化できるといった効果がある。
【0049】請求項4に記載の発明は、パッケージから
それぞれのトランジスタチップ、FETチップあるいは
IGBTチップからの少なくとも2本以上の外部ベース
端子、もしくは少なくとも2本以上の外部ゲート端子お
よびトランジスタチップ、FETチップあるいはIGB
Tチップの接続部をそれぞれパッケージの両側に具備し
たことにより、配線を最適化、最短化することが可能と
なり、インバータ回路を小型化実装できるといった効果
がある。
【0050】請求項5に記載の発明は、トランジスタチ
ップ、FETチップあるいはIGBTチップの駆動回路
を半導体パッケージ内部に具備したことにより、インバ
ータ回路を小型化することが容易になり、駆動回路にお
ける浮遊容量を大幅に低減でき、誤動作を低減でき、駆
動信頼性の向上が図れるといった効果が得られるもので
ある。
【0051】請求項6に記載の発明は、前記半導体パッ
ケージを実装したインバータ制御装置であり、回路基板
における実装を高密度化でき、インバータ回路を小型化
できるといった効果が得られるものである。
【0052】請求項7に記載の発明は、前記半導体パッ
ケージを実装したインバータ制御装置を具備した空気調
和機であり、おもに圧縮機を駆動するインバータ回路を
小型化できるとともに発生ノイズを大幅に低減すること
ができるので、製品での信頼性を向上することができる
ものである。
【図面の簡単な説明】
【図1】本発明の一実施例を示すパッケージの構造図
【図2】本発明の一実施例を示すパッケージ内部の回路
【図3】本発明の一実施例を示すパッケージの外観図
【図4】本発明の他の実施例を示すパッケージの構造図
【図5】本発明の他の実施例を示すパッケージ内部の回
路図
【図6】本発明の他の実施例を示すパッケージの外観図
【図7】本発明の他の実施例を示すパッケージの構造図
【図8】本発明の他の実施例を示すパッケージ内部の回
路図
【図9】本発明の他の実施例を示すパッケージの外観図
【図10】従来の半導体パッケージの構造図
【図11】従来の半導体パッケージの外形図
【符号の説明】
1 リードフレーム 2 トランジスタチップ 3 コレクタ端子 4 エミッタ端子 5 ベース端子 6 アルミワイヤ 7 パッケージ 8 ダイオード

Claims (7)

    【特許請求の範囲】
  1. 【請求項1】 第1トランジスタチップと第2トランジ
    スタチップである2個のトランジスタチップを内蔵し、
    前記第1トランジスタチップのエミッタと前記第2トラ
    ンジスタチップのコレクタをパッケージ内部で電気接続
    することによりアームを構成し、前記第1トランジスタ
    チップのコレクタおよびベースをパッケージ外部と電気
    的に接続する端子と前記第2トランジスタチップのエミ
    ッタおよびベースをパッケージ外部と電気的に接続する
    端子を設けたことを特徴とする半導体パッケージ。
  2. 【請求項2】 第1IGBTチップと第2IGBTチッ
    プである2個のIGBTチップおよび第1ダイオードと
    第2ダイオードである2個のダイオードを内蔵し、前記
    第1IGBTと前記第1ダイオードが並列接続、前記第
    2IGBTと前記第2ダイオードが並列接続となるよう
    に、それぞれ前記IGBTチップのコレクタと前記ダイ
    オードのカソードを接続するとともに前記IGBTチッ
    プのエミッタと前記ダイオードのアノードを接続した2
    組の回路ブロックにおいて、前記第1IGBTのエミッ
    タと前記第2IGBTのコレクタをパッケージ内部で電
    気接続することによりアームを構成し、前記第1IGB
    Tチップのコレクタおよびベースをパッケージ外部と電
    気的に接続する端子と前記第2IGBTチップのエミッ
    タおよびゲートをパッケージ外部と電気的に接続する端
    子を設けたことを特徴とする半導体パッケージ。
  3. 【請求項3】 2個のトランジスタをそれぞれ第1FE
    Tチップと第2FETチップで構成し、前記第1FET
    チップを構成するソースと前記第2FETチップを構成
    するドレイン端子を内部で電気接続することによりFE
    Tアームを構成し、前記第1FETチップのドレインお
    よびゲートをパッケージの外部と電気的に接続する端子
    と前記第2FETチップのソースおよびゲートをパッケ
    ージ外部と電気的に接続する端子を設けたことを特徴と
    する半導体パッケージ。
  4. 【請求項4】 前記トランジスタチップから少なくとも
    2本の外部ベース端子、もしくは前記FETチップある
    いは前記IGBTチップから少なくとも2本の外部ゲー
    ト端子を具備するとともに、前記トランジスタチップ、
    前記FETチップあるいは前記IGBTチップのパッケ
    ージの電気接続部を外部端子として少なくとも2本以上
    具備することを特徴とする請求項1から3いずれか1項
    記載の半導体パッケージ。
  5. 【請求項5】 前記トランジスタ、前記FETチップあ
    るいは前記IGBTチップの駆動回路を半導体パッケー
    ジ内部に具備することを特徴とする請求項1から4いず
    れか1項記載の半導体パッケージ。
  6. 【請求項6】 請求項1から5のいずれか1項記載の半
    導体パッケージから構成されるインバータ制御装置。
  7. 【請求項7】 請求項6記載のインバータ制御装置を具
    備した空気調和機。
JP2001222904A 2001-07-24 2001-07-24 半導体パッケージおよびその応用装置 Pending JP2003037245A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001222904A JP2003037245A (ja) 2001-07-24 2001-07-24 半導体パッケージおよびその応用装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001222904A JP2003037245A (ja) 2001-07-24 2001-07-24 半導体パッケージおよびその応用装置

Publications (1)

Publication Number Publication Date
JP2003037245A true JP2003037245A (ja) 2003-02-07

Family

ID=19056317

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001222904A Pending JP2003037245A (ja) 2001-07-24 2001-07-24 半導体パッケージおよびその応用装置

Country Status (1)

Country Link
JP (1) JP2003037245A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005005593A (ja) * 2003-06-13 2005-01-06 Mitsubishi Electric Corp 半導体パワーモジュール
JP2011243909A (ja) * 2010-05-21 2011-12-01 Mitsubishi Electric Corp 半導体モジュール及び半導体モジュールを搭載した回転電機
JP2012033714A (ja) * 2010-07-30 2012-02-16 Fuji Electric Co Ltd 半導体装置、半導体装置の製造方法及び半導体装置の実装方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63196068A (ja) * 1987-02-06 1988-08-15 シーメンス、アクチエンゲゼルシヤフト 半導体デバイス
JPH06335118A (ja) * 1993-05-24 1994-12-02 Toyota Autom Loom Works Ltd パワーモジュール
JPH09172139A (ja) * 1995-12-20 1997-06-30 Mitsubishi Electric Corp 半導体装置
JPH09283701A (ja) * 1996-04-18 1997-10-31 Nec Eng Ltd 高周波半導体電子素子
JP2001298151A (ja) * 2000-04-14 2001-10-26 Hitachi Ltd 半導体装置
JP2002217364A (ja) * 2001-01-15 2002-08-02 Nissan Motor Co Ltd 半導体実装構造

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63196068A (ja) * 1987-02-06 1988-08-15 シーメンス、アクチエンゲゼルシヤフト 半導体デバイス
JPH06335118A (ja) * 1993-05-24 1994-12-02 Toyota Autom Loom Works Ltd パワーモジュール
JPH09172139A (ja) * 1995-12-20 1997-06-30 Mitsubishi Electric Corp 半導体装置
JPH09283701A (ja) * 1996-04-18 1997-10-31 Nec Eng Ltd 高周波半導体電子素子
JP2001298151A (ja) * 2000-04-14 2001-10-26 Hitachi Ltd 半導体装置
JP2002217364A (ja) * 2001-01-15 2002-08-02 Nissan Motor Co Ltd 半導体実装構造

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005005593A (ja) * 2003-06-13 2005-01-06 Mitsubishi Electric Corp 半導体パワーモジュール
JP2011243909A (ja) * 2010-05-21 2011-12-01 Mitsubishi Electric Corp 半導体モジュール及び半導体モジュールを搭載した回転電機
JP2012033714A (ja) * 2010-07-30 2012-02-16 Fuji Electric Co Ltd 半導体装置、半導体装置の製造方法及び半導体装置の実装方法

Similar Documents

Publication Publication Date Title
US7485498B2 (en) Space-efficient package for laterally conducting device
US8497572B2 (en) Semiconductor module and method of manufacturing the same
US7633141B2 (en) Semiconductor device having through contact blocks with external contact areas
US9468087B1 (en) Power module with improved cooling and method for making
JP2002026251A (ja) 半導体装置
JP2000091499A (ja) パワー半導体モジュール並びにそれを用いた電動機駆動システム
JP2002110905A (ja) 半導体装置
US8040707B2 (en) Power converter
JP6864713B2 (ja) パワーモジュール構造
US11979096B2 (en) Multiphase inverter apparatus having half-bridge circuits and a phase output lead for each half-bridge circuit
JP4016384B2 (ja) パワーモジュールおよびこれを用いたモータ制御装置
JP2002050722A (ja) 半導体パッケージおよびその応用装置
JP2003037245A (ja) 半導体パッケージおよびその応用装置
US11450647B2 (en) Semiconductor module and semiconductor device including the same
JP3525823B2 (ja) 相補型igbtの実装構造
JP2003133514A (ja) パワーモジュール
JP2004048084A (ja) 半導体パワーモジュール
CN219497779U (zh) 半导体功率模块、电机控制器和车辆
US20230230940A1 (en) Semiconductor device
JP2000174201A (ja) マルチチップモジュール型半導体装置
US20240096730A1 (en) Semiconductor Module Having Double Sided Heat Dissipation Structure and Method for Fabricating the Same
JPH10163416A (ja) パワー半導体モジュール
JP2001110984A (ja) 半導体モジュールおよびそれを用いた電気装置
JP2024018291A (ja) 半導体モジュール
JP2024013924A (ja) 半導体モジュール

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050804

RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20050913

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20060222

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070410

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20070731