JP2003029881A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2003029881A5 JP2003029881A5 JP2002131847A JP2002131847A JP2003029881A5 JP 2003029881 A5 JP2003029881 A5 JP 2003029881A5 JP 2002131847 A JP2002131847 A JP 2002131847A JP 2002131847 A JP2002131847 A JP 2002131847A JP 2003029881 A5 JP2003029881 A5 JP 2003029881A5
- Authority
- JP
- Japan
- Prior art keywords
- reset
- microcontroller
- reset signal
- reset device
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Claims (8)
- マイクロコントローラと1又は複数のハードウェア回路との、少なくとも一方のためのリセット装置であって、
リセット線を介して前記マイクロコントローラにリセット信号を与えることができ、
当該リセット装置および前記マイクロコントローラのシステムコールドスタートの際に、いかなる種類のマイクロコントローラであっても確実にスタートするように選択された持続時間を有する第1のリセット信号を供給し、
前記マイクロコントローラのシステムコールドスタートの後に、前記マイクロコントローラの要求に適応した持続時間を有する第2のリセット信号によってプログラムされ、
プログラムされた前記第2のリセット信号をリセット信号として、続いて発生するコールドスタートまたはホットスタートの際供給する、
ことを特徴とする、リセット装置。 - アナログコンポーネントと、電源用コンポーネントとを備えるシステムチップに設けられていることを特徴とする、請求項1に記載のリセット装置。
- 前記第2のプログラムされたリセット信号は、前記第1のリセット信号よりも持続時間が短いことを特徴とする、請求項1に記載のリセット装置。
- コールドスタートまたはホットスタートの際に、前記第2のリセット信号によるマイクロコントローラのリセットが失敗した場合に、続いて前記第1のリセット信号に相当するリセット信号を供給することを特徴とする、請求項1に記載のリセット装置。
- 前記第1のリセット信号によるマイクロコントローラのリセットもまた失敗した場合、マイクロコントローラを低電力エラーモードにセットすることを特徴とする、請求項4に記載のリセット装置。
- リセット信号を供給した後リセット線をモニタし、前記マイクロコントローラがリセット後所定の時間が経過してもリセット線を開放しないか、あるいはリセット線が外部の電位にクランプされている場合、前記マイクロコントローラを低電力エラーモードにセットすることを特徴とする、請求項1に記載のリセット装置。
- 前記マイクロコントローラを、低電力モードから起動させることができることを特徴とする、請求項1に記載のリセット装置。
- 内部的または外部的に起動イベントが発生した際に、前記マイクロコントローラを低電力モードから起動させることを特徴とする、請求項5または7に記載のリセット装置。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE10121935A DE10121935A1 (de) | 2001-05-05 | 2001-05-05 | Rücksetz-Anordnung für einen Mikrokontroller |
DE10121935.0 | 2001-05-05 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2003029881A JP2003029881A (ja) | 2003-01-31 |
JP2003029881A5 true JP2003029881A5 (ja) | 2005-09-15 |
JP4090782B2 JP4090782B2 (ja) | 2008-05-28 |
Family
ID=7683771
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2002131847A Expired - Lifetime JP4090782B2 (ja) | 2001-05-05 | 2002-05-07 | マイクロコントローラのリセット装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US6978362B2 (ja) |
EP (1) | EP1255182A3 (ja) |
JP (1) | JP4090782B2 (ja) |
DE (1) | DE10121935A1 (ja) |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE10252583B3 (de) * | 2002-11-12 | 2004-04-01 | Siemens Ag | Anordnung und Verfahren zur Fehlerüberwachung von Grafiktreiberbausteinen |
US7702885B2 (en) * | 2006-03-02 | 2010-04-20 | Atmel Corporation | Firmware extendable commands including a test mode command for a microcontroller-based flash memory controller |
TW200828002A (en) * | 2006-12-26 | 2008-07-01 | Holtek Semiconductor Inc | Improved reset method for microcontroller |
US7483316B2 (en) * | 2007-04-24 | 2009-01-27 | Macronix International Co., Ltd. | Method and apparatus for refreshing programmable resistive memory |
US20090204834A1 (en) * | 2008-02-11 | 2009-08-13 | Nvidia Corporation | System and method for using inputs as wake signals |
US20090256534A1 (en) * | 2008-04-14 | 2009-10-15 | Twisthink, L.L.C. | Power supply control method and apparatus |
US9104423B2 (en) | 2012-05-16 | 2015-08-11 | Nvidia Corporation | Method and system for advance wakeup from low-power sleep states |
US9395799B2 (en) | 2012-08-09 | 2016-07-19 | Nvidia Corporation | Power management techniques for USB interfaces |
US9760150B2 (en) | 2012-11-27 | 2017-09-12 | Nvidia Corporation | Low-power states for a computer system with integrated baseband |
CN103857019B (zh) | 2012-11-30 | 2018-01-02 | 辉达公司 | 一种在移动终端中用于省电的方法 |
US10126724B2 (en) * | 2016-03-07 | 2018-11-13 | Haier Us Appliance Solutions, Inc. | Low power management system |
TWI591538B (zh) * | 2017-01-18 | 2017-07-11 | 新唐科技股份有限公司 | 微控制器 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5233613A (en) * | 1988-03-29 | 1993-08-03 | Advanced Micro Devices, Inc. | Reliable watchdog timer |
US5513319A (en) * | 1993-07-02 | 1996-04-30 | Dell Usa, L.P. | Watchdog timer for computer system reset |
US5463336A (en) * | 1994-01-27 | 1995-10-31 | Rockwell International Corporation | Supply sensing power-on reset circuit |
US5528749A (en) * | 1994-08-05 | 1996-06-18 | Thomson Consumer Electronics, Inc. | Automatic instrument turn off/on for error correction |
-
2001
- 2001-05-05 DE DE10121935A patent/DE10121935A1/de not_active Withdrawn
-
2002
- 2002-04-30 US US10/135,351 patent/US6978362B2/en not_active Expired - Lifetime
- 2002-05-02 EP EP02100438A patent/EP1255182A3/de not_active Withdrawn
- 2002-05-07 JP JP2002131847A patent/JP4090782B2/ja not_active Expired - Lifetime
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2003029881A5 (ja) | ||
CA2472473A1 (en) | Detection of out of memory and graceful shutdown | |
TW200731073A (en) | Semiconductor apparatus | |
JP2000021165A5 (ja) | ||
HK1052569B (zh) | 睡眠狀態轉換方法及系統 | |
JP2001104610A5 (ja) | ||
JPH05282079A (ja) | 瞬断処理方法 | |
JP2000020285A5 (ja) | ||
WO2008129362A3 (en) | Device and method for state retention power gating | |
JP4090782B2 (ja) | マイクロコントローラのリセット装置 | |
US7085946B2 (en) | Backup memory control unit with reduced current consumption having normal self-refresh and unsettled modes of operation | |
WO2006126170A3 (en) | A method of powering up a terminal, memory and terminal thereof | |
BRPI0501430A (pt) | Método para operar uma unidade de controle e unidade de controle | |
JP2015507288A (ja) | タイムベース周辺機器 | |
TW200623116A (en) | Method of controlling mode register set operation in memory device and circuit thereof | |
WO2006047705A3 (en) | Auto purge of serial use devices | |
WO2005101991A3 (en) | Techniques for maintaining operation of a data storage system during a failure | |
JP2002160425A5 (ja) | ||
TWI421661B (zh) | 調節電壓系統及其保護方法及調適以執行該方法之積體電路 | |
JP2006350957A (ja) | 制御装置 | |
DE602006007334D1 (de) | Konfigurationsfinalisierung beim ersten gültigen nand-befehl | |
TW200623578A (en) | Power supply rescue system of memory | |
TW200725256A (en) | Method for detecting invalid switching | |
JPH08101798A (ja) | バックアップデータ保護回路 | |
JPH08190446A (ja) | マイクロコンピュータのバックアップ方式 |