JP2002320681A - 能動植え込み型医療装置用のハイブリッド電子回路の製造方法 - Google Patents

能動植え込み型医療装置用のハイブリッド電子回路の製造方法

Info

Publication number
JP2002320681A
JP2002320681A JP2002012231A JP2002012231A JP2002320681A JP 2002320681 A JP2002320681 A JP 2002320681A JP 2002012231 A JP2002012231 A JP 2002012231A JP 2002012231 A JP2002012231 A JP 2002012231A JP 2002320681 A JP2002320681 A JP 2002320681A
Authority
JP
Japan
Prior art keywords
substrate
chip
smc
active
resin layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2002012231A
Other languages
English (en)
Other versions
JP4202024B2 (ja
Inventor
Yves Van Campenhout
ヴァン カンペンウート イヴ
Dominique Gilet
ジレ ドミニク
Thierry Legay
レガイ ティエリー
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sorin CRM SAS
Original Assignee
Ela Medical SAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ela Medical SAS filed Critical Ela Medical SAS
Publication of JP2002320681A publication Critical patent/JP2002320681A/ja
Application granted granted Critical
Publication of JP4202024B2 publication Critical patent/JP4202024B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/561Batch processing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0652Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • AHUMAN NECESSITIES
    • A61MEDICAL OR VETERINARY SCIENCE; HYGIENE
    • A61NELECTROTHERAPY; MAGNETOTHERAPY; RADIATION THERAPY; ULTRASOUND THERAPY
    • A61N1/00Electrotherapy; Circuits therefor
    • A61N1/18Applying electric currents by contact electrodes
    • A61N1/32Applying electric currents by contact electrodes alternating or intermittent currents
    • A61N1/36Applying electric currents by contact electrodes alternating or intermittent currents for stimulation
    • A61N1/372Arrangements in connection with the implantation of stimulators
    • A61N1/375Constructional arrangements, e.g. casings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • H01L2224/05554Shape in top view being square
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49175Parallel arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/8538Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/85399Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0102Calcium [Ca]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01057Lanthanum [La]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01058Cerium [Ce]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01075Rhenium [Re]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01094Plutonium [Pu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49126Assembling bases
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49128Assembling formed circuit to base
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/4913Assembling to base an electrical component, e.g., capacitor, etc.
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/4913Assembling to base an electrical component, e.g., capacitor, etc.
    • Y10T29/49133Assembling to base an electrical component, e.g., capacitor, etc. with component orienting
    • Y10T29/49135Assembling to base an electrical component, e.g., capacitor, etc. with component orienting and shaping, e.g., cutting or bending, etc.
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/4913Assembling to base an electrical component, e.g., capacitor, etc.
    • Y10T29/49146Assembling to base an electrical component, e.g., capacitor, etc. with encapsulating, e.g., potting, etc.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Electrotherapy Devices (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
  • Manufacturing Of Printed Wiring (AREA)

Abstract

(57)【要約】 (修正有) 【課題】 能動植え込み型医療装置用の複数のハイブリ
ッド電子回路を製造する方法ならびにこの方法によって
製造された回路である。 【解決手段】この方法は以下の工程を含む:a)第1の
表面上にチップ用の接触領域のパターンを備え、第2の
表面(裏)上に製造される複数の回路に相当する同じパ
ターンの繰り返しからなる、構成要素のための金属領域
のパターンを備える集合平面型プレート基盤を設け;
b)第1の表面上に複数のチップを接着し;c)チップ
を該当する接触領域に結線し;d)第1の表面上に被覆
樹脂を注入して均一な被覆樹脂層を形成し;e)この樹
脂を硬化させ;f)プレートを切断して各基板がその第
1の表面上に被覆されたチップを有する複数の個別基板
を形成し、これらの基板のそれぞれ1つが植え込み型装
置の個別回路に相当するものとなり、g)各個別基板の
第2の表面上にSMC素子および/またはコネクタ要素
を装着することにより完成させる。

Description

【発明の詳細な説明】
【0001】
【発明の分野】この発明は能動植え込み型医療装置用の
ハイブリッド電子回路製造方法に関する。ここでは本発
明の一実施例として植え込み可能なペースメーカの回路
に関して説明するが、本発明は極めて多様な“能動植え
込み型医療装置”に対して広範に適用することができ
る。これらの装置として、1990年6月20日付のE
C評議会指令第90/385/CE号によって、ペース
メーカに加えて細動除去器および/または電気除細動
器、神経学機器、治療物質の拡散ポンプ、移植蝸牛刺激
装置、植え込み型生態センサ等が定義されている。
【0002】
【発明の背景】能動植え込み型医療装置(以後“植え込
み型装置”または“装置”と称する)は、電源と能動お
よび受動素子を補助ならびに相互接続するハイブリッド
回路基板(以後“電子回路”と称する)とを含んだケー
ス部材を備えている。ペースメーカの場合、電子回路に
よって、心臓信号、刺激パルスの発生を収集して解析
し、医学的検査のための種々の情報を記録(メモリ内に
蓄積)し、ペースメーカ装置の種々の機能を制御するこ
とが可能になる。通常この電子回路にコネクタヘッドが
接続されて、特に信号収集および/またはパルス付加の
ための導線等の外部要素に対しての電気的および機械的
接続を提供する。
【0003】これらの植え込み型装置がケース部材内で
使える限られたスペースを考慮して電子回路を大幅に小
型化する必要があることは容易に理解できる。より具体
的には、接続要素等の一般的に表面実装素子(“SM
C”)技術によって構成される種々の能動および受動要
素に加えて、この電子回路は個々の半導体チップへと切
断するための半導体プレート(すなわちウェハー)上に
マイクロフォトリソグラフによって形成される1つまた
は複数のチップを装備している。これらの個々のチップ
は、その他の能動および受動素子と同様に、装置の電子
回路を構成するために通常単一の個別基板上に実装され
る。種々の異なった素子が基板上に実装されているた
め、この電子回路は“ハイブリッド回路”とも呼ばれて
いる。
【0004】今日においてはこれらの電子回路を構成す
るために複数の技術を使用することができるが、既存の
全ての技術がそれぞれ問題点をかかえている。第1の既
知の技術は“チップキャリア”を使用しており、これは
小型の個別ケース部材の底部にチップを接着してワイヤ
ボンディングによって配線するものである。その後この
チップキャリアは金属キャップによって封鎖されハイブ
リッド回路の基板上に装着される。この方法は各チップ
を個別に処理する必要があるとともにチップの数と同じ
だけのチップキャリアを必要とすることから高コストな
ものとなる。チップキャリアはその中に含まれるチップ
よりも大きなものであるため、大きな面積を占有するも
のとなる。
【0005】別の既知の技術は“共通の空洞部内への組
み立て”である。このハイブリッド回路の基板は平坦な
ものではなく、むしろ全てのチップを収容するために充
分な大きさの空洞部を有しており、これらのチップはチ
ップキャリアの場合と同様に接着されワイヤボンディン
グによって配線される。その後共通のキャップ部材によ
って空洞部全体を閉鎖する。この方法は同一のハイブリ
ッド回路の全てのチップを同時に処理するという利点を
有するが、複数のハイブリッド回路を同時に処理するこ
とは不可能である。さらに、占有される面積の点に着目
すると、キャップ部材が取り付けられる回路の空洞部の
壁は相当に大きな面積を占有しこれが損失となる。ま
た、大きな寸法のキャップ部材を使用することによって
キャップ部材と基板との間において圧力(応力)を微妙
に配分する必要が生じ、このことによって回路の脆弱性
が増大する。
【0006】別の技術は“チップオンボード”構成とし
て知られており、これはチップをホスト基板上に接着し
配線した後保護樹脂の滴あるいは塊によってそれらを個
別に被覆する(米国特許第4784872号公報参
照)。このように“塊”で被覆されたチップは基板上の
比較的大きなスペースを占有するものとなり、これは被
覆樹脂の固まりの自然流に対して充分な境界領域を設け
る必要があるためである。さらに、各回路の各チップを
個別に処理する必要があるため、この技術のコストも比
較的高いものとなる。最後に、塊によって被覆されたチ
ップを実装している表面の機械的な状態は良好に管理さ
れたものではなく、平方ミリメートルの単位まで重視さ
れる植え込み型装置内によく管理して挿入および設置す
ることは不可能である。
【0007】国際特許出願WO−A−99/41786
号公報にはペースメーカ回路のサブセットを被覆する技
術が示されており、ここでサブセットは切断の前に被覆
樹脂層によって被覆される。この文献にはサブセットの
被覆のみしか記載されていないが、これらは植え込み型
装置の電子回路基板を形成するために共通の基板上に装
着する必要がある。さらに、この技術においては基板が
2つの面に素子を実装することはできず、これはサブセ
ットの面のうちの1つがこれを電子回路の基板上に装着
するための面として設定されているためである。
【0008】
【発明の概要】従って、本発明は、前述した既知の方法
の問題点を解消することができる、能動植え込み型医療
装置用の電子回路の新規の製造方法ならびにこの方法に
よって製造された電子回路を提案するものである。
【0009】本発明の特徴の1つは以下の各工程からな
る複数のハイブリッド回路要素の製造方法である: a) 第1の表面(すなわちプレート基板の1面)上に
複数の繰り返しパターンからなるチップ用の接触領域を
有し、第2の表面(すなわち第1の面の反対側の第2の
面)上に同様に複数の繰り返しパターンからなる能動あ
るいは受動表面実装素子(“SMC”)またはコネクタ
素子用の金属化領域を有し、複数の繰り返しパターンか
らなる接触領域および金属化領域が植え込み型装置のた
めの前記複数の電子回路に相当する、平坦な集合プレー
ト基板を形成し; b) 集合プレート基板の第1の表面上に第2のチップ
群を接着し、植え込み型装置の前記電子回路のそれぞれ
が少なくとも1つの対応するチップを有し、 c) 第2のチップ群のうちの選択されたものを相関す
る接触領域に対して結線し、 d) 集合プレート基板の第1の表面に被覆樹脂を注入
し適宜に均一な厚さを有する被覆樹脂層を形成し、 e) 被覆樹脂を硬化させ、 f) 集合プレート基板を切断して複数の個別基板を形
成し、各基板はその第1の表面上に樹脂によって被覆さ
れた少なくとも1つのチップを備え、この各個別基板が
それぞれ植え込み型装置の1つの電子回路に相当し、 g) SMC素子ならびにコネクタ要素のうち少なくと
も1つを各個別基板の第2の表面上に装着し、これによ
って植え込み型装置のための複数の完全電子回路を形成
する。
【0010】好適な一実施形態において、集合プレート
基板は周囲境界領域を備えており、工程d)において注
入された樹脂はこの周囲境界領域を覆うまで重力によっ
て自由に拡散することができ、さらに工程f)において
周囲境界領域を切断して分離することが好適である。
【0011】さらに別の実施形態において、工程e)の
後に硬化した被覆樹脂層の表面上に均一な金属層を付着
させる工程を含めることが可能である。
【0012】この発明はさらに前述した方法によって実
現される能動植え込み型医療装置に関する。この電子回
路は、第1の表面に1つまたは複数のチップを支持し第
2の表面上に能動または受動SMC素子および/または
コネクタ要素を支持する基板から構成される。この基板
の第1の表面上には回路ならびにチップを覆う(被包す
る)被覆樹脂層が設けられる。この層は、均一な厚さを
有するとともに基板の一縁部から別の縁部へと2次元に
延在し、従って基板は(3次元において)側面を有し、
その樹脂層は基板の表面に対して垂直に延在することが
好適である。その結果、切断を実行すると電子回路は実
質的に適宜に平坦かつ好適には均一に平坦である上部、
底部、ならびに側部壁を有する長方形となる(個別回路
を第1の表面に対して90°以外の角度で切断すること
が好適であることが当然理解される)。
【0013】本発明のその他の詳細、特徴、ならびに利
点は、添付図面を参照しながら以下に記述する説明によ
り当業者において理解されよう。
【0014】
【発明の詳細】第1に、本発明は複数の植え込み型装置
電子回路を同一の集合プレート基板上で同時に形成し、
単一の工程においてプレート基板の表面全体を樹脂で被
覆し、被覆された集合プレート基板を切断して各回路を
“個別化”して種々の個別電子回路を形成することを提
案するものである。この切断は、周知のようにスライシ
ング(またはのこ引きあるいはその他の基板を小片に分
離する方法)によって実施することができる。基板の前
面(この表面には被覆樹脂が付加されていない)にはそ
の後SMC素子、コネクタ等を装着するための金属化が
施される。
【0015】図1には平坦な集合プレート基板10が示
されており、これはセラミック(例えば多層セラミック
構造)、硬質エポキシ樹脂等の既知の材料によって形成
されている。この材料は所要の電子回路の機械的および
電気的特性に従って選択される。このプレート基板は、
これに装着されるチップならびにその他の要素のための
種々の相互接続コンダクタを備えることが好適である。
【0016】図示された実施例において、各電子回路は
2つのチップ12,14を有しており、これらはそれぞ
れマイクロフォトリソグラフィによって形成され半導体
プレートを切断したものである。これらのチップ12,
14はその後方法の第1工程中において同時に集合プレ
ート基板10上に装着および接着される。図1には12
個のチップが示されており、これらは全てプレート基板
10上に装着および接着される。
【0017】プレート基板10上に形成された相関する
接触領域16を各チップ上に配置された対応する接触領
域20に適宜に接続する細い接続線18を設けることに
よって、ワイヤボンディング方法による種々のチップの
適正な配線が確立される。所要の配線を達成するために
既存の任意のワイヤボンディング加工装置を使用するこ
とができる。
【0018】続く工程が図2に示されており、被覆
(“被包”)樹脂22を注入してプレート基板10上に
流し全てのチップならびにその電気接続を被覆する。
【0019】使用される樹脂はこの電子回路の機械的強
度特性に従って適宜に選択され;一般的にポリイミド、
エポキシポリマ、シリコン樹脂等の重合可能な材料とさ
れる。選択された樹脂は局所的に流動あるいは移動する
ことができ、例えば紫外線照射あるいは加熱することに
よって所定の場所で硬化させることができる。自然の方
式により、樹脂は表面張力と重力が組み合わされること
によって実質的に平坦な形状(例えば縁部を除いて)を
有するものとなる。これに代えて、プレート10上を流
れる被覆樹脂に対して機械を使用して手動であるいは自
動的にスクレーパによる平滑化を行うこともできる。
【0020】好適には、重合化後硬化した材料は固体と
なるが、プレート基板10を歪ませるような応力を生じ
させることがないように決して過剰な柔軟性を備えない
ものとなる。
【0021】図2において参照符号24および26は、
各個別電子回路の境界を定めるハッチングされた位置決
めラインである。実線の参照符号28は2つのチップ1
2,14をもって独立する1つの電子回路の外形を示し
ている。
【0022】電子回路の寸法に比べて、プレート基板1
0の寸法は、周囲境界領域30,32が設けられるとと
もにこの周囲境界領域は樹脂22の塊の縁部がこの周辺
領域内の対応する場所34,36まで到達するために充
分なものとなるように選択される。このことによって種
々の個別電子回路の領域全体にわたって殆ど平面的(す
なわち実質的に平坦)な表面が形成される。樹脂を硬化
させた後ハッチングされた線24および26に沿ってプ
レート基板およびその被覆樹脂層が切断(スライシング
あるいはのこ引き)され各電子回路が“個別化”され
る。
【0023】図3および図4に示されているように、個
別回路のそれぞれが自由面(図2に示されたプレート基
板の第2の表面)には、要素38,40,42のような
能動あるいは受動SMC素子および/または個別回路を
医療用植え込み型装置に接続するための接続ピン44を
装着するための金属化領域が設けられる(図4)。
【0024】プレート基板10の別の面あるいは第1の
表面(図3)において、回路は厚さe(通常約0.8m
m)からなる全く平坦かつ固形の樹脂層22を有してお
り、これはチップ12および14を完全に被覆し基板に
対して封着するものである。
【0025】別の実施例においては、樹脂を硬化させた
後プレート基板10を切断する前に、全ての樹脂表面の
上に金属層を付着させることも可能である。この種の金
属層は複数の機能を提供し得るものであり、それらは特
に: * 電気遮断(例えば、金属層を接地することによっ
て)、 * 湿気ならびに化学的不純物の侵入防止、および/ま
たは * 機械的防護の強化、 である。
【0026】前述した方法は種々の利点を有しており、
それらは特に以下のことである: * glob−topプロセスの場合のように各回路の
周りの樹脂流のための周囲境界領域の損失を伴うことな
く個別電子回路の表面を良好な密度で被覆することがで
きる。従って、本発明の好適な実施例によれば周囲境界
領域はプレート基板の全体周辺部のみのために必要であ
り、各電子回路の個々の寸法に影響を与えることはな
い。
【0027】* 接着、配線またはワイヤボンディン
グ、および樹脂の注入処理を複数の回路に対して共用の
ものとすることができるため、例えば集合プレート基板
10上にN個の回路を構成する場合、ファクタNによっ
て製造プロセスからインプットならびにアウトプット数
を削減することができ、コスト面における最適化を達成
することができる。
【0028】* 樹脂表面の良好に平滑化することがで
きる(この樹脂は通常単に重力によって拡散することが
できるが、選択的にユーザが補助を行うこともでき
る)。切断工程によって回路の側部を直線的に切断する
ことができるため、自動実装装置によって基板上に精密
かつ容易に配置するための良好な機械的基準を提供する
ことができる。
【0029】* 外部要因に対してチップを効果的(気
密)に防護することができる。
【0030】前述した実施例は単に説明の目的のもので
あり、本発明にこれに限定されることはなく当業者にお
いては種々の設計変更をなし得ることが理解される。
【図面の簡単な説明】
【図1】本発明に従って被覆樹脂層を注入する前の、複
数の植え込み型装置回路のチップが装着ならびに配線さ
れる集合プレート基板を示す構成図である。
【図2】本発明に従って被覆樹脂層を注入した後の、複
数の植え込み型装置回路のチップが装着ならびに配線さ
れる集合プレート基板を示す構成図である。
【図3】本発明の好適な一実施例に係る方法に従って構
成される、完成した電子回路を下側から見た立体構成図
である。
【図4】本発明の好適な一実施例に係る方法に従って構
成される、完成した電子回路を上側から見た立体構成図
である。
───────────────────────────────────────────────────── フロントページの続き (72)発明者 ドミニク ジレ フランス国、エフ−92160 アントニー、 アベニュー レオン−ジュオゥー 17 (72)発明者 ティエリー レガイ フランス国、エフ−91640 フォンテナイ −レ−ブリス、リュー エフ−ドレフュス 45 Fターム(参考) 4C053 JJ23 JJ40

Claims (6)

    【特許請求の範囲】
  1. 【請求項1】 a) 第1の表面上に複数の繰り返しパ
    ターンからなる少なくとも1つのチップ用の接触領域を
    備え、同様に複数の繰り返しパターンからなり能動表面
    実装(“SMC”)素子、受動SMC素子、およびコネ
    クタ要素のうちの少なくとも1つを受容するための金属
    化領域を有する第1の表面の反対側の第2の表面を備
    え、前記集合プレート基板の複数の接触領域および金属
    化領域が複数の植え込み型装置電子回路に相当する、平
    坦な集合プレート基板を形成し; b) 集合プレート基板の第1の表面上に第2のチップ
    群を接着し、前記植え込み型装置電子回路のそれぞれが
    少なくとも1つの対応するチップを有し、 c) 前記接着されたチップを該当する接触領域に対し
    て結線し、 d) 集合プレート基板の第1の表面に被覆樹脂を注入
    し適宜に均一な厚さを有する被覆樹脂層を形成し、 e) 被覆樹脂を硬化させ、 f) 集合プレート基板を切断して複数の個別基板を形
    成し、各基板はその第1の表面上に接着され樹脂によっ
    て被覆された少なくとも1つのチップを備え、この各個
    別基板がそれぞれ個別の植え込み型装置電子回路に相当
    し、 g) 少なくとも1つのSMC素子および/またはコネ
    クタ要素を各個別基板の第2の表面上に装着して植え込
    み型装置の複数の電子回路を形成する、複数のハイブリ
    ッド電子回路の製造方法。
  2. 【請求項2】 集合プレート基板はさらに周囲境界領域
    を備えており、工程d)はさらに周囲境界領域に重力に
    よって樹脂を拡散させることを含み、さらに工程f)が
    周囲境界領域を切断することを含む請求項1記載の方
    法。
  3. 【請求項3】 工程e)の後に硬化した被覆樹脂層の表
    面上に均一な金属層を付着させる工程を含める請求項1
    記載の方法。
  4. 【請求項4】 請求項1記載の方法によって製造される
    能動植え込み型医療装置電子回路であり、第1の表面上
    に少なくとも1つのチップを支持し第2の表面上に能動
    SMC素子、受動SMC素子、およびコネクタ要素のう
    ちの少なくとも1つを支持する基板からなり、基板の第
    1の表面上に回路ならびにチップを覆う(被包する)被
    覆樹脂層を設け、この層は均一な厚さを有するとともに
    基板の一つの縁部から別の縁部へと2次元に延在し、こ
    の縁部は基板の側面と樹脂層とから形成され、前記側面
    は平坦な側面であるとともに基板の第1の表面に対して
    垂直であることを特徴とする能動植え込み型医療装置電
    子回路。
  5. 【請求項5】 請求項2記載の方法によって製造される
    能動植え込み型医療装置電子回路であり、第1の表面上
    に少なくとも1つのチップを支持し第2の表面上に能動
    SMC素子、受動SMC素子、およびコネクタ要素のう
    ちの少なくとも1つを支持する基板からなり、基板の第
    1の表面上に回路ならびにチップを覆う(被包する)被
    覆樹脂層を設け、この層は均一な厚さを有するとともに
    基板の一つの縁部から別の縁部へと2次元に延在し、こ
    の縁部は基板の側面と樹脂層とから形成され、前記側面
    は平坦な側面であるとともに基板の第1の表面に対して
    垂直であることを特徴とする能動植え込み型医療装置電
    子回路。
  6. 【請求項6】 請求項3記載の方法によって製造される
    能動植え込み型医療装置電子回路であり、第1の表面上
    に少なくとも1つのチップを支持し第2の表面上に能動
    SMC素子、受動SMC素子、およびコネクタ要素のう
    ちの少なくとも1つを支持する基板からなり、基板の第
    1の表面上に回路ならびにチップを覆う(被包する)被
    覆樹脂層を設け、この層は均一な厚さを有するとともに
    基板の一つの縁部から別の縁部へと2次元に延在し、こ
    の縁部は基板の側面と樹脂層とから形成され、前記側面
    は平坦な側面であるとともに基板の第1の表面に対して
    垂直であることを特徴とする能動植え込み型医療装置電
    子回路。
JP2002012231A 2001-01-19 2002-01-21 能動植え込み型医療装置用のハイブリッド電子回路の製造方法 Expired - Fee Related JP4202024B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR0100726 2001-01-19
FR0100726A FR2819935B1 (fr) 2001-01-19 2001-01-19 Procede de fabrication de circuits electroniques hybrides pour dispositifs medicaux implantables actifs

Publications (2)

Publication Number Publication Date
JP2002320681A true JP2002320681A (ja) 2002-11-05
JP4202024B2 JP4202024B2 (ja) 2008-12-24

Family

ID=8859016

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002012231A Expired - Fee Related JP4202024B2 (ja) 2001-01-19 2002-01-21 能動植え込み型医療装置用のハイブリッド電子回路の製造方法

Country Status (6)

Country Link
US (1) US6898845B2 (ja)
EP (1) EP1225630B8 (ja)
JP (1) JP4202024B2 (ja)
AT (1) ATE429709T1 (ja)
DE (1) DE60232039D1 (ja)
FR (1) FR2819935B1 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5221150B2 (ja) 2005-02-01 2013-06-26 セカンド サイト メディカル プロダクツ インコーポレイテッド 超小型埋め込み型の被覆された装置

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5111772B1 (ja) * 1969-11-03 1976-04-14
US4246595A (en) * 1977-03-08 1981-01-20 Matsushita Electric Industrial Co., Ltd. Electronics circuit device and method of making the same
DE3442131A1 (de) * 1984-11-17 1986-05-22 Messerschmitt-Bölkow-Blohm GmbH, 8012 Ottobrunn Verfahren zum einkapseln von mikroelektronischen halbleiter- und schichtschaltungen
US5159751A (en) * 1990-02-05 1992-11-03 Motorola, Inc. Method of manufacturing electronic module assembly
JPH04348045A (ja) * 1990-05-20 1992-12-03 Hitachi Ltd 半導体装置及びその製造方法
KR940008066A (ko) * 1992-09-18 1994-04-28 윌리엄 이. 힐러 집적 회로용 다중층 리드 프레임 어셈블리 및 방법
ES2122620T3 (es) * 1994-05-27 1998-12-16 Ake Gustafson Procedimiento de realizacion de un modulo electronico y modulo electronico obtenido segun este procedimiento.
US5782891A (en) * 1994-06-16 1998-07-21 Medtronic, Inc. Implantable ceramic enclosure for pacing, neurological, and other medical applications in the human body
US5434362A (en) * 1994-09-06 1995-07-18 Motorola, Inc. Flexible circuit board assembly and method
JP2570637B2 (ja) * 1994-11-28 1997-01-08 日本電気株式会社 Mcmキャリア
CH689217A5 (fr) * 1995-04-25 1998-12-15 Valtronic S A Procédé de montage de puces électroniques.
US5963429A (en) * 1997-08-20 1999-10-05 Sulzer Intermedics Inc. Printed circuit substrate with cavities for encapsulating integrated circuits
FR2772516B1 (fr) * 1997-12-12 2003-07-04 Ela Medical Sa Circuit electronique, notamment pour un dispositif medical implantable actif tel qu'un stimulateur ou defibrillateur cardiaque, et son procede de realisation
US5954751A (en) * 1998-01-15 1999-09-21 Intermedics Inc. Implantable defibrillator with stacked transistor subassemblies
US5987358A (en) 1998-02-17 1999-11-16 Intermedics, Inc. Semiconductor device packaging and method of fabrication

Also Published As

Publication number Publication date
EP1225630A1 (fr) 2002-07-24
FR2819935A1 (fr) 2002-07-26
DE60232039D1 (de) 2009-06-04
ATE429709T1 (de) 2009-05-15
JP4202024B2 (ja) 2008-12-24
US20020147478A1 (en) 2002-10-10
US6898845B2 (en) 2005-05-31
EP1225630B1 (fr) 2009-04-22
EP1225630B8 (fr) 2009-08-12
FR2819935B1 (fr) 2003-04-25

Similar Documents

Publication Publication Date Title
CN103325779B (zh) 制造微电子封装的方法
US7245021B2 (en) Micropede stacked die component assembly
US8576574B2 (en) Electromagnetic interference shielding on semiconductor devices
US5087961A (en) Semiconductor device package
TWI249772B (en) Semiconductor device for accommodating large chip, fabrication method thereof, and carrier used in the semiconductor device
US5069626A (en) Plated plastic castellated interconnect for electrical components
JP3415621B2 (ja) 3次元で集積回路を相互接続するための方法及び装置
US5987358A (en) Semiconductor device packaging and method of fabrication
JP4778599B2 (ja) Smt部品及びその製造方法
JPH08501415A (ja) 薄マルチチップ・モジュール
JPH11262537A (ja) 能動植え込み型医療装置の電子回路ならびにその製造方法
JPS62244139A (ja) 樹脂封止型ピングリツドアレイ及びその製造方法
US4544442A (en) Process for the manufacture of substrates to interconnect electronic components
GB2096834A (en) Process for the manufacture of substrates to interconnect electronic components and articles made by said process
WO1989004552A1 (en) Method and means of fabricating a semiconductor device package
EP0843357A1 (en) Method of manufacturing a grid array semiconductor package
US20040163240A1 (en) Manufacturing process of a stacked semiconductor device and corresponding device
US6969898B1 (en) Optical semiconductor housing and method for making same
US6090237A (en) Apparatus for restraining adhesive overflow in a multilayer substrate assembly during lamination
WO1989000346A1 (en) Plated plastic castellated interconnect for electrical components
JP4202024B2 (ja) 能動植え込み型医療装置用のハイブリッド電子回路の製造方法
KR20190086129A (ko) 엘이디 모듈 및 그 제조방법
US20080093692A1 (en) Audio Processing Device with Encapsulated Electronic Component
JPH08236979A (ja) 混成集積回路装置およびその製造方法
JPH08264671A (ja) パッケージの防湿装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050119

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070808

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20071108

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20071212

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20080311

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20080314

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20080414

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20080417

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20080512

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20080515

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20080910

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20081008

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111017

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111017

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121017

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131017

Year of fee payment: 5

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees