JP2002122880A - 液晶表示装置 - Google Patents

液晶表示装置

Info

Publication number
JP2002122880A
JP2002122880A JP2000313025A JP2000313025A JP2002122880A JP 2002122880 A JP2002122880 A JP 2002122880A JP 2000313025 A JP2000313025 A JP 2000313025A JP 2000313025 A JP2000313025 A JP 2000313025A JP 2002122880 A JP2002122880 A JP 2002122880A
Authority
JP
Japan
Prior art keywords
liquid crystal
wiring
crystal display
source
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2000313025A
Other languages
English (en)
Inventor
Shingo Nagano
慎吾 永野
Tetsuya Ikemoto
哲也 池本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Advanced Display Inc
Original Assignee
Advanced Display Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Advanced Display Inc filed Critical Advanced Display Inc
Priority to JP2000313025A priority Critical patent/JP2002122880A/ja
Publication of JP2002122880A publication Critical patent/JP2002122880A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

(57)【要約】 【課題】 従来の液晶表示装置では、補償信号により走
査線方向の画素電極電位が同一方向へシフトするため、
走査線方向の画素の極性が全て同一となる駆動しか実現
できなかった。 【解決手段】 各画素列に配置される走査線を、走査線
G1nと走査線G2nの二本の走査線によって形成し、
各画素列毎にTFT3を走査線G1nと走査線G2nに
交互に接続して、走査線G1nに接続されたTFT3の
ドレインに接続された画素電極と後段の走査線G1n+
1間にCS容量を接続すると共に、走査線G2nに接続
されたTFT3のドレインに接続された画素電極と前段
の走査線G2n−1間にCS容量を接続する構成とし、
走査線G1nにはオン信号の1水平周期前のタイミング
で補償信号を印加し、走査線G2nにはオン信号の1水
平周期後のタイミングで補償信号を印加するようにして
いる。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】この発明は、アクティブマト
リクス型の液晶パネルを駆動する駆動方法を改善した液
晶表示装置に関するものである。
【0002】
【従来の技術】従来の液晶表示装置においては、液晶駆
動電圧の低減、液晶応答速度の向上、液晶誘電率異方性
に起因する液晶印加電圧の直流成分除去の目的より、特
開平2−913号公報及び特開平2−157815号公
報に開示されているように、画素電極と隣接して容量結
合されている走査線の信号電位を変調して、画素電極電
位を変調する駆動方法(以下、容量結合駆動と称す)が
提案されている。
【0003】この駆動方式について、以下に簡単に説明
する。図6は、容量結合駆動方法を実現する従来の液晶
表示装置を示す図であり、液晶パネルの等価回路と駆動
信号を表したものである。図6において、1は走査線群
で、Gnは各走査線である。2はソース線群、3は走査
線とソース線の交点に配置されたTFT(Thin F
ilm Transistor)、4はCS容量、5は
液晶容量である。CS容量4は、前段の走査線とTFT
3のドレインに接続された画素電極の間で形成されるオ
ンゲート方式である。走査信号は、TFT3のONとO
FFを制御する信号レベルVgh10、Vgl11と、
後段の画素電極電位を制御する+(プラス)極性画素用
の補償信号レベルVge(+)12と、−(マイナス)
極性画素用の補償信号レベルVge(−)13との4つ
の信号レベルを有する。また、ソース信号は、隣接画素
で同極性の交流信号であり、20は+極性ソース信号レ
ベル、21は−極性ソース信号レベルである。
【0004】次に、以上のように構成された従来の液晶
表示装置の動作を説明する。走査線の信号レベルが、信
号レベルVgh10となると、TFT3がON状態とな
り、画素電極電位が、ソース信号で設定された値に達す
る。このとき、TFT3がONしている画素のCs容量
形成電極には、補償信号レベルVge(+)12、Vg
e(−)13が印加されている。次に走査信号が立ち下
がると、TFT3はOFF状態となり、その電位を1垂
直周期中保持しようとする。ここで、走査信号が立ち下
がった後に、CS容量形成電極である前段の走査線信号
に印加していた補償信号レベルを、信号レベルVgl1
1へと変化させることで、CS容量4を介して画素電極
電位が変調されることになる。例えば、補償信号レベル
から信号レベルVgl11への変化が+方向の変化であ
る信号レベルVge(+)12を補償信号レベルとした
場合、画素電極電位は+方向へシフトすると共に、補償
信号レベルから信号レベルVgl11への変化がマイナ
ス方向の変化である信号レベルVge(−)13を補償
信号レベルとした場合、画素電極電位はマイナス方向へ
シフトすることになる。
【0005】この原理を利用し、+極性の画素に対して
は補償信号レベルVge(+)12、−極性の画素に対
しては補償信号レベルVge(−)13を印加すること
で、実効的に液晶へ印加される電圧を増幅することがで
き、液晶パネルに入力するソース信号電位を低電圧化す
ることが可能となる。
【0006】
【発明が解決しようとする課題】しかしながら、上記従
来の構成では、補償信号により走査線方向の画素電極電
位が同一方向へシフトするため、走査線方向の画素の極
性が全て同一となる駆動しか実現できなかった。よっ
て、従来の構成を採用した場合、ソース信号の変化が、
画素内の容量結合により液晶印加電圧へ影響を及ぼし、
その結果、横クロストークが視認されやすいといった課
題があった。
【0007】また、横線等の表示を行った場合、走査線
方向に画素の極性変化が少ないため、フリッカが視認さ
れやすいといった課題があった。さらに、走査線と画素
電極との間に補助容量を形成する構成のため、走査線の
負荷容量が増加し、大画面・高精細の液晶パネルに適用
した場合、走査線方向に表示ムラを発生させるといった
課題も有していた。
【0008】この発明は、容量結合駆動を適用し、かつ
走査線方向の隣接画素の極性を反転させることで、液晶
駆動電圧の低減、液晶応答速度の向上、液晶誘電率異方
性に起因する液晶印加電圧の直流成分除去を実現し、か
つフリッカ、横クロストークのない液晶表示装置を提供
することを目的としている。
【0009】
【課題を解決するための手段】この発明に係わる液晶表
示装置においては、各画素列毎にそれぞれ配置された第
一の配線及び第二の配線を有する複数の走査線と、この
複数の走査線と交差するように配置された複数のソース
線と、走査線及びソース線の交点にあって各画素に対応
して配置され、ソース線に接続されると共に各画素列内
で交互に第一の配線または第二の配線に接続されたスイ
ッチング素子と、このスイッチング素子に接続された画
素電極に一端が接続され、他端が隣接する別の第一の配
線または第二の配線に接続された補助容量を備えたもの
である。また、走査線には、スイッチング素子をオンさ
せる制御信号及び補助容量を介して画素電極の電位を変
調させる補償信号が印加されるものである。また、第一
の配線に供給される補償信号は、第一の配線に接続され
たスイッチング素子をオンさせる制御信号より1水平周
期前に供給されるものである。
【0010】さらに、第二の配線に供給される補償信号
は、第二の配線に接続されたスイッチング素子をオンさ
せる制御信号より1水平周期後に供給されるものであ
る。また、隣接するソース線には、互いに極性が反転さ
れたソース信号が供給されるものである。また、ソース
線には、1水平周期で極性が反転されるソース信号が供
給されるものである。さらにまた、ソース線には、2水
平周期で極性が反転されるソース信号が供給されるもの
である。
【0011】
【発明の実施の形態】実施の形態1.図1は、この発明
の実施の形態1による液晶表示装置を示す図であり、液
晶パネルの等価回路と駆動方法を説明するものである。
図1において、1は走査線群で、G1n、G2nは各走
査線である。2はソース線群、3は走査線とソース線の
交点に配置され、走査線にゲートが接続され、ソース線
にソースが接続されたスイッチング素子を形成するTF
T、4はCS容量(補助容量)、5はTFT3のドレイ
ンに接続された画素電極及びこの画素電極に対向するよ
うに配置された対向電極間で形成される液晶容量であ
る。
【0012】走査線群1の内、走査線G1n(第一の配
線)とG2n(第二の配線)は、一つの画素列に対して
配置された2本の走査線であり、それぞれが同画素列に
配置されるTFT3と一画素おきに接続されている。ま
た、走査線G1nに接続されたTFT3を有する画素に
おけるCS容量4は、同画素の画素電極と後段の走査線
G1n+1との間で形成されると共に、走査線G2nに
接続されたTFT3を有する画素におけるCS容量4
は、同画素の画素電極と前段の走査線G2n−1との間
で形成される。このような構成の液晶パネルを形成する
ことで、走査線方向の偶数画素、奇数画素に対し、それ
ぞれに独立した走査線をCS容量形成電極として使用す
ることができる。
【0013】走査線G1*(G1n−1、G1n、G1
n+1・・)及び走査線G2*(G2n−1、G2n、
G2n+1・・)に入力される走査信号を、それぞれV
G1*、VG2*とする。容量結合駆動方法を実施する
ため、走査信号VG1*、VG2*は、TFT3のON
/OFFを制御する制御信号レベルVgh10、Vgl
11と、前段もしくは後段画素の画素電極電位を制御す
る+(プラス)極性画素用の補償信号レベルVge
(+)12と、−(マイナス)極性画素用の補償信号レ
ベルVge(−)13との4つの信号レベルを有する。
また、ソース線に入力されるソース信号は、1水平周期
で極性が反転する交流信号であり、かつ隣接ソース線間
で極性が異なるものである。20は+極性ソース信号レ
ベル、21は−極性ソース信号レベルである。なお、容
量結合駆動方法の原理についての説明は、従来の技術で
説明した通りである。図2は、この発明の実施の形態1
による液晶表示装置の表示の極性配列を示す図である。
【0014】次に、上記のように構成された液晶パネル
を駆動する駆動方法について説明する。前述したよう
に、走査線G1*は、前段画素のCS容量形成電極とし
て、走査線G2*は、後段画素のCS容量形成電極とし
て使用されるため、走査線G1*には、ON信号印加の
一水平周期前のタイミングで、補償信号レベルVge
(+)、Vge(−)が印加されると共に、走査線G2
には、ON信号印加の一水平周期後のタイミングで、補
償信号レベルVge(+)、Vge(−)が印加され
る。以上の液晶パネルと駆動方法の構成により、容量結
合駆動方法を用いていながら、図2に示すような隣接画
素の極性が異なる表示が可能となる。よって、従来の容
量結合駆動方法において課題となっていた、横クロスト
ーク、フリッカの視認性を低減することが可能となる。
さらに、一本の走査線上に形成されるCS容量数が半分
となるため、走査線の負荷容量を大幅に低減でき、走査
線方向に発生する表示ムラを改善することが可能とな
る。
【0015】実施の形態1によれば、走査線方向の一つ
の画素列に対して独立した2本の走査線を配置し、2本
の走査線の内どちらか一方の走査線とTFTが接続さ
れ、かつ走査線方向の隣接画素間でTFTが接続される
走査線が異なり、かつ、CS容量形成方法は画素電極と
前段、もしくは後段走査線とオーバーラップする方式で
容量を形成するオンゲート方式であり、走査線方向の隣
接画素でCS容量形成に使用する走査線を前段走査線、
後段走査線と互い違いにすることで、容量結合駆動を採
用しながら、フリッカ、横クロストーク、表示ムラを低
減することができ、表示品位を大幅に向上させることが
可能となる。
【0016】実施の形態2.図3は、この発明の実施の
形態2による液晶表示装置を示す図であり、液晶パネル
の等価回路と駆動方法を説明するものである。図3にお
いて、1〜5、10〜13は図1におけるものと同一の
ものである。実施の形態2における液晶パネルの構成
は、実施の形態1で示したものと同一であるが、ソース
線に入力されるソース信号は、2水平周期で極性が反転
する交流信号であり、かつ隣接ソース線間で極性が異な
るものである。20は+極性ソース信号レベル、21は
−極性ソース信号レベルである。図4は、この発明の実
施の形態2による液晶表示装置の表示の極性配列を示す
図である。図5は、この発明の実施の形態2による液晶
表示装置のフリッカが改善可能な表示例を示す図であ
る。
【0017】実施の形態2は、ソース信号20、21
を、図3に示されるように2水平周期で交流化するよう
にしたものである。これにより、図4に示すような極性
配置の表示が可能となる。本構成を適用することで、図
5に示すような市松模様に表示階調が大きく異なるよう
な表示においても、フリッカの発生を抑制することが可
能となる。
【0018】実施の形態2によれば、ソース信号を2水
平周期で交流化するようにしたので、市松模様に表示階
調が大きく異なるような表示においても、フリッカの発
生を抑制することができる。
【0019】
【発明の効果】この発明は、以上説明したように構成さ
れているので、以下に示すような効果を奏する。各画素
列毎にそれぞれ配置された第一の配線及び第二の配線を
有する複数の走査線と、この複数の走査線と交差するよ
うに配置された複数のソース線と、走査線及びソース線
の交点にあって各画素に対応して配置され、ソース線に
接続されると共に各画素列内で交互に第一の配線または
第二の配線に接続されたスイッチング素子と、このスイ
ッチング素子に接続された画素電極に一端が接続され、
他端が隣接する別の第一の配線または第二の配線に接続
された補助容量を備えたので、横クロストーク、フリッ
カの視認性を低減することができる。
【0020】また、走査線には、スイッチング素子をオ
ンさせる制御信号及び補助容量を介して画素電極の電位
を変調させる補償信号が印加されるので、走査線への補
償信号によって画素電極の電位を変調させることができ
る。また、第一の配線に供給される補償信号は、第一の
配線に接続されたスイッチング素子をオンさせる制御信
号より1水平周期前に供給されるので、前段の画素列の
画素電極の電位を変調することができる。
【0021】さらに、第二の配線に供給される補償信号
は、第二の配線に接続されたスイッチング素子をオンさ
せる制御信号より1水平周期後に供給されるので、後段
の画素列の画素電極の電位を変調することができる。ま
た、隣接するソース線には、互いに極性が反転されたソ
ース信号が供給されるので、隣接するソース線で、極性
が反転されたソース信号にも対応することができる。
【0022】また、ソース線には、1水平周期で極性が
反転されるソース信号が供給されるので、1水平周期で
極性が反転されるソース信号に対応することができる。
さらにまた、ソース線には、2水平周期で極性が反転さ
れるソース信号が供給されるので、2水平周期で極性が
反転されるソース信号に対応することができる。
【図面の簡単な説明】
【図1】 この発明の実施の形態1による液晶表示装置
を示す図である。
【図2】 この発明の実施の形態1による液晶表示装置
の表示の極性配列を示す図である。
【図3】 この発明の実施の形態2による液晶表示装置
を示す図である。
【図4】 この発明の実施の形態2による液晶表示装置
の表示の極性配列を示す図である。
【図5】 この発明の実施の形態2による液晶表示装置
のフリッカが改善可能な表示例を示す図である。
【図6】 従来の液晶表示装置を示す図である。
【符号の説明】
1 走査線群、2 ソース線群、3 TFT、4 CS
容量、5 液晶容量、10 制御信号レベルVgh、1
1 制御信号レベルVgl、12 補償信号レベルVg
e(+)、13 補償信号レベルVge(−)、20
+極性ソース信号レベル、21 −極性ソース信号レベ
ル。
───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.7 識別記号 FI テーマコート゛(参考) G09G 3/20 622 G09G 3/20 624B 624 3/36 3/36 G02F 1/136 500 Fターム(参考) 2H092 JA24 JB04 JB22 JB31 JB64 JB69 NA01 NA22 2H093 NA31 NB16 NC03 NC34 NC35 ND10 ND15 5C006 AA22 AC11 AC18 AC24 BB16 BC03 BC06 BC16 FA23 FA36 FA54 5C080 AA10 BB05 CC03 DD06 DD10 FF11 JJ03 JJ04 KK02 KK04 KK43

Claims (7)

    【特許請求の範囲】
  1. 【請求項1】 マトリクス状に複数の画素が配置された
    液晶パネルを有する液晶表示装置において、各画素列毎
    にそれぞれ配置された第一の配線及び第二の配線を有す
    る複数の走査線、この複数の走査線と交差するように配
    置された複数のソース線、上記走査線及びソース線の交
    点にあって各画素に対応して配置され、上記ソース線に
    接続されると共に各画素列内で交互に第一の配線または
    第二の配線に接続されたスイッチング素子、このスイッ
    チング素子に接続された画素電極に一端が接続され、他
    端が隣接する別の第一の配線または第二の配線に接続さ
    れた補助容量を備えたことを特徴とする液晶表示装置。
  2. 【請求項2】 走査線には、スイッチング素子をオンさ
    せる制御信号及び補助容量を介して画素電極の電位を変
    調させる補償信号が印加されることを特徴とする請求項
    1記載の液晶表示装置。
  3. 【請求項3】 第一の配線に供給される補償信号は、第
    一の配線に接続されたスイッチング素子をオンさせる制
    御信号より1水平周期前に供給されることを特徴とする
    請求項2記載の液晶表示装置。
  4. 【請求項4】 第二の配線に供給される補償信号は、第
    二の配線に接続されたスイッチング素子をオンさせる制
    御信号より1水平周期後に供給されることを特徴とする
    請求項2記載の液晶表示装置。
  5. 【請求項5】 隣接するソース線には、互いに極性が反
    転されたソース信号が供給されることを特徴とする請求
    項1〜請求項4のいずれか一項記載の液晶表示装置。
  6. 【請求項6】 ソース線には、1水平周期で極性が反転
    されるソース信号が供給されることを特徴とする請求項
    1〜請求項5のいずれか一項記載の液晶表示装置。
  7. 【請求項7】 ソース線には、2水平周期で極性が反転
    されるソース信号が供給されることを特徴とする請求項
    1〜請求項5のいずれか一項記載の液晶表示装置。
JP2000313025A 2000-10-13 2000-10-13 液晶表示装置 Pending JP2002122880A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000313025A JP2002122880A (ja) 2000-10-13 2000-10-13 液晶表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000313025A JP2002122880A (ja) 2000-10-13 2000-10-13 液晶表示装置

Publications (1)

Publication Number Publication Date
JP2002122880A true JP2002122880A (ja) 2002-04-26

Family

ID=18792508

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000313025A Pending JP2002122880A (ja) 2000-10-13 2000-10-13 液晶表示装置

Country Status (1)

Country Link
JP (1) JP2002122880A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002229519A (ja) * 2001-01-31 2002-08-16 Matsushita Electric Ind Co Ltd 表示装置およびその駆動方法
WO2004040545A1 (ja) * 2002-10-29 2004-05-13 Toshiba Matsushita Display Technology Co., Ltd. 平面表示装置
KR100553923B1 (ko) * 2002-04-30 2006-02-24 인터내셔널 비지네스 머신즈 코포레이션 화상 표시 소자 및 화상 표시 장치
CN100353249C (zh) * 2005-07-27 2007-12-05 友达光电股份有限公司 液晶显示器及其液晶显示面板

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06148675A (ja) * 1992-11-02 1994-05-27 Matsushita Electric Ind Co Ltd アクティブマトリクス型液晶表示装置
JPH07181927A (ja) * 1993-12-24 1995-07-21 Sharp Corp 画像表示装置
JPH07318901A (ja) * 1994-05-30 1995-12-08 Kyocera Corp アクティブマトリクス型液晶表示装置及びその駆動方法
JPH0990423A (ja) * 1995-09-28 1997-04-04 Toshiba Electron Eng Corp アクティブマトリクス型液晶表示パネルおよび該液晶表示パネルの駆動方法
JPH1031458A (ja) * 1996-07-17 1998-02-03 Matsushita Electric Ind Co Ltd 液晶表示部の駆動回路
JPH11352464A (ja) * 1998-06-08 1999-12-24 Texas Instr Japan Ltd 液晶表示装置および液晶パネル

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06148675A (ja) * 1992-11-02 1994-05-27 Matsushita Electric Ind Co Ltd アクティブマトリクス型液晶表示装置
JPH07181927A (ja) * 1993-12-24 1995-07-21 Sharp Corp 画像表示装置
JPH07318901A (ja) * 1994-05-30 1995-12-08 Kyocera Corp アクティブマトリクス型液晶表示装置及びその駆動方法
JPH0990423A (ja) * 1995-09-28 1997-04-04 Toshiba Electron Eng Corp アクティブマトリクス型液晶表示パネルおよび該液晶表示パネルの駆動方法
JPH1031458A (ja) * 1996-07-17 1998-02-03 Matsushita Electric Ind Co Ltd 液晶表示部の駆動回路
JPH11352464A (ja) * 1998-06-08 1999-12-24 Texas Instr Japan Ltd 液晶表示装置および液晶パネル

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002229519A (ja) * 2001-01-31 2002-08-16 Matsushita Electric Ind Co Ltd 表示装置およびその駆動方法
KR100553923B1 (ko) * 2002-04-30 2006-02-24 인터내셔널 비지네스 머신즈 코포레이션 화상 표시 소자 및 화상 표시 장치
US7034904B2 (en) 2002-04-30 2006-04-25 International Business Machines Corporation Liquid crystal display
WO2004040545A1 (ja) * 2002-10-29 2004-05-13 Toshiba Matsushita Display Technology Co., Ltd. 平面表示装置
US7133004B2 (en) 2002-10-29 2006-11-07 Toshiba Matsushita Display Technology Co., Ltd. Flat display device
CN100353249C (zh) * 2005-07-27 2007-12-05 友达光电股份有限公司 液晶显示器及其液晶显示面板

Similar Documents

Publication Publication Date Title
US9978323B2 (en) Liquid crystal display panel and display device
JP3498033B2 (ja) 表示装置、携帯用電子機器および表示装置の駆動方法
KR100668544B1 (ko) 액정 표시 장치
KR101074402B1 (ko) 액정표시장치 및 그의 구동방법
KR100678544B1 (ko) 액정 표시 장치
JP2001282205A (ja) アクティブマトリクス型液晶表示装置およびその駆動方法
JPH0843795A (ja) 液晶表示装置
US7286107B2 (en) Liquid crystal display
JP3063670B2 (ja) マトリクス表示装置
JPH07318901A (ja) アクティブマトリクス型液晶表示装置及びその駆動方法
JP3914639B2 (ja) 液晶表示装置
JPH09120054A (ja) 液晶表示装置及びその駆動方法
JP2004354742A (ja) 液晶表示装置、液晶表示装置の駆動方法および製造方法
JP3346493B2 (ja) 液晶表示装置
JPH10111490A (ja) 液晶表示装置の駆動法
KR20070044596A (ko) 액정표시장치 및 이의 구동방법
JP2002122880A (ja) 液晶表示装置
JPH11218736A (ja) 液晶パネルの駆動方法
JPH0635417A (ja) アクティブマトリクス型薄膜トランジスタ液晶パネルの駆動方法
JPH0664435B2 (ja) 液晶表示装置
JP5418388B2 (ja) 液晶表示装置
WO2012111551A1 (ja) 表示装置
KR20050066720A (ko) 액정표시장치 및 이의 구동방법
JPH09236790A (ja) 液晶表示装置およびその駆動方法
JPH11344959A (ja) 液晶パネルの駆動方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070201

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20071109

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20100225

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100330

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20100727