JP2001515687A - n−ビットソースワードから対応したm−ビットチャネルワードへの符号化装置、並びに、逆向きの復号化装置 - Google Patents
n−ビットソースワードから対応したm−ビットチャネルワードへの符号化装置、並びに、逆向きの復号化装置Info
- Publication number
- JP2001515687A JP2001515687A JP53589499A JP53589499A JP2001515687A JP 2001515687 A JP2001515687 A JP 2001515687A JP 53589499 A JP53589499 A JP 53589499A JP 53589499 A JP53589499 A JP 53589499A JP 2001515687 A JP2001515687 A JP 2001515687A
- Authority
- JP
- Japan
- Prior art keywords
- bit
- signal
- words
- word
- bits
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M7/00—Conversion of a code where information is represented by a given sequence or number of digits to a code where the same, similar or subset of information is represented by a different sequence or number of digits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M5/00—Conversion of the form of the representation of individual digits
- H03M5/02—Conversion to or from representation by pulses
- H03M5/04—Conversion to or from representation by pulses the pulses having two levels
- H03M5/14—Code representation, e.g. transition, for a given bit cell depending on the information in one or more adjacent bit cells, e.g. delay modulation code, double density code
- H03M5/145—Conversion to or from block codes or representations thereof
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M7/00—Conversion of a code where information is represented by a given sequence or number of digits to a code where the same, similar or subset of information is represented by a different sequence or number of digits
- H03M7/14—Conversion to or from non-weighted codes
- H03M7/20—Conversion to or from n-out-of-m codes
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
- Dc Digital Transmission (AREA)
- Television Signal Processing For Recording (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
- Error Detection And Correction (AREA)
Abstract
Description
Claims (1)
- 【特許請求の範囲】 1. 連続したnビットソースワードのシーケンスを含むバイナリソース信号の データビットのストリームを、連続したmビットチャネルワードのシーケンスを 含むバイナリチャネル信号のデータビットのストリームに符号化する装置におい て、 上記バイナリソース信号を受信する入力手段と、 上記バイナリソース信号若しくは組み替えられたバイナリソース信号と一致す る第1の入力信号を受信し、制御信号に応じて、上記第1の入力信号内のy個の 連続したビットの連続して生起するグループの間毎にqビット併合用ワードを併 合する併合手段と、 上記制御信号を発生させる制御信号発生手段と、 上記バイナリソース信号又は上記併合手段で上記qビット併合用ワードと併合 されたバイナリソース信号と一致する第2の信号を受信し、上記併合手段におけ る併合処理と組み合わされることによって、y、n及びqが y>1、n>1及びq≧1 を満たす整数を表すとき、nビットワードのシーケンスを含む組み替えられた複 合バイナリソース信号を生じるように、y個の連続したビットのグループの中の 一つ置きのグループ毎に組み替え処理を行う組み替え手段と、 m及びpが m>n、p≧1 を満たす整数であり、pが可変であるとき、上記組み替えられた複合バイナリソ ース信号内のp個の連続したnビットワードの連続して生起するブロックを、上 記バイナリチャネル信号内のp個の連続したmビットワードの対応した連続して 生起するブロックに変換することにより、上記組み替えられた複合バイナリソー ス信号を上記バイナリチャネル信号に変換する変換手段と、 上記バイナリチャネル信号を供給する出力手段とを具備し、 上記組み替え処理は、mビットチャネルワードへの変換に必要とされる併合用 ワードを含む上記nビットワードを除いて、上記組み替えられた複合バイナリソ ース信号内の上記nビットワードは、上記組み替えられた複合バイナリソース信 号内の上記nビットソースワードと揃えられ、 n=2q となるように、y個の連続したビットの上記一つ置きのグループ毎に、上記グル ープ内のqビットを上記グループ内の別の位置に再配置するステップを有するこ とを特徴とする装置。 2. xが1以上の整数を表すときに、 y=x・n であり、y個のビットの各グループはx個の連続したnビットソースワードによ り構成される請求項1記載の装置。 3. 上記組み替え処理は、y個の連続したビットの一つ置きのグループ毎に、 y個の連続したビットのグループ内の最後のq個のビットを上記y個の連続した ビットのグループ内の最初のビットよりも前の位置に再配置するステップを含む 請求項1記載の装置。 4. 上記組み替え処理は、x個の連続したnビットソースワードの一つ置きの グループ毎に、x個の連続したソースワードのグループ内の最後のソースワード のq個のビットを、上記x個の連続したソースワードのグループ内の最初のnビ ットソースワードよりも前の位置に再配置するステップを含む請求項2記載の装 置。 5. 上記組み替え処理は、x個の連続したnビットソースワードの上記一つ置 きのグループ内で、x個の連続したソースワードのグ ループ内の最後のソースワードの最後のq個のビットを、x個の連続したソース ワード内の最初のnビットソースワードの直前の位置に再配置するステップを含 む請求項4記載の装置。 6. 上記組み替え処理は、y個の連続したビットの一つ置きのグループ内で、 グループ内の最初のq個のビットを、y個の連続したビットの上記グループ内の 最後のビットの後の位置に再配置するステップを含む請求項1記載の装置。 7. 上記組み替え処理は、x個の連続したnビットソースワードの一つ置きの グループ内で、x個の連続したソースワードのグループ内の最初のソースワード のq個のビットを、x個の連続したソースワードの上記グループ内の最後のnビ ットソースワードに再配置するステップを含む請求項2記載の装置。 8. 上記組み替え処理は、x個の連続したnビットソースワードの上記一つ置 きのグループ内で、x個の連続したソースワードのグループ内の最初のソースワ ードの最初のq個のビットをx個の連続したソースワードの上記グループ内の最 後のnビットソースワードの直後の位置に再配置するステップを含む請求項7記 載の装置。 9. 上記変換手段は、組み替えられた複合バイナリソース信号内のp個の連続 したnビットワードのブロックを、対応したp個の連続したmビットチャネルワ ードのブロックに変換するよう構成され、 上記組み替えられた複合バイナリソース信号のp個の連続したnビットワード の各ブロックに対する変換はパリティ保存型である請求項1乃至8のうちいずれ か一項記載の装置。 10. 上記m及びnが m=3・n/2 を満たすことを特徴とする請求項1乃至9のうちいずれか一項記載の装置。 11. 上記nは、 n=2 であることを特徴とする請求項10記載の装置。 12. 以下の2ビットワードからチャネルワードへの変換表 に従って、上記組み替えられた複合バイナリソース信号内の1個のワードを対応 した1個のチャネルワードに変換するよう構成されていることを特徴とする請求 項11記載の装置。 13. 上記変換手段は、d=1であるときに、(d,k)シーケンスの形式の チャネル信号を獲得するため、組み替えられた複合バイナリソース信号内の2ビ ットワードを対応した3ビットチャネルワードに変換するよう構成され、 1個の2ビットワードの対応した1個のチャネルワードへの符号化がチャネル ワード境界でd−制約に違反する位置を上記組み替えられた複合バイナリソース 信号のビットストリーム内で検出し、検出結果に応じて制御信号を供給する手段 が更に設けられ、 上記制御信号が存在しない場合に、上記変換手段は、組み替えられた複合バイ ナリソース信号内の1個の2ビットワードを、対応した3ビットチャネルワード に変換するよう構成され、 各2ビットワードに対する変換はパリティ保存型であることを特徴とする請求 項11又は12記載の装置。 14. 組み替えられた複合バイナリソース信号内の2個の連続したワードの変 換中に制御信号が存在する場合に、上記変換手段は、上記2個の連続した2ビッ トワードのブロックを2個の対応した3ビットチャネルワードのブロックに変換 するよう構成され、d=1制約を保存するため、2ビットワードのブロック内の 2個のワードの中の一方が、1個の2ビットワードを変換するため使用された4 個のチャネルワードの中の何れのチャネルワードとも一致しない3ビットチャネ ルワードに変換され、 上記制御信号が存在する場合に、上記変換手段は、2個の連続して生起する2 ビットワードのブロックを対応した2個の連続して生起する3ビットチャネルワ ードに変換するよう構成され、 上記2個の連続して生起する2ビットワードに対する変換はパリティ保存型で あることを特徴とする請求項13記載の装置。 15. 上記変換手段は、以下の2ビットワードのブロックから2チャネルワー ドのブロックへの変換表に従って、2個の連続した2ビットワードのブロックを2個の連続した3ビット チャネルワードのブロックに変換するよう構成されていることを特徴とする請求 項14記載の装置。 16. kが5以上の値を有するとき、 1個の2ビットワードの1個の3ビットチャネルワードへの符号化がd−制約 に違反する位置を上記組み替えられた複合バイナリソース信号のビットストリー ム内で検出し、検出結果に応じて第2の制御信号を供給する手段を更に設けられ 、 組み替えられた複合バイナリソース信号内の3個の連続した2ビットワードの 変換中に上記第2の制御信号が存在する場合に、上記変換手段は、上記3個の連 続した2ビットワードのブロックを対応した3個の連続した3ビットチャネルワ ードのブロックに変換するよう構成され、 3個の2ビットワードのブロックに対する変換はパリティ保存型であり、 上記変換手段は、k−制約を維持するため、3個の2ビットワードのブロック 内の3個のワードの中の2個のワードを、1個の2ビットワードを変換するため 使用された4個のチャネルとは一致しない対応した3ビットチャネルワードに変 換するよう構成されていることを特徴とする請求項14又は15記載の装置。 17. 上記変換手段は、以下の3個の2ビットワードのブロックから3チャネ ルワードのブロックへの変換表 に従って、3個の連続した2ビットワードのブロックを3個の連続した3ビット ワードのブロックに変換することを特徴とする請求項16記載の装置。 18. バイナリチャネル信号のデータビットのストリームをバイ ナリソース信号のデータビットのストリームに復号化する装置において、 yは1以上の整数であり、n及びqが n=2q及びq≧1 を満たす整数であり、m及びpが m>n>1、p≧1 を満たす整数であり、pが可変であるときに、 上記バイナリチャネル信号を受信する手段と、 上記チャネル信号内のp個の連続したmビットチャネルワードの連続して生起 するブロックを、組み替えられた複合バイナリソース信号内のp個の連続したn ビットワードの対応した連続して生起するブロックに変換することにより、上記 バイナリチャネル信号を組み替えられた複合バイナリソース信号に変換するよう 構成され、qビット併合用ワードが上記組み替えられた複合バイナリソース信号 内の等距離位置に存在し、上記組み替えられた信号内の連続して生起するqビッ ト併合用ワードが上記組み替えられた複合バイナリソース信号内のy個のビット のグループによって分離されている、上記バイナリチャネル信号を複合バイナリ ソース信号に変換する再変換手段と、 y個のビットの一つ置きのグループのq個のビットを上記y個のビットのグル ープ内の別の位置に再配置することにより、上記組み替えられた複合バイナリソ ース信号のy個のビットの一つ置きのグループ毎に再組み替え処理を実行する再 組み替え手段と、 上記再組み替え手段における再組み替え処理と組み合わされたステップによっ てnビットソースワードのシーケンスを含むバイナリソース信号が得られるよう に、上記qビット併合用ワードを削除する削除手段と、 上記バイナリソース信号を供給する出力手段とにより構成される装置。 19. xが1以上の整数を表すときに、 y=x・n であり、y個のビットの各グループはx個の連続したnビットソースワードによ り構成される請求項18記載の装置。 20. 上記再組み替え処理は、y個のビットの一つ置きのグループにおいて、 y個のビットのグループの最初のq個のビットを上記y個のビットのグループ内 の最後のビットよりも後の位置に再配置するステップを含む請求項18記載の装 置。 21. 上記組み替え処理は、組み替えられた信号内のy個のビットの一つ置き のグループにおいて、y個のビットのグループの最初のq個のビットを、y個の ビットの上記グループの最後のq個のビットの前の位置に再配置するステップを 含む請求項18記載の装置。 22. 上記組み替え処理は、組み替えられた信号内のy個のビットの一つ置き のグループにおいて、y個のビットのグループの最後のq個のビットを、y個の ビットの上記グループの最初のq個のビットの前の位置に再配置するステップを 含む請求項18記載の装置。 23. 上記組み替え処理は、組み替えられた信号内のy個のビットの一つ置き のグループにおいて、y個のビットのグループの最後のq個のビットを、y個の ビットの上記グループの最初のq個のビットの後の位置に再配置するステップを 含む請求項18記載の装置。 24. 記録媒体上のトラックにチャネル信号を記録する記録装置であって、 請求項1乃至17のうちいずれか一項記載の符号化する装置と、 上記符号化する装置によって発生された上記チャネル信号を上記記録媒体上の 上記トラックに書き込む書き込み手段とを有することを特徴とする記録装置。 25. 上記チャネル信号を上記記録媒体上の上記トランクに書き込む前に、上 記チャネル信号をプレ符号化する1Tプレ符号化手段を更に有する請求項24記 載の記録装置。 26. 請求項24又は25記載の記録装置によって得られる記録媒体。 27. 光学式記録媒体であることを特徴とする請求項26記載の記録媒体。 28. 記録媒体上のトラックからチャネル信号を再生する再生装置であって、 請求項18乃至23のうちいずれか一項記載の復号化する装置と、 上記トラックから上記チャネル信号を読み取る読み取り手段とを有する再生装 置。 29. 連続したnビットソースワードのシーケンスを含むバイナリソース信号 のデータビットのストリームを、連続したmビットチャネルワードのシーケンス を含むバイナリチャネル信号のデータビットのストリームに符号化する方法にお いて、 上記バイナリソース信号を受信するステップと、 上記バイナリソース信号若しくは組み替えられたバイナリソース 信号と一致する第1の入力信号を受信し、制御信号に応じて、上記第1の入力信 号内のy個の連続したビットの連続して生起するグループの間毎にqビット併合 用ワードを併合するステップと、 上記制御信号を発生させるステップと、 上記バイナリソース信号又は上記併合するステップで上記qビット併合用ワー ドと併合されたバイナリソース信号と一致する第2の信号を受信し、上記併合す るステップと組み合わされることによって、y、n及びqが y>1、n>1及びq≧1 を満たす整数を表すとき、nビットワードのシーケンスを含む組み替えられた複 合バイナリソース信号を生じるように、y個の連続したビットのグループの中の 一つ置きのグループ毎に組み替え処理を行うステップと、 m及びpが m>n、p≧1 を満たす整数であり、pが可変であるとき、上記組み替えられた複合バイナリソ ース信号内のp個の連続したnビットワードの連続して生起するブロックを、上 記バイナリチャネル信号内のp個の連続したmビットワードの対応した連続して 生起するブロックに変換することにより、上記組み替えられた複合バイナリソー ス信号を上記バイナリチャネル信号に変換するステップと、 上記バイナリチャネル信号を供給するステップとを具備し、 上記組み替え処理は、mビットチャネルワードへの変換に必要とされる併合用 ワードを含む上記nビットワードを除いて、上記組み替えられた複合バイナリソ ース信号内の上記nビットワードは、上記組み替えられた複合バイナリソース信 号内の上記nビットソースワードと揃えられ、 n=2q となるように、y個の連続したビットの上記一つ置きのグループ毎 に、上記グループ内のqビットを上記グループ内の別の位置に再配置するステッ プを有することを特徴とする方法。
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP98200041 | 1998-01-09 | ||
EP98200041.6 | 1998-07-24 | ||
EP98202491 | 1998-07-24 | ||
EP98202491.1 | 1998-07-24 | ||
PCT/IB1999/000011 WO1999035747A2 (en) | 1998-01-09 | 1999-01-08 | Device for encoding/decoding n-bit source words into corresponding m-bit channel words, and vice versa |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2001515687A true JP2001515687A (ja) | 2001-09-18 |
JP4138031B2 JP4138031B2 (ja) | 2008-08-20 |
Family
ID=26149968
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP53589499A Expired - Fee Related JP4138031B2 (ja) | 1998-01-09 | 1999-01-08 | n−ビットソースワードから対応したm−ビットチャネルワードへの符号化装置、並びに、逆向きの復号化装置 |
Country Status (8)
Country | Link |
---|---|
US (1) | US6265994B1 (ja) |
EP (1) | EP0965172B1 (ja) |
JP (1) | JP4138031B2 (ja) |
KR (1) | KR100701258B1 (ja) |
CN (2) | CN1595811A (ja) |
AT (1) | ATE319226T1 (ja) |
DE (1) | DE69930101T2 (ja) |
WO (1) | WO1999035747A2 (ja) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
IL137950A0 (en) * | 1998-12-21 | 2001-10-31 | Koninkl Philips Electronics Nv | Device for encoding a stream of databits |
PL342448A1 (en) | 1998-12-21 | 2001-06-04 | Koninkl Philips Electronics Nv | Apparatus for encoding n-bit source words into corresponding m-bit channel words and decoding m-bit channel words into corresponding n-bit source ones |
CN1381094A (zh) * | 2000-06-02 | 2002-11-20 | 皇家菲利浦电子有限公司 | 用于将一个二进制源信号数据位流编码为一个二进制通道信号数据位流的设备,存储装置,用于记录信息的设备,记录载体,用于编码的设备和用于回放的设备 |
US6661355B2 (en) * | 2000-12-27 | 2003-12-09 | Apple Computer, Inc. | Methods and apparatus for constant-weight encoding & decoding |
KR100669623B1 (ko) * | 2001-03-12 | 2007-01-15 | 엘지전자 주식회사 | 디지털 데이터 변환방법 |
DE10134472B4 (de) * | 2001-07-16 | 2005-12-15 | Infineon Technologies Ag | Sende- und Empfangsschnittstelle und Verfahren zur Datenübertragung |
US6476737B1 (en) * | 2001-11-16 | 2002-11-05 | Lsi Logic Corporation | Rate 64/65 (d=0, G=11/I=10) run length limited modulation code |
US6917313B1 (en) | 2002-01-16 | 2005-07-12 | Marvell International Ltd. | DC-free codes |
US7403138B2 (en) * | 2004-09-15 | 2008-07-22 | Koninklijke Philips Electronics N.V. | Coder and a method of coding for codes having a Repeated Maximum Transition Run constraint of 2 |
US7307554B2 (en) * | 2004-12-20 | 2007-12-11 | Kawasaki Microelectronics, Inc. | Parallel data transmission method and parallel data transmission system |
WO2007059645A1 (en) * | 2005-11-22 | 2007-05-31 | Intel Corporation | Signal transition feature based coding for serial link |
WO2007110814A1 (en) * | 2006-03-27 | 2007-10-04 | Koninklijke Philips Electronics N.V. | Encoding and decoding apparatuses and methods |
KR101355633B1 (ko) * | 2007-11-06 | 2014-01-29 | 삼성전자주식회사 | 인코더 및 인코딩 방법 |
WO2017214060A1 (en) * | 2016-06-06 | 2017-12-14 | Agilepq, Inc. | Data conversion systems and methods |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4501000A (en) * | 1981-07-27 | 1985-02-19 | Sony Corporation | Method of coding binary data |
JPS59131936A (ja) * | 1983-01-19 | 1984-07-28 | Fuji Photo Film Co Ltd | ハロゲン化銀カラ−写真感光材料 |
NL8402445A (nl) * | 1984-01-20 | 1985-08-16 | Philips Nv | Werkwijze voor het coderen van n-bits informatiewoorden naar m-bits codewoorden, inrichting voor het uitvoeren van die werkwijze, werkwijze voor het decoderen van m-bits codewoorden naar n-bits informatiewoorden en inrichting voor het uitvoeren van die werkwijze. |
US5477222A (en) * | 1993-05-04 | 1995-12-19 | U.S. Philips Corporation | Device for encoding/decoding N-bit source words into corresponding M-bit channel words, and vice versa |
EP0655850A3 (en) * | 1993-10-28 | 1995-07-19 | Philips Electronics Nv | Transmission and reception of a digital information signal. |
US5781131A (en) * | 1994-12-12 | 1998-07-14 | Sony Corporation | Data encoding method and data decoding method |
US5604497A (en) * | 1995-10-10 | 1997-02-18 | Lucent Technologies Inc. | Apparatus and method for increasing density of run length limited block codes without increasing error propagation |
US6061005A (en) * | 1996-11-25 | 2000-05-09 | Microcorp Technologies (Proprietary) Limited | Encoding of data |
US5847665A (en) * | 1996-12-04 | 1998-12-08 | Holtek Microelectronics Inc. | Method and device of encoding-decoding for actuating system |
JPH10271016A (ja) * | 1997-03-21 | 1998-10-09 | Kawasaki Steel Corp | 符号/復号化器 |
TR199902381T1 (xx) * | 1997-12-22 | 2000-07-21 | Koninklijke Philips Electronics N.V. | N-Bit kaynak s�zc�klerinin ilgili M-Bit kanal s�zc�klerine kodlanmas�/de�ifre edilmesi veya tam tersi i�in bir cihaz. |
-
1999
- 1999-01-08 WO PCT/IB1999/000011 patent/WO1999035747A2/en active IP Right Grant
- 1999-01-08 DE DE69930101T patent/DE69930101T2/de not_active Expired - Lifetime
- 1999-01-08 KR KR1019997008163A patent/KR100701258B1/ko not_active IP Right Cessation
- 1999-01-08 US US09/403,681 patent/US6265994B1/en not_active Expired - Fee Related
- 1999-01-08 EP EP99900067A patent/EP0965172B1/en not_active Expired - Lifetime
- 1999-01-08 CN CNA2004100576915A patent/CN1595811A/zh active Pending
- 1999-01-08 AT AT99900067T patent/ATE319226T1/de active
- 1999-01-08 CN CNB998002348A patent/CN1190901C/zh not_active Expired - Fee Related
- 1999-01-08 JP JP53589499A patent/JP4138031B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
KR100701258B1 (ko) | 2007-03-29 |
EP0965172B1 (en) | 2006-03-01 |
EP0965172A2 (en) | 1999-12-22 |
CN1595811A (zh) | 2005-03-16 |
CN1190901C (zh) | 2005-02-23 |
DE69930101D1 (de) | 2006-04-27 |
KR20000076075A (ko) | 2000-12-26 |
ATE319226T1 (de) | 2006-03-15 |
US6265994B1 (en) | 2001-07-24 |
DE69930101T2 (de) | 2006-09-14 |
WO1999035747A2 (en) | 1999-07-15 |
CN1375129A (zh) | 2002-10-16 |
WO1999035747A3 (en) | 1999-09-23 |
JP4138031B2 (ja) | 2008-08-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2001515687A (ja) | n−ビットソースワードから対応したm−ビットチャネルワードへの符号化装置、並びに、逆向きの復号化装置 | |
TW463468B (en) | Device for encoding N-bit source words into corresponding M-bit channel words and decoding M-bit channel words into corresponding N-bit source words | |
US6127951A (en) | Modulating device, modulating device, demodulating device, demodulating device, and transmission medium run length limited coder/decoder with restricted repetition of minimum run of bit sequence | |
EP0962058A1 (en) | DEVICE FOR ENCODING/DECODING n-BIT SOURCE WORDS INTO CORRESPONDING m-BIT CHANNEL WORDS, AND VICE VERSA | |
JP3935217B2 (ja) | mビット情報ワードのシーケンスから変調信号への変換 | |
JP2000078025A (ja) | 符号化されたデ―タを処理する装置 | |
JP4559112B2 (ja) | データ変調装置及びデータ復調装置 | |
JP3127655B2 (ja) | 変調装置及び復調装置 | |
JP2002539706A (ja) | 変換がパリティ反転であるようなnビット・ソースワードから対応するmビット・チャネルワードへのエンコーディング及びその逆を行うデコーディング | |
CA2276296A1 (en) | Device for encoding/decoding n-bit source words into corresponding m-bit channel words, and vice versa | |
JP3848163B2 (ja) | 情報をコーディングする装置及びその方法、そのコーディングされせた情報をデコーディングする装置及びその方法、記録媒体への変調信号の記録方法、記録媒体並びに変調信号の変換方法 | |
CZ20014643A3 (cs) | Zařízení pro kódování toku datových bitů, způsob kódování, nosič záznamu a zařízení pro dekódování | |
JP4004801B2 (ja) | コードレートを増加させるためのブロック符号化/復号化方法及び装置 | |
JP3192268B2 (ja) | 信号処理システム | |
JP3652317B2 (ja) | 高コードレートブロック符号化/復号化方法及び装置 | |
JP3273580B2 (ja) | データ変調方法、データ変調装置、記録媒体、データ復調方法、およびデータ復調装置 | |
JP4095440B2 (ja) | 情報の符号化のための装置及び方法、その符号化された情報を復号するための装置及び方法、変調信号及び記録媒体の製造方法 | |
KR100575638B1 (ko) | 정보 코딩을 위한 장치 및 방법과, 그 코딩된 정보를디코딩하기 위한 장치 및 방법과, 변조 신호 및 기록 매체제조방법 | |
JP2000307431A (ja) | 変調装置及び復調装置 | |
KR100575658B1 (ko) | 정보 코딩을 위한 장치 및 방법 | |
JPH02119434A (ja) | 符合化回路及び復合化回路 | |
KR100752880B1 (ko) | 정보를 코딩/디코딩하는 방법 및 장치 | |
KR20030004616A (ko) | 정보를 코딩/디코딩하는 방법 및 장치 | |
JPH11134172A (ja) | データ変調方法およびそのデータ変調装置並びにデータ復調方法およびそのデータ復調装置 | |
JP2006129506A (ja) | 情報の符号化のための装置及び方法、その符号化された情報を復号するための装置及び方法、変調信号及び記録媒体の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20060106 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20080507 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20080605 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110613 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120613 Year of fee payment: 4 |
|
LAPS | Cancellation because of no payment of annual fees |