JP2001053551A - 増幅回路 - Google Patents

増幅回路

Info

Publication number
JP2001053551A
JP2001053551A JP11230587A JP23058799A JP2001053551A JP 2001053551 A JP2001053551 A JP 2001053551A JP 11230587 A JP11230587 A JP 11230587A JP 23058799 A JP23058799 A JP 23058799A JP 2001053551 A JP2001053551 A JP 2001053551A
Authority
JP
Japan
Prior art keywords
signal
circuit
bias voltage
power supply
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP11230587A
Other languages
English (en)
Other versions
JP4325030B2 (ja
Inventor
Keisuke Yamasato
啓介 山里
Toshiki Sakamoto
稔樹 坂元
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsumi Electric Co Ltd
Original Assignee
Mitsumi Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsumi Electric Co Ltd filed Critical Mitsumi Electric Co Ltd
Priority to JP23058799A priority Critical patent/JP4325030B2/ja
Publication of JP2001053551A publication Critical patent/JP2001053551A/ja
Application granted granted Critical
Publication of JP4325030B2 publication Critical patent/JP4325030B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Amplifiers (AREA)

Abstract

(57)【要約】 【課題】 電源により駆動され、入力信号を増幅して出
力する増幅回路に関し、電源の立ち上げ、立ち下げ時に
出力に発生するノイズを抑制できる増幅回路を提供する
ことを目的とする。 【解決手段】 前置増幅回路3と電力増幅回路4、5と
の間に前置増幅回路3で増幅された信号とバイアス電圧
とを切り換える切換回路11を設け、電源の立ち上げ及
び立ち下げ時に切換回路11によりバイアス電圧を電力
増幅回路4、5に供給されるように切り換える。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は増幅回路に係り、特
に、電源により駆動され、入力信号を増幅して出力する
増幅回路に関する。
【0002】
【従来の技術】音響機器は、ラジオ、CDドライブなど
の音源装置から得られる音響信号に応じてスピーカを駆
動する。スピーカは、音響信号に応じて駆動され、音響
を出力する。このとき、音響信号は増幅回路により増幅
されて、スピーカに供給される。
【0003】図5は従来の増幅回路の一例のブロック構
成図を示す。従来の増幅回路1は、1チップのICから
構成され、入力音響信号を増幅にして、スピーカ2を駆
動する。増幅回路1は、前置増幅器2及び電力増幅器
3、4を内蔵する。音響信号は、入力端子Tinに供給さ
れる。入力端子Tinは、前置増幅器3に接続される。前
置増幅器3は、入力端子Tinに供給された音響信号を増
幅する。前置増幅器3で増幅された音響信号は、電力増
幅器4、5に供給される。
【0004】電力増幅器4、5は、前置増幅器3から供
給された信号を増幅して出力端子Tout1、Tout2に供給
する。出力端子Tout1、Tout2は、スピーカ2に接続さ
れる。スピーカ2は、電力増幅器4、5で増幅された信
号により駆動され、音響を出力する。このとき、前置増
幅器3、及び、電力増幅器4、5を駆動するための電源
Vccは、電源端子Tv から前置増幅器3、及び、電力増
幅器4、5に供給される。
【0005】
【発明が解決しようとする課題】しかるに、従来の増幅
回路では、電源Vccの立ち上げ、立ち下げ時には、前置
増幅器3、及び、電力増幅器4、5を構成するトランジ
スタの動作が不安定になるため、スピーカ2が接続され
る出力端子Tout にノイズが発生する等の問題点があっ
た。
【0006】本発明は上記の点に鑑みてなされたもの
で、電源の立ち上げ、立ち下げ時に出力に発生するノイ
ズを除去できる増幅回路を提供することを目的とする。
【0007】
【課題を解決するための手段】本発明の請求項1は、電
源(Vcc)により駆動され、信号を増幅して出力する増
幅回路において、前記信号及び前記電源(Vcc)に応じ
たバイアス電圧(Vbias)が供給され、前記電源(Vc
c)の状態に応じて前記信号又は該バイアス電圧(Vbia
s)のいずれか一方を選択して出力する選択手段(1
1)を有することを特徴とする。
【0008】請求項2は、請求項1に記載の前記選択手
段(11)により前記電源(Vcc)の立ち上がり及び立
ち下がり時に前記バイアス電圧(Vbias)が出力される
ように選択し、前記電源(Vcc)が立ち上がった状態で
前記信号を出力されるように選択する。請求項3は、電
源(Vcc)により駆動され、信号を増幅して出力する増
幅回路において、複数信号及び前記電源(Vcc)に応じ
たバイアス電圧(Vbias)が供給され、前記電源(Vc
c)の状態に応じて前記複数信号及び該バイアス電圧
(Vbias)のうちのいずれか一つを選択して出力する選
択手段(22)を有することを特徴とする。
【0009】請求項4は、請求項3に記載の選択手段
(22)により、前記電源(Vcc)の立ち上がり及び立
ち下がり時に前記バイアス電圧(Vbias)が出力される
ように選択し、前記電源(Vcc)が立ち上がった状態で
前記複数信号のうちのいずれか一つの信号を出力される
ように選択することを特徴とする。本発明によれば、電
源の立ち上げ、または、立ち下げ時には選択手段により
バイアス電圧が選択されるので、電源の立ち上げ、また
は、立ち下げ時でも回路を安定して動作させることがで
きるため、回路出力へのノイズの発生を防止できる。
【0010】なお、上記括弧内の符号は、本発明の理解
を容易にするために付したものであり、一例に過ぎず、
これらに限定されるものではない。
【0011】
【発明の実施の形態】図1は本発明の一実施例のブロッ
ク構成図を示す。同図中、図5と同一構成部分には同一
符号を付し、その説明は省略する。本実施例の増幅回路
10は、1チップのICで構成される。増幅回路10
は、図5に示す増幅回路1の前置増幅器3と電力増幅器
4、5との間に切換回路11を接続された構成とされて
いる。
【0012】切換回路11は、前置増幅器3の出力信号
又はバイアス電圧Vbiasのいずれか一方を切換信号S1
及びS2に応じて電力増幅器4、5に供給する。切換信
号S1がハイレベルのとき、切換信号S2はローレベル
になる。また、切換信号S1がローレベルのとき、切換
信号S2はハイレベルになる。切換回路11は、切換信
号S1がハイレベル、切換信号S2がローレベルのとき
に、前置増幅器2の出力信号を電力増幅器4、5に供給
する。また、切換回路11は、切換信号S1がローレベ
ル、切換信号S2がハイレベルのときに、バイアス電圧
Vbiasを電力増幅器4、5に供給する。
【0013】次に、切換回路11について詳細に説明す
る。図2は本発明の一実施例の切換回路のブロック構成
図を示す。切換回路11は、カレントミラー回路12、
信号入力回路13、バイアス電圧入力回路14、出力回
路15、制御回路16から構成される。カレントミラー
回路12は、PNPトランジスタQ1、Q2から構成さ
れる。信号入力回路13は、NPNトランジスタQ3、
Q4、Q5、Q6から構成される。バイアス電圧入力回
路14は、NPNトランジスタQ7、Q8、Q9、Q10
から構成される。出力回路15は、PNPトランジスタ
Q11、NPNトランジスタQ12、定電流源15a、15
bから構成される。制御回路16は、PNPトランジス
タQ13、Q14、定電流源16aから構成される。
【0014】信号入力回路13及びバイアス電圧入力回
路14は、制御回路16に接続されており、制御回路1
6により動作がオン・オフされる。制御回路16は、切
換信号S1がトランジスタQ13のベースに接続され、切
換信号S2がトランジスタQ14のベースに接続される。
トランジスタQ13、Q14のエミッタは、定電流源16a
に接続される。また、トランジスタQ13のコレクタは、
信号入力回路13のトランジスタQ6のコレクタ及びベ
ースに接続され、トランジスタQ14のコレクタは、バイ
アス電圧入力回路14のトランジスタQ10のコレクタ及
びベースに接続される。
【0015】トランジスタQ13は切換信号S1がローレ
ベル、切換信号S2がハイレベルのときにオンする。こ
のとき、トランジスタQ14はオフする。また、トランジ
スタQ14は切換信号S1がハイレベル、切換信号S2が
ローレベルのときにオンする。このときトランジスタQ
13はオフする。トランジスタQ13がオンすると、信号入
力回路13に駆動電流が供給される。トランジスタQ14
がオンすると、バイアス電圧入力回路14に駆動電流が
供給される。
【0016】信号入力回路13は、制御回路16のトラ
ンジスタQ13から駆動電流が供給されると、動作状態と
なり、制御回路16のトランジスタQ13からの駆動電流
の供給が停止されると、休止状態となる。信号入力回路
13は、動作状態で前置増幅器3の出力信号に応じてカ
レントミラー回路12から電流を引き込む。カレントミ
ラー回路12から引き込まれた電流は、出力回路15を
介して電力増幅器4、5に出力される。
【0017】バイアス電圧入力回路14は、制御回路1
6のトランジスタQ14から駆動電流が供給されると、動
作状態となり、制御回路16のトランジスタQ14からの
駆動電流の供給が停止されると、休止状態となる。バイ
アス電圧入力回路14は、動作状態でバイアス電圧に応
じてカレントミラー回路12から電流を引き込む。カレ
ントミラー回路12から引き込まれた電流は、出力回路
15を介して電力増幅器4、5に出力される。
【0018】このようにして、切換信号S1、S2に応
じて前置増幅器3の出力信号又はバイアス電圧Vbiasの
いずれかを電力増幅器4、5に出力することができる。
図3に本発明の一実施例の動作説明図を示す。図3に示
すようにバイアス電圧Vbiasは、電源電圧Vccの立ち上
がりに応じて立ち上がり、立ち下がりに応じて立ち下が
る。なお、バイアス電圧Vbiasは、電源電圧Vccに基づ
いて生成されており、図3に示すように電源電圧Vccと
同じように安定した波形となる。一方、電源電圧Vccの
立ち上げ、立ち下げ時の前置増幅器3の出力は図3に破
線で示すように安定しない波形となる。
【0019】そこで、図3に示す電源電圧Vccの立ち上
げ期間t1、立ち下げ期間t2で、切換信号S1をロー
レベル、切換信号S2をハイレベルとし、切換回路11
の出力、すなわち、電力増幅器4、5の入力信号を、バ
イアス電圧Vbiasに固定する。電源電圧Vccの立ち上げ
期間t1、立ち下げ期間t2で、電力増幅器4、5の入
力信号をバイアス電圧Vbiasに固定することにより、電
源電圧Vccの立ち上げ、立ち下げ時のノイズは除去され
る。なお、電力増幅器4、5がBTL(Balanced Tran
sformerless )接続されることにより、出力端子Tout
1、Tout2間の差分により発生するノイズが除去され
る。
【0020】なお、本実施例では、切換回路11は、前
置増幅器3と電力増幅器4、5との間に配置されている
が、前置増幅器3の前段に配置するようにしてもよい。
図4は本発明の他の実施例のブロック構成図を示す。同
図中、図1と同一構成部分には同一符号を付し、その説
明は省略する。本実施例の増幅回路21は、前置増幅器
3の前段に3入力1出力の切換回路22が設けれた構成
とされている。
【0021】切換回路22には、入力端子Tin1 に入力
される信号、入力端子Tin2 に入力される信号、及び、
バイアス電圧Vbiasが3入力として供給されている。切
換回路22は、制御端子Tc に供給される切換信号S11
に応じて入力端子Tin1 に入力される信号及び入力端子
Tin2 に入力される信号並びにバイアス電圧Vbiasから
何れかを選択して、前置増幅器3に供給する。切換回路
22は、切換信号S11により電源電圧Vccの立ち上が
り、立ち下がり時には、バイアス電圧Vbiasを選択さ
れ、電源電圧Vccが立ち上がった後には、入力端子Tin
1 に供給される信号又は入力端子Tin2 に供給される信
号のいずれかかが選択されるように制御される。
【0022】本実施例によれば、切換回路22は、電源
電圧Vccの立ち上がり、立ち下がり時のノイズ防止だけ
でなく、電源電圧Vccの立ち下がり後のチャンネル切換
にも用いることができる。なお、本実施例の切換回路2
2は、3入力1出力の構成であり、電源立ち上がり後
は、2チャンネルの信号から1チャンネルの信号を選択
できる構成としたが、入力数を増加させることにより、
多チャンネル化に対応できる。
【0023】
【発明の効果】上述の如く、本発明によれば、電源の立
ち上げ、または、立ち下げ時には選択手段によりバイア
ス電圧が選択されるので、電源の立ち上げ、または、立
ち下げ時でも回路を安定して動作させることができるた
め、回路出力へのノイズの発生を防止できる等の特長を
有する。
【図面の簡単な説明】
【図1】本発明の一実施例のブロック構成図である。
【図2】本発明の一実施例の切換回路のブロック構成図
である。
【図3】本発明の一実施例の動作説明図である。
【図4】本発明の他の実施例のブロック構成図である。
【図5】従来の増幅回路の一例のブロック構成図であ
る。
【符号の説明】
2 スピーカ 3 入力増幅器 4、5 出力増幅器 10、21 増幅回路 11、22 切換回路
───────────────────────────────────────────────────── フロントページの続き Fターム(参考) 5J069 AA01 AA23 AA41 CA48 CA49 FA18 HA08 HA38 HA39 KA05 KA09 KA12 KA62 MA21 SA05 TA01 TA06 5J092 AA01 AA23 AA41 CA48 CA49 FA18 FR07 HA08 HA38 HA39 KA05 KA09 KA12 KA62 MA21 SA05 TA01 TA06

Claims (4)

    【特許請求の範囲】
  1. 【請求項1】 電源により駆動され、信号を増幅して出
    力する増幅回路において、 前記信号及び前記電源に応じたバイアス電圧が供給さ
    れ、前記電源の状態に応じて前記信号又は該バイアス電
    圧のいずれか一方を選択して出力する選択手段を有する
    ことを特徴とする増幅回路。
  2. 【請求項2】 前記選択手段は、前記電源の立ち上がり
    及び立ち下がり時に前記バイアス電圧が出力されるよう
    に選択し、前記電源が立ち上がった状態で前記信号を出
    力されるように選択することを特徴とする請求項1記載
    の増幅回路。
  3. 【請求項3】 電源により駆動され、信号を増幅して出
    力する増幅回路において、 複数信号及び前記電源に応じたバイアス電圧が供給さ
    れ、前記電源の状態に応じて前記複数信号及び該バイア
    ス電圧のうちのいずれか一つを選択して出力する選択手
    段を有することを特徴とする増幅回路。
  4. 【請求項4】 前記選択手段は、前記電源の立ち上がり
    及び立ち下がり時に前記バイアス電圧が出力されるよう
    に選択し、前記電源が立ち上がった状態で前記複数信号
    のうちのいずれか一つの信号を出力されるように選択す
    ることを特徴とする請求項3記載の増幅回路。
JP23058799A 1999-08-17 1999-08-17 増幅回路 Expired - Fee Related JP4325030B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP23058799A JP4325030B2 (ja) 1999-08-17 1999-08-17 増幅回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP23058799A JP4325030B2 (ja) 1999-08-17 1999-08-17 増幅回路

Publications (2)

Publication Number Publication Date
JP2001053551A true JP2001053551A (ja) 2001-02-23
JP4325030B2 JP4325030B2 (ja) 2009-09-02

Family

ID=16910087

Family Applications (1)

Application Number Title Priority Date Filing Date
JP23058799A Expired - Fee Related JP4325030B2 (ja) 1999-08-17 1999-08-17 増幅回路

Country Status (1)

Country Link
JP (1) JP4325030B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013093666A (ja) * 2011-10-24 2013-05-16 Rohm Co Ltd オーディオ信号処理回路およびそれを用いた電子機器
CN116954297A (zh) * 2023-09-19 2023-10-27 深圳市思远半导体有限公司 一种电源选择电路和电源

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013093666A (ja) * 2011-10-24 2013-05-16 Rohm Co Ltd オーディオ信号処理回路およびそれを用いた電子機器
CN116954297A (zh) * 2023-09-19 2023-10-27 深圳市思远半导体有限公司 一种电源选择电路和电源
CN116954297B (zh) * 2023-09-19 2023-12-15 深圳市思远半导体有限公司 一种电源选择电路和电源

Also Published As

Publication number Publication date
JP4325030B2 (ja) 2009-09-02

Similar Documents

Publication Publication Date Title
WO2006132202A1 (ja) オーディオ信号増幅回路およびそれを用いた電子機器
EP1006650B1 (en) BTL amplifier apparatus
JP2001223537A (ja) D級アンプ
JP2001053551A (ja) 増幅回路
JP3112522B2 (ja) オーディオ信号増幅回路
JP3568931B2 (ja) オーディオ電力増幅装置及び方法
KR100421077B1 (ko) 오디오신호증폭회로
JP3814118B2 (ja) ミュート回路およびオーディオ増幅回路
JP2019087821A (ja) オーディオ回路、それを用いた車載用オーディオ装置、オーディオコンポーネント装置、電子機器
US20070093221A1 (en) Audio muting circuit and audio muting method
JP3378090B2 (ja) ステレオオーディオ機器の出力回路
JP4934376B2 (ja) 放送装置
JPH06338727A (ja) 増幅回路
KR20000061187A (ko) 뮤트 기능을 갖는 전력 증폭회로
JP2693058B2 (ja) 増幅回路
JP2923830B2 (ja) 録音再生装置
JP3101487B2 (ja) 増幅回路
JP3316276B2 (ja) 増幅回路
JP3462579B2 (ja) 増幅回路
KR930005159Y1 (ko) 오디오 앰프기기의 헤드폰 출력회로
JP2732672B2 (ja) 増幅回路
JP2619010B2 (ja) 拡声電話機
JP3441339B2 (ja) 電流電圧変換部のゲイン切替回路
JPH06338725A (ja) 増幅回路
KR200146250Y1 (ko) 음성신호 스위칭 회로

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060224

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080318

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080514

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080722

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080910

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090120

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090319

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090414

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090423

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20090519

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20090601

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120619

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 4325030

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150619

Year of fee payment: 6

LAPS Cancellation because of no payment of annual fees