JP2001005432A - 液晶表示装置 - Google Patents
液晶表示装置Info
- Publication number
- JP2001005432A JP2001005432A JP11174908A JP17490899A JP2001005432A JP 2001005432 A JP2001005432 A JP 2001005432A JP 11174908 A JP11174908 A JP 11174908A JP 17490899 A JP17490899 A JP 17490899A JP 2001005432 A JP2001005432 A JP 2001005432A
- Authority
- JP
- Japan
- Prior art keywords
- liquid crystal
- signal
- display device
- crystal display
- shift register
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
(57)【要約】
【課題】 これまでは、予備充電用スイッチの制御信号
端子を新たに設けなければならなかった。また、予備充
電用スイッチをソースバスラインへ供給するドライバ側
とは反対側で使用しているため、配線を引き回さなけれ
ばならなかった。 【解決手段】 サンプリングスイッチとソースバスライ
ンとの間にある予備充電用スイッチを通してソースバス
ラインへ任意の中間電位を供給し、予備充電用スイッチ
の制御信号はシフトレジスタより出力される。
端子を新たに設けなければならなかった。また、予備充
電用スイッチをソースバスラインへ供給するドライバ側
とは反対側で使用しているため、配線を引き回さなけれ
ばならなかった。 【解決手段】 サンプリングスイッチとソースバスライ
ンとの間にある予備充電用スイッチを通してソースバス
ラインへ任意の中間電位を供給し、予備充電用スイッチ
の制御信号はシフトレジスタより出力される。
Description
【0001】
【発明の属する技術分野】本発明は、テレビジョン画像
などの表示を行う液晶表示装置に関し、特にデータ信号
が供給される信号線に対して、データ信号の極性反転の
切替タイミングで任意の中間電位を供給するためのプリ
チャージ手段を備えた液晶表示装置に関する。
などの表示を行う液晶表示装置に関し、特にデータ信号
が供給される信号線に対して、データ信号の極性反転の
切替タイミングで任意の中間電位を供給するためのプリ
チャージ手段を備えた液晶表示装置に関する。
【0002】
【従来の技術】近年、液晶を用いた表示装置の研究およ
び開発が著しく進んでおり、様々な電化製品の表示装置
として実用化されている。特にTFT(薄膜トランジス
タ:Thin Film Transistor)型液
晶表示装置などのアクティブマトリクス型液晶表示装置
は、高精細かつ高品位な表示装置として、著しい勢いで
世の中に普及している。
び開発が著しく進んでおり、様々な電化製品の表示装置
として実用化されている。特にTFT(薄膜トランジス
タ:Thin Film Transistor)型液
晶表示装置などのアクティブマトリクス型液晶表示装置
は、高精細かつ高品位な表示装置として、著しい勢いで
世の中に普及している。
【0003】図5は、従来のTFT型液晶表示装置の構
成を示す。図5において、1は外部よりビデオ信号を入
力するためのビデオ信号端子、2は対向電極へ電圧を入
力するための対向電圧端子、3はn(nはn>1の整
数)段のゲートバスライン駆動用のシフトレジスタ、4
はm(mはm>1の整数)段のソースバスライン駆動用
のシフトレジスタ、SPVはシフトレジスタ3へ入力さ
れるスタートパルス、Φ1VおよびΦ2Vは水平期間と
同じ周波数であるクロック信号、ΦV1〜ΦVnはTF
T素子をオン又はオフさせるためにシフトレジスタ3よ
り出力される駆動パルス、G1〜Gnはゲートバスライ
ン、SPHはシフトレジスタ4へ入力されるスタートパ
ルス、Φ1HおよびΦ2Hは水平期間のm倍の周波数で
あるクロック信号、ΦH1〜ΦHmはシフトレジスタ4
より出力されるサンプリングパルス、M1〜Mmはビデ
オ信号をサンプリングするためのサンプリングスイッ
チ、L1〜Lmはソースバスライン、M11〜Mnmは
ソースバスラインL1〜LmとゲートバスラインG1〜
Gnとの各交点に設けられるTFT素子、C11〜Cn
mはTFT素子M11〜Mnmに接続された画素電極と
対向電極の間に存在する液晶セルである。
成を示す。図5において、1は外部よりビデオ信号を入
力するためのビデオ信号端子、2は対向電極へ電圧を入
力するための対向電圧端子、3はn(nはn>1の整
数)段のゲートバスライン駆動用のシフトレジスタ、4
はm(mはm>1の整数)段のソースバスライン駆動用
のシフトレジスタ、SPVはシフトレジスタ3へ入力さ
れるスタートパルス、Φ1VおよびΦ2Vは水平期間と
同じ周波数であるクロック信号、ΦV1〜ΦVnはTF
T素子をオン又はオフさせるためにシフトレジスタ3よ
り出力される駆動パルス、G1〜Gnはゲートバスライ
ン、SPHはシフトレジスタ4へ入力されるスタートパ
ルス、Φ1HおよびΦ2Hは水平期間のm倍の周波数で
あるクロック信号、ΦH1〜ΦHmはシフトレジスタ4
より出力されるサンプリングパルス、M1〜Mmはビデ
オ信号をサンプリングするためのサンプリングスイッ
チ、L1〜Lmはソースバスライン、M11〜Mnmは
ソースバスラインL1〜LmとゲートバスラインG1〜
Gnとの各交点に設けられるTFT素子、C11〜Cn
mはTFT素子M11〜Mnmに接続された画素電極と
対向電極の間に存在する液晶セルである。
【0004】図6は、従来のTFT型液晶表示装置の1
垂直期間を基準としてみたときの駆動波形を示す。図6
(i)はスタートパルスSPH並びにクロック信号Φ1
HおよびΦ2Hの波形、図6(ii)はサンプリングパ
ルスΦH1〜ΦHmの波形を示す。シフトレジスタ4
は、クロック信号Φ1HおよびΦ2Hに応じてスタート
パルスSPHを順次シフトし、サンプリングパルスΦH
1〜ΦHmを各画素期間毎に順次出力する。サンプリン
グパルスΦH1〜ΦHmはサンプリングスイッチM1〜
Mmへ入力され、サンプリングスイッチM1〜Mmのオ
ン又はオフを制御する。
垂直期間を基準としてみたときの駆動波形を示す。図6
(i)はスタートパルスSPH並びにクロック信号Φ1
HおよびΦ2Hの波形、図6(ii)はサンプリングパ
ルスΦH1〜ΦHmの波形を示す。シフトレジスタ4
は、クロック信号Φ1HおよびΦ2Hに応じてスタート
パルスSPHを順次シフトし、サンプリングパルスΦH
1〜ΦHmを各画素期間毎に順次出力する。サンプリン
グパルスΦH1〜ΦHmはサンプリングスイッチM1〜
Mmへ入力され、サンプリングスイッチM1〜Mmのオ
ン又はオフを制御する。
【0005】図6(iii)はスタートパルスSPV並
びにクロック信号Φ1VおよびΦ2Vの波形、図6(i
v)は駆動パルスΦV1〜ΦVnの波形を示す。シフト
レジスタ3は、クロック信号Φ1VおよびΦ2Vに応じ
て、スタートパルスSPVを順次シフトし、駆動パルス
ΦV1〜ΦVnとして1水平期間毎に順次出力する。駆
動パルスΦV1〜ΦVnはゲートバスラインG1〜Gn
へ供給される。
びにクロック信号Φ1VおよびΦ2Vの波形、図6(i
v)は駆動パルスΦV1〜ΦVnの波形を示す。シフト
レジスタ3は、クロック信号Φ1VおよびΦ2Vに応じ
て、スタートパルスSPVを順次シフトし、駆動パルス
ΦV1〜ΦVnとして1水平期間毎に順次出力する。駆
動パルスΦV1〜ΦVnはゲートバスラインG1〜Gn
へ供給される。
【0006】図6(v)はビデオ信号端子1へ入力され
るビデオ信号の波形を示す。この例では、対向電圧を基
準として、1水平期間毎にビデオ信号の極性が切り替わ
っている。サンプリングスイッチM1〜Mmが各画素期
間毎に順次オンとなるとき、ビデオ信号をソースバスラ
インL1〜Lmへデータ信号として供給する。そして、
駆動パルスΦV1をゲートバスラインG1へ供給すると
き、ゲートバスラインG1と接続されたTFT素子M1
1〜M1mがオンとなり、ソースバスラインL1〜Lm
を通じてデータ信号をTFT素子M11〜M1mに接続
された液晶セルC11〜C1mの画素電極へ供給する。
また、液晶セルC11〜C1mの対向電極へ対向電圧端
子2より電圧を供給する。このため、液晶セルC11〜
C1mへデータ信号と対向電圧の電位差に相当する電荷
を書き込み、この電荷量に対応して液晶の光透過率が変
化する。これと同様のことを液晶セルC21〜Cnmに
ついて順次行い、次の垂直期間のビデオ信号が供給され
る時点で、液晶セルC11〜Cnmの電荷量を書き換え
ることになる。
るビデオ信号の波形を示す。この例では、対向電圧を基
準として、1水平期間毎にビデオ信号の極性が切り替わ
っている。サンプリングスイッチM1〜Mmが各画素期
間毎に順次オンとなるとき、ビデオ信号をソースバスラ
インL1〜Lmへデータ信号として供給する。そして、
駆動パルスΦV1をゲートバスラインG1へ供給すると
き、ゲートバスラインG1と接続されたTFT素子M1
1〜M1mがオンとなり、ソースバスラインL1〜Lm
を通じてデータ信号をTFT素子M11〜M1mに接続
された液晶セルC11〜C1mの画素電極へ供給する。
また、液晶セルC11〜C1mの対向電極へ対向電圧端
子2より電圧を供給する。このため、液晶セルC11〜
C1mへデータ信号と対向電圧の電位差に相当する電荷
を書き込み、この電荷量に対応して液晶の光透過率が変
化する。これと同様のことを液晶セルC21〜Cnmに
ついて順次行い、次の垂直期間のビデオ信号が供給され
る時点で、液晶セルC11〜Cnmの電荷量を書き換え
ることになる。
【0007】このようにして、各画素のデータ信号の電
位レベルに応じて、液晶セルC11〜Cnmの光透過率
が変化し、テレビジョン画像などの表示を行うことがで
きる。また、液晶セルC11〜Cnmには、その信頼性
および寿命を長くするため、対向電圧を基準として例え
ば1垂直期間毎に異なった極性のデータ信号が供給され
る。このことを、一般に液晶の交流駆動と呼ぶ。さら
に、液晶表示装置では、垂直方向のシェーディング等の
表示不良を防止する目的で、対向電圧を基準として例え
ば1水平期間毎に異なった極性のデータ信号をソースバ
スラインL1〜Lmへ供給する。すなわち、ビデオ信号
端子1には、図6(v)に示すように1水平期間毎に極
性反転すると共に1垂直期間毎に極性反転したビデオ信
号が入力されることになる。
位レベルに応じて、液晶セルC11〜Cnmの光透過率
が変化し、テレビジョン画像などの表示を行うことがで
きる。また、液晶セルC11〜Cnmには、その信頼性
および寿命を長くするため、対向電圧を基準として例え
ば1垂直期間毎に異なった極性のデータ信号が供給され
る。このことを、一般に液晶の交流駆動と呼ぶ。さら
に、液晶表示装置では、垂直方向のシェーディング等の
表示不良を防止する目的で、対向電圧を基準として例え
ば1水平期間毎に異なった極性のデータ信号をソースバ
スラインL1〜Lmへ供給する。すなわち、ビデオ信号
端子1には、図6(v)に示すように1水平期間毎に極
性反転すると共に1垂直期間毎に極性反転したビデオ信
号が入力されることになる。
【0008】
【発明が解決しようとする課題】以上のように、従来の
液晶表示装置では、ビデオ信号端子1へ入力されるビデ
オ信号が、対向電圧を基準として1水平期間毎に異なっ
た極性となっている。図7は、従来のTFT型液晶表示
装置の1水平期間を基準としてみたときの駆動波形を示
す。図7において、VL1〜VLmはソースバスライン
L1〜Lmの電位レベルである。図7(i)は画面全体
が白(又は黒)表示の場合のビデオ信号端子1へ供給さ
れるビデオ信号の波形を示す。ビデオ信号の波形は、対
向電圧を基準として白(又は黒)の電位レベルVpが1
水平期間毎に極性反転したものになっている。
液晶表示装置では、ビデオ信号端子1へ入力されるビデ
オ信号が、対向電圧を基準として1水平期間毎に異なっ
た極性となっている。図7は、従来のTFT型液晶表示
装置の1水平期間を基準としてみたときの駆動波形を示
す。図7において、VL1〜VLmはソースバスライン
L1〜Lmの電位レベルである。図7(i)は画面全体
が白(又は黒)表示の場合のビデオ信号端子1へ供給さ
れるビデオ信号の波形を示す。ビデオ信号の波形は、対
向電圧を基準として白(又は黒)の電位レベルVpが1
水平期間毎に極性反転したものになっている。
【0009】図7(ii)はサンプリングパルスΦH1
〜ΦHmの波形、図7(iii)はソースバスラインL
1〜Lmの電位レベルVL1〜VLmの波形を示す。電
位レベルVL1〜VLmは、サンプリングスイッチM1
〜Mmがオンとなる毎に2Vpだけ変化している。すな
わち、ソースバスラインL1〜Lmの電位レベルVL1
〜VLmは、サンプリングパルスΦH1〜ΦHmの1パ
ルス期間毎に2Vpだけ変化している。
〜ΦHmの波形、図7(iii)はソースバスラインL
1〜Lmの電位レベルVL1〜VLmの波形を示す。電
位レベルVL1〜VLmは、サンプリングスイッチM1
〜Mmがオンとなる毎に2Vpだけ変化している。すな
わち、ソースバスラインL1〜Lmの電位レベルVL1
〜VLmは、サンプリングパルスΦH1〜ΦHmの1パ
ルス期間毎に2Vpだけ変化している。
【0010】この場合に、サンプリングパルスΦH1〜
ΦHmの1パルス期間は、1水平期間の有効表示期間を
m分の1にした極めて短い時間である。このような短い
時間に2Vpの電位レベルの変化を行うためには、サン
プリングスイッチM1〜Mmのオン抵抗を低くしなけれ
ばならず、そのためには各素子のサイズを大きくする必
要があった。しかしながら、サンプリングスイッチM1
〜Mmの各素子のサイズを大きくすると、ドライバ(駆
動回路)部と表示部を1つの基板上に形成するドライバ
一体型の液晶表示装置の場合には、基板上に形成するド
ライバ部の面積が増大するという問題点があった。
ΦHmの1パルス期間は、1水平期間の有効表示期間を
m分の1にした極めて短い時間である。このような短い
時間に2Vpの電位レベルの変化を行うためには、サン
プリングスイッチM1〜Mmのオン抵抗を低くしなけれ
ばならず、そのためには各素子のサイズを大きくする必
要があった。しかしながら、サンプリングスイッチM1
〜Mmの各素子のサイズを大きくすると、ドライバ(駆
動回路)部と表示部を1つの基板上に形成するドライバ
一体型の液晶表示装置の場合には、基板上に形成するド
ライバ部の面積が増大するという問題点があった。
【0011】また、サンプリングスイッチM1〜Mmの
各素子のサイズを小さくすると、サンプリングスイッチ
M1〜Mmのオン抵抗が高くなり、ソースバスラインL
1〜Lmへ供給されるデータ信号は必要な電位レベルま
で立ち上がらなかった。その結果、液晶セルC11〜C
nmの電荷量の書き換えは不十分となり、表示画面のコ
ントラストが低下するなどの画質が劣化するという問題
点があった。
各素子のサイズを小さくすると、サンプリングスイッチ
M1〜Mmのオン抵抗が高くなり、ソースバスラインL
1〜Lmへ供給されるデータ信号は必要な電位レベルま
で立ち上がらなかった。その結果、液晶セルC11〜C
nmの電荷量の書き換えは不十分となり、表示画面のコ
ントラストが低下するなどの画質が劣化するという問題
点があった。
【0012】図8は、このような問題点を解決するため
の先行技術である、従来のTFT型液晶表示装置の構成
を示す。図8において、5は予備充電用スイッチを制御
する信号を入力するための制御信号端子、MR1〜MR
mは予備充電用スイッチ、他の構成は図5と同様であ
る。1水平期間の有効表示期間ではサンプリングスイッ
チM1〜Mmを通してソースバスラインL1〜Lmへデ
ータ信号を供給し、1水平期間の非有効表示期間ではサ
ンプリングスイッチM1〜Mmとは反対側にある予備充
電用スイッチMR1〜MRmを通してソースバスライン
L1〜Lmへ任意の中間電位(この例では対向電圧)を
供給している。
の先行技術である、従来のTFT型液晶表示装置の構成
を示す。図8において、5は予備充電用スイッチを制御
する信号を入力するための制御信号端子、MR1〜MR
mは予備充電用スイッチ、他の構成は図5と同様であ
る。1水平期間の有効表示期間ではサンプリングスイッ
チM1〜Mmを通してソースバスラインL1〜Lmへデ
ータ信号を供給し、1水平期間の非有効表示期間ではサ
ンプリングスイッチM1〜Mmとは反対側にある予備充
電用スイッチMR1〜MRmを通してソースバスライン
L1〜Lmへ任意の中間電位(この例では対向電圧)を
供給している。
【0013】このようにすることで、1水平期間毎に異
なった極性のデータ信号を供給する場合に、予めソース
バスラインL1〜Lmを任意の中間電位にプリチャージ
しているため、データ信号を供給する際の電位レベルの
変化を小さくすることができる。
なった極性のデータ信号を供給する場合に、予めソース
バスラインL1〜Lmを任意の中間電位にプリチャージ
しているため、データ信号を供給する際の電位レベルの
変化を小さくすることができる。
【0014】しかしながら、上記のTFT型液晶表示装
置の構成では、予備充電用スイッチを制御する信号を入
力するための制御信号端子5が新たに必要であるという
問題点があった。また、外部信号の入力端子群(点線で
囲んだ部分)はデータ信号をソースバスラインL1〜L
mへ供給するドライバ側に集まっているため、図8に示
すように制御信号端子5も同じようにドライバ側に設け
られている。その場合には、制御信号端子5へ入力され
る制御信号はデータ信号をソースバスラインL1〜Lm
へ供給するドライバ側とは反対側で使用しているため、
制御信号端子5より配線を引き回さなければならないと
いう問題点があった。それを避けるためには、制御信号
端子5だけをデータ信号をソースバスラインL1〜Lm
へ供給するドライバ側とは反対側に設ければ良いが、そ
の場合には外部信号の供給配線との接続箇所が2箇所と
なり、その分だけ実装のコストがアップするという問題
点があった。
置の構成では、予備充電用スイッチを制御する信号を入
力するための制御信号端子5が新たに必要であるという
問題点があった。また、外部信号の入力端子群(点線で
囲んだ部分)はデータ信号をソースバスラインL1〜L
mへ供給するドライバ側に集まっているため、図8に示
すように制御信号端子5も同じようにドライバ側に設け
られている。その場合には、制御信号端子5へ入力され
る制御信号はデータ信号をソースバスラインL1〜Lm
へ供給するドライバ側とは反対側で使用しているため、
制御信号端子5より配線を引き回さなければならないと
いう問題点があった。それを避けるためには、制御信号
端子5だけをデータ信号をソースバスラインL1〜Lm
へ供給するドライバ側とは反対側に設ければ良いが、そ
の場合には外部信号の供給配線との接続箇所が2箇所と
なり、その分だけ実装のコストがアップするという問題
点があった。
【0015】
【課題を解決するための手段】本発明の請求項1記載の
液晶表示装置は、水平方向に平行に配設された複数の走
査線と、垂直方向に平行に配設された複数の信号線と、
前記走査線と前記信号線との各交点に設けられた選択素
子と、前記選択素子の各々に接続された液晶セルと、所
定期間毎に異なった極性のビデオ信号を入力するための
端子と、前記ビデオ信号をサンプリングして前記信号線
へ供給するためのサンプリング手段と、前記サンプリン
グ手段のオン又はオフを制御する信号を出力するための
シフトレジスタを有する液晶表示装置において、前記ビ
デオ信号の非有効期間に前記ビデオ信号の任意の中間電
位を前記信号線へ供給するために前記シフトレジスタの
近傍に設けられたプリチャージ手段を備え、前記シフト
レジスタは前記プリチャージ手段のオン又はオフを制御
する信号を出力することを特徴としている。
液晶表示装置は、水平方向に平行に配設された複数の走
査線と、垂直方向に平行に配設された複数の信号線と、
前記走査線と前記信号線との各交点に設けられた選択素
子と、前記選択素子の各々に接続された液晶セルと、所
定期間毎に異なった極性のビデオ信号を入力するための
端子と、前記ビデオ信号をサンプリングして前記信号線
へ供給するためのサンプリング手段と、前記サンプリン
グ手段のオン又はオフを制御する信号を出力するための
シフトレジスタを有する液晶表示装置において、前記ビ
デオ信号の非有効期間に前記ビデオ信号の任意の中間電
位を前記信号線へ供給するために前記シフトレジスタの
近傍に設けられたプリチャージ手段を備え、前記シフト
レジスタは前記プリチャージ手段のオン又はオフを制御
する信号を出力することを特徴としている。
【0016】本発明の請求項2記載の液晶表示装置は、
請求項1記載の液晶表示装置において、前記プリチャー
ジ手段は、前記データ線の全てに対して設けられている
ことを特徴としている。
請求項1記載の液晶表示装置において、前記プリチャー
ジ手段は、前記データ線の全てに対して設けられている
ことを特徴としている。
【0017】本発明の請求項3記載の液晶表示装置は、
請求項1又は2記載の液晶表示装置において、前記プリ
チャージ手段のオン又はオフを制御するために前記シフ
トレジスタより出力される信号は、前記サンプリング手
段のオン又はオフを制御する信号よりも前段の信号であ
ることを特徴としている。
請求項1又は2記載の液晶表示装置において、前記プリ
チャージ手段のオン又はオフを制御するために前記シフ
トレジスタより出力される信号は、前記サンプリング手
段のオン又はオフを制御する信号よりも前段の信号であ
ることを特徴としている。
【0018】本発明の請求項4記載の液晶表示装置は、
請求項1乃至3記載の液晶表示装置において、前記プリ
チャージ手段は複数の群に分割され、各々の群は別々の
信号によりオン又はオフを制御されることを特徴として
いる。
請求項1乃至3記載の液晶表示装置において、前記プリ
チャージ手段は複数の群に分割され、各々の群は別々の
信号によりオン又はオフを制御されることを特徴として
いる。
【0019】本発明の請求項5記載の液晶表示装置は、
請求項1乃至4記載の液晶表示装置において、前記ビデ
オ信号は1水平期間毎に極性が異なることを特徴として
いる。
請求項1乃至4記載の液晶表示装置において、前記ビデ
オ信号は1水平期間毎に極性が異なることを特徴として
いる。
【0020】以下、上記構成による作用を説明する。
【0021】本発明の請求項1記載の液晶表示装置は、
プリチャージ手段の制御信号をシフトレジスタより出力
するため、制御信号を入力するための制御信号端子を新
たに設ける必要がない。また、プリチャージ手段はシフ
トレジスタの近傍に設けられているため、制御信号用の
配線を引き回す必要がない。
プリチャージ手段の制御信号をシフトレジスタより出力
するため、制御信号を入力するための制御信号端子を新
たに設ける必要がない。また、プリチャージ手段はシフ
トレジスタの近傍に設けられているため、制御信号用の
配線を引き回す必要がない。
【0022】本発明の請求項2記載の液晶表示装置は、
プリチャージ手段をデータ線の全てに対して設けられて
いるため、画面全体の画質向上を図ることができる。
プリチャージ手段をデータ線の全てに対して設けられて
いるため、画面全体の画質向上を図ることができる。
【0023】本発明の請求項3記載の液晶表示装置は、
シフトレジスタより出力されるプリチャージ手段の制御
信号が、サンプリング手段の制御信号よりも前段の信号
であるため、サンプリング手段によりサンプリングした
ビデオ信号の画素電極へ書き込む時間を十分確保するこ
とができる。
シフトレジスタより出力されるプリチャージ手段の制御
信号が、サンプリング手段の制御信号よりも前段の信号
であるため、サンプリング手段によりサンプリングした
ビデオ信号の画素電極へ書き込む時間を十分確保するこ
とができる。
【0024】本発明の請求項4記載の液晶表示装置は、
プリチャージ手段を複数の群に分割し、各々の群には別
々の制御信号を供給するため、信号線の本数が多くなり
プリチャージ手段の個数が多くなったとしても、1つの
制御信号によって制御する個数が少なくなって負荷を小
さくすることができる。
プリチャージ手段を複数の群に分割し、各々の群には別
々の制御信号を供給するため、信号線の本数が多くなり
プリチャージ手段の個数が多くなったとしても、1つの
制御信号によって制御する個数が少なくなって負荷を小
さくすることができる。
【0025】本発明の請求項5記載の液晶表示装置は、
ビデオ信号が1水平期間毎に極性反転しているため、画
面のフリッカーを抑制することができる。
ビデオ信号が1水平期間毎に極性反転しているため、画
面のフリッカーを抑制することができる。
【0026】
【発明の実施の形態】本発明の実施の形態について以下
に説明する。
に説明する。
【0027】(実施の形態1)図1は、本発明の実施の
形態1における、TFT型液晶表示装置の構成を示す。
図1において、6はm+1段のソースバスライン駆動用
のシフトレジスタ、ΦHpはシフトレジスタ6より出力
される予備充電用スイッチを制御するためのパルス、M
L1〜MLmは予備充電用スイッチ、他の構成は図5に
示す従来の構成と同様である。1水平期間の有効表示期
間にはサンプリングスイッチM1〜Mmを通してソース
バスラインL1〜Lmへデータ信号を供給し、1水平期
間の非有効表示期間にはサンプリングスイッチM1〜M
mとソースバスラインL1〜Lmとの間にある予備充電
用スイッチML1〜MLmを通してソースバスラインL
1〜Lmへ任意の中間電位(この例では対向電圧)を供
給している。
形態1における、TFT型液晶表示装置の構成を示す。
図1において、6はm+1段のソースバスライン駆動用
のシフトレジスタ、ΦHpはシフトレジスタ6より出力
される予備充電用スイッチを制御するためのパルス、M
L1〜MLmは予備充電用スイッチ、他の構成は図5に
示す従来の構成と同様である。1水平期間の有効表示期
間にはサンプリングスイッチM1〜Mmを通してソース
バスラインL1〜Lmへデータ信号を供給し、1水平期
間の非有効表示期間にはサンプリングスイッチM1〜M
mとソースバスラインL1〜Lmとの間にある予備充電
用スイッチML1〜MLmを通してソースバスラインL
1〜Lmへ任意の中間電位(この例では対向電圧)を供
給している。
【0028】図2は、本発明の実施の形態1における、
TFT型液晶表示装置の1水平期間を基準としてみたと
きの駆動波形を示す。図2(i)は画面全体が白(又は
黒)表示の場合のビデオ信号端子1へ供給されるビデオ
信号の波形を示す。ビデオ信号の波形は、対向電圧を基
準として白(又は黒)の電位レベルVpが1水平期間毎
に極性反転したものになっている。
TFT型液晶表示装置の1水平期間を基準としてみたと
きの駆動波形を示す。図2(i)は画面全体が白(又は
黒)表示の場合のビデオ信号端子1へ供給されるビデオ
信号の波形を示す。ビデオ信号の波形は、対向電圧を基
準として白(又は黒)の電位レベルVpが1水平期間毎
に極性反転したものになっている。
【0029】図2(ii)は制御パルスΦHpの波形、
図2(iii)はサンプリングパルスΦH1〜ΦHmの
波形、図2(iv)はソースバスラインL1〜Lmの電
位レベルVL1〜VLmの波形を示す。電位レベルVL
1〜VLmは、予備充電用スイッチML1〜MLmがオ
ンとなるときに中間電位となり、その後、サンプリング
スイッチM1〜Mmが順次オンとなる毎に中間電位より
Vpだけ変化している。すなわち、ソースバスラインL
1〜Lmの電位レベルは、制御パルスΦHpの1パルス
期間で中間電位となり、サンプリングパルスΦH1〜Φ
Hmの1パルス期間毎に中間電位よりVpだけ変化して
いるが、サンプリングパルスΦH1〜ΦHmの1パルス
期間での変化量は従来のTFT型液晶表示装置の1/2
となっている。尚、ビデオ信号は必ずしも1水平期間毎
に極性反転する必要はない。例えば、複数の水平期間毎
に極性反転する場合でも、極性が反転する期間では変化
量が少なくなるのは同様なことと言える。但し、画面の
フリッカーなどを考慮すると、1水平期間毎に極性反転
する方が好ましい。
図2(iii)はサンプリングパルスΦH1〜ΦHmの
波形、図2(iv)はソースバスラインL1〜Lmの電
位レベルVL1〜VLmの波形を示す。電位レベルVL
1〜VLmは、予備充電用スイッチML1〜MLmがオ
ンとなるときに中間電位となり、その後、サンプリング
スイッチM1〜Mmが順次オンとなる毎に中間電位より
Vpだけ変化している。すなわち、ソースバスラインL
1〜Lmの電位レベルは、制御パルスΦHpの1パルス
期間で中間電位となり、サンプリングパルスΦH1〜Φ
Hmの1パルス期間毎に中間電位よりVpだけ変化して
いるが、サンプリングパルスΦH1〜ΦHmの1パルス
期間での変化量は従来のTFT型液晶表示装置の1/2
となっている。尚、ビデオ信号は必ずしも1水平期間毎
に極性反転する必要はない。例えば、複数の水平期間毎
に極性反転する場合でも、極性が反転する期間では変化
量が少なくなるのは同様なことと言える。但し、画面の
フリッカーなどを考慮すると、1水平期間毎に極性反転
する方が好ましい。
【0030】図3は、本発明の実施の形態1における、
TFT型液晶表示装置のm+1段のソースバスライン駆
動用のシフトレジスタ6の構成を示す。図3(a)はシ
フトレジスタ6の全体の回路構成を示す。図3(a)に
おいて、INVpおよびINV1〜INVmはインバー
タ回路、CINV1pおよびCINV11〜CINV1
m並びにCINV2pおよびCINV21〜CINV2
mはクロックドインバータ回路、ANDpおよびAND
1〜ANDmはアンド回路である。点線で囲んだ部分が
ラッチ回路を構成し、クロック信号Φ1HおよびΦ2H
の立ち上がり又は立ち下がりで信号をラッチし、クロッ
ク信号の1周期分のパルス幅かつ入力信号に対してクロ
ック信号の半周期ずれた信号を出力する。そして、アン
ド回路ANDpおよびAND1〜ANDmで、ラッチ回
路の入力信号と出力信号とのアンドを取ることにより、
制御パルスΦHpおよびサンプリングパルスΦH1〜Φ
Hmを出力する。
TFT型液晶表示装置のm+1段のソースバスライン駆
動用のシフトレジスタ6の構成を示す。図3(a)はシ
フトレジスタ6の全体の回路構成を示す。図3(a)に
おいて、INVpおよびINV1〜INVmはインバー
タ回路、CINV1pおよびCINV11〜CINV1
m並びにCINV2pおよびCINV21〜CINV2
mはクロックドインバータ回路、ANDpおよびAND
1〜ANDmはアンド回路である。点線で囲んだ部分が
ラッチ回路を構成し、クロック信号Φ1HおよびΦ2H
の立ち上がり又は立ち下がりで信号をラッチし、クロッ
ク信号の1周期分のパルス幅かつ入力信号に対してクロ
ック信号の半周期ずれた信号を出力する。そして、アン
ド回路ANDpおよびAND1〜ANDmで、ラッチ回
路の入力信号と出力信号とのアンドを取ることにより、
制御パルスΦHpおよびサンプリングパルスΦH1〜Φ
Hmを出力する。
【0031】図3(b)はクロックドインバータ回路C
INV1pおよびCINV11〜CINV1mの構成並
びにその入出力関係の波形を示す。図3(b)におい
て、Vghは高電位レベル、Vglは低電位レベルであ
る。クロックドインバータ回路CINV1pおよびCI
NV11〜CINV1mでは、N型TFTへクロック信
号Φ1Hを入力し、P型TFTへクロック信号Φ2Hを
入力する構成となっている。クロックドインバータ回路
CINV1p、CINV12、CINV14、CINV
16、CINV18、…、CINV1(m−2)、CI
NV1mでは、図3(b)の入出力関係の波形に示すよ
うに、クロック信号Φ1Hの立ち上がりおよびクロック
信号Φ2Hの立ち下がりで、INへ入力するパルスのク
ロック信号の半周期ずれたパルスかつ反転したパルスを
OUTより出力する。クロックドインバータ回路CIN
V11、CINV13、CINV15、CINV17、
CINV19、…、CINV1(m−3)、CINV1
(m−1)では図示しないが、INへ入力するパルスの
反転したパルスをOUTより出力する。
INV1pおよびCINV11〜CINV1mの構成並
びにその入出力関係の波形を示す。図3(b)におい
て、Vghは高電位レベル、Vglは低電位レベルであ
る。クロックドインバータ回路CINV1pおよびCI
NV11〜CINV1mでは、N型TFTへクロック信
号Φ1Hを入力し、P型TFTへクロック信号Φ2Hを
入力する構成となっている。クロックドインバータ回路
CINV1p、CINV12、CINV14、CINV
16、CINV18、…、CINV1(m−2)、CI
NV1mでは、図3(b)の入出力関係の波形に示すよ
うに、クロック信号Φ1Hの立ち上がりおよびクロック
信号Φ2Hの立ち下がりで、INへ入力するパルスのク
ロック信号の半周期ずれたパルスかつ反転したパルスを
OUTより出力する。クロックドインバータ回路CIN
V11、CINV13、CINV15、CINV17、
CINV19、…、CINV1(m−3)、CINV1
(m−1)では図示しないが、INへ入力するパルスの
反転したパルスをOUTより出力する。
【0032】図3(c)はクロックドインバータ回路C
INV2pおよびCINV21〜CINV2mの構成並
びにその入出力関係の波形を示す。クロックドインバー
タ回路CINV2pおよびCINV21〜CINV2m
では、N型TFTへクロック信号Φ2Hを入力し、P型
TFTへクロック信号Φ1Hを入力する構成となってい
る。クロックドインバータ回路CINV21、CINV
23、CINV25、CINV27、CINV29、
…、CINV2(m−3)、CINV2(m−1)で
は、図3(c)の入出力関係の波形に示すように、クロ
ック信号Φ1Hの立ち下がりおよびクロック信号Φ2H
の立ち上がりで、INへ入力するパルスのクロック信号
の半周期ずれたパルスかつ反転したパルスをOUTより
出力する。クロックドインバータ回路CINV2p、C
INV22、CINV24、CINV26、CINV2
8、…、CINV2(m−2)、CINV2mでは図示
しないが、INへ入力するパルスの反転したパルスをO
UTより出力する。
INV2pおよびCINV21〜CINV2mの構成並
びにその入出力関係の波形を示す。クロックドインバー
タ回路CINV2pおよびCINV21〜CINV2m
では、N型TFTへクロック信号Φ2Hを入力し、P型
TFTへクロック信号Φ1Hを入力する構成となってい
る。クロックドインバータ回路CINV21、CINV
23、CINV25、CINV27、CINV29、
…、CINV2(m−3)、CINV2(m−1)で
は、図3(c)の入出力関係の波形に示すように、クロ
ック信号Φ1Hの立ち下がりおよびクロック信号Φ2H
の立ち上がりで、INへ入力するパルスのクロック信号
の半周期ずれたパルスかつ反転したパルスをOUTより
出力する。クロックドインバータ回路CINV2p、C
INV22、CINV24、CINV26、CINV2
8、…、CINV2(m−2)、CINV2mでは図示
しないが、INへ入力するパルスの反転したパルスをO
UTより出力する。
【0033】尚、図3(a)では、シフトレジスタ6よ
り出力する制御パルスΦHpは、サンプリングパルスΦ
H1の前段の出力パルスとしているが、サンプリングパ
ルスΦHmの後段の出力パルスとしても良い。但し、サ
ンプリングパルスΦHmの出力直後は液晶表示部のTF
T素子がオンとなっており、液晶セルの画素電極にデー
タ信号の書き込みを行っているため、サンプリングパル
スΦH1の前段の方が好ましい。また、シフトレジスタ
6をm+1段より多くの段を設け、制御パルスΦHp
は、サンプリングパルスΦH1の1つ前の段ではなく、
数段前の出力パルスとしても良い。更に、予備充電用ス
イッチは必ずしも全てのソースバスラインL1〜Lmに
対して設けなくても良い。但し、画面全体の画質向上を
図ることを考えると、全てのソースバスラインL1〜L
mに対して設けた方が好ましい。
り出力する制御パルスΦHpは、サンプリングパルスΦ
H1の前段の出力パルスとしているが、サンプリングパ
ルスΦHmの後段の出力パルスとしても良い。但し、サ
ンプリングパルスΦHmの出力直後は液晶表示部のTF
T素子がオンとなっており、液晶セルの画素電極にデー
タ信号の書き込みを行っているため、サンプリングパル
スΦH1の前段の方が好ましい。また、シフトレジスタ
6をm+1段より多くの段を設け、制御パルスΦHp
は、サンプリングパルスΦH1の1つ前の段ではなく、
数段前の出力パルスとしても良い。更に、予備充電用ス
イッチは必ずしも全てのソースバスラインL1〜Lmに
対して設けなくても良い。但し、画面全体の画質向上を
図ることを考えると、全てのソースバスラインL1〜L
mに対して設けた方が好ましい。
【0034】(実施の形態2)図4は、本発明の実施の
形態2における、TFT型液晶表示装置の構成を示す。
図4において、7はm+2段のソースバスライン駆動用
のシフトレジスタ、ΦHp−1およびΦHpはシフトレ
ジスタ7より出力される予備充電用スイッチを制御する
ためのパルス、ML1〜MLmは予備充電用スイッチ、
他の構成は図5に示す従来の構成と同様である。また、
実施の形態1と異なる点は、予備充電用スイッチML1
〜MLm(ML1〜MLm/2、MLm/2+1〜ML
m)を2つの群に分けており、制御パルスΦHpは予備
充電用スイッチMLm/2+1〜MLmをオンし、制御
パルスΦHpの前段の出力パルスである制御パルスΦH
p−1は予備充電用スイッチML1〜MLm/2をオン
していることである。このように予備充電用スイッチを
複数の群に分割し、シフトレジスタ7からの複数の出力
で予備充電用スイッチを順次オンすることにより、ソー
スバスラインの本数が多くなり予備充電用スイッチの個
数が多くなったとしても、1つの制御パルスによってオ
ンする個数が少なくなって負荷が小さくなる。
形態2における、TFT型液晶表示装置の構成を示す。
図4において、7はm+2段のソースバスライン駆動用
のシフトレジスタ、ΦHp−1およびΦHpはシフトレ
ジスタ7より出力される予備充電用スイッチを制御する
ためのパルス、ML1〜MLmは予備充電用スイッチ、
他の構成は図5に示す従来の構成と同様である。また、
実施の形態1と異なる点は、予備充電用スイッチML1
〜MLm(ML1〜MLm/2、MLm/2+1〜ML
m)を2つの群に分けており、制御パルスΦHpは予備
充電用スイッチMLm/2+1〜MLmをオンし、制御
パルスΦHpの前段の出力パルスである制御パルスΦH
p−1は予備充電用スイッチML1〜MLm/2をオン
していることである。このように予備充電用スイッチを
複数の群に分割し、シフトレジスタ7からの複数の出力
で予備充電用スイッチを順次オンすることにより、ソー
スバスラインの本数が多くなり予備充電用スイッチの個
数が多くなったとしても、1つの制御パルスによってオ
ンする個数が少なくなって負荷が小さくなる。
【0035】尚、図示しないが、m+2段のソースバス
ライン駆動用のシフトレジスタ7の構成は、図3に示す
m+1段のシフトレジスタ6を1段増やすことで実現で
きる。シフトレジスタ7より出力する制御パルスΦHp
−1およびΦHpは、サンプリングパルスΦH1の前段
の出力パルスとしているが、サンプリングパルスΦHm
の後段の出力パルスとしても良い。但し、サンプリング
パルスΦHmの出力直後は液晶表示部のTFT素子がオ
ンとなっており、液晶セルの画素電極にデータ信号の書
き込みを行っているため、サンプリングパルスΦH1の
前段の方が好ましい。また、シフトレジスタ7をm+1
段より多くの段を設け、制御パルスΦHp−1およびΦ
Hpは、サンプリングパルスΦH1の1つ前の段ではな
く、数段前の出力パルスとしても良い。更に、制御パル
スΦHp−1およびΦHpを連続したものではなく、そ
の間に数段の間隔を設けても良い。加えて、予備充電用
スイッチは必ずしも全てのソースバスラインL1〜Lm
に対して設けなくても良い。但し、画面全体の画質向上
を図ることを考えると、全てのソースバスラインL1〜
Lmに対して設けた方が好ましい。
ライン駆動用のシフトレジスタ7の構成は、図3に示す
m+1段のシフトレジスタ6を1段増やすことで実現で
きる。シフトレジスタ7より出力する制御パルスΦHp
−1およびΦHpは、サンプリングパルスΦH1の前段
の出力パルスとしているが、サンプリングパルスΦHm
の後段の出力パルスとしても良い。但し、サンプリング
パルスΦHmの出力直後は液晶表示部のTFT素子がオ
ンとなっており、液晶セルの画素電極にデータ信号の書
き込みを行っているため、サンプリングパルスΦH1の
前段の方が好ましい。また、シフトレジスタ7をm+1
段より多くの段を設け、制御パルスΦHp−1およびΦ
Hpは、サンプリングパルスΦH1の1つ前の段ではな
く、数段前の出力パルスとしても良い。更に、制御パル
スΦHp−1およびΦHpを連続したものではなく、そ
の間に数段の間隔を設けても良い。加えて、予備充電用
スイッチは必ずしも全てのソースバスラインL1〜Lm
に対して設けなくても良い。但し、画面全体の画質向上
を図ることを考えると、全てのソースバスラインL1〜
Lmに対して設けた方が好ましい。
【0036】本発明によれば、シフトレジスタ6又は7
より出力される制御パルスΦHp−1およびΦHpを用
いて予備充電用スイッチML1〜MLmを制御するた
め、制御パルスを入力するための制御信号端子を新たに
設ける必要がない。そのため、図5に示す従来の構成と
は異なり、配線を引き回す必要がない。
より出力される制御パルスΦHp−1およびΦHpを用
いて予備充電用スイッチML1〜MLmを制御するた
め、制御パルスを入力するための制御信号端子を新たに
設ける必要がない。そのため、図5に示す従来の構成と
は異なり、配線を引き回す必要がない。
【0037】
【発明の効果】以上説明したように、本発明の平面型表
示器の駆動方法においては、以下のような効果を奏す
る。
示器の駆動方法においては、以下のような効果を奏す
る。
【0038】本発明の請求項1記載の液晶表示装置は、
プリチャージ手段の制御信号をシフトレジスタより出力
するため、制御信号を入力するための制御信号端子を新
たに設ける必要がない。また、プリチャージ手段はシフ
トレジスタの近傍に設けられているため、制御信号用の
配線を引き回す必要がない。
プリチャージ手段の制御信号をシフトレジスタより出力
するため、制御信号を入力するための制御信号端子を新
たに設ける必要がない。また、プリチャージ手段はシフ
トレジスタの近傍に設けられているため、制御信号用の
配線を引き回す必要がない。
【0039】本発明の請求項2記載の液晶表示装置は、
プリチャージ手段をデータ線の全てに対して設けられて
いるため、画面全体の画質向上を図ることができる。
プリチャージ手段をデータ線の全てに対して設けられて
いるため、画面全体の画質向上を図ることができる。
【0040】本発明の請求項3記載の液晶表示装置は、
シフトレジスタより出力されるプリチャージ手段の制御
信号が、サンプリング手段の制御信号よりも前段の信号
であるため、サンプリング手段によりサンプリングした
ビデオ信号の画素電極へ書き込む時間を十分確保するこ
とができる。
シフトレジスタより出力されるプリチャージ手段の制御
信号が、サンプリング手段の制御信号よりも前段の信号
であるため、サンプリング手段によりサンプリングした
ビデオ信号の画素電極へ書き込む時間を十分確保するこ
とができる。
【0041】本発明の請求項4記載の液晶表示装置は、
プリチャージ手段を複数の群に分割し、各々の群には別
々の制御信号を供給するため、信号線の本数が多くなり
プリチャージ手段の個数が多くなったとしても、1つの
制御信号によって制御する個数が少なくなって負荷を小
さくすることができる。
プリチャージ手段を複数の群に分割し、各々の群には別
々の制御信号を供給するため、信号線の本数が多くなり
プリチャージ手段の個数が多くなったとしても、1つの
制御信号によって制御する個数が少なくなって負荷を小
さくすることができる。
【0042】本発明の請求項5記載の液晶表示装置は、
ビデオ信号が1水平期間毎に極性反転しているため、画
面のフリッカーを抑制することができる。
ビデオ信号が1水平期間毎に極性反転しているため、画
面のフリッカーを抑制することができる。
【図1】本発明の実施の形態1における、TFT型液晶
表示装置の構成を示す図である。
表示装置の構成を示す図である。
【図2】本発明の実施の形態1における、TFT型液晶
表示装置の1水平期間を基準としてみたときの駆動波形
を示す図である。
表示装置の1水平期間を基準としてみたときの駆動波形
を示す図である。
【図3】本発明の実施の形態1における、TFT型液晶
表示装置のm+1段のソースバスライン駆動用のシフト
レジスタ6の構成を示す図である。
表示装置のm+1段のソースバスライン駆動用のシフト
レジスタ6の構成を示す図である。
【図4】本発明の実施の形態2における、TFT型液晶
表示装置の構成を示す図である。
表示装置の構成を示す図である。
【図5】従来のTFT型液晶表示装置の構成を示す図で
ある。
ある。
【図6】従来のTFT型液晶表示装置の1垂直期間を基
準としてみたときの駆動波形を示す図である。
準としてみたときの駆動波形を示す図である。
【図7】従来のTFT型液晶表示装置の1水平期間を基
準としてみたときの駆動波形を示す図である。
準としてみたときの駆動波形を示す図である。
【図8】従来のTFT型液晶表示装置の構成を示す図で
ある。
ある。
1 ビデオ信号端子 2 対向電圧端子 3 n段のシフトレジスタ 4 m段のシフトレジスタ 5 予備充電用スイッチの制御信号端子 6 m+1段のシフトレジスタ 7 m+2段のシフトレジスタ SPV ゲート用のスタートパルス Φ1V、Φ2V 水平周波数のクロック信号 ΦV1〜ΦVn ゲートバスラインの駆動パルス G1〜Gn ゲートバスライン SPH ソース用のスタートパルス Φ1H、Φ2H 水平周波数のm倍の周波数のクロック
信号 ΦH1〜ΦHm サンプリングパルス M1〜Mm サンプリングスイッチ L1〜Lm ソースバスライン M11〜Mnm TFT素子 C11〜Cnm 液晶セル VL1〜VLm ソースバスラインの電位レベル Vp 電位レベル MR1〜MRm、ML1〜MLm 予備充電用スイッチ ΦHp−1、ΦHp 予備充電の制御パルス INVp、INV1〜INVm インバータ回路 CINV1p、CINV2p、CINV11〜CINV
1m、CINV21〜CINV2m クロックドインバ
ータ回路 ANDp、AND1〜ANDm アンド回路 Vgh 高電位レベル Vgl 低電位レベル
信号 ΦH1〜ΦHm サンプリングパルス M1〜Mm サンプリングスイッチ L1〜Lm ソースバスライン M11〜Mnm TFT素子 C11〜Cnm 液晶セル VL1〜VLm ソースバスラインの電位レベル Vp 電位レベル MR1〜MRm、ML1〜MLm 予備充電用スイッチ ΦHp−1、ΦHp 予備充電の制御パルス INVp、INV1〜INVm インバータ回路 CINV1p、CINV2p、CINV11〜CINV
1m、CINV21〜CINV2m クロックドインバ
ータ回路 ANDp、AND1〜ANDm アンド回路 Vgh 高電位レベル Vgl 低電位レベル
───────────────────────────────────────────────────── フロントページの続き Fターム(参考) 2H093 NA16 NA32 NC12 NC21 NC22 NC23 NC34 ND04 ND37 ND49 5C006 AA11 AC11 AC24 AC28 AF44 AF78 BB16 BF03 FA52 5C080 AA10 BB05 DD27 EE29 FF11 JJ02 JJ03 JJ04
Claims (5)
- 【請求項1】 水平方向に平行に配設された複数の走査
線と、垂直方向に平行に配設された複数の信号線と、前
記走査線と前記信号線との各交点に設けられた選択素子
と、前記選択素子の各々に接続された液晶セルと、所定
期間毎に異なった極性のビデオ信号を入力するための端
子と、前記ビデオ信号をサンプリングして前記信号線へ
供給するためのサンプリング手段と、前記サンプリング
手段のオン又はオフを制御する信号を出力するためのシ
フトレジスタを有する液晶表示装置において、 前記ビデオ信号の非有効期間に前記ビデオ信号の任意の
中間電位を前記信号線へ供給するために前記シフトレジ
スタの近傍に設けられたプリチャージ手段を備え、前記
シフトレジスタは前記プリチャージ手段のオン又はオフ
を制御する信号を出力することを特徴とする液晶表示装
置。 - 【請求項2】 前記プリチャージ手段は、前記データ線
の全てに対して設けられていることを特徴とする請求項
1記載の液晶表示装置。 - 【請求項3】 前記プリチャージ手段のオン又はオフを
制御するために前記シフトレジスタより出力される信号
は、前記サンプリング手段のオン又はオフを制御する信
号よりも前段の信号であることを特徴とする請求項1又
は2記載の液晶表示装置。 - 【請求項4】 前記プリチャージ手段は複数の群に分割
され、各々の群は別々の信号によりオン又はオフを制御
されることを特徴とする請求項1乃至3記載の液晶表示
装置。 - 【請求項5】 前記ビデオ信号は1水平期間毎に極性が
異なることを特徴とする請求項1乃至4記載の液晶表示
装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11174908A JP2001005432A (ja) | 1999-06-22 | 1999-06-22 | 液晶表示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11174908A JP2001005432A (ja) | 1999-06-22 | 1999-06-22 | 液晶表示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2001005432A true JP2001005432A (ja) | 2001-01-12 |
Family
ID=15986808
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP11174908A Pending JP2001005432A (ja) | 1999-06-22 | 1999-06-22 | 液晶表示装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2001005432A (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20040050531A (ko) * | 2002-12-10 | 2004-06-16 | 삼성전자주식회사 | 액정 표시 장치를 구동하는 소스 드라이버의 출력버퍼제어장치 |
US7274351B2 (en) | 2002-05-30 | 2007-09-25 | Sharp Kabushiki Kaisha | Driver circuit and shift register of display device and display device |
CN101315747B (zh) * | 2007-05-31 | 2010-12-01 | 瀚宇彩晶股份有限公司 | 液晶面板及其像素驱动方法 |
CN106527001A (zh) * | 2016-12-29 | 2017-03-22 | 昆山龙腾光电有限公司 | 显示面板及显示装置 |
-
1999
- 1999-06-22 JP JP11174908A patent/JP2001005432A/ja active Pending
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7274351B2 (en) | 2002-05-30 | 2007-09-25 | Sharp Kabushiki Kaisha | Driver circuit and shift register of display device and display device |
KR20040050531A (ko) * | 2002-12-10 | 2004-06-16 | 삼성전자주식회사 | 액정 표시 장치를 구동하는 소스 드라이버의 출력버퍼제어장치 |
CN101315747B (zh) * | 2007-05-31 | 2010-12-01 | 瀚宇彩晶股份有限公司 | 液晶面板及其像素驱动方法 |
CN106527001A (zh) * | 2016-12-29 | 2017-03-22 | 昆山龙腾光电有限公司 | 显示面板及显示装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7839374B2 (en) | Liquid crystal display device and method of driving the same | |
EP2071553B1 (en) | Liquid crystal display apparatus, driver circuit, driving method and television receiver | |
JP3229250B2 (ja) | 液晶表示装置における画像表示方法及び液晶表示装置 | |
JP3234131B2 (ja) | 液晶表示装置 | |
US20120113084A1 (en) | Liquid crystal display device and driving method of the same | |
US6232945B1 (en) | Display device and its driving method | |
JP2977047B2 (ja) | 液晶表示パネル駆動装置 | |
JP2003255912A (ja) | 電気光学装置、それを用いた電子機器および電気光学装置の駆動方法 | |
JPH08251518A (ja) | 駆動回路 | |
JP3891008B2 (ja) | 表示装置及び情報機器 | |
JP3305931B2 (ja) | 液晶表示装置 | |
US8115716B2 (en) | Liquid crystal display device and its drive method | |
JP4022990B2 (ja) | アクティブマトリクス型液晶表示装置 | |
JP3661324B2 (ja) | 画像表示装置、画像表示方法及び表示駆動装置並びにそれを用いた電子機器 | |
JP2004309821A (ja) | 表示装置 | |
JP2506582B2 (ja) | アクティブ液晶表示装置 | |
JP2001005432A (ja) | 液晶表示装置 | |
JP2003131630A (ja) | 液晶表示装置 | |
JP3900256B2 (ja) | 液晶駆動装置および液晶表示装置 | |
US20030112211A1 (en) | Active matrix liquid crystal display devices | |
KR101400383B1 (ko) | 액정표시장치 및 이의 구동방법 | |
KR100212279B1 (ko) | 전단 게이트 방식의 배선 구조를 가지는 액정 패널 및 그 구동 방법 | |
JPH07281648A (ja) | 液晶ディスプレイ装置 | |
JPH02184816A (ja) | アクティブマトリックス形液晶表示装置 | |
JP3532703B2 (ja) | 液晶表示装置およびその駆動方法 |