JP2000174850A5 - - Google Patents

Download PDF

Info

Publication number
JP2000174850A5
JP2000174850A5 JP1998349589A JP34958998A JP2000174850A5 JP 2000174850 A5 JP2000174850 A5 JP 2000174850A5 JP 1998349589 A JP1998349589 A JP 1998349589A JP 34958998 A JP34958998 A JP 34958998A JP 2000174850 A5 JP2000174850 A5 JP 2000174850A5
Authority
JP
Japan
Prior art keywords
serial bus
packet
controller device
transmission
bus controller
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1998349589A
Other languages
English (en)
Other versions
JP2000174850A (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP10349589A priority Critical patent/JP2000174850A/ja
Priority claimed from JP10349589A external-priority patent/JP2000174850A/ja
Publication of JP2000174850A publication Critical patent/JP2000174850A/ja
Publication of JP2000174850A5 publication Critical patent/JP2000174850A5/ja
Pending legal-status Critical Current

Links

Claims (9)

  1. 物理層に設けられ、データ通信の媒体となるケーブルを流れるアナログ信号をデジタルデータに変換する第1の制御回路手段と、
    上記物理層に隣接するデータリンク層に設けられ、上記第1の制御回路手段にて変換されたデジタルデータを認識し、所定の形式に変換してソフトウェア制御可能なインターフェース機能を作成する第2の制御回路手段と、
    上記データリンク層に隣接するトランザクション層に設けられ、上記第2の制御回路手段を制御するソフトウェアを動作させることによりデータの送受信を行うホストとを具備するシリアルバスコントローラ装置にあって、
    上記第2の制御回路手段は、
    送信データを設定する送信用FIFOと、
    エラー送信制御用の領域を有するレジスタと、
    バス調停要求により得たバスを獲得した後にパケット送信する送信制御部とを設けたことを特徴とするシリアルバスコントローラ装置。
  2. シリアルバスのパケット送信を行うシリアルバスコントローラ装置に於いて、
    上記パケットのヘッダ部のCRCエラーを発生させる手段を設け、
    この手段の設定により、ヘッダCRCエラーパケット又はデータCRCエラーパケットを発生可能としたことを特徴とするシリアルバスコントローラ装置。
  3. シリアルバスのパケット送信を行うシリアルバスコントローラ装置に於いて、
    パケットのデータ長エラーを発生させる手段を設け、
    この手段の設定により、データ長エラーパケットを発生可能としたことを特徴とするシリアルバスコントローラ装置。
  4. シリアルバスのパケット送信を行うシリアルバスコントローラ装置に於いて、
    任意のデータ形式を設定できるレジスタ領域を設け、
    この領域の設定により、任意形式のパケットを発生可能としたことを特徴とするシリアルバスコントローラ装置。
  5. シリアルバスのパケット送信を行うシリアルバスコントローラ装置に於いて、
    認識パケットのパリティエラーを発生させる手段を設け、
    この手段の設定により、受信パケットに対する認識を返信する際に認識のパリティエラーを発生可能としたことを特徴とするシリアルバスコントローラ装置。
  6. シリアルのパケット送信を行うシリアルバスコントローラ装置に於いて、
    任意の認識パケットを設定できるレジスタ領域を設け、
    この領域の設定により、受信パケットに対する認識を返信する際に任意の認識コードを発生可能としたことを特徴とするシリアルバスコントローラ装置。
  7. 物理層に設けられ、データ通信の媒体となるケーブルを流れるアナログ信号をデジタルデータに変換する第1の制御回路手段と、
    上記物理層に隣接するデータリンク層に設けられ、上記第1の制御回路手段にて変換されたデジタルデータを認識し、所定の形式に変換してソフトウェア制御可能なインターフェース機能を作成する第2の制御回路手段と、
    上記データリンク層に隣接するトランザクション層に設けられ、上記第2の制御回路手段を制御するソフトウェアを動作させることによりデータの送受信を行うホストとを有するシリアルバスコントローラ装置に於いて、
    上記第2の制御回路手段は、
    内設する送信用FIFOに送信データを設定し、
    内設レジスタのエラー送信制御用の領域を所定の状態に設定すると共に、送信開始フラグを設定し、
    バス調停要求に基づきバスを獲得してパケット送信するようにしたことを特徴とするシリアルバスコントローラ装置に於ける送信制御方法。
  8. 上記第2の制御回路手段は、内設レジスタのエラー送信制御用の領域を所定の状態に設定し、
    自ノード宛にてAckが必要なパケットを受信し、
    この受信パケットに対してAck送信する際にAckのパリティが誤Ackを返信するようにしたことを特徴とする請求項7記載のシリアルバスコントローラ装置に於ける送信制御方法。
  9. 上記第2の制御回路手段は、内設レジスタのエラー送信制御用の領域を所定の状態に設定すると共に、任意のAckコードを設定し、
    自ノード宛にてAckが必要なパケットを受信し、
    この受信パケットに対してAck送信する際にAnyAckにて設定したAckコードを返信するようにし、
    AckParErと組合せることにより、任意のAckコードとパリティエラーのAck返信可能としたことを特徴とする請求項7記載のシリアルバスコントローラ装置に於ける送信制御方法。
JP10349589A 1998-12-09 1998-12-09 高速シリアルバスコントローラ装置、及び同装置に於ける送信制御方法 Pending JP2000174850A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10349589A JP2000174850A (ja) 1998-12-09 1998-12-09 高速シリアルバスコントローラ装置、及び同装置に於ける送信制御方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10349589A JP2000174850A (ja) 1998-12-09 1998-12-09 高速シリアルバスコントローラ装置、及び同装置に於ける送信制御方法

Publications (2)

Publication Number Publication Date
JP2000174850A JP2000174850A (ja) 2000-06-23
JP2000174850A5 true JP2000174850A5 (ja) 2005-07-07

Family

ID=18404753

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10349589A Pending JP2000174850A (ja) 1998-12-09 1998-12-09 高速シリアルバスコントローラ装置、及び同装置に於ける送信制御方法

Country Status (1)

Country Link
JP (1) JP2000174850A (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101204070A (zh) * 2005-06-21 2008-06-18 Nxp股份有限公司 用于pci express设备的并行数据完整性校验的方法

Similar Documents

Publication Publication Date Title
TWI271626B (en) Data transmission method for microprocessors of programmable logic controller
TWI321734B (en) A serial bus device with address assignment by a master device
US6356558B1 (en) Arbitration techniques for a high speed serial bus
JP3584789B2 (ja) データ転送制御装置及び電子機器
JPH1066165A (ja) 遠隔制御方式
JP2544385B2 (ja) 通信制御装置
US7389469B2 (en) Bus systems, apparatuses, and methods of operating a bus
WO2022000813A1 (zh) 一种信号转换方法、芯片以及家用电器
JP2000513516A (ja) 多重通信インターフェース回路及び方法
NL1009451A1 (nl) Serieël interface-circuit en een daarvan gebruikmakende signaalverwerkingswerkwijze.
CN106664231A (zh) 具有检验功能的传输单元
JP2000174850A5 (ja)
US6286125B1 (en) Method and system for generating and transferring error detection information over a bus
CN219181725U (zh) Can数据帧同步结构及氛围灯光流帧同步控制系统
JP3682512B2 (ja) 画像取り込み装置及びその制御方法、印刷システム、印刷方法、及び、印刷装置及びその制御方法
JP2001184270A5 (ja)
CN108183705A (zh) 一种服务器系统单向总线传输方法
JPH07110007B2 (ja) データ通信方式
JP3134821B2 (ja) 通信システム
JP3871177B2 (ja) データ通信装置およびデータ通信方法
JP2001154931A (ja) Secs−iとhsms変換方法
KR100949045B1 (ko) 유에스비(usb) 직렬 통신을 이용한 can 접속 장치
JPH0736572B2 (ja) データ伝送方式
JPH05204849A (ja) 同期式シリアルバス方式
JPH0234068A (ja) プロトコル変換装置