JP2000098408A - 電気光学装置およびその製造方法 - Google Patents

電気光学装置およびその製造方法

Info

Publication number
JP2000098408A
JP2000098408A JP27035198A JP27035198A JP2000098408A JP 2000098408 A JP2000098408 A JP 2000098408A JP 27035198 A JP27035198 A JP 27035198A JP 27035198 A JP27035198 A JP 27035198A JP 2000098408 A JP2000098408 A JP 2000098408A
Authority
JP
Japan
Prior art keywords
film
electro
light
layer
semiconductor layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP27035198A
Other languages
English (en)
Other versions
JP3767204B2 (ja
Inventor
Kenichi Takahara
研一 高原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP27035198A priority Critical patent/JP3767204B2/ja
Publication of JP2000098408A publication Critical patent/JP2000098408A/ja
Application granted granted Critical
Publication of JP3767204B2 publication Critical patent/JP3767204B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

(57)【要約】 【課題】 複数の絶縁層を貫通するコンタクトホールを
介して遮光膜と定電位配線とを接続しても、絶縁層に損
傷を生じさせることのない電気光学装置およびその製造
方法を提供する。 【解決手段】 定電位配線80を構成する層と遮光膜1
1aとの間に位置する第1の絶縁層12および第2の絶
縁層4と、第1の絶縁層12および第2の絶縁層4の間
に設けられた半導体層3cとを備え、コンタクトホール
81は第1の絶縁層12、第2の絶縁層4および半導体
層3cを貫通して形成されている。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、薄膜トランジスタ
の半導体層を遮光するための遮光膜と定電位配線とがコ
ンタクトホールを介して互いに接続された電気光学装置
の製造方法に関する。
【0002】
【従来の技術】電気光学装置がプロジェクタ等にライト
バルブとして用いられる場合には一般に、液晶等の電気
光学物質層を挟んでTFTアレイ基板に対向配置される
対向基板の側から投射光が入射される。ここで、投射光
が画素部のTFTのa−Si(アモルファスシリコン)
膜やp−Si(ポリシリコン)膜等からなる半導体層の
チャネル領域に入射すると、このチャネル領域において
光電変換効果により光電流が発生してしまい、薄膜トラ
ンジスタ(TFT)のトランジスタ特性が劣化する。こ
のため、対向基板には、各TFTに夫々対向する位置
に、Cr(クロム)などの金属材料や樹脂ブラックなど
からブラックマトリクス或いはブラックマスクと呼ばれ
る遮光膜が形成されるのが一般的である。この遮光膜
は、各画素開口領域を規定することにより、TFTの半
導体層に対する遮光の他に、コントラストの向上、色材
の混色防止などの機能を果たしている。
【0003】更に、この種の電気光学装置においては、
特にトップゲート構造(即ち、TFTアレイ基板上にお
いてゲート電極がチャネルの上側に設けられた構造)を
採る正スタガ型又はコプレナー型のa−Si又はp−S
iTFTを用いる場合には、投射光の一部が電気光学物
質プロジェクタ内の投射光学系により戻り光として、T
FTアレイ基板の側からTFTのチャネル領域に入射す
るのを防ぐ必要がある。同様に、投射光が通過する際の
TFTアレイ基板の表面からの反射光や、更にカラー用
に複数の電気光学装置を組み合わせて使用する場合の他
の電気光学装置から出射した後に投射光学系を突き抜け
てくる投射光の一部が、戻り光としてTFTアレイ基板
の側からTFTのチャネル領域に入射するのを防ぐ必要
もある。このために、特開平9−127497号公報、
特公平3−52611号公報、特開平3−125123
号公報、特開平8−171101号公報等では、石英基
板等からなるTFTアレイ基板上においてTFTに対向
する位置(即ち、TFTの下側)にも、例えば不透明な
高融点金属から遮光膜を形成した電気光学装置を提案し
ている。
【0004】後者の遮光膜は基板と、その基板上の各画
素に設けられたTFTの半導体層との間に配置されると
ともに、例えば画像表示領域の外側で定電位配線に接続
される。遮光膜を定電位配線に接続する部分はTFTと
同時に作り込まれる都合上、複数の絶縁膜を貫通するコ
ンタクトホールを介して遮光膜と定電位配線とが接続さ
れる構成が採られる場合がある。
【0005】
【発明が解決しようとする課題】しかし、遮光膜に用い
られる材質と絶縁層に用いられる材質の相違等に起因し
て発生する内部応力により、コンタクトホールの周囲で
絶縁膜にクラックが発生する場合がある。
【0006】本発明は、複数の絶縁層を貫通するコンタ
クトホールを介して遮光膜と定電位配線とを接続して
も、絶縁層に損傷を生じさせることのない電気光学装置
およびその製造方法を提供することを目的とする。
【0007】
【課題を解決するための手段】本発明の電気光学装置は
上記課題を解決するために、電気光学物質が封入される
一対の基板のうちの一方の基板上に、複数の画素電極
と、前記複数の画素電極を夫々駆動する複数の薄膜トラ
ンジスタと、前記複数の薄膜トランジスタに夫々接続さ
れており相交差する複数のデータ線および複数の走査線
と、前記複数の薄膜トランジスタを構成する半導体層の
少なくともチャネル領域を前記一方の基板の側から見て
夫々覆う位置に設けられた遮光膜と、前記遮光膜とコン
タクトホールを介して接続される定電位配線と、を備え
る電気光学装置において、前記定電位配線を構成する層
と前記遮光膜との間に位置する第1の絶縁層および第2
の絶縁層と、前記第1の絶縁層および第2の絶縁層の間
に設けられた半導体層とを備え、前記コンタクトホール
は前記第1の絶縁層、前記第2の絶縁層および前記半導
体層を貫通して形成されている。
【0008】本発明の電気光学装置によれば、第1の絶
縁層および第2の絶縁層の間に設けられた半導体層によ
って内部応力が緩和されるため、第1および第2の絶縁
層を貫通するコンタクトホールを介して遮光膜と定電位
配線とを接続しても、第1および第2の絶縁層にクラッ
ク等の損傷を生じさせるおそれがない。
【0009】本発明の電気光学装置の一態様では、前記
半導体層はポリシリコン層である。
【0010】この態様によれば、第1の絶縁層および第
2の絶縁層の間に設けられたポリシリコン層によって内
部応力が緩和されるため、第1および第2の絶縁層を貫
通するコンタクトホールを介して遮光膜と定電位配線と
を接続しても、第1および第2の絶縁層にクラック等の
損傷を生じさせるおそれがない。
【0011】本発明の電気光学装置の一態様では、前記
第1の絶縁膜は、前記画素ごとに設けられたスイッチン
グ素子の半導体層と前記遮光膜との間に配置される絶縁
膜である。
【0012】本発明の電気光学装置の一態様では、前記
第2の絶縁膜は、前記画素ごとに設けられたスイッチン
グ素子を構成する層と前記スイッチング素子から引き出
される配線との間に配置される絶縁膜である。
【0013】本発明の電気光学装置の一態様では、前記
半導体層は前記画素ごとに設けられたスイッチング素子
を構成する層である。
【0014】本発明の電気光学装置の製造方法は上記課
題を解決するために、電気光学物質が封入される一対の
基板のうちの一方の基板上に複数の画素電極と、前記複
数の画素電極を夫々駆動する複数の薄膜トランジスタ
と、前記複数の薄膜トランジスタに夫々接続されており
相交差する複数のデータ線および複数の走査線と、前記
複数の薄膜トランジスタを構成する半導体層の少なくと
もチャネル領域を前記一方の基板の側から見て夫々覆う
位置に設けられた遮光膜と、前記遮光膜とコンタクトホ
ールを介して接続される定電位配線とを備える電気光学
装置の製造方法において、前記遮光膜と前記定電位配線
を構成する層との間に位置する第1の絶縁層を形成する
工程と、前記第1の絶縁層と前記定電位配線を構成する
層との間に位置する半導体層を形成する工程と、前記半
導体層と前記定電位配線を構成する層との間に位置する
第2の絶縁層を形成する工程と、前記第1の絶縁層、前
記半導体層および前記第2の絶縁層を貫通する前記コン
タクトホールを形成する工程とを備える。
【0015】本発明の電気光学装置の製造方法によれ
ば、第1の絶縁層および第2の絶縁層の間に設けられた
半導体層によって内部応力が緩和されるため、第1およ
び第2の絶縁層を貫通するコンタクトホールを介して遮
光膜と定電位配線とを接続しても、第1および第2の絶
縁層にクラック等の損傷を生じさせるおそれがない。
【0016】本発明の電気光学装置の製造方法の一態様
では、前記半導体層はポリシリコン層である。
【0017】
【発明の実施の形態】以下、本発明の実施の形態を図面
に基づいて説明する。
【0018】本発明による電気光学装置の第1実施形態
の構成及び動作について、図1から図3を参照して説明
する。図1は、電気光学装置の画面表示領域を構成する
マトリクス状に形成された複数の画素における各種素
子、配線等の等価回路である。
【0019】図1において、本実施の形態による電気光
学装置の画面表示領域を構成するマトリクス状に形成さ
れた複数の画素は、画素電極9aを制御するためのTF
T30がマトリクス状に複数形成されており、画像信号
が供給されるデータ線6aが当該TFT30のソースに
電気的に接続されている。データ線6aに書き込む画像
信号S1、S2、…、Snは、この順に線順次に供給し
ても構わないし、相隣接する複数のデータ線6a同士に
対して、グループ毎に供給するようにしても良い。ま
た、TFT30のゲートに走査線3aが電気的に接続さ
れており、所定のタイミングで、走査線3aにパルス的
に走査信号G1、G2、…、Gmを、この順に線順次で
印加するように構成されている。画素電極9aは、TF
T30のドレインに電気的に接続されており、スイッチ
ング素子であるTFT30を一定期間だけそのスイッチ
を閉じることにより、データ線6aから供給される画像
信号S1、S2、…、Snを所定のタイミングで書き込
む。画素電極9aを介して電気光学物質に書き込まれた
所定レベルの画像信号S1、S2、…、Snは、対向基
板(後述する)に形成された対向電極(後述する)との
間で一定期間保持される。電気光学物質は、印加される
電圧レベルにより分子集合の配向や秩序が変化すること
により、光を変調し、階調表示を可能にする。ノーマリ
ーホワイトモードであれば、印加された電圧に応じて入
射光がこの電気光学物質部分を通過不可能とされ、ノー
マリーブラックモードであれば、印加された電圧に応じ
て入射光がこの電気光学物質部分を通過可能とされ、全
体として電気光学装置からは画像信号に応じたコントラ
ストを持つ光が出射する。ここで、保持された画像信号
がリークするのを防ぐために、画素電極9aと対向電極
との間に形成される電気光学物質容量と並列に蓄積容量
70を付加する。例えば、画素電極9aの電圧は、ソー
ス電圧が印加された時間よりも3桁も長い時間だけ蓄積
容量70により保持される。これにより、保持特性は更
に改善され、コントラスト比の高い電気光学装置が実現
できる。
【0020】次に、電気光学装置の画像表示領域内にお
ける画素部の構成について図2及び図3を参照して説明
する。図2は、データ線、走査線、画素電極、遮光膜等
が形成されたTFTアレイ基板の相隣接する複数の画素
群の平面図であり、図3は、図2のA−A’断面図であ
る。尚、図3においては、各層や各部材を図面上で認識
可能な程度の大きさとするため、各層や各部材毎に縮尺
を異ならしめてある。
【0021】図2において、電気光学装置のTFTアレ
イ基板上には、マトリクス状に複数の透明な画素電極9
a(点線部9a’により輪郭が示されている)が設けら
れており、画素電極9aの縦横の境界に各々沿ってデー
タ線6a、走査線3a及び容量線3bが設けられてい
る。データ線6aは、コンタクトホール5を介してポリ
シリコン膜等の半導体層1aのうち後述のソース領域に
電気的接続されており、画素電極9aは、コンタクトホ
ール8を介して半導体層1aのうち後述のドレイン領域
に電気的接続されている。また、半導体層1aのうち後
述のチャネル領域(図中右下りの斜線の領域)に対向す
るように走査線3aが配置されている。そして、図中右
上がりの斜線で示した領域に画素部における第1遮光膜
11aが設けられている。即ち第1遮光膜11aは、画
素部において、半導体層1aのチャネル領域を含むTF
TをTFTアレイ基板の側から見て各々覆う位置に設け
られている。尚、第1遮光膜11aは、半導体層1aの
チャネル領域を覆えば、画素TFTにおける光リークの
防止機能は発揮されるが、第1遮光膜11aを定電位に
するための配線機能を持たせるためや画素部の開口領域
(即ち、光が透過する領域)を規定するため等の理由か
ら、本実施の形態では特に、第1遮光膜11aは、走査
線3aに沿って縞状に設けられている。
【0022】図3に示すように、電気光学装置は、透明
な一方の基板の一例を構成するTFTアレイ基板10
と、これに対向配置される透明な他方の基板の一例を構
成する対向基板20とを備えている。TFTアレイ基板
10は、例えば石英基板からなり、対向基板20は、例
えばガラス基板や石英基板からなる。TFTアレイ基板
10には、画素電極9aが設けられており、その上側に
は、ラビング処理等の所定の配向処理が施された配向膜
16が設けられている。画素電極9aは例えば、ITO
膜(インジウム・ティン・オキサイド膜)などの透明導
電性薄膜からなる。また配向膜16は例えば、ポリイミ
ド薄膜などの有機薄膜からなる。
【0023】TFTアレイ基板10には、図3に示すよ
うに、各画素電極9aに隣接する位置に、各画素電極9
aをスイッチング制御する画素スイッチング用TFT3
0が設けられている。
【0024】他方、対向基板20には、その全面に渡っ
て対向電極(共通電極)21が設けられており、その下
側には、ラビング処理等の所定の配向処理が施された配
向膜22が設けられている。対向電極21は例えば、I
TO膜などの透明導電性薄膜からなる。また配向膜22
は、ポリイミド薄膜などの有機薄膜からなる。
【0025】対向基板20には、更に図3に示すよう
に、各画素の開口領域以外の領域に第2遮光膜23が設
けられている。このため、対向基板20の側から入射光
が画素スイッチング用TFT30の半導体層1aのチャ
ネル領域1a’やLDD(Lightly Doped Drain)領域
1b及び1cに侵入することはない。更に、第2遮光膜
23は、コントラストの向上、色材の混色防止などの機
能を有する。
【0026】このように構成され、画素電極9aと対向
電極21とが対面するように配置されたTFTアレイ基
板10と対向基板20との間には、後述のシール材52
(図11および図12)により囲まれた空間に液晶等の
電気光学物質が封入され、電気光学物質層50が形成さ
れる。電気光学物質層50は、画素電極9aからの電界
が印加されていない状態で配向膜16及び22(図3参
照)により所定の配向状態を採る。電気光学物質層50
は、例えば一種又は数種類のネマティック液晶を混合し
た液晶からなる。シール材52は、二つの基板10及び
20をそれらの周辺で貼り合わせるための、例えば光硬
化性樹脂や熱硬化性樹脂からなる接着剤であり、両基板
間の距離を所定値とするためのグラスファイバー或いは
ガラスビーズ等のスペーサが混入されている。
【0027】図3に示すように、画素スイッチング用T
FT30に各々対向する位置においてTFTアレイ基板
10と各画素スイッチング用TFT30との間には、第
1遮光膜11aが各々設けられている。第1遮光膜11
aは、好ましくは不透明な高融点金属であるTi、C
r、W、Ta、Mo、Pd及びSiのうちの少なくとも
一つを含む、金属単体、合金、金属シリサイド等から構
成される。このような材料から構成すれば、TFTアレ
イ基板10上の第1遮光膜11aの形成工程の後に行わ
れる画素スイッチング用TFT30の形成工程における
高温処理により、第1遮光膜11aが破壊されたり溶融
しないようにできる。第1遮光膜11aが形成されてい
るので、TFTアレイ基板10の側からの戻り光等が画
素スイッチング用TFT30のチャネル領域1a’やL
DD領域1b、1cに入射する事態を未然に防ぐことが
でき、光電流の発生により画素スイッチング用TFT3
0の特性が劣化することはない。
【0028】更に、第1遮光膜11aと複数の画素スイ
ッチング用TFT30との間には、第1層間絶縁膜12
が設けられている。第1層間絶縁膜12は、画素スイッ
チング用TFT30を構成する半導体層1aを第1遮光
膜11aから電気的絶縁するために設けられるものであ
る。更に、第1層間絶縁膜12は、TFTアレイ基板1
0の全面に形成されることにより、画素スイッチング用
TFT30のための下地膜としての機能をも有する。即
ち、TFTアレイ基板10の表面の研磨時における荒れ
や、洗浄後に残る汚れ等で画素スイッチング用TFT3
0の特性の劣化を防止する機能を有する。第1層間絶縁
膜12は、例えば、NSG(ノンドープトシリケートガ
ラス)、PSG(リンシリケートガラス)、BSG(ボ
ロンシリケートガラス)、BPSG(ボロンリンシリケ
ートガラス)などの高絶縁性ガラス又は、酸化シリコン
膜、窒化シリコン膜等からなる。第1層間絶縁膜12に
より、第1遮光膜11aが画素スイッチング用TFT3
0等を汚染する事態を未然に防ぐこともできる。
【0029】本実施の形態では、ゲート電極3aと半導
体層1aとの間に設けるゲート絶縁膜2を、ゲート電極
3aに対向する位置から延設して誘電体膜として用い、
半導体膜1aを延設して第1蓄積容量電極1fとし、更
にこれらに対向する容量線3bの一部を第2蓄積容量電
極とすることにより、蓄積容量70が構成されている。
より詳細には、半導体層1aの高濃度ドレイン領域1e
が、データ線6a及び走査線3aの下に延設されて、同
じくデータ線6a及び走査線3aに沿って延びる容量線
3b部分に絶縁膜2を介して対向配置されて、第1蓄積
容量電極1fとされている。特に蓄積容量70の誘電体
としての絶縁膜2は、高温酸化によりポリシリコン膜上
に形成されるTFT30のゲート絶縁膜2に他ならない
ので、薄く且つ高耐圧の絶縁膜とすることができ、蓄積
容量70は比較的小面積で大容量の蓄積容量として構成
できる。
【0030】図3において、画素スイッチング用TFT
30は、LDD(Lightly Doped Drain)構造を有して
おり、走査線3a(ゲート電極)、走査線3aからの電
界によりチャネルが形成される半導体層1aのチャネル
領域1a’、走査線3aと半導体層1aとを絶縁するゲ
ート絶縁膜2、データ線6a(ソース電極)、半導体層
1aの低濃度ソース領域(ソース側LDD領域)1b及
び低濃度ドレイン領域(ドレイン側LDD領域)1c、
半導体層1aの高濃度ソース領域1d並びに高濃度ドレ
イン領域1eを備えている。高濃度ドレイン領域1eに
は、複数の画素電極9aのうちの対応する一つが接続さ
れている。ソース領域1b及び1d並びにドレイン領域
1c及び1eは後述のように、半導体層1aに対し、n
型又はp型のチャネルを形成するかに応じて所定濃度の
n型用又はp型用のドーパントをドープすることにより
形成されている。n型チャネルのTFTは、動作速度が
速いという利点があり、画素のスイッチング素子である
画素スイッチング用TFT30として用いられることが
多い。本実施の形態では特にデータ線6aは、Al等の
金属膜や金属シリサイド等の合金膜などの遮光性の薄膜
から構成されている。また、走査線3a、ゲート絶縁膜
2及び第1層間絶縁膜12の上には、高濃度ソース領域
1dへ通じるコンタクトホール5及び高濃度ドレイン領
域1eへ通じるコンタクトホール8が各々形成された第
2層間絶縁膜4が形成されている。このソース領域1b
へのコンタクトホール5を介して、データ線6aは高濃
度ソース領域1dに電気的接続されている。更に、デー
タ線6a及び第2層間絶縁膜4の上には、高濃度ドレイ
ン領域1eへのコンタクトホール8が形成された第3層
間絶縁膜7が形成されている。この高濃度ドレイン領域
1eへのコンタクトホール8を介して、画素電極9aは
高濃度ドレイン領域1eに電気的接続されている。前述
の画素電極9aは、このように構成された第3層間絶縁
膜7の上面に設けられている。
【0031】画素スイッチング用TFT30は、好まし
くは上述のようにLDD構造を持つが、低濃度ソース領
域1b及び低濃度ドレイン領域1cに不純物イオンの打
ち込みを行わないオフセット構造を持ってよいし、ゲー
ト電極3aをマスクとして高濃度で不純物イオンを打ち
込み、自己整合的に高濃度ソース及びドレイン領域を形
成するセルフアライン型のTFTであってもよい。
【0032】また本実施の形態では、画素スイッチング
用TFT30のゲート電極(データ線3a)をソース−
ドレイン領域1b及び1e間に1個のみ配置したシング
ルゲート構造としたが、これらの間に2個以上のゲート
電極を配置してもよい。この際、各々のゲート電極には
同一の信号が印加されるようにする。このようにデュア
ルゲート(ダブルゲート)或いはトリプルゲート以上で
TFTを構成すれば、チャネルとソース−ドレイン領域
接合部のリーク電流を防止でき、オフ時の電流を低減す
ることができる。これらのゲート電極の少なくとも1個
をLDD構造或いはオフセット構造にすれば、更にオフ
電流を低減でき、安定したスイッチング素子を得ること
ができる。
【0033】ここで、一般には、半導体層1aのチャネ
ル領域1a’、低濃度ソース領域1b及び低濃度ドレイ
ン領域1c等のポリシリコン層は、光が入射するとポリ
シリコンが有する光電変換効果により光電流が発生して
しまい画素スイッチング用TFT30のトランジスタ特
性が劣化するが、本実施の形態では、走査線3aを上側
から重なるようにデータ線6aがAl等の遮光性の金属
薄膜から形成されているので、少なくとも半導体層1a
のチャネル領域1a’及びLDD領域1b、1cへの入
射光の入射を効果的に防ぐことが出来る。また、前述の
ように、画素スイッチング用TFT30の下側には、第
1遮光膜11aが設けられているので、少なくとも半導
体層1aのチャネル領域1a’及びLDD領域1b、1
cへの戻り光の入射を効果的に防ぐことが出来る。
【0034】尚、本実施の形態では特に、遮光膜11a
は定電位配線80を介して定電位源に電気的接続されて
おり、第1遮光膜11aは、定電位とされる。従って、
第1遮光膜11aに対向配置される画素スイッチング用
TFT30に対し第1遮光膜11aの電位変動が悪影響
を及ぼすことはない。この場合、定電位源としては、当
該電気光学装置を駆動するための周辺回路(例えば、走
査線駆動回路、データ線駆動回路、サンプリング回路
等)に供給される負電源、正電源等の定電位源、接地電
源、対向電極21に供給される定電位源等が挙げられ
る。このように周辺回路等の電源を利用すれば、専用の
電位配線や外部入力端子を設ける必要なく、第1遮光膜
11aを定電位にできる。
【0035】次に、TFTアレイ基板10の製造方法に
ついて述べる。
【0036】まず、図7の工程(A)に示すように、ガ
ラス基板、例えば無アルカリガラスや石英などからなる
透明な絶縁基板10の表面全体にスパッタ法等によりタ
ングステン、チタン、クロム、タンタル、モリブデン等
の金属膜、あるいはこれらの金属を含む金属シリサイド
等の金属合金膜等からなる不透明で導電性を有する遮光
膜11を約500オングストローム〜約3000オング
ストローム、好ましくは約1000オングストローム〜
約2000オングストロームの厚さに形成する。その
後、フォトリソグラフィ技術を用いて、工程(B)に示
すようにパターニングし、第1遮光膜11aを形成す
る。この第1遮光膜11aは、少なくとも後に形成され
る画素スイッチング用のTFT30のチャネル領域1
a、低濃度ソース・ドレイン領域1b,1c、および低
濃度ソース・ドレイン領域1b,1cと高濃度ソース・
ドレイン領域1d,1eとの接合部を絶縁基板10の裏
側から見て覆うように形成する。このように形成した第
1遮光膜11aのうち、画素スイッチング用TFT30
のチャネル領域1aに対応して形成された部分がチャネ
ル遮光部分であり、定電位配線80と接続するように形
成された部分が配線部分である。
【0037】次に、図7の工程(C)に示すように、第
1遮光膜11aの表面に、約500オングストローム〜
約15000オングストローム、好ましくは約8000
オングストロームの第1層間絶縁膜12を形成する。こ
の第1層間絶縁膜12は、第1遮光膜11aと後に形成
される半導体膜1とを絶縁するものであり、例えば常圧
CVD法や減圧CVD法あるいはTEOSガス等を用い
て酸化シリコン膜や窒化シリコン膜等の絶縁膜として形
成される。なお、第1層間絶縁膜12を絶縁基板10の
全面に成膜することにより、下地膜としての効果が得ら
れる。すなわち、絶縁基板10表面の研磨時における荒
れや、不十分な洗浄による汚れ等から画素スイッチング
用TFT30の特性劣化を防止することができる。
【0038】次に、図7の工程(D)に示すように、第
1層間絶縁膜12の表面全体に、厚さが約500オング
ストローム〜約2000オングストローム、好ましくは
約550オングストロームのポリシリコン膜1Aを形成
する。方法としては、基板10を約450℃〜550
℃、好ましくは500℃程度に加熱しながら、モノシラ
ンガスあるいはジシランガスを約400cc/min〜
約600cc/minの流量で供給し、圧力約20Pa
〜約40Paにて、アモルファスシリコン膜を形成す
る。この後、窒素雰囲気中にて、約600℃〜約700
℃にて約1時間〜約10時間、好ましくは約4時間〜約
6時間のアニール処理を施し、固相成長させ、ポリシリ
コン膜1Aを形成する。また、ポリシリコン膜1Aは減
圧CVD法等により直接成膜してもよいし、減圧CVD
法等により堆積したポリシリコン膜にシリコンイオンを
打ち込んで一旦非晶質化し、アニール等で再結晶化させ
てポリシリコン膜1Aを形成してもよい。
【0039】次に、フォトリドグラフィ技術を用いて、
図7の工程(E)に示すようにポリシリコン膜1Aをパ
ターニングし、画素スイッチング用TFT30に島状の
半導体層1(能動層)を形成する。これに対して、定電
位配線80との接続部分ではポリシリコン層1Aを完全
に除去する。
【0040】次に、図7の工程(F)に示すように、半
導体層1を約900℃〜約1300℃の温度で熱酸化す
ることにより、半導体層1の表面に厚さが約200オン
グストローム〜約1500オングストロームのシリコン
酸化膜からなるゲート絶縁膜2を形成する。この工程に
より、半導体層1の膜厚は最終的に約300オングスト
ローム〜約1500オングストローム、好ましくは約3
50オングストローム〜約450オングストロームの厚
さになり、ゲート絶縁膜2は約200オングストローム
〜約1500オングストロームの厚さとなる。なお、8
インチ程度の大型基板を使用する場合、熱による基板1
0のそりを防止するためには、熱酸化時間を短くして熱
酸化膜を薄くし、この熱酸化膜上に高温酸化シリコン膜
(HTO膜)や窒化シリコン膜をCVD法等で堆積して
2層以上の多層ゲート絶縁膜構造を形成してもよい。
【0041】次に、図8の工程(A)に示すように、走
査線3a(ゲート電極)を形成するためのポリシリコン
膜3を基板10全面に形成した後、リンを熱拡散し、ポ
リシリコン膜3を導電化する。または、リンをポリシリ
コン膜3の成膜と同時に導入したドープトシリコン膜を
用いてもよい。
【0042】次に、ポリシリコン膜3をフォトリソグラ
フィ技術を用いて、図8の工程(B)に示すようにパタ
ーニングし、画素スイッチング用TFT30の側にゲー
ト電極(走査線3aの一部)を形成する。
【0043】また、定電位配線80との接続部分ではポ
リシリコン膜3をパターニングしてコンタクトホール8
1(図9の工程(A)参照)を取り囲む位置に島3cを
形成する。この島3cはその外周がコンタクトホール8
1の外周から少なくとも1μm以上離れるような大きさ
とされる。このような島3cを形成することにより、第
1層間絶縁膜12と第2層間絶縁膜4の収縮率の相違等
に基づく内部応力を緩和して、後述するコンタクトホー
ル81の周囲におけるクラックの発生を抑制することが
できる。
【0044】次に、図8の工程(C)に示すように、画
素スイッチング用TFT30部および周辺駆動回路のN
チャネルTFT部の側には、ゲート電極をマスクとし
て、約0.1×1013/cm〜約10×1013
cmのドーズ量で低濃度の不純物イオン(リン等)1
9の打ち込みを行い、画素スイッチング用TFT部の側
には、ゲート電極に対して自己整合的に低濃度ソース・
ドレイン領域1b、1cを形成する。ここで、ゲート電
極の下方に位置しているため、不純物イオンが導入され
なかった部分は半導体層のままのチャネル領域1aとな
る。このようにしてイオン打ち込みを行った際には、ゲ
ート電極として形成されていたポリシリコン層にも不純
物イオンが導入されるので、それはさらに導電化するこ
とになる。
【0045】次に、図8の工程(D)に示すように、画
素スイッチング用TFT30部および周辺駆動回路のN
チャネルTFT部の側には、ゲート電極より幅の広いレ
ジストマスク21を形成して高濃度の不純物イオン(リ
ン等)20を約0.1×1015/cm〜約10×1
15/cmのドーズ量で打ち込み、高濃度のソース
領域1dおよびドレイン領域1eを形成する。
【0046】これらの不純物導入工程に代えて、低濃度
の不純物イオンの不純物イオンの打ち込みを行わずにゲ
ート電極より幅の広いレジストマスクを形成した状態で
高濃度の不純物イオン(リン等)を打ち込み、オフセッ
ト構造のソース領域およびドレイン領域を形成してもよ
い。また、ゲート電極をマスクとして高濃度の不純物イ
オン(リン等)を打ち込んで、セルフアライン構造のソ
ース領域およびドレイン領域を形成してもよいことは勿
論である。
【0047】また、図示を省略するが、周辺駆動回路の
PチャネルTFT部を形成するために、画素スイッチン
グ用TFT部およびNチャネルTFT部をレジストで被
覆保護して、ゲート電極をマスクとして、約0.1×1
15/cm〜約10×1015/cmのドーズ量
でボロン等の不純物イオンを打ち込むことにより、自己
整合的にPチャネルのソース・ドレイン領域を形成す
る。なお、画素TFT部および周辺駆動回路のNチャネ
ルTFT部の形成と同様に、ゲート電極をマスクとし
て、約0.1×1013/cm〜約10×1013
cmのドーズ量で低濃度の不純物イオン(ボロン等)
を導入して、ポリシリコン膜に低濃度ソース・ドレイン
領域を形成した後、ゲート電極より幅の広いマスクを形
成して高濃度の不純物イオン(ボロン等)を約0.1×
1015/cm〜約10×1015/cmのドーズ
量で打ち込み、LDD構造のソース領域およびドレイン
領域を形成してもよい。また、低濃度の不純物イオンの
打ち込みを行わずに、ゲート電極より幅の広いマスクを
形成した状態で高濃度の不純物イオン(ボロン等)を打
ち込み、オフセット構造のソース領域およびドレイン領
域を形成してもよい。これらのイオン打ち込み工程によ
って、CMOS化が可能になり、周辺駆動回路の同一基
板内への内蔵化が可能となる。
【0048】次に、図8の工程(E)に示すように、ゲ
ート電極の表面側に常圧CVD法や減圧CVD法等によ
り例えば800℃程度の温度条件下で厚さが約5000
オングストローム〜約15000オングストロームのN
SG膜(ボロンやリンを含まないシリケートガラス膜)
や窒化シリコン膜等からなる第2層間絶縁膜4を形成す
る。そして、ソース・ドレイン領域に導入した不純物イ
オンを活性化するために例えば1000℃程度のアニー
ルを施す。
【0049】次に、図9の工程(A)に示すように、フ
ォトリソグラフィ技術を用いて、画素スイッチング用T
FT30部の側では第2層間絶縁膜4のうち、ソース領
域に対応する部分にコンタクトホール5を形成する。
【0050】一方、定電位配線80との接続部分では、
第1層間絶縁膜12、ポリシリコンの島3cおよび第2
層間絶縁膜4を貫通するコンタクトホール81を形成す
る。コンタクトホール81を形成する際は、コンタクト
ホール5と別の工程で行ってもよいし、あるいは途中ま
で同一工程で行ない、再度フォトリソグラフィ技術を追
加して行なっても良い。このようにすることにより、段
差を緩和することができる。
【0051】また、反応性イオンエッチング、反応性イ
オンビームエッチング等のドライエッチングにより異方
性のコンタクトホール81を形成した方が開孔径をほぼ
マスクの寸法通りに形成できるため高精細化に有利であ
る。また、ドライエッチングとウェットエッチングを組
み合わせて行い、コンタクトホール81のうち第2層間
絶縁膜4の部分をテーパー状に形成すると、配線接続時
の断線防止に効果がある。
【0052】表1は反応性イオンエッチングによってコ
ンタクトホールを形成する場合の条件の一例を示す。
【0053】
【表1】
【0054】上段()は第1層間絶縁膜12および第
2層間絶縁膜4のエッチング条件、下段()はポリシ
リコンの島3cのエッチング条件であり、それぞれ順
次、高周波信号出力(W)、圧力(Torr)、SF
の流量(SCCm)、CHFの流量(SCCm)、H
eの流量(SCCm)、CFの流量(SCCm)、O
の流量(SCCm)を示している。チャンバー内にお
いて連続して、上段()の条件→下段()の条件→
上段()の条件の順序でエッチングすることにより、
第2層間絶縁膜4、ポリシリコンの島3c、第1層間絶
縁膜12の順にエッチングして、コンタクトホール81
を形成することができる。
【0055】次に、図9の工程(B)に示すように、層
間絶縁膜4の表面側に、データ線6a(ソース電極)を
構成するためのアルミニウム膜6をスパッタ法などで形
成する。アルミニウムなどの金属膜の他に、金属シリサ
イド膜や金属合金膜を用いてもよい。成膜されたアルミ
ニウム膜6はコンタクトホール81を介して第1遮光膜
11aと接続される。
【0056】次に、図9の工程(C)に示すように、フ
ォトリソグラフィ技術を用いて、アルミニウム膜6をパ
ターニングし、画素スイッチング用TFT30部では、
データ線6aの一部としてソース電極を形成する。一
方、定電位配線80との接続部分では、アルミニウム膜
6をパターニングして定電位配線80を形成する。これ
により第1遮光膜11aと定電位配線80とがコンタク
トホール81を介して接続された状態となる。
【0057】次に、図9の工程(D)に示すように、ソ
ース電極および定電位配線80の表面側に常圧CVD法
や常圧オゾン−TEOS法等により、例えば400℃程
度の温度条件下で厚さが約500オングストローム〜約
15000オングストロームのBPSG膜(ボロンやリ
ンを含むシリケートガラス膜)と、約100オングスト
ローム〜約3000オングストロームのNSG膜の少な
くとも2層を含む第3層間絶縁膜7を形成する。また、
有機膜等をスピンコートにより塗布することで、段差形
状のない平坦化膜を形成してもよい。
【0058】次に、図9の(E)に示すように、画素ス
イッチング用TFT30部の側では、フォトリソグラフ
ィ技術およびドライエッチング法などを用いて、第2層
間絶縁膜4および第3層間絶縁膜7のうち、高濃度ドレ
イン領域1eに対応する部分にコンタクトホール8を形
成する。この際にも、反応性イオンエッチング、反応性
イオンビームエッチング等のドライエッチングにより異
方性のコンタクトホール8を形成した方が、高精細化に
有利である。また、ドライエッチングとウェットエッチ
ングを組み合わせて行い、コンタクトホール8をテーパ
ー状に形成すると、配線接続時の断線防止に効果があ
る。
【0059】次に、図10の工程(A)に示すように、
第3層間絶縁膜7の表面側に、ドレイン電極を構成する
ための厚さが約400オングストローム〜約2000オ
ングストロームのITO膜9をスパッタ法などで形成し
た後、図10の工程(B)に示すように、フォトリソグ
ラフィ技術を用いてITO膜9をパターニングし、画素
スイッチング用TFT30部には画素電極9aを形成す
る。また、定電位配線80との接続部分ではITO膜9
を完全に除去する。なお、画素電極9aの表面にはポリ
イミド等の配向膜16が形成され、ラビング処理され
る。画素電極9aとしては、ITO膜に限らず、SnO
x膜やZnOx膜などの高融点の金属酸化膜などからな
る透明電極材料を使用することも可能であり、これらの
材料であれば、コンタクトホール8内でのステップカバ
レージも実用に耐えるものである。また、反射型の電気
光学装置を構成する場合には、画素電極9aとしてアル
ミニウム等の反射率の高い膜を形成する。
【0060】(電気光学装置の全体構成)以上のように
構成された電気光学装置の各実施の形態の全体構成を図
11及び図12を参照して説明する。尚、図11は、T
FTアレイ基板10をその上に形成された各構成要素と
共に対向基板20の側から見た平面図であり、図12
は、対向基板20を含めて示す図13のH−H’断面図
である。
【0061】図11において、TFTアレイ基板10の
上には、シール材52がその縁に沿って設けられてお
り、その内側に並行して、例えば第2遮光膜23と同じ
或いは異なる材料から成る周辺見切りとしての第2遮光
膜53が設けられている。シール材52の外側の領域に
は、データ線駆動回路101及び実装端子102がTF
Tアレイ基板10の一辺に沿って設けられており、走査
線駆動回路104が、この一辺に隣接する2辺に沿って
設けられている。走査線3aに供給される走査信号遅延
が問題にならないのならば、走査線駆動回路104は片
側だけでも良いことは言うまでもない。また、データ線
駆動回路101を画面表示領域の辺に沿って両側に配列
してもよい。例えば奇数列のデータ線6aは画面表示領
域の一方の辺に沿って配設されたデータ線駆動回路から
画像信号を供給し、偶数列のデータ線は前記画面表示領
域の反対側の辺に沿って配設されたデータ線駆動回路か
ら画像信号を供給するようにしてもよい。この様にデー
タ線6aを櫛歯状に駆動するようにすれば、データ線駆
動回路の占有面積を拡張することができるため、複雑な
回路を構成することが可能となる。更にTFTアレイ基
板10の残る一辺には、画面表示領域の両側に設けられ
た走査線駆動回路104間をつなぐための複数の配線1
05が設けられており、更に、周辺見切りとしての第2
遮光膜53の下に隠れてプリチャージ回路201(図4
参照)が設けられている。また、対向基板20のコーナ
ー部の少なくとも1箇所においては、TFTアレイ基板
10と対向基板20との間で電気的導通をとるための導
通材からなる銀点106が設けられている。そして、図
12に示すように、図11に示したシール材52とほぼ
同じ輪郭を持つ対向基板20が当該シール材52により
TFTアレイ基板10に固着されている。
【0062】以上図1から図12を参照して説明した各
実施の形態における電気光学装置のTFTアレイ基板1
0上には更に、製造途中や出荷時の当該電気光学装置の
品質、欠陥等を検査するための検査回路等を形成しても
よい。また、データ線駆動回路101及び走査線駆動回
路104をTFTアレイ基板10の上に設ける代わり
に、例えばTAB(テープオートメイテッドボンディン
グ基板)上に実装された駆動用LSIに、TFTアレイ
基板10の周辺部に設けられた異方性導電フィルムを介
して電気的及び機械的に接続するようにしてもよい。ま
た、対向基板20の投射光が入射する側及びTFTアレ
イ基板10の出射光が出射する側には各々、例えば、T
N(ツイステッドネマティック)モード、STN(スー
パーTN)モード、D−STN(ダブル−STN)モー
ド等の動作モードや、ノーマリーホワイトモード/ノー
マリーブラックモードの別に応じて、偏光フィルム、位
相差フィルム、偏光板などが所定の方向で配置される。
【0063】以上説明した各実施の形態における電気光
学装置は、カラー電気光学物質プロジェクタに適用され
るため、3枚の電気光学装置がRGB用のライトバルブ
として各々用いられ、各パネルには各々RGB色分解用
のダイクロイックミラーを介して分解された各色の光が
投射光として各々入射されることになる。従って、各実
施の形態では、対向基板20に、カラーフィルタは設け
られていない。しかしながら、第2遮光膜23の形成さ
れていない画素電極9aに対向する所定領域にRGBの
カラーフィルタをその保護膜と共に、対向基板20上に
形成してもよい。このようにすれば、電気光学物質プロ
ジェクタ以外の直視型や反射型のカラー電気光学物質テ
レビなどのカラー電気光学装置に各実施の形態における
電気光学装置を適用できる。更に、対向基板20上に1
画素1個対応するようにマイクロレンズを形成してもよ
い。このようにすれば、入射光の集光効率を向上するこ
とで、明るい電気光学装置が実現できる。更にまた、対
向基板20上に、何層もの屈折率の相違する干渉層を堆
積することで、光の干渉を利用して、RGB色を作り出
すダイクロイックフィルタを形成してもよい。このダイ
クロイックフィルタ付き対向基板によれば、より明るい
カラー電気光学装置が実現できる。
【0064】以上説明した各実施の形態における電気光
学装置では、従来と同様に入射光を対向基板20の側か
ら入射することとしたが、第1遮光膜11aを設けてい
るので、TFTアレイ基板10の側から入射光を入射
し、対向基板20の側から出射するようにしても良い。
即ち、このように電気光学装置を電気光学物質プロジェ
クタに取り付けても、半導体層1aのチャネル領域1
a’及びLDD領域1b、1cに光が入射することを防
ぐことが出来、高画質の画像を表示することが可能であ
る。ここで、従来は、TFTアレイ基板10の裏面側で
の反射を防止するために、反射防止用のAR被膜された
偏光板を別途配置したり、ARフィルムを貼り付ける必
要があった。しかし、各実施の形態では、TFTアレイ
基板10の表面と半導体層1aの少なくともチャネル領
域1a’及びLDD領域1b、1cとの間に第1遮光膜
11aが形成されているため、このようなAR被膜され
た偏光板やARフィルムを用いたり、TFTアレイ基板
10そのものをAR処理した基板を使用する必要が無く
なる。従って、各実施の形態によれば、材料コストを削
減でき、また偏光板貼り付け時に、ごみ、傷等により、
歩留まりを落とすことがなく大変有利である。また、耐
光性が優れているため、明るい光源を使用したり、偏光
ビームスプリッタにより偏光変換して、光利用効率を向
上させても、光によるクロストーク等の画質劣化を生じ
ない。
【0065】また、各画素に設けられるスイッチング素
子としては、正スタガ型又はコプレナー型のポリシリコ
ンTFTであるとして説明したが、逆スタガ型のTFT
やアモルファスシリコンTFT等の他の形式のTFTに
対しても、各実施の形態は有効である。
【0066】
【発明の効果】本発明の電気光学装置および本発明の電
気光学装置の製造方法によれば、第1の絶縁層および第
2の絶縁層の間に設けられた半導体層によって内部応力
が緩和されるため、第1および第2の絶縁層を貫通する
コンタクトホールを介して遮光膜と定電位配線とを接続
しても、第1および第2の絶縁層にクラック等の損傷を
生じさせるおそれがない。
【図面の簡単な説明】
【図1】電気光学装置の表示領域を示す模式図。
【図2】電気光学装置の画素を示す図。
【図3】図2のA−A´線断面図。
【図4】第1遮光膜と定電位配線との接続部分を示す
図。
【図5】図4のB−B´線断面図。
【図6】第1遮光膜と定電位配線との接続部分の配置を
示す図。
【図7】本発明の製造方法による電気光学装置の製造工
程を示す図。
【図8】図7に続く工程を示す図。
【図9】図8に続く工程を示す図。
【図10】図9に続く工程を示す図。
【図11】電気光学装置を構成する要素の配置図。
【図12】図6のH−H´線断面図。
【符号の説明】
3c ポリシリコンの島 4 第2層間絶縁膜 11a 第1遮光膜 12 第1層間絶縁膜 81 コンタクトホール
───────────────────────────────────────────────────── フロントページの続き Fターム(参考) 2H092 JA25 JA29 JA38 JA42 JA44 JA46 JB13 JB23 JB32 JB33 JB51 JB58 JB63 JB69 KA04 KA07 KA16 KA18 KB23 KB25 MA05 MA07 MA14 MA15 MA16 MA18 MA19 MA20 MA35 MA37 MA41 NA13 NA15 NA25 NA27 NA29 PA06 5C094 AA06 AA32 BA03 BA43 CA19 DA15 DB04 ED15 FB14 GB01

Claims (7)

    【特許請求の範囲】
  1. 【請求項1】 電気光学物質が封入される一対の基板の
    うちの一方の基板上に、 複数の画素電極と、 前記複数の画素電極を夫々駆動する複数の薄膜トランジ
    スタと、 前記複数の薄膜トランジスタに夫々接続されており相交
    差する複数のデータ線および複数の走査線と、 前記複数の薄膜トランジスタを構成する半導体層の少な
    くともチャネル領域を前記一方の基板の側から見て夫々
    覆う位置に設けられた遮光膜と、 前記遮光膜とコンタクトホールを介して接続される定電
    位配線と、を備える電気光学装置において、 前記定電位配線を構成する層と前記遮光膜との間に位置
    する第1の絶縁層および第2の絶縁層と、 前記第1の絶縁層および第2の絶縁層の間に設けられた
    半導体層とを備え、 前記コンタクトホールは前記第1の絶縁層、前記第2の
    絶縁層および前記半導体層を貫通して形成されているこ
    とを特徴とする電気光学装置。
  2. 【請求項2】 前記半導体層はポリシリコン層であるこ
    とを特徴とする請求項1に記載の電気光学装置。
  3. 【請求項3】 前記第1の絶縁膜は、前記画素ごとに設
    けられたスイッチング素子の半導体層と前記遮光膜との
    間に配置される絶縁膜であることを特徴とする請求項1
    又は請求項2に記載の電気光学装置。
  4. 【請求項4】 前記第2の絶縁膜は、前記画素ごとに設
    けられたスイッチング素子を構成する層と前記スイッチ
    ング素子から引き出される配線との間に配置される絶縁
    膜であることを特徴とする請求項1又は請求項2に記載
    の電気光学装置。
  5. 【請求項5】 前記半導体層は前記画素ごとに設けられ
    たスイッチング素子を構成する層であることを特徴とす
    る請求項1又は請求項2に記載の電気光学装置。
  6. 【請求項6】 電気光学物質が封入される一対の基板の
    うちの一方の基板上に複数の画素電極と、前記複数の画
    素電極を夫々駆動する複数の薄膜トランジスタと、前記
    複数の薄膜トランジスタに夫々接続されており相交差す
    る複数のデータ線および複数の走査線と、前記複数の薄
    膜トランジスタを構成する半導体層の少なくともチャネ
    ル領域を前記一方の基板の側から見て夫々覆う位置に設
    けられた遮光膜と、前記遮光膜とコンタクトホールを介
    して接続される定電位配線とを備える電気光学装置の製
    造方法において、 前記遮光膜と前記定電位配線を構成する層との間に位置
    する第1の絶縁層を形成する工程と、 前記第1の絶縁層と前記定電位配線を構成する層との間
    に位置する半導体層を形成する工程と、 前記半導体層と前記定電位配線を構成する層との間に位
    置する第2の絶縁層を形成する工程と、 前記第1の絶縁層、前記半導体層および前記第2の絶縁
    層を貫通する前記コンタクトホールを形成する工程とを
    備えることを特徴とする電気光学装置の製造方法。
  7. 【請求項7】 前記半導体層はポリシリコン層であるこ
    とを特徴とする請求項6に記載の電気光学装置の製造方
    法。
JP27035198A 1998-09-24 1998-09-24 電気光学装置 Expired - Fee Related JP3767204B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP27035198A JP3767204B2 (ja) 1998-09-24 1998-09-24 電気光学装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP27035198A JP3767204B2 (ja) 1998-09-24 1998-09-24 電気光学装置

Publications (2)

Publication Number Publication Date
JP2000098408A true JP2000098408A (ja) 2000-04-07
JP3767204B2 JP3767204B2 (ja) 2006-04-19

Family

ID=17485062

Family Applications (1)

Application Number Title Priority Date Filing Date
JP27035198A Expired - Fee Related JP3767204B2 (ja) 1998-09-24 1998-09-24 電気光学装置

Country Status (1)

Country Link
JP (1) JP3767204B2 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003308029A (ja) * 2002-02-12 2003-10-31 Seiko Epson Corp 電気光学装置及び電子機器
JP2007322563A (ja) * 2006-05-31 2007-12-13 Hitachi Displays Ltd 表示装置
US7605876B2 (en) 2001-10-15 2009-10-20 Hitachi, Ltd. Liquid crystal display device, display device and manufacturing method thereof
JP2012108169A (ja) * 2010-11-15 2012-06-07 Seiko Epson Corp 電気光学装置および投射型表示装置

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7605876B2 (en) 2001-10-15 2009-10-20 Hitachi, Ltd. Liquid crystal display device, display device and manufacturing method thereof
JP2003308029A (ja) * 2002-02-12 2003-10-31 Seiko Epson Corp 電気光学装置及び電子機器
JP2007322563A (ja) * 2006-05-31 2007-12-13 Hitachi Displays Ltd 表示装置
JP2012108169A (ja) * 2010-11-15 2012-06-07 Seiko Epson Corp 電気光学装置および投射型表示装置
US8994904B2 (en) 2010-11-15 2015-03-31 Seiko Epson Corporation Electro-optic device and projection-type display apparatus

Also Published As

Publication number Publication date
JP3767204B2 (ja) 2006-04-19

Similar Documents

Publication Publication Date Title
JP3381718B2 (ja) 電気光学装置及びその製造方法並びに電子機器
JP3424234B2 (ja) 電気光学装置及びその製造方法
JP3744227B2 (ja) 電気光学装置及びその製造方法並びに電子機器
JP3687399B2 (ja) 電気光学装置及びその製造方法
JP3937721B2 (ja) 電気光学装置及びその製造方法並びにプロジェクタ
JP2000267131A (ja) 電気光学装置及びその製造方法
JP2000081636A (ja) 電気光学装置及びその製造方法並びに電子機器
JP2000275680A (ja) 反射型液晶表示装置及びそれを用いた表示パネル
JP3690119B2 (ja) 液晶装置及び投射型表示装置
JP4019600B2 (ja) 電気光学装置及びプロジェクタ
JP2000091581A (ja) 電気光学装置及びその製造方法並びに電子機器
JP4371089B2 (ja) 液晶装置およびそれを用いた表示装置
JP3783500B2 (ja) 電気光学装置及び投射型表示装置
JP2001265253A (ja) 電気光学装置
JP2001265255A6 (ja) 電気光学装置及びその製造方法
JP3769970B2 (ja) 電気光学装置、電気光学装置の製造方法及び電子機器
JP3767204B2 (ja) 電気光学装置
JP3769389B2 (ja) 電気光学装置の製造方法及び電気光学装置
JP3767221B2 (ja) 電気光学装置及びその製造方法
JP3904371B2 (ja) 電気光学装置及び電子機器
JP3991567B2 (ja) 電気光学装置及び電子機器
JP3855976B2 (ja) 電気光学装置及び電子機器
JP4013401B2 (ja) 電気光学装置及びその製造方法並びに電子機器
JP3788086B2 (ja) 電気光学装置およびそれを用いた表示装置
JPH11183934A (ja) 液晶パネル及びその製造方法並びに電子機器

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20050609

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050628

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050727

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20051206

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20051212

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20060110

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20060123

R150 Certificate of patent (=grant) or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090210

Year of fee payment: 3

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100210

Year of fee payment: 4

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110210

Year of fee payment: 5

LAPS Cancellation because of no payment of annual fees