JP2000097994A - Semiconductor tester - Google Patents

Semiconductor tester

Info

Publication number
JP2000097994A
JP2000097994A JP10264326A JP26432698A JP2000097994A JP 2000097994 A JP2000097994 A JP 2000097994A JP 10264326 A JP10264326 A JP 10264326A JP 26432698 A JP26432698 A JP 26432698A JP 2000097994 A JP2000097994 A JP 2000097994A
Authority
JP
Japan
Prior art keywords
test
contact means
dut
duts
semiconductor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP10264326A
Other languages
Japanese (ja)
Inventor
Kazuhiro Yokoo
一弘 横尾
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Advantest Corp
Original Assignee
Advantest Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Advantest Corp filed Critical Advantest Corp
Priority to JP10264326A priority Critical patent/JP2000097994A/en
Publication of JP2000097994A publication Critical patent/JP2000097994A/en
Pending legal-status Critical Current

Links

Abstract

PROBLEM TO BE SOLVED: To test a device to be tested in a short time by making a semiconductor tester capable of simultaneously testing a DC testing system and function testing system by using a plurality of contact means. SOLUTION: Two device (DUTs) to be tested are conveyed from a tray, mounted on contact means 51, 53, and tested by a DC testing system, After it is finished, the two DUTs are conveyed, mounted on contact means 52, 54. Then, the two DUTs of a new test are mounted at the means 51, 53, and the tests on a functional testing system and a DC testing system are simultaneously conducted at both the DUTs. After both the tests are finished, the two DUTs of the means 52, 54 are sorted based on a test decision result, and delivered to a tray. Meanwhile, two DUTs of the means 51, 52 are conveyed to and mounted at the means 51, 53, and two DUTs of new test are conveyed to and mounted at the means 51, 53, and then, the operation is repeated and continued.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、ファンクションテ
スト系とDCテスト系とを、それぞれ複数のコンタクト
手段に分けて、独立して同時に試験をおこない、被試験
デバイス1個あたりの試験時間を短縮できる半導体試験
装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention divides a function test system and a DC test system into a plurality of contact means, respectively, and performs tests independently and simultaneously, thereby shortening a test time per device under test. The present invention relates to a semiconductor test device.

【0002】[0002]

【従来の技術】従来技術の例について、図3と図4とを
参照して説明する。従来の半導体試験装置の概略ブロッ
ク構成について説明する。図3に示すように、被試験デ
バイスDUTを試験する半導体試験装置は、タイミング
ジェネレータ10と、パターンジェネレータ20と、フ
ォーマットコントロール30と、ピンエレクトロニクス
40と、コンタクト手段51、52と、ロジックコンパ
レータ60と、フェイルメモリ70と、DCテストユニ
ット81、82とにより構成している。
2. Description of the Related Art An example of the prior art will be described with reference to FIGS. A schematic block configuration of a conventional semiconductor test apparatus will be described. As shown in FIG. 3, a semiconductor test apparatus for testing a device under test DUT includes a timing generator 10, a pattern generator 20, a format control 30, a pin electronics 40, contact means 51 and 52, a logic comparator 60, , A fail memory 70, and DC test units 81 and 82.

【0003】なお、図3には示していないが、各構成ブ
ロックは、コントローラによりソフトウェアで制御して
いる。
Although not shown in FIG. 3, each component block is controlled by software by a controller.

【0004】図3は、2個の被試験デバイスDUTを試
験する場合である。被試験デバイスDUTのピン数は、
例えば256ピンあるが、図を簡明とするために1ピン
として示している。また、図を簡明とするため、ピンエ
レクトロニクス40も2チャンネルとしている。
FIG. 3 shows a case where two DUTs under test are tested. The number of pins of the device under test DUT is
For example, there are 256 pins, but for simplicity of the drawing, they are shown as one pin. For simplicity of the figure, the pin electronics 40 has two channels.

【0005】一般に、半導体試験装置の試験項目として
は、コンタクトテスト、DCテスト、ファンクションテ
スト、ACテスト等各種ある。一方、試験するハードウ
ェアの側からみると、DCテスト系のテストをおこなう
DCテスト等のユニットと、ファンクションテスト系の
テストをおこなうファンクションテスト等のユニットと
に分類できる。そこで、説明を簡明とするため、DCテ
スト系と、ファンクションテスト系とのテストをおこな
う場合に分けて説明する。
In general, there are various test items of a semiconductor test device, such as a contact test, a DC test, a function test, and an AC test. On the other hand, from the viewpoint of the hardware to be tested, it can be classified into a unit such as a DC test for performing a test of a DC test system and a unit such as a function test for performing a test of a function test system. Therefore, for simplicity, the description will be made separately for the case where the DC test system and the function test system are tested.

【0006】最初に、ファンクションテスト系のテスト
をおこなうユニット関係について動作を説明する。タイ
ミングジェネレータ10は、テストのレートとなる基準
クロックと、位相信号と、ストローブとを発生する。
First, the operation of the unit relation for performing a test of the function test system will be described. The timing generator 10 generates a reference clock serving as a test rate, a phase signal, and a strobe.

【0007】パターンジェネレータ20は、タイミング
ジェネレータ10からの基準クロックを受けて、基準ク
ロックのレートで論理パターンデータをフォーマットコ
ントロール30に出力する。
[0007] The pattern generator 20 receives the reference clock from the timing generator 10 and outputs logical pattern data to the format control 30 at the rate of the reference clock.

【0008】フォーマットコントロール30は、論理パ
ターンデータと、タイミングジェネレータ10からの位
相信号とにより、論理パターンを位相差と時間幅とで波
形整形してドライバ45に与える。
The format controller 30 shapes the waveform of the logic pattern with the phase difference and the time width based on the logic pattern data and the phase signal from the timing generator 10, and supplies the waveform to the driver 45.

【0009】ピンエレクトロニクス40は、計測用回路
で、ドライバ45と、コンパレータ46と、リードリレ
ーR1、R2等で構成される。また、ピンエレクトロニ
クス40は、テストチャンネルに対応して多数あり、例
えば512チャンネル分あり、それらはテストヘッドに
内蔵される。そして、ファンクションテスト系のテスト
をするときは、リードリレーR1をON(メーク)に
し、R2をOFF(ブレーク)とする。
The pin electronics 40 is a circuit for measurement and includes a driver 45, a comparator 46, reed relays R1, R2 and the like. Also, there are a large number of pin electronics 40 corresponding to the test channels, for example, for 512 channels, which are built in the test head. When a function test system test is performed, the reed relay R1 is turned on (make), and the reed relay R2 is turned off (break).

【0010】ドライバ45は、論理パターンを試験電圧
レベルに増幅し、リードリレーR1とコンタクト手段5
1、52とを介して、テストパターンを被試験デバイス
DUTのテストピンに印加する。
The driver 45 amplifies the logic pattern to a test voltage level, and connects the reed relay R1 with the contact means 5
The test pattern is applied to the test pins of the device under test DUT via the devices 1 and 52.

【0011】一方、コンパレータ46は、被試験デバイ
スDUTから出力した出力信号と比較電圧とを比較し、
論理レベルのデータとしてロジックコンパレータ60に
出力する。
On the other hand, the comparator 46 compares an output signal output from the device under test DUT with a comparison voltage,
The data is output to the logic comparator 60 as logic level data.

【0012】コンタクト手段51、52は、例えばIC
ソケット等であり、被試験デバイスDUTを搬送して試
験ピンとコンタクトさせて、ピンエレクトロニクス40
と信号接続する。
The contact means 51 and 52 are, for example, IC
A socket or the like, which transports the device under test DUT and makes contact with test pins, and
Signal connection.

【0013】ロジックコンパレータ60は、デジタルコ
ンペアともいい、コンパレータ46からの論理出力と、
パターンジェネレータ20から出力される期待値の論理
データとをストローブのタイミングで論理比較し、その
一致、不一致により、被試験デバイスDUTの良否判定
を行う。
The logic comparator 60 is also called a digital compare, and outputs a logic output from the comparator 46,
The logic data of the expected value output from the pattern generator 20 is logically compared at the strobe timing, and the quality of the device under test DUT is determined based on the coincidence or disagreement.

【0014】フェイルメモリ70は、良否の判定結果を
格納して不良解析するメモリである。
The fail memory 70 is a memory for storing the result of the pass / fail judgment and analyzing the failure.

【0015】次に、DCテスト系のユニット関係につい
て動作を説明する。但し、DCテスト系のユニットとし
ては、DCテストユニット81、82のほかに、電圧範
囲の広いユニバーサルDCテストユニット等もあるが、
図を簡明とするために省略している。また、DCテスト
系のテストのときは、リードリレーR1をOFFにし、
リードリレーR2をONとする。
Next, the operation of the unit relation of the DC test system will be described. However, in addition to the DC test units 81 and 82, there is a universal DC test unit having a wide voltage range as a DC test system unit.
It is omitted for simplicity of the figure. Also, at the time of DC test, the reed relay R1 is turned off,
The reed relay R2 is turned on.

【0016】DCテストは、DCパラメトリックテスト
ともいい、電流印加電圧測定と、電圧印加電流測定との
テストがある。つまり、電流印加電圧測定は、DCテス
トユニット81、82からピンエレクトロニクス40と
コンタクト手段51とを介して、被試験デバイスDUT
のテストピンに対して所定の電流を印加して電圧を測定
する。同様に、電圧印加電流測定は、DCテストユニッ
ト81、82からピンエレクトロニクス40とコンタク
ト手段51とを介して、被試験デバイスDUTのテスト
ピンに対して所定の電圧を印加して電流を測定する。
The DC test is also called a DC parametric test, and includes a test of current applied voltage measurement and a voltage applied current measurement. That is, the current applied voltage is measured from the DC test units 81 and 82 via the pin electronics 40 and the contact means 51.
And a voltage is measured by applying a predetermined current to the test pin. Similarly, in the voltage application current measurement, a predetermined voltage is applied from the DC test units 81 and 82 to the test pins of the device under test DUT via the pin electronics 40 and the contact means 51 to measure the current.

【0017】さらに、半導体試験装置のハードウェア構
成について図4を参照して説明する。図4に示すよう
に、半導体試験装置は、半導体試験装置本体100と、
ハンドラ90と、テストヘッド92とで構成している。
Further, the hardware configuration of the semiconductor test apparatus will be described with reference to FIG. As shown in FIG. 4, the semiconductor test device includes a semiconductor test device main body 100,
It comprises a handler 90 and a test head 92.

【0018】半導体試験装置本体100は、DCテスト
ユニット81、82と、フォーマットコントロール30
と、ロジックコンパレータ60と、図には示していない
が、その他の各種テストユニットと、コントローラと、
電源等を内蔵している。
The semiconductor test apparatus main body 100 includes DC test units 81 and 82 and a format control unit 30.
, A logic comparator 60, various other test units (not shown), a controller,
It has a built-in power supply.

【0019】テストヘッド92は、ピンエレクトロニク
ス40を内蔵し、半導体試験装置本体100の各ユニッ
トとはケーブルで信号接続されている。
The test head 92 incorporates the pin electronics 40 and is connected to each unit of the semiconductor test apparatus main body 100 by a signal via a cable.

【0020】ハンドラ90は、テストヘッド92と一体
化して、搬送手段91により被試験デバイスDUTの搬
送をおこなう。
The handler 90 is integrated with the test head 92 and transports the device under test DUT by the transport means 91.

【0021】そして、被試験デバイスDUTの搬送は、
図に示してはいないが、例えば、被試験デバイスDUT
を搭載したトレイから搬送手段91で吸着して、コンタ
クト手段51、コンタクト手段52にそれぞれ搭載して
試験し、試験が終了したら、被試験デバイスDUTをコ
ンタクト手段51、コンタクト手段52から、試験結果
によりそれぞれソーティングしてトレイに搬出する。
The transport of the device under test DUT is
Although not shown in the figure, for example, the device under test DUT
The test device DUT is sucked from the tray on which the DUT is mounted by the transfer means 91, mounted on the contact means 51 and the contact means 52, and tested. Each is sorted and carried out to a tray.

【0022】半導体試験装置において、同時測定できる
被試験デバイスDUTの数は、一般にDCユニットの数
により制限され、本例においては2台のDCテストユニ
ット81、82により、被試験デバイスDUTが2個同
時測定できる。また、テストヘッド92のチャンネル数
にも制限され、例えば512チャンネルであれば、2個
同時測定できる被試験デバイスDUTの最大ピン数は2
56ピンである。
In a semiconductor test apparatus, the number of devices under test DUT that can be measured simultaneously is generally limited by the number of DC units. In this example, two DC test units 81 and 82 allow two devices under test DUT. Can be measured simultaneously. In addition, the number of channels of the test head 92 is also limited. For example, in the case of 512 channels, the maximum number of pins of the device under test DUT capable of simultaneously measuring two is two.
56 pins.

【0023】次に、被試験デバイスDUTを2個同時測
定して試験する場合の試験ステップについて、箇条書き
で以下説明する。但し、説明を簡明とするために、DC
テスト系のテストはDCテストとし、ファンクションテ
スト系のテストはファンクションテストとして、その他
のテスト項目は省略している。
Next, test steps in the case where two devices under test DUT are measured and tested at the same time will be described in a bulleted form. However, for simplicity of explanation, DC
The test of the test system is a DC test, the test of the function test is a function test, and other test items are omitted.

【0024】(1)2個の被試験デバイスDUTを搬送
手段91により搬送して、コンタクト手段51とコンタ
クト手段52とに、それぞれ搭載してコンタクトさせ
る。
(1) The two devices under test DUT are transported by the transport means 91, and are mounted on and contacted with the contact means 51 and the contact means 52, respectively.

【0025】(2)リードリレーR1をOFFにし、リ
ードリレーR2をONとする。
(2) Turn off the reed relay R1 and turn on the reed relay R2.

【0026】(3)2個の被試験デバイスDUTのDC
テストを同時におこなう。
(3) DC of two devices under test DUT
Perform tests simultaneously.

【0027】(4)DCテストが終了したら、リードリ
レーR1をONにし、リードリレーR2をOFFとす
る。
(4) When the DC test is completed, the reed relay R1 is turned on and the reed relay R2 is turned off.

【0028】(5)2個の被試験デバイスDUTのファ
ンクションテストを同時におこなう。
(5) Function tests of two devices under test DUT are performed simultaneously.

【0029】(6)ファンクションテストが終了した
ら、2個の被試験デバイスDUTを搬送手段91によ
り、コンタクト手段51とコンタクト手段52とから、
試験の判定結果によりそれぞれソーティングしてトレイ
に搬出する。
(6) When the function test is completed, the two DUTs under test are transferred by the transfer means 91 from the contact means 51 and the contact means 52 to the DUT.
According to the judgment result of the test, each is sorted and carried out to the tray.

【0030】(7)上記ステップ(1)から(6)を繰
り返して試験をおこなう。
(7) The above steps (1) to (6) are repeated to perform a test.

【0031】以上により、被試験デバイスDUTの試験
をおこなうが、被試験デバイスDUTのピン数が多く、
また多機能の場合、試験時間を長く要することがある。
例えば、被試験デバイスDUTを128ピンとして、搬
送時間の合計が2秒で、DCテスト系の時間が30秒、
ファンクションテスト系の時間が30秒であれば、試験
時間は62秒必要となる。また、2個の被試験デバイス
DUTを同時測定によりおこなったとき、1個あたりの
スループットは31秒となる。
As described above, the test of the device under test DUT is performed, and the number of pins of the device under test DUT is large.
In the case of multiple functions, a long test time may be required.
For example, when the device under test DUT has 128 pins, the total transport time is 2 seconds, the DC test system time is 30 seconds,
If the time of the function test system is 30 seconds, the test time is 62 seconds. Further, when two devices under test DUT are measured simultaneously, the throughput per device is 31 seconds.

【0032】[0032]

【発明が解決しようとする課題】上記説明のように、被
試験デバイスのピン数が多く、また多機能の場合、試験
時間を長く要することがあり実用上の不便があった。そ
こで、本発明は、こうした問題に鑑みなされたもので、
その目的は、被試験デバイスのピン数が多く、また多機
能の場合でも、短い試験時間で試験できる半導体試験装
置を提供することにある。
As described above, when the device under test has a large number of pins and is multifunctional, the test time may be long, which is inconvenient in practical use. Therefore, the present invention has been made in view of these problems,
An object of the present invention is to provide a semiconductor test apparatus capable of testing in a short test time even when the device under test has a large number of pins and has a multi-function.

【0033】[0033]

【課題を解決するための手段】即ち、上記目的を達成す
るためになされた本発明の第1は、DCテストをおこな
うユニットによりテストするDCテスト系と、ファンク
ションテストをおこなうユニットによりテストするファ
ンクションテスト系とを、複数個のコンタクト手段にそ
れぞれ独立してあたえ、DCテスト系とファンクション
テスト系とのテストが同時に実施できる半導体試験装置
を要旨としている。
That is, a first aspect of the present invention, which has been made to achieve the above object, is to provide a DC test system for testing by a unit for performing a DC test and a function test for testing by a unit for performing a function test. The gist of the present invention is to provide a semiconductor test apparatus capable of independently providing a plurality of contact means to a plurality of contact means and simultaneously performing tests of a DC test system and a function test system.

【0034】また、上記目的を達成するためになされた
本発明の第2は、コントローラ手段を設けた半導体試験
装置本体と、被試験デバイスを搬送する搬送手段を設け
たハンドラとで構成している半導体試験装置において、
DCテスト系の同時測定ができる複数のコンタクト手段
と、ファンクションテスト系の同時測定ができる複数の
コンタクト手段と、を具備して、DCテスト系とファン
クションテスト系とのテストが同時にできる半導体試験
装置を要旨としている。
A second aspect of the present invention, which has been made to achieve the above object, comprises a semiconductor test apparatus main body provided with controller means and a handler provided with transport means for transporting a device under test. In semiconductor test equipment,
A semiconductor test apparatus which includes a plurality of contact means capable of simultaneous measurement of a DC test system and a plurality of contact means capable of simultaneous measurement of a function test system, so that a DC test system and a function test system can be simultaneously tested. It is a gist.

【0035】[0035]

【発明の実施の形態】本発明の実施の形態は、下記の実
施例において説明する。
DESCRIPTION OF THE PREFERRED EMBODIMENTS Embodiments of the present invention will be described in the following examples.

【0036】[0036]

【実施例】本発明の実施例について、図1と図2とを参
照して説明する。本発明の半導体試験装置の概略ブロッ
ク構成について説明する。図1に示すように、被試験デ
バイスDUTを試験する半導体試験装置は、タイミング
ジェネレータ10、パターンジェネレータ20、フォー
マットコントロール30、コンタクト手段51、52、
ロジックコンパレータ60、フェイルメモリ70、及び
DCテストユニット81、82との従来構成に、ピンエ
レクトロニクス41、42、43、44を変更し、コン
タクト手段53、54を追加して構成している。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the present invention will be described with reference to FIGS. The schematic block configuration of the semiconductor test apparatus of the present invention will be described. As shown in FIG. 1, a semiconductor test apparatus for testing a device under test DUT includes a timing generator 10, a pattern generator 20, a format control 30, contact means 51 and 52,
The pin electronics 41, 42, 43, 44 are changed and contact means 53, 54 are added to the conventional configuration including the logic comparator 60, the fail memory 70, and the DC test units 81, 82.

【0037】従って、従来と同じ構成ブロック個々につ
いての動作とテスト項目についての説明は省略する。ま
た、図1には示していないが、従来同様、各構成ブロッ
クは、コントローラによりソフトウェアで制御してい
る。
Therefore, the description of the operation and test items for each of the same constituent blocks as in the prior art is omitted. Although not shown in FIG. 1, each component block is controlled by software by a controller as in the related art.

【0038】本発明の半導体試験装置は、DCテスト系
のブロックと、ファンクションテスト系のブロックと
は、コンタクト手段を分けて独立して設けている。そし
て、DCテスト系は、ピンエレクトロニクス41、43
とコンタクト手段51、53とを介して、2個の被試験
デバイスDUTにそれぞれ接続されている。また、ファ
ンクションテスト系は、ピンエレクトロニクス42、4
4とコンタクト手段52、54とを介して、2個の被試
験デバイスDUTにそれぞれ接続されている。従って、
DCテスト系とファンクションテスト系との切り換えを
おこなう従来のリードリレーは不要である。
In the semiconductor test apparatus according to the present invention, the DC test system block and the function test system block are provided independently with separate contact means. Then, the DC test system includes the pin electronics 41 and 43.
And two contact devices DUT via the contact means 51 and 53, respectively. The function test system includes the pin electronics 42, 4
4 and the contact means 52 and 54 are connected to the two DUTs under test, respectively. Therefore,
A conventional reed relay for switching between the DC test system and the function test system is unnecessary.

【0039】本発明では、DCテストユニットを2台と
し、他のファンクションテストのユニットと、テストヘ
ッドのチャンネル数を512チャンネルとして従来と同
じとしたとき、同時測定できる被試験デバイスDUTは
従来の2倍の4個となるが、そのときの被試験デバイス
DUTの最大ピン数は従来の半分の128ピンとなる。
According to the present invention, when the number of DC test units is two and the number of channels of the test head is 512 and the number of channels of the other function test is the same as the conventional one, the device under test DUT capable of simultaneous measurement is the conventional two. In this case, the maximum number of pins of the device under test DUT is 128 pins, which is half the conventional number.

【0040】また、半導体試験装置のハードウェア構成
について図2を参照して説明する。図2に示すように、
従来と同様に、本発明の半導体試験装置は、半導体試験
装置本体100と、テストヘッド92と、ハンドラ90
とで構成している。
The hardware configuration of the semiconductor test apparatus will be described with reference to FIG. As shown in FIG.
As in the prior art, the semiconductor test apparatus of the present invention includes a semiconductor test apparatus main body 100, a test head 92, a handler 90
It consists of:

【0041】但し、テストヘッド92のピンエレクトロ
ニクス及びコンタクト手段の構成と、ハンドラ90の搬
送手段91による被試験デバイスDUTの搬送方法とが
従来と異なる。
However, the configuration of the pin electronics and the contact means of the test head 92 and the method of transporting the device under test DUT by the transport means 91 of the handler 90 are different from those in the related art.

【0042】次に、被試験デバイスDUTが4個の場合
の試験ステップ例について説明する。また、図を簡明と
するために、4個の被試験デバイスDUTは、それぞれ
1ピンとしている。なお、被試験デバイスDUTがコン
タクト手段51〜54に搭載していない状態からのステ
ップとして、箇条書きで以下説明する。
Next, a description will be given of an example of a test step in the case where there are four DUTs under test. Further, for simplicity of the drawing, each of the four devices under test DUT has one pin. The steps from a state in which the device under test DUT is not mounted on the contact means 51 to 54 will be described below in a bulleted manner.

【0043】(1)新規に試験する2個の被試験デバイ
スDUTを搬送手段91によりトレイから搬送し、コン
タクト手段51、53にそれぞれ搭載してコンタクトさ
せる。
(1) Two devices under test DUT to be newly tested are transported from the tray by the transport means 91, and mounted on the contact means 51 and 53, respectively, to make contact.

【0044】(2)コンタクト手段51、53に搭載し
た被試験デバイスDUTのDCテスト系のテストをおこ
なう。
(2) A test of the DC test system of the device under test DUT mounted on the contact means 51 and 53 is performed.

【0045】(3)DCテスト系のテストが終了したコ
ンタクト手段51、53の2個の被試験デバイスDUT
を、搬送手段91により、コンタクト手段52、54へ
それぞれ搬送して搭載する。 (4)一方、搬送手段91によりトレイから新規に試験
する2個の被試験デバイスDUTを搬送してコンタクト
手段51、53にそれぞれ搭載する。
(3) Two devices under test DUT of the contact means 51 and 53 for which the test of the DC test system has been completed
Is transported by the transporting means 91 to the contact means 52 and 54, respectively, and is mounted. (4) On the other hand, two new devices under test DUT to be newly tested are transported from the tray by the transport means 91 and mounted on the contact means 51 and 53, respectively.

【0046】(5)コンタクト手段51、53に搭載さ
れた2個の被試験デバイスDUTのDCテスト系のテス
トと、コンタクト手段52、54に搭載された2個の被
試験デバイスDUTのファンクションテスト系のテスト
とを同時におこなう。
(5) DC test system test for two DUTs mounted on contact means 51 and 53, and function test system for two DUTs mounted on contact means 52 and 54 And test at the same time.

【0047】(6)コンタクト手段51、53に搭載さ
れた2個の被試験デバイスDUTのDCテスト系のテス
トと、コンタクト手段52、54に搭載された2個の被
試験デバイスDUTのファンクションテスト系のテスト
とが終了したならば、コンタクト手段52、54に搭載
された2個の被試験デバイスDUTを、搬送手段91に
より試験の判定結果に基づきそれぞれソーティングして
トレイに搬出する。
(6) DC test system test for two DUTs mounted on contact means 51 and 53 and function test system for two DUTs mounted on contact means 52 and 54 Is completed, the two DUTs DUT mounted on the contact means 52 and 54 are sorted by the transport means 91 based on the determination result of the test, and are carried out to the tray.

【0048】(7)一方、コンタクト手段51、53に
搭載された2個の被試験デバイスDUTを搬送手段91
によりコンタクト手段52、54へ、それぞれ搬送して
搭載する。
(7) On the other hand, the two DUTs under test mounted on the contact means 51 and 53 are transferred to the transport means 91.
, And are conveyed and mounted on the contact means 52 and 54, respectively.

【0049】(8)さらに、新規に試験する2個の被試
験デバイスDUTを搬送手段91によりトレイから搬送
してコンタクト手段51、53にそれぞれ搭載する。
(8) Further, the two DUTs to be newly tested are transported from the tray by the transport unit 91 and mounted on the contact units 51 and 53, respectively.

【0050】(9)そして、ステップ(5)からステッ
プ(8)を繰り返すことにより、被試験デバイスDUT
の試験を継続しておこなう。
(9) By repeating steps (5) to (8), the device under test DUT
The test is continued.

【0051】上記ステップにより、DCテスト系とファ
ンクションテスト系とのコンタクト手段を分けて独立し
て同時におこなうので、被試験デバイスDUTのピン数
が多く、また多機能の場合でも、被試験デバイス1個当
たりの試験時間を短縮することができる。つまり、分け
たテスト項目の試験時間が同じくらいのとき、かつ相対
的に搬送時間の合計が試験時間よりも短いとき、1個当
たりの試験所要時間が短縮でき、スループットが向上す
る。
According to the above-described steps, the contact means of the DC test system and the function test system are separately performed at the same time, and therefore, the number of pins of the device under test DUT is large. The test time per hit can be reduced. In other words, when the test times of the divided test items are almost the same, and when the total transport time is relatively shorter than the test time, the time required for one test can be reduced, and the throughput is improved.

【0052】例えば、被試験デバイスDUTを128ピ
ンとして、搬送時間の合計が4秒で、DCテスト系とフ
ァンクションテスト系のテスト時間がともに30秒であ
れば、4個の被試験デバイスDUTの試験に要する時間
は搬送時間を含めて64秒となるので、継続して試験し
ている状態では1個当たりのスループットは16秒とな
る。但し、最初のDCテストをおこなう2個の被試験デ
バイスDUTの時間と、最後にファンクションテストを
おこなう2個の被試験デバイスの試験時間については無
視している。
For example, if the device DUT under test is 128 pins and the total transport time is 4 seconds, and the test time of both the DC test system and the function test system is 30 seconds, the test of four device DUTs is performed. Is 64 seconds including the transport time, and the throughput per one is 16 seconds in the state where the test is continuously performed. However, the time of the two devices under test DUT performing the first DC test and the time of the two devices under test performing the function test last are ignored.

【0053】ところで、本実施例において、テストヘッ
ドは1つの場合で説明したが、複数のテストヘッドを使
用しても同様に実現できる。また、ハンドラ90の搬送
手段91は、被試験デバイスDUTを吸着して搬送する
方法で説明したが、キャリアによる他の搬送方法でも同
様に実現できる。
Incidentally, in the present embodiment, the case where one test head is used has been described. However, the present invention can be similarly realized by using a plurality of test heads. Also, the method of transporting the device under test DUT by suction has been described as the transporting means 91 of the handler 90. However, other transporting methods using a carrier can be similarly realized.

【0054】[0054]

【発明の効果】本発明は、以上説明したような形態で実
施され、以下に記載されるような効果を奏する。即ち、
テスト項目を分けて独立して同時にテストをおこなうの
で、分けたテスト項目の試験時間が同じくらいのとき、
かつ相対的に搬送時間の合計が試験時間よりも短い被試
験デバイスに対して、1個当たりの試験所要時間が短縮
でき、スループットが向上する効果がある。また、ピン
エレクトロニクスにおいて、DCテスト系とファンクシ
ョンテスト系のための切り換えリードリレーが不要とな
るので、ピンエレクトロニクスの信頼性が向上し、また
ファンクションテスト系の試験信号波形が改善される効
果もある。
The present invention is embodied in the form described above and has the following effects. That is,
Since the test items are divided and tested independently at the same time, when the test time of the divided test items is about the same,
In addition, for a device under test whose transport time is relatively shorter than the test time, the time required for testing each device can be reduced, and the throughput is improved. Further, in the pin electronics, the switching reed relay for the DC test system and the function test system is not required, so that the reliability of the pin electronics is improved and the test signal waveform of the function test system is also improved.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の半導体試験装置のブロック図である。FIG. 1 is a block diagram of a semiconductor test apparatus according to the present invention.

【図2】本発明の半導体試験装置のハードウェア構成で
ある。
FIG. 2 is a hardware configuration of a semiconductor test apparatus of the present invention.

【図3】従来の半導体試験装置のブロック図である。FIG. 3 is a block diagram of a conventional semiconductor test apparatus.

【図4】従来の半導体試験装置のハードウェア構成であ
る。
FIG. 4 is a hardware configuration of a conventional semiconductor test apparatus.

【符号の説明】[Explanation of symbols]

10 タイミングジェネレータ 20 パターンジェネレータ 30 フォーマットコントロール 40、41、42、43、44 ピンエレクトロニクス 45 ドライバ 46 コンパレータ 51、52、53、54 コンタクト手段 60 ロジックコンパレータ 70 フェイルメモリ 81、82 DCテストユニット 90 ハンドラ 91 搬送手段 92 テストヘッド 100 半導体試験装置本体 DESCRIPTION OF SYMBOLS 10 Timing generator 20 Pattern generator 30 Format control 40, 41, 42, 43, 44 Pin electronics 45 Driver 46 Comparator 51, 52, 53, 54 Contact means 60 Logic comparator 70 Fail memory 81, 82 DC test unit 90 Handler 91 Transport means 92 Test head 100 Semiconductor test equipment main body

───────────────────────────────────────────────────── フロントページの続き Fターム(参考) 2G003 AA07 AB01 AE01 AE06 AF05 AF06 AG01 AG11 AG12 AG17 AH01 AH04 2G032 AA01 AB01 AB05 AC03 AD01 AD05 AE01 AE02 AE07 AE08 AE10 AE11 AE12 AE14 AF10 AG02 AG07 AG09 AH04 AJ07 AK02 AK15 AL11 4M106 AA04 BA14 DG14 DG23 DG25 ──────────────────────────────────────────────────続 き Continued on the front page F term (reference) 2G003 AA07 AB01 AE01 AE06 AF05 AF06 AG01 AG11 AG12 AG17 AH01 AH04 2G032 AA01 AB01 AB05 AC03 AD01 AD05 AE01 AE02 AE07 AE08 AE10 AE11 AE12 AE14 AF10 AG02 AG07 AG09 AH04 A0704 AA04 BA14 DG14 DG23 DG25

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】 DCテストをおこなうユニットにより試
験するDCテスト系と、ファンクションテストをおこな
うユニットによりテストするファンクションテスト系と
を、複数個のコンタクト手段にそれぞれ独立してあた
え、 DCテスト系とファンクションテスト系とのテストが同
時に実施できる半導体試験装置。
1. A DC test system for testing by a unit for performing a DC test and a function test system for testing by a unit for performing a function test are independently provided to a plurality of contact means, respectively. A semiconductor test device that can perform tests with the system simultaneously.
【請求項2】 コントローラ手段を設けた半導体試験装
置本体と、被試験デバイスを搬送する搬送手段を設けた
ハンドラとで構成している半導体試験装置において、 DCテスト系の同時測定ができる複数のコンタクト手段
と、 ファンクションテスト系の同時測定ができる複数のコン
タクト手段と、 を具備して、DCテスト系とファンクションテスト系と
のテストが同時にできる半導体試験装置。
2. A semiconductor test apparatus comprising a semiconductor test apparatus main body provided with a controller means and a handler provided with a transport means for transporting a device under test, a plurality of contacts capable of simultaneously measuring a DC test system. And a plurality of contact means capable of simultaneously measuring a function test system, and a semiconductor test apparatus capable of simultaneously testing a DC test system and a function test system.
JP10264326A 1998-09-18 1998-09-18 Semiconductor tester Pending JP2000097994A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10264326A JP2000097994A (en) 1998-09-18 1998-09-18 Semiconductor tester

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10264326A JP2000097994A (en) 1998-09-18 1998-09-18 Semiconductor tester

Publications (1)

Publication Number Publication Date
JP2000097994A true JP2000097994A (en) 2000-04-07

Family

ID=17401641

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10264326A Pending JP2000097994A (en) 1998-09-18 1998-09-18 Semiconductor tester

Country Status (1)

Country Link
JP (1) JP2000097994A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2005059926A1 (en) * 2003-12-17 2005-06-30 Advantest Corporation Coaxial cable, twist pair cable, coaxial cable unit, test device, and cpu system
CN100559197C (en) * 2007-02-01 2009-11-11 鸿劲科技股份有限公司 A kind of electronic assembly test and classification device
CN113595625A (en) * 2021-07-06 2021-11-02 四川天邑康和通信股份有限公司 Test board applied to optical module core optical device and using method thereof

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2005059926A1 (en) * 2003-12-17 2005-06-30 Advantest Corporation Coaxial cable, twist pair cable, coaxial cable unit, test device, and cpu system
US7098647B2 (en) 2003-12-17 2006-08-29 Advantest Corporation Coaxial cable unit, test apparatus, and CPU system
CN100559197C (en) * 2007-02-01 2009-11-11 鸿劲科技股份有限公司 A kind of electronic assembly test and classification device
CN113595625A (en) * 2021-07-06 2021-11-02 四川天邑康和通信股份有限公司 Test board applied to optical module core optical device and using method thereof

Similar Documents

Publication Publication Date Title
JP4708566B2 (en) Remote test module for automatic test equipment
US5951705A (en) Integrated circuit tester having pattern generator controlled data bus
EP0388790B1 (en) Method and apparatus for testing high pin count integrated circuits
KR100589084B1 (en) Modular integrated circuit tester with distributed synchronization and control
JP2001318130A (en) Test system for semiconductor
KR100916762B1 (en) semiconductor device test system
JP2000074997A (en) Ic test device and composite ic test device
US6351834B1 (en) Apparatus for testing semiconductor device
US20030145268A1 (en) Test pattern generator and test pattern generation
JP2000097994A (en) Semiconductor tester
JPS5882346A (en) Automatic correction for pin electronics interface circuit within electronic tester
US6738940B1 (en) Integrated circuit including a test signal generator
JP2002139551A (en) Semiconductor testing apparatus
JP2004361111A (en) Semiconductor testing device and test method of semiconductor integrated circuit
JP3558228B2 (en) Semiconductor test method and apparatus for performing the same
JPS6329277A (en) Testing device for logic integrated circuit
JP3210236B2 (en) Pattern generator for IC test equipment
JPH10253707A (en) Tester for integrated circuit
JP2833537B2 (en) Integrated circuit test equipment
JPS58129274A (en) Testing method of large scale integrated circuit
JP2618112B2 (en) Semiconductor test equipment
JP2002189058A (en) Semiconductor device testing apparatus
JPH1026655A (en) Testing apparatus for lsi
JP2001153915A (en) Ic tester, and testing method for ic
JP3594137B2 (en) IC tester

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050802

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20070412

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070424

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20070828