HU182365B - Circuit arrangement provided with data switches and store for storing parameters given by the data switches - Google Patents
Circuit arrangement provided with data switches and store for storing parameters given by the data switches Download PDFInfo
- Publication number
- HU182365B HU182365B HU812227A HU222781A HU182365B HU 182365 B HU182365 B HU 182365B HU 812227 A HU812227 A HU 812227A HU 222781 A HU222781 A HU 222781A HU 182365 B HU182365 B HU 182365B
- Authority
- HU
- Hungary
- Prior art keywords
- data
- switches
- outputs
- storage
- code
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/02—Input arrangements using manually operated switches, e.g. using keyboards or dials
- G06F3/023—Arrangements for converting discrete items of information into a coded form, e.g. arrangements for interpreting keyboard generated codes as alphanumeric codes, operand codes or instruction codes
- G06F3/0232—Manual direct entries, e.g. key to main memory
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Human Computer Interaction (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Time-Division Multiplex Systems (AREA)
- Transmission And Conversion Of Sensor Element Output (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
- Dram (AREA)
Description
A találmány elé azt a feladatot tűztük ki, hogy a bevezetőben említett olyan kapcsolási elrendezést alakítsunk ki, melynél számos adatkapcsoló beállítását automatikusan kérdezzük le, minden adatkapcsoló nagyszámú adatbeállítási lehetőséggel rendelkezik, és az adatkapcsolók által kiadható adatszavak beadására szolgáló bemenetek száma a minimumra van csökkentve.
A kitűzött feladatot a találmány szerint úgy oldottuk meg, hogy a kódkapcsolók bemenő vezetékei egy ütemesen továbbkapcsoló multiplex generátor n darab kimenetének egyikére csatlakoznak, az egyes kódkapcso2 lók azonos indexű kódkimenetei közös buszvezetékre csatlakoznak, és a buszvezeték a tároló tárolórekeszeinek adatbemenetére van kötve.
A találmány szerinti kialakításnál a tároló eszerint 5 csak annyi bemenetet igényel, mint amennyit a kódkapcsoló legmagasabb értéke megkíván. Bináris kódolásnál ezért minden kódkapcsoló 0-tól 15-ig állítható be, ha a tároló címzésére négy bemenet áll rendelkezésre. Multiplex működés esetén a legnagyobb érték vihető be 10 a tárolóba.
A találmány egy előnyös kiviteli alakja szerint n darab kódkapcsoló van, a tároló n darab tárolórekeszt tartalmaz, és a buszvezeték minden ere a tároló egy adatbemenetére csatlakozik, melynek az egyes tároló15 rekeszekhez tartozó órabemenetei mindenkor a multiplex generátor megfelelő kimenetével vannak összekötve.
Egy további kiviteli alak szerint minden buszvezeték egy n fokozatú összeadó egység egyik adatbemenetére 20 csatlakozik, az összeadó egység adatkimenetei a tároló adatbemeneteire csatlakoznak, ahol a tárolóban n darab tárolórekesz van, és az összeadó egység és a tároló egymásnak megfelelő fokozatainak órabemenetei közösen a multiplex generátor hozzátartozó kimenetére 25 vannak kötve. Egy előnyös kiviteli alaknál a kódkapcsoló kódkimenetei a buszvezetékre azonos polaritással bekötött csatoló diódákon keresztül kapcsolódnak.
Egy további kiviteli alak szerint a buszvezeték minden ere egy n fokozatú összeadó egység egyik adatbe30 menetére csatlakozik, és az összeadó egység adatkime182365
-1182365 netei a rögzített érték tároló címbemeneteire jutnak.
Az alábbiakban a találmányt a kiviteli példák kapcsolási rajzai segítségével magyarázzuk meg.
Az 1. ábra egy tárolóba való közvetlen adatbevitel számára szolgáló kapcsolási elrendezés, a 2. ábra olyan kapcsolási elrendezés, ahol a tároló bemenetek elé összeadó egységet kapcsoltunk, és a
3. ábra olyan kapcsolási elrendezés, ahol a tároló bemenetek elé összeadó egységet és azt követően címtárolót kapcsoltunk
Egy 19 multiplex generátor 1, 2...n kimeneteire megfelelő számú, binárisan kódolt 20/1, 20/2...20/n kódkapcsoló bemenő vezetékei csatlakoznak. Minden 20/1...20/n kódkapcsolónak O-tól 9-ig van kapcsolóállása és minden kapcsolóállásban egy, a kapcsolóállásnak megfelelő, binárisan kódolt adatszót ad ki, így pl. a 0. kapcsolóállásban a 0000 adatszót, az 5. kapcsolóállásban a 0101 adatszót, a 9. kapcsolóállásban az 1001 adatszót. Ezért tehát mindegyik 20/1...20/n kódkapcsolón 4 darab 21 kódkimenetre van szükség, melyek azonos polaritással bekötött 22 csatoló diódákon keresztül négyeres 23 buszvezetékre csatlakoznak. Az egyes 20/1...20/n kódkapcsolók azonos indexű 21 kódkimenetei mindig a 23 buszvezeték azonos erére csatlakoznak. A 23 buszvezeték egyes ereire az n darab tárolórekesszel rendelkező 25 tároló 24 bemenetel vannak kapcsolva, ahol a 25 tároló minden 25/1, 25/2...25/n tárolórekeszének 26 órabemenete a 19 multiplex generátor 1, 2...n kimenetének valamelyikére csatlakozik.
A 19 multiplex generátor az 1, 2...n kimeneteire egymás után és ismételten azonos nagyságú és időtartamú ütemező jelet ad. Egy ütemező jelnél az 1 kimeneten tehát csak a rákapcsolt 20/1 ködkapcsoló 21 kódkimenetei adnak a 23 buszvezetékre egy, a kapcsolóállásnak megfelelő adatszót, a szóbanforgó esetben tehát az 1 kapcsolóállásnál a 0001 adatszót. Miután az ütemező jel az 1 kimenetről egyidejűleg az első 25/1 tárolórekesz 26 órabemenetére is rájut, a hozzátartozó 20/1 kódkapcsoló paraméterértéket tartalmazó, binárisan kódolt adatszava a 25 tároló első, 25/1 tárolórekeszében tárolódik. Megfelelő módon a többi 20/2...20/n kódkapcsolón beállított paraméterértékek egymás után a 19 multiplex generátor ütemének megfelelően a 25 tároló további 25/2—25/n tárolórekeszeibe jutnak. A 20/1... 20/n kódkapcsolókon beállított értékek ismételt kiolvasása és letárolása ezután folyamatosan a 19 multiplex generátor ismételt ütemező jeleinél történik meg. A 25 tároló egyes 25/1, 25/2...25/n tárolórekeszeiben letárolt adatokat azután például egy nem ábrázolt mikroprocesszor segítségével lehet kiolvasni és tovább feldolgozni, ahol a 25 tároló a mikroprocesszor része lehet.
A 2. ábra szerint egyébként azonos kapcsolás mellett a 23 buszvezeték és a 25 tároló között egy ugyancsak n fokozatú 27 összeadó egység van, mely mindig csak négy darab, a 23 buszvezeték négy erével összekötött 28 bemenettel rendelkezik. A 27 összeadó egység minden 27/1, 27/2...27/n fokozatához egy saját 29 órabemenet van rendelve, és a 25/1...25/n tárolórekeszekhez, illetve a 25 tároló és a 27 összeadó egység megfelelő fokozataihoz rendelt 26 és 29 órabemenetek a hozzájuk tartozó 20/1.. .20/n kódkapcsolóval közösen a 19 multiplex generátor l...n kimeneteire csatlakoznak. A 27 öszszéadó egység minden 27/1...27/n fokozatában a kezdeti értékhez egy állandó bináris szám adódik hozzá és ez a szám az egyes 27/1...27/n fokozatokban különböző. így a 19 multiplex generátor első ütemében a 27 összeadó egység első 27/1 fokozatában az első 20/1 kódkapcsoló által adott értékhez nulla érték adódik hozzá, úgyhogy a 27 összeadó egységnek a 25 tároló 24 bemenetéivel összekötött kimenetein az első 20/1 kódkapcsoló által kiadott érték, tehát egy 0 és 9 közötti szám, a szóbanforgó beállításnál a 0001 adatszónak megfelelő 1 érték van. Ezzel szemben a második ütemben a második 20/2 kódkapcsoló által kiadott értékhez a 27 Összeadó egység második 27/2 fokozatában a 10 érték fog hozzáadódni, úgyhogy a 25 tároló második 25/2 tárolórekeszéhez, egy 10 és 19 közötti szám, a 20/2 kódkapcsoló fennforgó beállításánál az 5 értékhez tehát a 15 érték adódik hozzá. A 20 kódkapcsoló lehetséges 0—9 kapcsolóállásai miatt ezáltal a 27 összeadó egység minden további fokozatában egy 10-zel nagyobb konstans érték adódik a kiindulási értékhez. így a tárolóban az egyes 25/1...25/n tárolórekeszekben egymástól értékben eltérő adatszók tárolódnak, úgyhogy például egy mikroprocesszor az egymástól eltérő adatokat közvetlenül a saját 25 tárolójából veheti ki.
A 3. ábra szerinti kapcsolásban a 19 multiplex generátor és a 20/1...20/n kódkapcsoló változatlan összekapcsolása mellett a 23 buszvezetékre még egy 27 összeadó egység is csatlakozik, melynek egyes 27/1, 27/2... 27/n fokozataihoz tartozó 26 órabemenetei szintén az 1, 2...n kimenetekre kapcsolódnak. A 27 összeadó egység funkciója hasonló a 2. ábránál leírthoz, csakhogy a 27 összeadó egység által kiadott adatjelek egy rögzített érték tárolóként kiképzett 30 paraméter-dekóder címbemeneteire jutnak. A 30 paraméterdekóder tárolórekeszeiben itt az adott feldolgozás „valóságos” paraméterei találhatók, melyekre a 25 tárolóban statikus közbülső tárolás valósítható meg. A 19 multiplex generátor, a 30 paraméter-dekóder és a statikus közbülső tároló eközben egy mikroprocesszor részei is lehetnek.
Ilyenfajta kapcsolási elrendezés különösen hőtárolók elektronikus vezérlésére alkalmas, hogy az ott előírások által meghatározott nagyszámú paramétert a vezérlési folyamat számára minimális számú bemenettel lehessen leképezni. Ugyanakkor a 20/1 és 20/2 kódkapcsolókkal például a figyelembe veendő külső hőmérséklet-tartomány felső, illetve alsó határát meg lehet változtatni, míg a további 20/3...20/n kódkapcsolók a lehetséges feltöltési időközök kezdetének és végének beállítására szolgálhatnak.
Claims (5)
- Szabadalmi igénypontok1. Adatkapcsolókkal és tárolóval ellátott kapcsolási elrendezés az adatkapcsolók által megadható paraméterek tárolására, azzal jellemezve, hogy az adatkapcsolók többállású kódkapcsolók (20/1...20/n), a kódkapcsolók (20/1...20/n) bemenő vezetékei egy ütemesen továbbkapcsoló multiplex generátor (19) n darab kimenetének (l...n) egyikére csatlakoznak, az egyes kódkapcsolók (20/1...20/n) azonos indexű kódkimenetei (21) közös buszvezetékre (23) csatlakoznak, és a buszvezeték (23) a tároló (25) tárolórekeszeinek (25/1...25/n) adatbemenetére (24) van kötve.
- 2. Az 1. igénypont szerinti kapcsolási elrendezés kiviteli alakja, azzal jellemezve, hogy az egyes tárolórekeszekhez (25/1...25/n) tartozó órabemenetei (26) min-2- denkor a multiplex generátor (19) megfelelő kimenetével (1, 2...n) vannak összekötve.
- 3. Az 1. igénypont szerinti kapcsolási elrendezés kiviteli alakja, azzal jellemezve, hogy minden buszvezeték (23) egy n fokozatú összeadó egység (27) egyik adatbemenetére (28) csatlakozik, az összeadó egység (27) adatkimenetei a tároló (25) adatbemeneteire (24) csatlakoznak, és az összeadó egység (27) és a tároló (25) egymásnak megfelelő fokozatainak órabemenetei (29, 26) közösen a multiplex generátor (19) hozzátartozó kimenetére (l...n) vannak kötve.
- 4. Az előző igénypontok bármelyike szerinti kapcsolási elrendezés kiviteli alakja, azzal jellemezve, hogy a kódkapcsoló (20/1...20/n) kódkimenetei (21) a buszvezetőkre (23) azonos polaritással bekötött csatoló dió-
- 5 dákon (22) keresztül kapcsolódnak.5. Az 1. vagy 4. igénypont szerinti kapcsolási elrendezés kiviteli alakja, azzal jellemezve, hogy a buszvezeték (23) minden ere egy n fokozatú összeadó egység (27) egyik adatbemenetére (28) csatlakozik, és az összelő adó egység (27) adatkimenetei a rögzített érték tároló
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19803029033 DE3029033C2 (de) | 1980-07-31 | 1980-07-31 | Schaltungsanordnung |
Publications (1)
Publication Number | Publication Date |
---|---|
HU182365B true HU182365B (en) | 1983-12-28 |
Family
ID=6108555
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
HU812227A HU182365B (en) | 1980-07-31 | 1981-07-30 | Circuit arrangement provided with data switches and store for storing parameters given by the data switches |
Country Status (6)
Country | Link |
---|---|
AT (1) | AT380618B (hu) |
DE (1) | DE3029033C2 (hu) |
FI (1) | FI72000C (hu) |
FR (1) | FR2488004A1 (hu) |
GR (1) | GR74279B (hu) |
HU (1) | HU182365B (hu) |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DD136194A1 (de) * | 1978-04-28 | 1979-06-20 | Christian Dippmann | Anordnung zur eingabe von direkt codierten daten mittels mehrfachschaltelement |
-
1980
- 1980-07-31 DE DE19803029033 patent/DE3029033C2/de not_active Expired
-
1981
- 1981-07-15 FI FI812233A patent/FI72000C/fi not_active IP Right Cessation
- 1981-07-17 AT AT316781A patent/AT380618B/de not_active IP Right Cessation
- 1981-07-24 FR FR8114409A patent/FR2488004A1/fr active Granted
- 1981-07-30 HU HU812227A patent/HU182365B/hu not_active IP Right Cessation
- 1981-07-30 GR GR65672A patent/GR74279B/el unknown
Also Published As
Publication number | Publication date |
---|---|
ATA316781A (de) | 1985-10-15 |
FI72000B (fi) | 1986-11-28 |
FI72000C (fi) | 1987-03-09 |
FR2488004A1 (fr) | 1982-02-05 |
GR74279B (hu) | 1984-06-21 |
FR2488004B3 (hu) | 1984-04-27 |
DE3029033C2 (de) | 1984-05-24 |
DE3029033A1 (de) | 1982-02-18 |
FI812233L (fi) | 1982-02-01 |
AT380618B (de) | 1986-06-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6002638A (en) | Memory device having a switchable clock output and method therefor | |
US4682294A (en) | Electric energy distributing devices comprising microprocessors | |
US4466064A (en) | Multiprocessor computer system for executing a splittable algorithm, notably a recursive algorithm | |
US4146750A (en) | Analog multiplexer control circuit | |
US4234934A (en) | Apparatus for scaling memory addresses | |
US4275455A (en) | Output interface card suitable for use with a programmable logic controller | |
US4200914A (en) | Memory programming control system for storing a wire number program of a ladder diagram for a programmable controller | |
US4320386A (en) | Selection and power reset circuit | |
HU182365B (en) | Circuit arrangement provided with data switches and store for storing parameters given by the data switches | |
US20070239907A1 (en) | Serial-connection and parallel-communication fast interface for PLC host and expansion device | |
JPH0823883B2 (ja) | ビデオレート画像プロセッサ | |
US4393469A (en) | Process control apparatus | |
US5072375A (en) | Microcomputer supporting selective analog-to-digital channels for conversion | |
US5410312A (en) | Digital/analog conversion device with two switched latches for simultaneous D/A conversion | |
US4015244A (en) | Selective addressing system | |
CN115221824B (zh) | 异步重构方法、装置和计算机设备 | |
JPH07273600A (ja) | ディジタルフィルタ | |
JP2905793B2 (ja) | 2出力インバーター | |
KR0131575B1 (ko) | 어드레스 발생회로 | |
SU404133A1 (ru) | Постоянное запоминающее устройство | |
HU196004B (en) | Control mechanism of programable control with program and mapping stores | |
KR950004950Y1 (ko) | 신호 변환장치 | |
SU471607A1 (ru) | Дешифратор дл адресно-ассоциативных запоминающих устройств | |
SU1497743A1 (ru) | Пересчетное устройство в @ -кодах Фибоначчи | |
KR940001104B1 (ko) | 전원리셋과 수동리셋의 구분회로 및 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
HU90 | Patent valid on 900628 | ||
HMM4 | Cancellation of final prot. due to non-payment of fee |