FR2803096A1 - Circuit integre comprenant des transistors haute tension et logiques et des cellules eprom - Google Patents

Circuit integre comprenant des transistors haute tension et logiques et des cellules eprom Download PDF

Info

Publication number
FR2803096A1
FR2803096A1 FR9916601A FR9916601A FR2803096A1 FR 2803096 A1 FR2803096 A1 FR 2803096A1 FR 9916601 A FR9916601 A FR 9916601A FR 9916601 A FR9916601 A FR 9916601A FR 2803096 A1 FR2803096 A1 FR 2803096A1
Authority
FR
France
Prior art keywords
polycrystalline silicon
layer
high voltage
transistors
sep
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR9916601A
Other languages
English (en)
Other versions
FR2803096B1 (fr
Inventor
Richard Foumel
Eric Mazaleyrat
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics SA
Original Assignee
STMicroelectronics SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by STMicroelectronics SA filed Critical STMicroelectronics SA
Priority to FR9916601A priority Critical patent/FR2803096B1/fr
Priority to US09/748,711 priority patent/US6653684B2/en
Publication of FR2803096A1 publication Critical patent/FR2803096A1/fr
Application granted granted Critical
Publication of FR2803096B1 publication Critical patent/FR2803096B1/fr
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/10Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
    • H01L27/105Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration including field-effect components
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B99/00Subject matter not provided for in other groups of this subclass

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Non-Volatile Memory (AREA)
  • Semiconductor Memories (AREA)

Abstract

L'invention concerne un circuit intégré comprenant des transistors MOS logiques, des cellules EPROM, et des transistors MOS haute tension. Chaque cellule EPROM comprend une grille flottante (5) constituée à partir d'un premier niveau de silicium polycristallin au-dessus d'un oxyde tunnel (7) et une grille de commande (9) constituée à partir d'un deuxième niveau de silicium polycristallin. Chaque transistor haute tension comprend une grille (205) correspondant à une portion du premier niveau de silicium polycristallin au-dessus d'une couche (202) dudit oxyde tunnel, la grille (205) étant recouverte d'une portion (211) de la seconde couche de silicium polycristallin sauf à des emplacements (205-1) où l'on souhaite prendre un contact sur la grille (205). La partie apparente (205-1) de la première couche de silicium polycristallin dans les transistors MOS haute tension est revêtue d'une couche de nitrure de silicium.

Description

CIRCUIT INTÉGRÉ =édPPMPM <B>DES</B> TRANSISTORS<B>HA=</B> TENSION<B>ET</B> <B>LOGIQUES ET DES CELLULES</B> EPROM présente invention concerne la réalisation de circuits intégrés comprenant divers types de composants élemen- taires, notamment des transistors MOS logiques, de type conplémentaire (CMOS), des cellules EPROM et des transistors pouvant supporter une tension plus élevée que les transistors MOS logiques. Bien entendu, la présente invention n'exclut pas de nombreux autres conposants, et même des composants bipolaires puissent être réalisés dans le même circuit intégré.
figures<B>1A,</B> 1B et<B>1C</B> représentent une vue en coupe selon une ligne A-A, une vue de dessus, et une vue en coupe selon une ligne<B>C</B> d'une cellule EPROM. Les figures<B>2A,</B> 2B et<B>2C</B> représentent une vue en coupe selon une ligne A-A, une de dessus et une vue en coupe selon une ligne C-C d'un transistor MOS logique. Ces deux composants sont fabriqués dans un<B>-</B> circuit integré. on s'intéresse plus particulièrement au<B>où</B> la structure de circuit intégré est extrêmement miniaturisée par exemple<B>à</B> structures dans lesquelles la largeur d'un motif élémentaire peut être de<B>0,25</B> gm.
composants élémentaires sont formés dans des zones éventuellement spécifiquement dopées d'un substrat<B>1</B> de type P. Ce substrat sera généralement une couche épitaxiée formée sur un substrat de silicium. mais il peut aussi s'agir d'une couche mince de silicium sur isolant. Les divers composants sont séparés les uns des autres par des zones d'oxyde épais<B>3.</B> De préférence, ces zones d'oxyde épais sont faites selon la technique dite STI (shallow trench insulation) consistant<B>à</B> creuser dans le substrat des tranchées puis<B>à</B> remplir ces tranchées d'oxyde. Ce remplis sage est généralement fait par dépôt uniforme d'une couche d'oxyde suivi d'un polissage mécanochin-dque. Bien que dans les dessins joints, la face supérieure de l'oxyde remplissant les tranchées<B>3</B> soit représentée comme étant exactement au même niveau que la face supérieure du substrat de silicium<B>1,</B> il pourra en pratique exister un léger décalage.
La cellule EPROM comprend une grille flottante<B>5</B> constituée d'une portion d'une première couche de silicium poly- cristallin formée au-dessus d'une couche d'oxyde mince<B>7,</B> parfois appelé oxyde tunnel. La grille flottante est revêtue et entourée d'une couche mince d'isolant, par exemple un sandwich oxyde- nitrure-oxyde (ONO) et est ensuite revêtue et, dans le mode de réalisation représenté, encadrée d'une portion d'une deuxième couche de silicium polycristallin <B>il</B> constituant une grille de commande. Des espaceurs <B>13</B> sont formés le long des parois latéra les de la deuxième couche de silicium polycristallin <B>11.</B> Diverses étapes d'implantation sont prévues pour former des régions de source et de drain. Une première implantation<B>15-1, 15-2</B> est masquée par la première couche de silicium polycristallin <B>5.</B> une deuxième implantation<B>16-1, 16-2</B> est masquée par la deuxième couche de silicium polycristallin <B>11.</B> Une troisième implantation <B>17-1, 17-2 à</B> niveau de dopage élevé est masquée par la structure élargie par les espaceurs <B>13.</B>
La zone active de la cellule EPROM correspond dans la vue de dessus de la figure 1B<B>à</B> l'intérieur d'un rectangle 20 entouré doxyde épais. L'ensemble de la structure est revêtu d'une couche isolante épaisse<B>23,</B> de préférence planarisée. Dans cette couche isolante sont formées des ouvertures 24,<B>25, 26</B> destinées<B>à</B> prendre respectivement des contacts avec la source <B>17-1,</B> le drain<B>17</B> et la grille de comnande <B>il.</B> Comme le montrent mieux les<B>f</B> igures 1B et<B>1C,</B> la grille de commande se prolonge de préférence au-dessus de l'oxyde épais<B>3</B> aux emplace ments des zones de contact.
Dans le transistor MOS illustré en figures<B>2A,</B> 2B,<B>2C,</B> une zone active est délimitée dans une portion du substrat. Dans la vue de dessus de la<B>f</B> igure 2B la zone active correspond<B>à</B> l'intérieur d'un rectangle<B>30</B> en dehors duquel existe la zone d'oxyde épais<B>3.</B> On notera que cette portion de substrat n'est pas nécessairement même nature que la portion de substrat P dans laquelle est formée la cellule EPROM. Il pourra s'agir d'une zone dans laquelle a été formé un caisson P par une diffusion spécifique. Le transistor MOS comprend une grille ili séparée du substrat par un oxyde mince<B>31. A</B> la périphérie de la grille<B>111</B> est formé un espaceur <B>113.</B> Les régions de source et de drain correspondent<B>à</B> des premières implantations<B>116-1, 116-2</B> délimi tées par la grille ili et<B>à</B> des deuxième implantations<B>117-1,</B> <B>117-2</B> délimitées par les espaceurs <B>113.</B> Comme précédemment, la structure est revêtue d'une couche d'un isolant épais<B>23</B> dans lequel sont formées des ouvertures de contact de source, de drain et de grille 34,<B>35</B> et<B>36.</B> Comme dans le cas précédent, le contact de grille est de préférence déporté au-dessus d'une région d'oxyde épais.
Les représentations des figures 1A-lC et 2A-2C sont extrêmement schématiques et sont seulement destinées<B>à</B> faire comprendre le type de structure des composants décrits. Les formes illustrées ne correspondent pas<B>à</B> des formes réelles. Notamment, dans les zones de contacts, au lieu de réaliser une seule ouverture de contact, on réalise généralement plusieurs ouvertures de contact parallèles les unes aux autres pour augmen ter la surface de contact sans augmenter la surface de chacune des ouvertures. D'autre part, les largeurs des diverses couches ne sont pas<B>à</B> l'échelle.<B>A</B> titre d'exemple, on se placera dans une configuration dans laquelle on a les paramètres suivants<B>:</B>
Figure img00040001
longueur <SEP> L <SEP> de <SEP> la <SEP> grille <SEP> <B>111</B> <SEP> du <SEP> transistor <SEP> <B>MOS</B> <SEP> 0,25 <SEP> jim,
<tb> épaisseur <SEP> de <SEP> lIcmyde <SEP> de <SEP> grille <SEP> <B>31</B> <SEP> du <SEP> transistor <SEP> <B>MOS <SEP> 5</B> <SEP> <I>nm,</I>
<tb> épaisseur <SEP> de <SEP> l'oxyde <SEP> tunnel <SEP> <B>7</B> <SEP> de <SEP> la <SEP> cellule <SEP> EPROM <SEP> <B>11</B> <SEP> nm,
<tb> épaisseur <SEP> de <SEP> la <SEP> couche <SEP> de <SEP> silicium <SEP> polycristallin <SEP> <B>100</B> <SEP> nm,
<tb> épaisseur <SEP> de <SEP> la <SEP> couche <SEP> <B>dIONO <SEP> 9 <SEP> 16</B> <SEP> nm,
<tb> épaisseur <SEP> la <SEP> couche <SEP> de <SEP> silicium <SEP> polycristallin <SEP> <B>il</B> <SEP> 250 <SEP> nm,
<tb> épaisseur <SEP> totale <SEP> de <SEP> la <SEP> couche <SEP> isolant <SEP> <B>23 <SEP> 1 <SEP> JÀM.</B> ,ordre des étapes de fabrication d,une telle structure est par exemple le suivant<B>:</B> <B>1)</B> formation des tranchées remplies d'isolant pour définir zones actives<B>;</B> 2) implantation de caissons P et<B>N,</B> respectivement pour transistors MOS <B>à</B> canal<B>N</B> et des transistors MOS <B>à</B> canal P <B>3)</B> premieres étapes de fabrication des cellules EPROM <B>à</B> savoir dépôt gravure de l'oxyde tunnel<B>7</B> et de la première couche de silicium polycristallin <B>5</B> et revêtement par une couche dIONO 4) suppression de couches spécifiques aux cellules EPROM les zones des transistors MOS <B>;</B> <B>5)</B> formation des oxydes de grille des transistors MOS <B>6)</B> pour transistors MOS et les cellules EPROM formation d'un deuxième niveau de silicium polycristallin et gravure ce deuxième niveau selon le contour des grilles des transis tors MOS et des grilles de conmiande de cellules EPROM formation d'espaceurs <B>;</B> <B>7)</B> dépôt d'une couche isolante épaisse<B>23</B> et formation d'ouver tures dans cette couche isolante épaisse pour contacter les régions de grille, de grille de ccmnande, de source et de drain.
Bien entendu, un processus réel corrprend de nombreuses autres étapes qui n'ont pas été mentionnées ici, notamment les diverses étapes d'implantation et de diffusion pour former les régions de source et de drain et pour doper les diverses couches de silicium polycristallin. En ce qui concerne la gravure des ouvertures de contact, on veut former simultanément des ouvertures de source et de drain 24, 25, 34,<B>35,</B> des ouvertures de contact sur des grilles de commande de cellules EEPROM <B>26,</B> et des ouvertures de contact sur des grilles de transistors MOS <B>36.</B> Etant donné que les ouvertures<B>26</B> et<B>36</B> débouchent sur des couches de silicium polycristallin relativement épaisses, il n'y a pas de problème particulier si la gravure entre l'oxyde<B>23</B> et le silicium poly- cristallin n'est pas extrêmement sélective puisque l'épaisseur de silicium polycristallin est suffisante pour absorber une légère surgravure.
On notera que, dans ces structures, il n'est prévu aucun contact sur des régions de silicium polycristallin corres pondant<B>à</B> la première couche de silicium polycristallin de grille flottante<B>5</B> qui est généralement très mince, d'une épaisseur de l'ordre de<B>100</B> nm, pour éviter des problèmes de passage de marche pour les couches suivantes. Etant donné la minceur de la couche <B>5,</B> la réalisation d'une ouverture de contact risquerait, en cas de mauvaise sélectivité de gravure entre loxyde <B>23</B> et le sili cium polycristallin, de percer la couche de silicium polycristal- lin <B>5</B> et même ensuite les couches d'oxyde sous-jacentes. On arriverait alors<B>à</B> des structures susceptibles de présenter des défauts importants.
Dans des circuits intégrés comprenant de la façon décrite précédemment, des transistors MOS de très petites din-en- sions, de longueur de grille de l'ordre de 0,25 pm ou moins, on a vu que l'épaisseur de l'oxyde de grille était de l'ordre de<B>5</B> nm. Cela signifie que de tels transistors ne peuvent pas supporter de façon sûre des tensions supérieures<B>à</B> 2,5 volts. or, les cellules EPROM du type illustré, ayant par exemple une épaisseur d'oxyde tunnel de l'ordre de<B>il</B> nm, ont besoin pour leur progranmtion de tensions de l'ordre de<B>8 à 10</B> volts. Ainsi, si l'on veut gérer ces tensions par des circuits logiques inclus dans le circuit intégré lui-même, il n'est pas possible dutiliser directement les transistors logiques décrits précédemment. Dans le cadre des technologies antérieures, dans lesquelles les transistors logiques pouvaient supporter des tensions de l'ordre de 4<B>à 5</B> volts, on utilisait généralement comme solution de connecter un certain nombre de transistors en cascode pour diviser la tension supportée par chacun d'eux. Par exemple, dans les technologies où la longueur de grille était de l'ordre de<B>0,</B> jÀm, on utilisait pour chaque élément de commande un montage cascode <B>à</B> quatre étages comprenant par exemple<B>10</B> transistors élémentaires. Néanmoins, de telles structures occupent une surface très in-portante et deviennent impossibles<B>à</B> utiliser la tension que peut supporter chaque transistor est réduite.
Un et de la présente invention est donc de réaliser un transistor compatible par ses étapes de fabrication avec une cellule EPROM ou un transistor MOS tel que décrit précédem ment mais qui puisse supporter les tensions de programmation des cellules EEPROM.
Un autre objet de la présente invention est de prévoir un tel transistor qui puisse être réalisé sans augmenter le nombre d'étapes fabrication mais seulement en modifiant la forme de certains masques.
Pour atteindre ces objets, la présente invention pré voit un circuit intégré comprenant des transistors MOS logiques, des cellules EPROM, et des transistors MOS haute tension, dans lequel chaque cellule EPROM comprend une grille flottante consti tuée<B>à</B> partir un premier niveau de silicium polycristallin au- dessus d'un oxyde tunnel et une grille de commande constituée<B>à</B> partir d'un deuxième niveau de silicium polycristallin <B>;</B> chaque transistor MOS logique comprend une grille constituée<B>à</B> partir d'une portion deuxième niveau de silicium polycristallin au- dessus d'un oxyde très mince<B>;</B> chaque transistor haute tension comprend une grille correspondant<B>à</B> une portion du premier niveau de silicium polycristallin au-dessus d'une couche dudit oxyde tunnel, la grille étant recouverte d'une portion de la seconde couche de silicium polycristallin sauf<B>à</B> des emplacements oÙ l'on souhaite prendre un contact sur la grille. La partie apparente de la première couche de silicium polycristallin dans les transis tors MOS haute tension est revêtue d'une couche de nitrure de silicium. Selon un mode de réalisation de la présente invention, les parties apparentes des première et deuxième couches de silicium polycristallin sont revêtues de nitrure de silicium.
Selon un mode de réalisation de la présente invention, la zone de drain des transistors haute tension comporte une région de caisson séparée de la zone de drain en contact avec canal par une région s'étendant sous une portion d'oxyde épais.
un procédé de fabrication d'un tel circuit intégre comprend les étapes suivantes<B>:</B> depôt et gravure, dans les régions des cellules EPROM et des transistors haute tension d'une couche d'oxyde tunnel d'une prerniere couche de silicium polycristallin et d'une couche d'isolant<B>;</B> élimination des couches qui viennent d'être déposées dans les régions où doivent être formés les transistors MOS logiques et formation de l'oxyde de grille des transistors MOS logiques<B>;</B> depôt et gravure d'un deuxième niveau de silicium poly- cristallin pour former les grilles de commande des cellules EPROM et les grilles des transistors MOS logiques ainsi qu'une zone d'encapsulation de grilles des transistors haute tension formation d'espaceurs <B>;</B> nitruration des surfaces apparentes des première et deuxième couches de silicium polycristallin et des régions de drain et de source<B>;</B> depôt d'une couche isolante épaisse<B>;</B> et ouverture de contacts.
Selon un mode de réalisation de la présente invention, l'étape de nitruration est précédée d'une étape de siliciuration. Selon un mode de réalisation de la présente invention l'étape d'ouverture des contacts comprend les étapes consistant a ouvrir un masque aux emplacements souhaités<B>;</B> graver de façon anisotrope des ouvertures jusqu'à détecter que l'on atteint des zones de nitrure de silicium<B>;</B> et continuer la gravure pendant un temps préétabli pour assurer que l'on vient en contact avec le nitrure supérieur des zones de grille des transistors haute ten sion avec les zones de source et de drain des divers éléments.
Ces objets, caractéristiques et avantages, ainsi que d'autres de la présente invention seront exposés en détail dans la description suivante de modes de réalisation particuliers faite a titre non-limitatif en relation avec les figures jointes parmi lesquelles<B>:</B> les figures<B>1A,</B> 1B et<B>1C</B> représentent respectivement une vue en coupe selon une première direction, une vue de dessus et une vue en coupe selon une deuxième direction d'une cellule EPROM classique<B>;</B> les figures<B>2A,</B> 2B et<B>2C</B> représentent respectivement une vue en coupe selon une première direction, une vue dessus et une vue en coupe selon une deuxième direction d'un transistor MOS logique classique<B>;</B> les figures<B>3A,</B> 3B et<B>3C</B> représentent respectivement une vue en coupe selon une première direction, une vue dessus et une vue en coupe selon une deuxième direction d'un transistor MOS selon la présente invention<B>;</B> et les figures 4A, 4B représentent une vue en coupe et une vue de dessus d'une variante de réalisation d'un transistor MOS selon présente invention.
On rappellera que les diverses figures ne sont tra cées<B>à</B> échelle mais que leurs dimensions ont été arbitrairement dilatées pour faciliter la représentation des éléments decrits. Par ailleurs, en ce qui concerne les dimensions particulières, l'honTne de l'art fera appel<B>à</B> son expérience et<B>'</B> éventuellement, aux indications spécifiques données dans la présente description.
Un mode de réalisation d'un transistor "haute tension" selon présente invention est illustré en figures<B>3A,</B> 3B et<B>3C,</B> les<B>f</B> igures <B>3A</B> et<B>3C</B> étant des vues en coupe selon la ligne A-A et selon la ligne C-C de la figure 3B, respectivement.
Le transistor est formé autour d'une zone active 40, illustrée en figure 3B. Ce transistor utilise comme grille une portion<B>205</B> de la première couche de silicium polycristallin formée au-dessus d'un oxyde<B>207</B> identique<B>à</B> loxyde tunnel<B>7</B> décrit en relation avec la<B>f</B> igure <B>1.</B> Cet oxyde a dans la techno logie considérée une épaisseur de<B>il</B> run, au lieu d'une épaisseur de<B>5</B> nm pour l'oxyde des transistors MOS logiques tels que repré sentés en figure 2. Cette épaisseur de<B>11</B> nm permet de supporter les tensions de<B>8 à 10</B> volts sur la grille.
En outre, on maintient de préférence une portion 211 de la deuxième couche de silicium polycristallin au-dessus et autour de la grille 205 du transistor. Cette grille<B>205</B> comprend toutefois une partie<B>205-1</B> qui se prolonge au delà de la portion 211, au-dessus de l'oxyde épais<B>3,</B> comme cela est représenté en figures 3B et<B>3C.</B>
Selon une caractéristique essentielle de la présente invention, juste après formation des espaceurs <B>213</B> (qui corres pondent aux espaceurs <B>13</B> de la<B>f</B> igure <B>1</B> et aux espaceurs <B>113</B> de la figure 2), tandis que la partie 205-1 de la première couche de silicium polycristallin est apparente, ainsi que la surface supé rieure de la deuxième couche de silicium polycristallin 211, on procède<B>à</B> une nitruration sélective du silicium pour former une couche de nitrure de silicium 41 au-dessus de la région 205-1 et une couche de nitrure de silicium 42 au-dessus de la couche 221. On notera que l'on procède simultanément<B>à</B> une nitruration des surfaces supérieures des régions<B>il</B> de la<B>f</B> igure <B>1</B> et<B>111</B> de la <B>f</B> igure 2, ainsi que des surfaces apparentes de drain et de source.
Grâce<B>à</B> cette étape de nitruration, de préférence précédée d'une étape de siliciuration, on peut former les ouver tures de contact de drain-source 44, 45 en même temps qu'une ouverture de contact de grille du transistor de commande 46 au- dessus de la région 205-1. On forme aussi de préférence une ouverture 47 au-dessus de la région 211 dans le but de court- circuiter ensuite la grille<B>205</B> du transistor et la région 211 qui la recouvre. Un avantage de la nitruration est que la gravure de l'oxyde de silicium qui constitue la couche<B>23</B> est extrêmement sélective par rapport<B>à</B> la gravure du nitrure de silicium. Lors de la gravure, on détecte d'abord l'instant oÙ l'ouverture 47 atteint la surface supérieure du nitrure de silicium 42 recou vrant la couche 211. On poursuit alors la gravure pendant un tenps déterminé pour être certain que l'ouverture 46 atteint la surface supérieure du nitrure de silicium 41 et que les ouver tures 44 et 45 atteignent la surface supérieure nitrurée des régions de drain et de source. Pendant cette deuxième phase de gravure, en raison de la forte sélectivité de gravure oxyde/nitrure, on ne risque pas de traverser les couches de nitrure et ensuite de traverser la couche très mince de silicium polycristallin 205 dans sa région 205-1. fois les ouvertures formées, on procédera<B>à</B> une gravure sélective du nitrure de sili cium au fond des ouvertures avant de réaliser de façon classique des vias métalliques dans les ouvertures.
Ainsi, le transistor %%haute tension" selon la présente invention est parfaitement co-apatible avec le procédé de fabrica tion d'une cellule EPROM décrit en relation avec la figure<B>1</B> et d'un transistor MOS logique décrit en relation avec la figure 2. En effet, si l'on reprend les étapes<B>1 à 7</B> de fabrication décrites précédemment<B>:</B> <B>-</B> les deux premières étapes sont bien entendu conTrunes <B>-</B> lors de la troisième étape, en même temps que l'on forme et que l'on délimite l'oxyde tunnel<B>7,</B> le silicium polycristallin <B>5</B> et la couche d'ONO <B>9,</B> on forme l'oxyde de grille<B>207,</B> la grille 205 et l'isolant<B>209</B> du transistor haute tension<B>;</B> <B>- à</B> la quatrième étape, on préserve les couches<B>207,</B> 205,<B>209</B> formées dans la région des transistors haute tension comme les régions<B>7, 5, 9</B> formées dans la région des cellules EPROM <B>;</B> <B>-</B> la cinquième étape ne concerne pas transistors MOS haute tension<B>;</B> <B>à</B> la sixième étape, on forme et on délin-dte la région de deuxième niveau de silicium polycristallin en même temps que les régions<B>11</B> et<B>111 ;</B> lors de la gravure de la région<B>1</B> on veille<B>à</B> laisser déborder une partie 205-1 du premier niveau silicium polycristallin, comme cela est représenté en figure<B>3C ;</B> la formation des espaceurs est la même<B>;</B> la septieme étape est commune<B>;</B> la formation des ouvertures <B>à</B> 47 transistor selon l'invention est réalisée temps la formation des ouvertures 24-26 des cellules EPROM et 34- transistors MOS logiques.
La seule étape rajoutée est une étape de nitruration qui agit<B>à</B> fois sur les parties apparentes du deuxième niveau de silicium polycristallin, sur la partie<B>205-1</B> du premier niveau de silicium polycristallin constituant la grille des transistors selon l'invention et sur les régions de drain et de source.
Ainsi, le procédé selon la présente invention rajoute aucune étape de masquage par rapport au procédé classique. Seule la forme des masques est modifiée au niveau des transistors haute tension<B>à</B> former.
figures 4A et 4B représentent des vues similaires aux vues des<B>f</B> igures <B>3A</B> et 3B et illustrent une variante de réalisation d'un transistor selon la présente invention. vue en coupe similaire<B>à</B> celle de la figure<B>3C</B> n'a pas été représen tée car elle serait identique.
La structure de la figure 4 est identique<B>à</B> celle de la figure<B>3</B> côté source. Elle en diffère par la structure côté drain, cette structure côté drain étant du type<B>à</B> drain déporté (drift drain). Pour mieux ccmprendre la structure, on se réferera <B>d 1</B> abord<B>à</B> la vue de dessus de la<B>f</B> igure 4B. La zone active est délimitée d'une part par un rectangle<B>50</B> qui, côté source, est sensiblement identique au rectangle 40 de la figure 3B. Par contre, cette zone active est interrompue avant la limite rieure de la grille et une autre zone active de drain<B>51</B> est définie côté drain, écartée par rapport<B>à</B> la grille, sensiblement de la façon représentée. Un rectangle<B>52</B> définit la limite d'une implantation de caisson<B>N,_</B> similaire<B>à</B> celle réalisée aux empla cements où on veut former des transistors MOS logiques<B>à</B> canal P. En figure 4A, la même référence 52 a été utilisée pour dési gner l'ef de l'implantation réalisée dans l'ouverture du masque<B>52.</B> voit que la zone de canal<B>53</B> du transistor s étend entre la limite de la région diffusée<B>315-1</B> qui correspond<B>à</B> la région<B>215</B> de la<B>f</B> igure <B>3A</B> et la limite du caisson<B>N .</B> En suite, la région de drain passe sous une tranchée d'isolement<B>3-1</B> avant de rejoindre une région de contact<B>317-2</B> qui correspond<B>à</B> la région<B>217-2</B> de la figure<B>3A.</B> Le faible niveau de dopage du caisson<B>N 52</B> génère une zone de déplétion de la jonction donc une répartition du champ électrique. Le champ vu par l'oxyde est alors faible, ce qui évite les risques de claquage.
Bien entendu, la présente invention est susceptible de nombreuses variantes et modifications, notamment en qui concerne les dimensions qui pourront être choisies dans des plages situées au moins<B>à 50</B> '-*. autour des valeurs indiquées<B>à</B> titre d'exemple. De nême, les matériaux et notamment les maté riaux isolants pourront être choisis de diverses natures. Bien que l'on ait décrit<B>à</B> titre d'exemple un transistor MOS <B>à</B> canal <B>N,</B> l'invention s'applique bien entendu aussi<B>à</B> la réalisation d'un transistor MOS <B>à</B> canal P, en modifiant de façon appropriée les divers types de conductivité. Enfin, comme on l'a indiqué précédenT#nt, les topologies des divers composants pourront être choisies par l'homme de l'art en fonction des usages et des impé ratifs spécifiques recherchés.

Claims (1)

  1. PJ#àIÇATIONS <B>1.</B> Circuit intégré comprenant des transistors MOS logiques, des cellules EPROM, et des transistors MOS haute tension, dans lequel<B>:</B> chaque cellule EPROM comprend une grille flottante<B>(5)</B> constituée<B>à</B> partir d'un premier niveau de silicium poly- cristallin au-dessus d'un oxyde tunnel<B>(7)</B> et une grille de commande<B>(9)</B> constituée<B>à</B> partir d'un deuxième niveau de silicium polycristallin <B>;</B> chaque transistor MOS logique conprend une grille<B>(11)</B> constituée<B>à</B> partir d'une portion du deuxieme niveau de silicium polycristallin au-dessus d'un oxyde très mince<B>(31) ;</B> chaque transistor haute tension comprend une grille <B>(205)</B> correspondant<B>à</B> une portion du premier niveau de silicium polycristallin au-dessus d'une couche (202 dudit oxyde tunnel, la grille<B>(205)</B> étant recouverte d'une portion (211) de la seconde couche de silicium polycristallin sauf<B>à</B> des emplacements (205-1) oÙ l'on souhaite prendre un contact sur la grille<B>(205) ;</B> caractérisé en outre en ce que la partie apparente (205-1) de la première couche de silicium polycristallin dans les transistors MOS haute tension est revêtue d'une couche de nitrure de silicium. 2. Circuit intégré selon la revendication<B>1,</B> caracté risé en ce que les parties apparentes des première et deuxième couches de silicium polycristallin sont revêtues de nitrure de silicium. <B>3.</B> Circuit intégré selon la revendication<B>1,</B> caracté risé en ce que la zone de drain (317-2) des transistors haute tension comporte une région de caisson<B>(52)</B> séparée de la zone de drain en contact avec le canal par une région s'étendant sous une portion d'oxyde épais. 4. Procédé de fabrication d'un circuit intégré selon la revendication<B>1,</B> caractérisé en ce qu'il comprend les étapes suivantes<B>:</B> dépôt et gravure, dans les régions des cellules EPROM et des transistors haute tension d'une couche d'oxyde tunnel<B>(7,</B> <B>207), d'</B> première couche de silicium polycristallin <B>(5, 205)</B> et d'une couche d'isolant<B>(9, 209) ;</B> élimination des couches qui viennent d'être déposées dans les régions où doivent être formés les transistors MOS logiques formation de l'oxyde de grille<B>(31)</B> des transistors MOS logiques<B>;</B> dépôt et gravure d'un deuxième niveau de silicium poly- cristallin <B>(il, 111,</B> 211) pour former les grilles commande des cellules EPROM et les grilles des transistors MOS logiques ainsi qu'une zone d'encapsulation de grilles des transistors haute tension<B>;</B> formation d'espaceurs <B>(13, 113, 213)</B> nitruration (41, 42) des surfaces apparentes des première deuxième couches de silicium polycristallin et des régions drain et de source<B>;</B> dépôt d'une couche isolante épaisse<B>(23) -</B> et ouverture de contacts. <B>.</B> Procédé selon la revendication 4, caractérisé en ce que l'étape de nitruration est précédée d'une étape de siliciu- ration Procédé selon la revendication 4, caractérisé en ce que l'étape d'ouverture des contacts comprend les étapes suivantes<B>:</B> ouvrir un masque aux emplacements souhaités graver de façon anisotrope des ouvertures jusqu'à détecter que l'on atteint des zones de nitrure de silicium<B>;</B> et continuer la gravure pendant un temps préétabli pour assurer que l'on vient en contact avec le nitrure supérieur des zones de grille des transistors haute tension et avec les zones de source et de drain des divers éléments.
FR9916601A 1999-12-28 1999-12-28 Circuit integre comprenant des transistors haute tension et logiques et des cellules eprom Expired - Fee Related FR2803096B1 (fr)

Priority Applications (2)

Application Number Priority Date Filing Date Title
FR9916601A FR2803096B1 (fr) 1999-12-28 1999-12-28 Circuit integre comprenant des transistors haute tension et logiques et des cellules eprom
US09/748,711 US6653684B2 (en) 1999-12-28 2000-12-22 Integrated circuit including high-voltage and logic transistors and EPROM cells

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR9916601A FR2803096B1 (fr) 1999-12-28 1999-12-28 Circuit integre comprenant des transistors haute tension et logiques et des cellules eprom

Publications (2)

Publication Number Publication Date
FR2803096A1 true FR2803096A1 (fr) 2001-06-29
FR2803096B1 FR2803096B1 (fr) 2002-04-12

Family

ID=9553932

Family Applications (1)

Application Number Title Priority Date Filing Date
FR9916601A Expired - Fee Related FR2803096B1 (fr) 1999-12-28 1999-12-28 Circuit integre comprenant des transistors haute tension et logiques et des cellules eprom

Country Status (2)

Country Link
US (1) US6653684B2 (fr)
FR (1) FR2803096B1 (fr)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3594550B2 (ja) * 2000-11-27 2004-12-02 シャープ株式会社 半導体装置の製造方法
KR100483588B1 (ko) * 2002-07-11 2005-04-18 주식회사 하이닉스반도체 난드형 플래시 메모리 소자의 셀렉트 라인 형성 방법
US7052959B2 (en) * 2004-01-08 2006-05-30 Semiconductor Components Industries, Llc Method of forming an EPROM cell and structure therefor

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3107543A1 (de) * 1980-02-27 1981-12-24 Hitachi, Ltd., Tokyo Integrierte halbleiterschaltungsvorrichtung und verfahren zu ihrer herstellung
EP0379449A1 (fr) * 1989-01-17 1990-07-25 STMicroelectronics S.A. Procédé de fabrication de circuits intégrés
US5182719A (en) * 1988-06-09 1993-01-26 Hitachi, Ltd. Method of fabricating a second semiconductor integrated circuit device from a first semiconductor integrated circuit device
JPH06151879A (ja) * 1992-10-31 1994-05-31 Nec Corp Mos型半導体装置
EP0663695A2 (fr) * 1993-12-27 1995-07-19 Kabushiki Kaisha Toshiba Dispositif de mémoire semi-conductrice non-volatile programmable et effaçable électriquement ayant des grilles de sélection et un petit nombre de trous de contact, et procédé de fabrication associé

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5270944A (en) 1988-06-09 1993-12-14 Hitachi, Ltd. Semiconductor integrated circuit device and process for manufacturing the same
US5212541A (en) * 1991-04-18 1993-05-18 National Semiconductor Corporation Contactless, 5v, high speed eprom/flash eprom array utilizing cells programmed using source side injection
EP0802569B1 (fr) * 1996-04-15 2003-09-24 STMicroelectronics S.r.l. FLASH-EPROM intégrée avec une EEPROM
TW400609B (en) * 1998-08-04 2000-08-01 United Microelectronics Corp The structure of flash memory and its manufacturing method

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3107543A1 (de) * 1980-02-27 1981-12-24 Hitachi, Ltd., Tokyo Integrierte halbleiterschaltungsvorrichtung und verfahren zu ihrer herstellung
US5182719A (en) * 1988-06-09 1993-01-26 Hitachi, Ltd. Method of fabricating a second semiconductor integrated circuit device from a first semiconductor integrated circuit device
EP0379449A1 (fr) * 1989-01-17 1990-07-25 STMicroelectronics S.A. Procédé de fabrication de circuits intégrés
JPH06151879A (ja) * 1992-10-31 1994-05-31 Nec Corp Mos型半導体装置
EP0663695A2 (fr) * 1993-12-27 1995-07-19 Kabushiki Kaisha Toshiba Dispositif de mémoire semi-conductrice non-volatile programmable et effaçable électriquement ayant des grilles de sélection et un petit nombre de trous de contact, et procédé de fabrication associé

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
PATENT ABSTRACTS OF JAPAN vol. 018, no. 464 (E - 1598) 29 August 1994 (1994-08-29) *

Also Published As

Publication number Publication date
US20010019163A1 (en) 2001-09-06
FR2803096B1 (fr) 2002-04-12
US6653684B2 (en) 2003-11-25

Similar Documents

Publication Publication Date Title
EP2009682B1 (fr) Transistor à effet de champ de type finfet isolé du substrat
EP0426250B1 (fr) Procédé pour fabriquer un dispositif à transistors MIS ayant une grille débordant sur les portions des régions de source et de drain faiblement dopées
EP0517607B1 (fr) Procédé de fabrication d&#39;une cellule de mémoire non volatile et cellule de mémoire obtenue
FR2823009A1 (fr) Procede de fabrication d&#39;un transistor vertical a grille isolee a faible recouvrement de la grille sur la source et sur le drain, et circuit integre comportant un tel transistor
EP3273483B1 (fr) Procédé de fabrication d&#39;un transistor bipolaire de type pnp en parallèle de la fabrication d&#39;un transistor bipolaire de type npn et de transistors mos à canal n et à canal p
FR2654258A1 (fr) Procede pour fabriquer un dispositif a transistor mis ayant une electrode de grille en forme de &#34;t&#34; inverse.
FR2795555A1 (fr) Procede de fabrication d&#39;un dispositif semi-conducteur comprenant un empilement forme alternativement de couches de silicium et de couches de materiau dielectrique
FR2806832A1 (fr) Transistor mos a source et drain metalliques, et procede de fabrication d&#39;un tel transistor
FR2652448A1 (fr) Procede de fabrication d&#39;un circuit integre mis haute tension.
FR2823010A1 (fr) Procede de fabrication d&#39;un transistor vertical a grille isolee a quadruple canal de conduction, et circuit integre comportant un tel transistor
FR2821483A1 (fr) Procede de fabrication d&#39;un transistor a grille isolee et a architecture du type substrat sur isolant, et transistor correspondant
EP1192653A1 (fr) Procede de gravure laterale par trous pour fabriquer des dispositifs semi-conducteurs
FR2853454A1 (fr) Transistor mos haute densite
FR3070534A1 (fr) Procede de fabrication d&#39;elements capacitifs dans des tranchees
EP0581625B1 (fr) Composant életronique multifonctions, notamment élément à résistance dynamique négative, et procédé de fabrication correspondant
EP0577498B1 (fr) Transistor JFET vertical à mode de fonctionnement bipolaire optimisé et procédé de fabrication correspondant
FR2810792A1 (fr) Transistor mos vertical a grille enterree et procede de fabrication de celui-ci
FR3040538A1 (fr) Transistor mos et son procede de fabrication
FR3067516A1 (fr) Realisation de regions semiconductrices dans une puce electronique
FR2850791A1 (fr) Composant unipolaire vertical
FR2803096A1 (fr) Circuit integre comprenant des transistors haute tension et logiques et des cellules eprom
FR2803101A1 (fr) Procede de fabrication de composants de puissance verticaux
FR3096832A1 (fr) Structure de transistor
EP0522938B1 (fr) Procédé de fabrication d&#39;un transistor à effet de champ vertical, et transistor obtenu par ce procédé
WO1986001336A1 (fr) Procede de fabrication d&#39;un circuit integre de type mis

Legal Events

Date Code Title Description
ST Notification of lapse

Effective date: 20070831