FR2737626A1 - Dispositif et procede pour regler la frequence d'accord d'un demodulateur pll - Google Patents
Dispositif et procede pour regler la frequence d'accord d'un demodulateur pll Download PDFInfo
- Publication number
- FR2737626A1 FR2737626A1 FR9509326A FR9509326A FR2737626A1 FR 2737626 A1 FR2737626 A1 FR 2737626A1 FR 9509326 A FR9509326 A FR 9509326A FR 9509326 A FR9509326 A FR 9509326A FR 2737626 A1 FR2737626 A1 FR 2737626A1
- Authority
- FR
- France
- Prior art keywords
- frequency
- signal
- circuit
- value
- vco
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title abstract description 20
- 239000000919 ceramic Substances 0.000 abstract description 23
- 230000015572 biosynthetic process Effects 0.000 abstract description 8
- 238000003786 synthesis reaction Methods 0.000 abstract description 8
- 230000004044 response Effects 0.000 abstract description 7
- 239000013078 crystal Substances 0.000 description 17
- 238000010586 diagram Methods 0.000 description 7
- 238000004519 manufacturing process Methods 0.000 description 7
- 239000006185 dispersion Substances 0.000 description 6
- 230000007774 longterm Effects 0.000 description 4
- 239000010453 quartz Substances 0.000 description 4
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 4
- 238000010998 test method Methods 0.000 description 4
- 230000000694 effects Effects 0.000 description 3
- 230000008901 benefit Effects 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 238000009776 industrial production Methods 0.000 description 2
- 238000005259 measurement Methods 0.000 description 2
- 238000004377 microelectronic Methods 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 238000006467 substitution reaction Methods 0.000 description 2
- 230000002194 synthesizing effect Effects 0.000 description 2
- 230000032683 aging Effects 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 230000000712 assembly Effects 0.000 description 1
- 238000000429 assembly Methods 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 230000009849 deactivation Effects 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 230000003993 interaction Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000003860 storage Methods 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D3/00—Demodulation of angle-, frequency- or phase- modulated oscillations
- H03D3/02—Demodulation of angle-, frequency- or phase- modulated oscillations by detecting phase difference between two signals obtained from input signal
- H03D3/24—Modifications of demodulators to reject or remove amplitude variations by means of locked-in oscillator circuits
- H03D3/241—Modifications of demodulators to reject or remove amplitude variations by means of locked-in oscillator circuits the oscillator being part of a phase locked loop
- H03D3/244—Modifications of demodulators to reject or remove amplitude variations by means of locked-in oscillator circuits the oscillator being part of a phase locked loop combined with means for obtaining automatic gain control
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
La présente invention concerne un dispositif et un procédé pour mettre en oeuvre la fréquence d'accord d'un démodulateur PLL (100) qui comporte un VCO (110). Un circuit (150) effectuant la synthèse de la fréquence est utilisé pour commander le VCO par l'intermédiaire d'un premier chemin de commande commuté. Un circuit de comparaison (160) fournit un premier signal qui correspond à la différence entre la fréquence de sortie du VCO et une référence de fréquence. Un circuit de commande (180) est fourni, qui répond à une pluralité de signaux comportant le premier signal pour commander le dispositif en fonctionnement. Le dispositif comporte en outre: un oscillateur à résonateur céramique pour fournir la fréquence de référence; une mémoire non volatile (MEM) pour stocker la valeur du premier signal; et un circuit de comparaison pour comparer la valeur du premier signal mise en mémoire avec la valeur courante du premier signal de manière à produire un second signal pour régler la fréquence d'accord du circuit effectuant la synthèse de la fréquence en réponse au second signal.
Description
DISPOSITIF ET PROCEDE POUR REGLER LA FREQUENCE
D'ACCORD D'UN DEMODULATEUR PLL
La présente invention se rapporte à un dispositif et un procédé pour régler la fréquence d'accord d'un démodulateur à boucle de verrouillage de phase de type dit PLL. Elle à pour but de compenser les effets de dispersion et de vieillissement de la fréquence de
référence d'un résonateur céramique associé.
La présente invention est applicable à des systèmes qui reçoivent une pluralité de fréquences porteuses et est particulièrement applicable à la démodulation du son qui est associé avec des
récepteurs analogiques satellites.
La figure 1 illustre un schéma-bloc de base d'un circuit qui est utilisé pour régler la fréquence d'accord d'un démodulateur 100 à boucle de
verrouillage de phase.
Le démodulateur 100 à boucle de verrouillage de phase comporte: un oscillateur commandé par une tension dit VCO, 110; un détecteur de phase 120; un filtre passe-bas 130; et un atténuateur programmable
140.
Le montage pour le réglage de la fréquence d'accord du démodulateur à boucle de verrouillage de phase (PLL) comporte: un premier et un second interrupteurs Si, S2, qui sont respectivement commandés par des signaux en opposition de phase CS et NCS; un condensateur 145; un montage 150 qui effectue une synthèse de fréquences; un comparateur de fréquences 160; un générateur de fréquence de
référence 170; et un circuit de commande 180.
L'approche adoptée pour la démodulation à l'aide de ce montage est la démodulation directe. Ceci signifie que la démodulation du signal est faite
directement à la fréquence de la sous-porteuse, c'est-
à-dire qu'il n'y a pas de décalage de fréquence. Le VCO 110 du démodulateur PLL 100 est commandé par le circuit 150 qui effectue la synthèse de la fréquence. L'atténuateur ajustable 140 procure la commande de gain des démodulateurs PLL, c'est-à-dire les plages de synchronisation et de captures. Une telle précision est nécessaire de manière à éviter le verrouillage sur une sous-porteuse adjacente non désirée et pour être
compatible avec différentes déviations des sous-
porteuses.
Les demandes de brevets britanniques GB-
9320067.3, GB-9320068.1 et GB-9320069.9, qui ont toutes pour ayant droit SGS-THOMSON Micro Electronics Ltd., décrivent plus en détail la structure et le fonctionnement du schéma bloc de base de la figure 1
et sont incorporées ci-dessous par référence.
La figure 2 illustre un schéma bloc de base d'un
circuit 150 qui effectue la synthèse de la fréquence.
Le circuit 150 qui effectue la synthèse de la fréquence comporte: un diviseur de fréquences programmable 200, un comparateur de phases 210 pour comparer la fréquence de signaux de fréquence fDIV et fREF qui sont respectivement fournis par le diviseur de fréquences programmable 200 et le générateur de fréquence de référence 170, et un montage IS1, IS2, S3, S4 commandé capable de fournir ou d'absorber un courant, pour fournir/ absorber du courant à/ depuis l'entrée du VCO par l'intermédiaire du commutateur S2: les interrupteurs S3 et S4 étant commandés, pendant le fonctionnement, par les sorties du comparateur de phases 210. Avec des charges et des décharges successives à travers S2, la tension aux bornes du condensateur 145 atteint une valeur requise pour commander le VCO Les demandes de brevets britanniques GB- 9320067.3 et GB-9320069.9 ci-dessus mentionnées décrivent plus en détail la structure et le fonctionnement du schéma bloc de base de la figure 2. Des produits commerciaux qui utilisent des schémas blocs des figures 1 et 2 sont disponibles chez SGS-THOMSON Micro Electronics et sont désignés par les numéros de pièces détachées STV0020, STV0030, STV0042 et STV0056. Les STV0042/56 sont commentés par une feuille de "caractéristiques préliminaires" (datée de
mai 1995) qui est incorporée ci-dessous par référence.
Le générateur de fréquence de référence 170 illustré dans les figures 1 et 2 est normalement fourni par un montage oscillateur qui inclut un
cristal à effet piézo-électrique.
Il est bien connu dans la technique que les cristaux à effet piézoélectrique, communément appelés cristaux de quartz ou simplement cristaux, peuvent être fabriqués de manière à ce que leur fréquence de résonance soit très précise. En outre, il est possible de contrôler de manière très précise la dispersion entre un cristal de quartz et un autre, ou, en d'autres mots, les tolérances de fabrication qui peuvent être obtenues pour une série de cristaux de
quartz peuvent être extrêmement élevées.
De manière typique, la tolérance en fréquence d'un cristal à un autre varie d'approximativement 0,001 % et la stabilité en fréquence de approximativement 0,01 %: ici la stabilité en fréquence est définie comme la tolérance en fréquence sur une gamme de température de fonctionnement par
rapport à la fréquence à une température de référence.
De plus, même si la stabilité à long terme d'un cristal est affectée par un nombre de facteurs complexe, sa variation sur une période de dix ans par
exemple sera de manière typique 0,001 %.
Bien qu'un cristal piézo-électrique soit utilisé pour fournir une référence de fréquence précise liée, il souffre cependant du problème d'être cher. Cette dépense est bien sûr relative aux composants avec
lesquels il est associé.
Le coût général des systèmes incorporant des semi-conducteurs se réduit rapidement du fait du
processus et des procédés modernes d'intégration.
Cependant, comme la science et la technologie
associées à la fabrication de cristaux piézo-
électrique évoluent, relativement aux dispositifs à semi-conducteurs, à un rythme bien plus bas, le coût associé à la fabrication de tels cristaux précis et liés devient par conséquent de plus en plus important
en terme de coûts globaux du système.
Par conséquent, un objet de la présente invention est de fournir une solution alternative, efficace en
terme de coût, à celle d'un cristal piézo-électrique.
Un autre objet de la présente invention est de
fournir une solution alternative à un cristal piézo-
électrique qui fournit une tolérance de fréquence raisonnable et une stabilité de fréquence à long terme
et à court terme raisonnables.
Un autre objet de la présente invention est de remplacer le cristal piézo-électrique par un
résonateur céramique meilleur marché.
Un autre objet de la présente invention est de compenser tous les changements en termes de tolérance de fréquence et de stabilité d'un résonateur céramique. De manière à atteindre ces buts, la présente invention propose un dispositif pour régler la fréquence d'accord d'un démodulateur à boucle de verrouillage de phase qui inclut un oscillateur
commandé par une tension et un premier interrupteur.
Le dispositif inclut également un montage qui effectue la synthèse de la fréquence dont la sortie est reliée à un second interrupteur. Le montage qui effectue la synthèse de la fréquence reçoit une sortie d'un oscillateur commandé par la tension qui est proportionnelle à la fréquence de l'oscillateur commandé par une tension et une fréquence de référence pour commander, en fonctionnement, par l'intermédiaire dudit second interrupteur, l'oscillateur commandé par une tension. Il est également inclus dans le dispositif un montage pour procurer un premier signal qui correspond à la différence entre la fréquence de sortie de l'oscillateur commandé par une tension et la fréquence de référence et un montage qui répond à une pluralité de signaux comprenant le premier signal pour commander, en fonctionnement, le dispositif, y compris pour choisir la fréquence d'accord du montage qui effectue la synthèse de la fréquence. Le dispositif comporte de plus: un oscillateur à résonateur céramique dans le générateur de fréquence de référence de façon à fournir la fréquence de référence; un circuit de verrouillage ou autre montage à mémoire convenant pour mettre en mémoire la valeur du premier signal; un montage de comparaison et de d'étalonnage qui est capable de comparer la valeur mise en mémoire du premier signal avec la valeur courante du premier signal de manière à produire un second signal pour ajuster la fréquence d'accord du montage qui effectue la synthèse de la fréquence en réponse au second signal, c'est-à-dire pour calibrer la fréquence d'accord du montage qui effectue la synthèse de la fréquence. Selon d'autres modes de réalisation de la présente invention, le moyen pour calibrer inclut un microprocesseur et une mémoire associée, par exemple une mémoire non volatile E2PROM, pour stocker la valeur du premier signal. Il est préférable que la mémoire soit intégrée de manière monolithique avec le microprocesseur et que la mémoire soit une mémoire non volatile. Selon un autre mode de réalisation de la présente invention, la valeur du premier signal est initialement mise en mémoire comme faisant partie d'une procédure d'essai durant la fabrication du dispositif. Selon d'autres modes de réalisation de la présente invention, des valeurs mises à jour du premier signal peuvent être mises en mémoire pendant le fonctionnement du dispositif et/ou la mise sous tension ou la séquence de départ du dispositif et/ou la mise hors tension ou la séquence d'arrêt du dispositif. Le dispositif, selon d'autres modes de réalisation de la présente invention, peut être utilisé dans des systèmes récepteurs de signaux de satellite, des systèmes récepteurs de signaux de radio, des systèmes récepteurs de signaux de télévision et des systèmes récepteurs de signaux de
vidéo et toutes combinaisons desdits systèmes.
Selon un autre mode de réalisation de la présente invention, un procédé est fourni pour mettre en oeuvre la fréquence d'accord d'un démodulateur à boucle de verrouillage de phase qui comporte un oscillateur commandé par une tension. Le procédé inclut les étapes pour: engendrer une fréquence de référence; connecter un synthétiseur de fréquences à l'oscillateur commandé par une tension; effectuer le synthèse d'une fréquence d'accord pour l'oscillateur commandé par une tension qui correspond pratiquement à la fréquence porteuse requise; à engendrer un premier signal qui correspond à la différence entre la fréquence d'accord synthétisée et la fréquence de référence; déconnecter le synthétiseur de fréquences de l'oscillateur commandé par une tension; connecter une pluralité de fréquences porteuses au démodulateur à boucle de verrouillage de phase; et régler l'oscillateur commandé par une tension de telle manière que sa fréquence corresponde à une fréquence porteuse désirée. Le procédé inclut en outre les étapes pour: engendrer la fréquence de référence au moyen d'un montage qui comprend un résonateur céramique; mettre en mémoire la valeur du premier signal; comparer la valeur mise en mémoire du premier signal avec la valeur courante du premier signal obtenue après que la fréquence de porteuse désirée y a été verrouillée, c'est à dire après que la fréquence de porteuse désirée a été capturée; produire un second signal en réponse à ladite comparaison; appliquer le second signal au synthétiseur de fréquence; et régler la
fréquence d'accord en réponse à ce second signal.
Selon un autre mode de réalisation de la présente invention, l'étape pour mettre en mémoire la valeur du premier signal est faite initialement comme faisant partie d'une procédure d'essai pendant le processus de fabrication. Selon d'autres modes de réalisation de la présente invention, le procédé inclut de plus l'étape de mise à jour de la valeur mise en mémoire du premier signal pendant le fonctionnement normal et/ou la mise sous tension ou la séquence de départ et/ou la mise
hors tension ou la séquence d'arrêt.
Ceux-ci ainsi d'autres buts, tout comme d'autres avantages et caractéristiques de la présente invention, vont devenir apparents à la lumière de la
description détaillée et des dessins qui
l'accompagnent, parmi lesquels: Les figures 1 et 2 ont déjà été décrites comme exposant l'état de la technique et le problème à surmonter; La figure 3 illustre un schéma bloc d'un circuit qui est utilisé pour mettre en oeuvre la fréquence d'accord d'un démodulateur à boucle de verrouillage de
phase selon la présente invention.
Même si cette invention est maintenant décrite en rapport avec certains modes de réalisation préférentiels, on doit comprendre que la présente publication doit être considérée comme donnée à titre d'exemple des principes de l'invention et qu'il n'y a aucune intention de limiter l'invention aux modes de réalisation publiés. Au contraire, l'intention est que toutes les variantes, modifications et agencements équivalents qui peuvent être inclus à l'intérieur de
l'esprit et de la portée des revendications jointes
soient couverts comme faisant partie de cette invention. La figure 3 illustre un schéma bloc d'un circuit qui est utilisé pour mettre en oeuvre la fréquence d'accord d'un démodulateur à boucle de verrouillage de
phase selon la présente invention.
Bien que ceci ne soit pas illustré, le démodulateur 100 à bouche de verrouillage de phase inclut le VCO 110, le détecteur de phase 120, le filtre passe-bas 130, et l'atténuateur programmable comme à la figure 1. Le montage pour la mise en oeuvre de la fréquence d'accord du démodulateur PLL comporte, les interrupteurs S1 et S2, le montage 150 effectuant la synthèse de la fréquence, le comparateur de fréquences 160, le générateur de fréquence de référence 170, et le circuit de commande 180, de
nouveau comme pour la figure 1.
En se référant à la figure 3, la borne d'entrée 300 du démodulateur 100 reçoit, par l'intermédiaire d'un interrupteur Si, la pluralité de signaux d'entrée de porteuse fIN. La borne de sortie 305 du démodulateur fournit le signal de sortie démodulé
requis Vout.
La borne de sortie 310 du VCO (non illustré) est reçue par le circuit 150 effectuant la synthèse de la fréquence et par le comparateur de fréquence 160. La borne de sortie 315 du circuit 150 effectuant la synthèse de la fréquence est connectée à la borne d'entrée 320 du VCO par l'intermédiaire de
l'interrupteur S2.
Le diviseur de fréquence 200 et le comparateur de phases 210 (aucun des deux n'est illustré) à l'intérieur du circuit 150 effectuant la synthèse de la fréquence reçoivent les sorties respectives 325 et 330 du circuit de commande 180 et du générateur de
fréquence de référence 170.
Selon un aspect de la présente invention, le générateur 170 de fréquence de référence utilise un résonateur céramique comme base pour engendrer une fréquence de référence. Pour pouvoir être capable de
substituer un résonateur céramique à un cristal piézo-
électrique l'invention préconise aussi un procédé et un circuit pour compenser la tolérance relativement large et les dispersions de stabilité associées à un
résonateur céramique.
En réalité, la tolérance en fréquence et la stabilité à long terme de la fréquence d'un résonateur céramique typique sont toutes deux de l'ordre d'approximativement +/- 0,5 % et ces dispersions sont si excessives qu'elles sont la racine même du problème lorsque l'on envisage d'utiliser un résonateur céramique. Cette tolérance en fréquence de +/- 0,5 % est à l'extrême limite de l'acceptable, spécialement dans le cas de production industrielle massive, et par conséquent on ne peut pas s'y fier. La stabilité à long terme de la fréquence, de +/- 0,5 %, est de nouveau, en cas de production industrielle massive de
ce genre de dispositif, totalement inacceptable.
La solution selon la présente invention est quelque peu compliquée en ce qu'une substitution directe d'un résonateur céramique à un cristal
introduit ces problèmes de tolérance et de stabilité.
Si bien que, en ayant résolu un problèmee relatif au coût, un autre problème technique sérieux non relié au coût est créé ou en d'autres mots, il y a un problème
caché dans la résolution du problème d'origine.
Cependant, comme on le verra, la présente invention résout les deux problèmes qui sont associés à la substitution d'un quartz piézoélectrique par un
résonateur céramique.
Le comparateur de fréquences 160, qui, dans les feuilles de caractéristiques STV0042/56 ci-dessus mentionnées, est désigné comme étant un chien de garde, est illustré comme comportant un comparateur de fréquences 335 qui est capable de mesurer et de comparer la fréquence à la borne de sortie 310 du VCO avec celle de la borne de sortie 330 du générateur de fréquence de référence 170. Le résultat de la comparaison est reçu, par l'intermédiaire d'une sortie 337, par un registre 340. Le registre 340 stocke temporairement la valeur résultante de la comparaison dans un format convenable, par exemple un format numérique, qui est acceptable pour les éléments en
aval de ce registre.
La sortie 345 du registre chien de garde 340 est fournie à un montage à mémoire MEM. Le montage à mémoire MEM est de préférence du type mémoire non volatile à écriture/lecture, un exemple étant une mémoire E2PROM, dont les cycles d'écriture et de lecture sont commandés par un signal de commande R/W
qui est fourni par le circuit de commande 180.
Les connections de sortie respectives 350 et 345, de la mémoire MEM et du registre chien de garde 340, sont reliées à un circuit de comparaison 360. Ce circuit de comparaison 360 compare les données, qui sont liées à des mesures de fréquence, et fournit un résultat, par l'intermédiaire d'une sortie 365, à un microcontrôleur MC. Le microcontrôleur pC demande des données au circuit comparateur 360 par l'intermédiaire
d'un signal de commande DR.
Sur la base du résultat fourni au microcontrôleur !C par le montage comparateur 360, le microcontrôleur UC fournit des données, par l'intermédiaire d'une sortie 367, à un autre registre 370 qui est associé avec le circuit 150 qui effectue la synthèse de la fréquence. Le registre 370 est utilisé pour bloquer, ou verrouiller, les données pour programmer le diviseur de fréquence 200 incluant les données additionnelles qui sont requises pour ajuster le diviseur de fréquence 200 pour le cas o il y aurait une dispersion de la tolérance de fréquence et/ou de
stabilité du résonateur céramique.
Le microcontrôleur MC peut aussi accéder directement aux données du registre chien de garde 140 et de la mémoire MEM et que les sorties 337, 345, 350, 365 et 367 sont de préférence des sorties parallèles
de type bus de données.
Apres la description de la mise en oeuvre de base
des composants conformément à la présente invention,
suit maintenant une description détaillée d'un procédé
possible d'interaction entre les éléments, de façon à résoudre les problèmes de tolérance et de stabilité
associés de manière inhérente au résonateur céramique.
Selon la présente invention, le procédé proposé peut être classé en deux opérations générales distinctes. La première opération met en jeu l'étalonnage d'un résonateur céramique et, finalement, des circuits directement et indirectement associés. La seconde opération met en jeu la compensation des changements dans la tolérance et/ou la stabilité du
résonateur céramique.
Dans la première opération, la précision de la fréquence de référence, dérivée d'un résonateur céramique, n'est pas encore connue. Cependant, la fréquence de référence peut, en théorie, être supposée correspondre à une fréquence porteuse requise fo et être exacte. Par conséquent, dans un tel cas théorique la fréquence de sortie du VCO 110 sera donnée par: fVCOTH = fo = fREFTH.NTH; dans laquelle fREFTH est une fréquence de référence idéale théorique et NTH est un coefficient théorique qui doit être utilisé dans le réglage du synthétiseur de fréquence 150. En pratique, la fréquence de référence fREF n'est pas idéale et sa dispersion n'est pas négligeable. En conséquence, la véritable fréquence de sortie fVCOA du VCO sera donnée par: fVCOA = fREFA.N; dans laquelle fREFA est la fréquence de référence réelle. En utilisant un agencement d'éléments identique ou semblable comme montré à la figure 3, il est possible de mesurer la précision réelle de la fréquence de référence en accomplissant les étapes suivantes: Etape n 1 - en ouvrant et fermant respectivement les interrupteurs S1 et S2. L'interrupteur S1 agit pour empêcher une pluralité de signaux de fréquence porteuse d'entrée fIN de passer à travers le démodulateur 100 et l'interrupteur S2 en fonctionnement, connecte le synthétiseur de fréquence 150 au VCO 110. Il faut noter que les interrupteurs S1 et S2 sont commandés en opposition de phase par des
signaux de commande respectifs CS et NCS.
Etape n 2 - en pilotant, c'est-à-dire en commandant, le VCO 110 au moyen du synthétiseur de fréquence 150 de manière à obtenir un signal de sortie qui corresponde à une valeur de fréquence de fVCOA: o fVCOA correspond pratiquement à la fréquence porteuse requise fo. Il faut comprendre que le VCO 110 est actionné par le synthétiseur de fréquence 150 qui est à son tour actionné par le générateur de fréquence de référence 170 qui contient le résonateur céramique. Il faut aussi comprendre que, dans un tout premier lieu, il est préférable que le synthétiseur de fréquence 150 soit programmé à l'aide d'un coefficient arbitraire NARB pour régler la fréquence du synthétiseur 150. Ce coefficient arbitraire NARB pourrait avoir une valeur
soit positive, soit négative, soit nulle.
Etape n 3 - après avoir stimulé le VCO 110 pour produire une valeur de fréquence de sortie égale à fVCOA, en comparant le signal fVCOA et la fréquence de référence réelle fREFA, le résultat de cette comparaison est tenu dans le registre 340 et stocké dans la mémoire non volatile MEM. Le chien de garde produit le signal résultant de la comparaison entre les signaux fVOCA et fREFA, qui est en tout premier lieu de la comparaison entre fVCOA et fREFA, le coefficient NTH qui doit être utilisé pendant le
réglage du synthétiseur de fréquence 150.
Etape n 4 - après avoir terminé le stockage du coefficient NTH dans la mémoire non volatile, les interrupteurs Sl et S2 sont respectivement fermé et ouvert. L'interrupteur Sl agit maintenant de manière à faire passer la pluralité des signaux de fréquence porteuse d'entrée fIN vers le démodulateur 100, y compris la fréquence porteuse requise fo et l'interrupteur S2 agit maintenant pour, en fonctionnement, déconnecter le synthétiseur de fréquence 150 du VCO 110. Par conséquent, lorsque S2 est ouvert le synthétiseur de fréquence 150 ne joue plus un rôle actif. A cause de la plage de synchronisation du démodulateur PLL 100 et du fait que fVCOA correspond pratiquement à la fréquence porteuse requise fo, le VCO 110 va automatiquement se verrouiller sur la fréquence porteuse requise fo. Par conséquent, la valeur fVCOA évolue vers la valeur de la fréquence porteuse requise fo, c'est-à-dire que
fVCOA évolue vers f'VCOA = fo.
Etape n 5 - une fois réalisée la synchronisation de la fréquence porteuse requise fo, elle est comparée
avec la véritable fréquence de référence fREFA.
Puisque la fréquence de fonctionnement du VCO 110 est maintenant passée de fVCOA à fo, le chien de garde 160 produit maintenant un autre signal NM qui est un
résultat de la comparaison entre fREFA et fo, c'est-à-
'dire f'VCOA.
Etape n 6 - en rappelant la valeur résultante stockée du coefficient théorique NTH et en le comparant avec la valeur courant NM, une mesure minutieuse de la précision réelle de la fréquence de référence peut être obtenue comme illustré par les équations ci-dessous: fo = fREFTH.NTH; fVCOA = fREFA.NTH; et fo = f'REFA + fREFA.NM; par conséquent
fREFA = fREFTH. (NTH/NM)-
Le résultat de l'opération d'étalonnage est mis en mémoire dans la mémoire non volatile MEM. Les résultats de cette opération d'étalonnage peuvent, par exemple, être mis en mémoire, ce qui signifie que les valeurs des signaux NTH et NM peuvent être mis en mémoire individuellement et par la suite, en fonctionnement, combinées de manière à obtenir le résultat C = NTH/NM. En variante, les résultats NTH et NM peuvent être combinés pour obtenir le résultat C qui est alors stocké dans la mémoire MEM: un avantage de cette variante étant qu'elle requiert moins
d'espace mémoire.
Par conséquent, lorsqu'une autre fréquence doit être synthétisée, soit par exemple fx, les signaux mis en mémoire NTH et NM, ou en variante C, peuvent être rappelés et, en fonctionnement, combinés de façon à compenser les valeurs théoriques de Nx de la manière suivante:
Nx(corrigée) = NxTH.(NM/NTH) = NxTH/C.
I1 faut noter que la présente invention est susceptible d'être mise en oeuvre sous forme d'une partie d'une routine logicielle et/ou d'une solution matérielle. Par conséquent, selon la présente invention, un démodulateur à boucle de verrouillage de phase qui possède un résonateur céramique comme source ou générateur de fréquences de référence peut être mis en oeuvre, qui surmonte les problèmes rencontrés dans l'état courant de la technique. De plus, le principe de comparer la fréquence de sortie du VCO avec celle fournie par la source de fréquence basée sur la résonateur céramique, et le stockage, et la combinaison en fonctionnement et l'application des coefficients de compensation peut être appliqué à un grand nombre de montages et d'applications qui utilisent généralement des cristaux piézo- électriques comme source de fréquence de référence pourvu que de telles applications incluent ou soient adaptées pour inclure les éléments nécessaires comme un comparateur de fréquence, une mémoire non volatile et le montage
de commande pendant le fonctionnement.
R E V E ND I C AT I O N S
1. Dispositif pour mettre en oeuvre la fréquence d'accord d'un démodulateur à boucle de verrouillage de phase (100) qui inclut un oscillateur commandé par une tension (110) et un premier élément de commutation (Si), ledit dispositif comprenant: - un montage qui effectue la synthèse de la fréquence (150), dont la sortie (315) est connectée à un second moyen de commutation (S2), qui reçoit une sortie (310) de l'oscillateur commandé par une tension qui est proportionnelle à sa fréquence et une fréquence de référence (fREF) pour commander, en fonctionnement, par ledit second moyen de commutation l'oscillateur commandé par une tension, - un montage (160) pour fournir un premier signal qui correspond à la différence entre la fréquence de sortie de l'oscillateur commandé par une tension et la fréquence de référence, - un montage (180) qui répond à une pluralité de signaux incluant le premier signal pour commander, en fonctionnement, le dispositif, caractérisé en ce que le dispositif comporte de plus: - un oscillateur à résonateur céramique pour fournir la fréquence de référence; - un moyen (MEM) pour mettre en mémoire la valeur du premier signal; et - un moyen de comparaison (360) pour comparer la valeur mise en mémoire du premier signal avec la valeur courante du premier signal de façon à produire un second signal pour régler la fréquence d'accord du circuit qui effectue lasynthèse de la fréquence en réponse au second signal. 2. Dispositif selon la revendication 1, caractérisé en ce que le moyen d'étalonnage comporte
un microprocesseur (pC).
3. Dispositif selon la revendication 2, caractérisé en ce que la mémoire est une mémoire non volatile.
4. Dispositif selon les revendications 2 ou 3,
caractérisé en ce que la mémoire contient la valeur du
premier signal.
5. Dispositif selon l'une quelconque des
revendications 2 à 4, caractérisé en ce que la valeur
du premier signal est initialement mise en mémoire comme faisant partie de la procédure d'essai pendant
la fabrication du dispositif.
6. Dispositif selon l'une quelconque des
revendications 2 à 5, caractérisé en ce que la valeur
mise à jour du premier signal est mise en mémoire
pendant le fonctionnement du dispositif.
7. Dispositif selon l'une quelconque des
revendications 2 à 5, caractérisé en ce qu'une valeur
mise à jour du premier signal est mise en mémoire pendant la séquence de mise sous tension ou de
démarrage du dispositif.
8. Dispositif selon l'une des revendications 2 à
, caractérisé en ce qu'une valeur mise à jour du premier signal est mise en mémoire pendant la séquence
de mise hors tension ou d'arrêt du dispositif.
9. Dispositif selon l'une quelconque des
revendications 1 à 8, caractérisé en ce qu'il est
utilisé dans un système qui reçoit des signaux de satellite. 10. Dispositif selon l'une quelconque des
revendications 1 à 8, caractérisé en ce qu'il est
utilisé dans un système qui reçoit des signaux de radio. 11. Dispositif selon l'une quelconque des
revendications 1 à 8, caractérisé en ce qu'il est
utilisé dans un système qui reçoit des signaux de télévision et/ou de vidéo. 12. Procédé pour mettre en oeuvre la fréquence d'accord d'un démodulateur à boucle de verrouillage de phase qui comporte un oscillateur commandé par une tension, ledit procédé comportant les étapes pour: engendrer une fréquence de référence (fREF), - connecter un synthétiseur de fréquence (150) à l'oscillateur commandé par une tension (110), effectuer la synthèse une fréquence d'accord pour l'oscillateur commandé par une tension qui correspond pratiquement à une fréquence porteuse requise, - engendrer un premier signal qui correspond à la différence entre la fréquence d'accord synthétisé et la fréquence de référence, déconnecter le synthétiseur de fréquence de l'oscillateur commandé par une tension, - connecter une pluralité de fréquences porteuses (fIN) au démodulateur à boucle de verrouillage de phase, - régler l'oscillateur commandé par une tension de manière que sa fréquence corresponde à une fréquence de porteuse désirée, caractérisé en ce que ledit procédé comporte de plus les étapes pour: - engendrer la fréquence de référence au moyen d'un montage qui comporte un résonateur céramique; - mettre en mémoire la valeur du premier signal; - comparer la valeur du premier signal mise en mémoire avec une valeur courante du premier signal; produire un second signal en réponse à ladite comparaison; - appliquer le second signal au synthétiseur de fréquence; et - régler la fréquence d'accord en réponse au second signal. 13. Procédé selon la revendication 12, caractérisé en ce que l'étape pour mettre la valeur du premier signal en mémoire est initialement effectuée en tant que partie de la procédure d'essai pendant le
processus de fabrication.
14. Procédé selon les revendications 12 ou 13,
caractérisé en ce qu'il comprend de plus les étapes pour mettre à jour la valeur du premier signal mise en
mémoire pendant le fonctionnement normal.
15. Procédé selon les revendications 12 ou 13,
caractérisé en ce qu'il comporte de plus l'étape pour mettre à jour de la valeur du premier signal mise en mémoire pendant la séquence de mise sous tension ou de
démarrage.
16. Procédé selon les revendications 12 ou 13,
caractérisé en ce qu'il comporte de plus l'étape pour mettre à jour la valeur du premier signal mise en mémoire pendant la séquence de mise hors tension ou
d'arrêt.
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR9509326A FR2737626B1 (fr) | 1995-07-31 | 1995-07-31 | Dispositif et procede pour regler la frequence d'accord d'un demodulateur pll |
EP96401701A EP0757433B1 (fr) | 1995-07-31 | 1996-07-30 | Dispositif et procédé pour régler la fréquence d'accord d'un démodulateur PLL |
DE69600658T DE69600658T2 (de) | 1995-07-31 | 1996-07-30 | Vorrichtung und Verfahren zur Frequenzregelung eines PLL-Demodulators |
US08/688,489 US5828266A (en) | 1995-07-31 | 1996-07-30 | Apparatus and methods for setting up a tuning frequency of a PLL demodulator that compensates for dispersion and aging effects of an associated ceramic resonator frequency reference |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR9509326A FR2737626B1 (fr) | 1995-07-31 | 1995-07-31 | Dispositif et procede pour regler la frequence d'accord d'un demodulateur pll |
Publications (2)
Publication Number | Publication Date |
---|---|
FR2737626A1 true FR2737626A1 (fr) | 1997-02-07 |
FR2737626B1 FR2737626B1 (fr) | 1997-09-05 |
Family
ID=9481577
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR9509326A Expired - Fee Related FR2737626B1 (fr) | 1995-07-31 | 1995-07-31 | Dispositif et procede pour regler la frequence d'accord d'un demodulateur pll |
Country Status (4)
Country | Link |
---|---|
US (1) | US5828266A (fr) |
EP (1) | EP0757433B1 (fr) |
DE (1) | DE69600658T2 (fr) |
FR (1) | FR2737626B1 (fr) |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1998053554A2 (fr) * | 1997-05-23 | 1998-11-26 | Koninklijke Philips Electronics N.V. | Recepteur a boucle a phase asservie |
DE10029421C2 (de) | 2000-06-15 | 2002-07-11 | Infineon Technologies Ag | Kalibriervorrichtung und -verfahren für die Taktgenerierung auf einem integrierten Schaltkreis |
US6937717B2 (en) * | 2001-03-29 | 2005-08-30 | Agere Systems Inc. | Low power signal detection |
US20040051815A1 (en) * | 2001-06-05 | 2004-03-18 | Alpaiwalia Feroz Kaiki | Apparatus for providing tuner parameters in a television receiver |
US7062229B2 (en) * | 2002-03-06 | 2006-06-13 | Qualcomm Incorporated | Discrete amplitude calibration of oscillators in frequency synthesizers |
US7546097B2 (en) * | 2002-03-06 | 2009-06-09 | Qualcomm Incorporated | Calibration techniques for frequency synthesizers |
AU2003267746A1 (en) * | 2002-10-30 | 2004-05-25 | Koninklijke Philips Electronics N.V. | Phase locked loop demodulator with gain control |
US20060141963A1 (en) * | 2004-12-28 | 2006-06-29 | Adrian Maxim | Method and apparatus to reduce the jitter in wideband PLL frequency synthesizers using noise attenuation |
JP4190503B2 (ja) * | 2005-01-20 | 2008-12-03 | 富士通マイクロエレクトロニクス株式会社 | 電圧制御発振回路、およびその調整方法 |
CN1870479B (zh) * | 2006-06-12 | 2010-08-04 | 华为技术有限公司 | 一种实现对铷钟老化补偿的系统和方法 |
EP2144370B1 (fr) * | 2008-07-08 | 2012-02-01 | Sand 9, Inc. | Réduction de bruit de phase d'oscillateur par un réglage automatique du filtre et réponse sonore |
US9929737B2 (en) * | 2013-12-05 | 2018-03-27 | Telefonaktiebolaget Lm Ericsson (Publ) | Oscillator arrangement, method, computer program and communication device |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2132042A (en) * | 1982-12-15 | 1984-06-27 | British Broadcasting Corp | Frequency and timing sources |
GB2205460A (en) * | 1987-06-02 | 1988-12-07 | Multitone Electronics Plc | Local oscillators for radio receivers |
WO1992004779A1 (fr) * | 1990-08-30 | 1992-03-19 | Astec International Limited | Systeme de telecommande par emetteur et recepteur |
EP0645891A1 (fr) * | 1993-09-29 | 1995-03-29 | STMicroelectronics Limited | Accord automatique de fréquence pour une boucle à verrouillage de phase |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB9320067D0 (en) * | 1993-09-29 | 1993-11-17 | Sgs Thomson Microelectronics | Demodulation of fm audio carrier |
GB9320068D0 (en) * | 1993-09-29 | 1993-11-17 | Sgs Thomson Microelectronics | Demodulation of fm audio carrier |
-
1995
- 1995-07-31 FR FR9509326A patent/FR2737626B1/fr not_active Expired - Fee Related
-
1996
- 1996-07-30 EP EP96401701A patent/EP0757433B1/fr not_active Expired - Lifetime
- 1996-07-30 DE DE69600658T patent/DE69600658T2/de not_active Expired - Fee Related
- 1996-07-30 US US08/688,489 patent/US5828266A/en not_active Expired - Lifetime
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2132042A (en) * | 1982-12-15 | 1984-06-27 | British Broadcasting Corp | Frequency and timing sources |
GB2205460A (en) * | 1987-06-02 | 1988-12-07 | Multitone Electronics Plc | Local oscillators for radio receivers |
WO1992004779A1 (fr) * | 1990-08-30 | 1992-03-19 | Astec International Limited | Systeme de telecommande par emetteur et recepteur |
EP0645891A1 (fr) * | 1993-09-29 | 1995-03-29 | STMicroelectronics Limited | Accord automatique de fréquence pour une boucle à verrouillage de phase |
Also Published As
Publication number | Publication date |
---|---|
DE69600658D1 (de) | 1998-10-22 |
US5828266A (en) | 1998-10-27 |
EP0757433B1 (fr) | 1998-09-16 |
DE69600658T2 (de) | 1999-02-04 |
FR2737626B1 (fr) | 1997-09-05 |
EP0757433A1 (fr) | 1997-02-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
FR2737626A1 (fr) | Dispositif et procede pour regler la frequence d'accord d'un demodulateur pll | |
EP2173029B1 (fr) | Procédé d'auto-calibrage d'un synthétiseur de fréquence à modulation FSK à deux points | |
JP3939715B2 (ja) | 位相同期ループ回路 | |
EP2887176B1 (fr) | Circuit électronique à référence de courant PTAT auto-calibrée, et procédé pour sa mise en action | |
US10587274B2 (en) | Method and system for maintaining a low-jitter low-temperature-drift clock during a holdover operation | |
FR3025911B1 (fr) | Boucle a verrouillage de phase a degres de liberte multiples et son procede de conception et de fabrication | |
JPS62236214A (ja) | 周波数安定化回路 | |
FR2894096A1 (fr) | Generateur de formes d'ondes triangulaires de precision | |
US8269528B2 (en) | Timing skew error correction apparatus and methods | |
FR2767977A1 (fr) | Etage de sortie pour pompe de charge faible courant et demodulateur integrant une telle pompe de charge | |
FR2991501A1 (fr) | Circuit integre comportant au moins un port digital de sortie d'impedance reglable, et procede de reglage correspondant | |
FR2840469A1 (fr) | Boucle a verrouillage de phase | |
EP1804379A1 (fr) | Procédé de contrôle du rapport des facteurs d'amplification de deux amplificateurs linéaires, et dispositif correspondant | |
EP1290783A1 (fr) | Synthetiseur a modulation numerique | |
FR2892872A1 (fr) | Filtre passe-bande complexe | |
EP1193879A1 (fr) | Synthétiseur de fréquences à faible bruit et à réponse rapide, et procédé de synthèse de fréquences correspondant | |
EP3764547A1 (fr) | Procédé de gestion du démarrage d'une boucle à verrouillage de phase, et circuit intégré correspondant | |
FR2946488A1 (fr) | Correction de decalage de frequence | |
EP0981203B1 (fr) | Source de courant contrôlée à commutation accélérée | |
EP1710916A1 (fr) | Boucle à asservissement de phase | |
EP2575258A2 (fr) | Dispositif à oscillateur, système de communication et procédés de contrôle associés | |
FR2889002A1 (fr) | Dispositif de generation d'une frequence de reference et circuit electronique correspondant | |
FR3112044A1 (fr) | Procédé de gestion du démarrage d’une boucle à verrouillage de phase, et circuit intégré correspondant | |
TW201836278A (zh) | 相位控制振盪器 | |
EP2543147B1 (fr) | Dispositif de synthèse de fréquence à boucle de rétroaction |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
ST | Notification of lapse |