FR2733099A1 - Commutateur de puissance a porte mosfet a trois broches protege avec niveau de signal de mise a zero d'entree separe - Google Patents

Commutateur de puissance a porte mosfet a trois broches protege avec niveau de signal de mise a zero d'entree separe Download PDF

Info

Publication number
FR2733099A1
FR2733099A1 FR9604518A FR9604518A FR2733099A1 FR 2733099 A1 FR2733099 A1 FR 2733099A1 FR 9604518 A FR9604518 A FR 9604518A FR 9604518 A FR9604518 A FR 9604518A FR 2733099 A1 FR2733099 A1 FR 2733099A1
Authority
FR
France
Prior art keywords
circuit
input
control
mosfet
mos gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
FR9604518A
Other languages
English (en)
Inventor
Bruno C Nadd
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Infineon Technologies Americas Corp
Original Assignee
International Rectifier Corp USA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by International Rectifier Corp USA filed Critical International Rectifier Corp USA
Publication of FR2733099A1 publication Critical patent/FR2733099A1/fr
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01HELECTRIC SWITCHES; RELAYS; SELECTORS; EMERGENCY PROTECTIVE DEVICES
    • H01H73/00Protective overload circuit-breaking switches in which excess current opens the contacts by automatic release of mechanical energy stored by previous operation of a hand reset mechanism
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/08Modifications for protecting switching circuit against overcurrent or overvoltage
    • H03K17/082Modifications for protecting switching circuit against overcurrent or overvoltage by feedback from the output to the control circuit
    • H03K17/0828Modifications for protecting switching circuit against overcurrent or overvoltage by feedback from the output to the control circuit in composite switches
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/08Modifications for protecting switching circuit against overcurrent or overvoltage
    • H03K17/082Modifications for protecting switching circuit against overcurrent or overvoltage by feedback from the output to the control circuit
    • H03K17/0822Modifications for protecting switching circuit against overcurrent or overvoltage by feedback from the output to the control circuit in field-effect transistor switches

Landscapes

  • Electronic Switches (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Power-Operated Mechanisms For Wings (AREA)
  • Protection Of Static Devices (AREA)
  • Emergency Protection Circuit Devices (AREA)

Abstract

La présente invention concerne un dispositif de puissance MOS à grille contrôlée intelligent à trois bornes ayant une protection contre les courts-circuits, surtempératures et surtensions et similaire. Le circuit de commande et les circuits de protection sont alimentés à partir d'une borne d'entrée (17) ou de commande connectée à un microprocesseur. La sortie du microprocesseur est connectée à un circuit diviseur résistif pour produire sélectivement trois potentiels au noeud du diviseur qui comprennent respectivement des signaux de niveaux de marche, d'arrêt et de mise à zéro. Le circuit de commande comprend un circuit de verrouillage R-S (21) qui est passant en l'absence de signal de défaut pour connecter les niveaux des signaux de marche et d'arrêt au dispositif. Pendant un défaut le circuit de verrouillage R-S (21) déconnecte l'entrée du circuit de commande.

Description

COMMUTATEUR DE PUISSANCE A PORTE MOSFET A TROIS BROCHES
PROTEGE AVEC NIVEAU DE SIGNAL DE MISE A ZERO D'ENTREE
- SEPARE
La présente invention concerne des dispositifs de puissance à porte MOS intelligents et concerne, plus particulièrement, un circuit de puissance intelligent dans lequel un signal unique de mise à zéro pour mettre à zéro le circuit de verrouillage de défaut après un défaut est appliqué à la broche d'entrée du circuit et dans lequel le niveau d'entrée de signal d'arrêt du dispositif ne peut pas mettre à
zéro le circuit de verrouillage de défaut du circuit.
Les dispositifs de puissance intelligents sont des dispositifs de commutation de puissance bien connmus dans lesquels un dispositif à porte MOS, typiquement un transistor de puissance MOS à effet de champ ou MOSFET est prévu avec une "intelligence" telle que des circuits qui commandent la température du dispositif, les conditions de courant et de tension et rend le dispositif bloqué quand des conditions de défaut sont mesurées ou attendues. Un dispositif bien connu de ce type est le commutateur de puissance DMOS (MOS à double diffusion) entièrement protégé fabriqué par International Rectifier Corporation. type N IRSF 3010, appelé transistor SMARTFET. SMARTFET est une marque de fabrique de International Rectifier Corporation, le cessionnaire de la présente invention. Le dispositif est formé de manière monolithe dans un boîtier à trois broches ou TO 220. D'autres sûyrles dc boitier peuvent être utilisés. Le boîtier a une broche d'entrée, une broche de drain et une broche de source. La puissance de tonctionnement pour les circuits de commande est fournie à partir des signaux de commande d'entrée à la borne d'entrée. Le dispositif est un MOSFET de puissance de niveau logique monolithe canal N entièrement protégé, avec une résistance à l'état passant de 8,) ohms ct avec une protection de circuit incorporée contre les surintensités, les surtempératures, les décharges électrostatiques et avec une
protection active de surtension.
Le dispositif emploie un circuit de verrouillage qui est intégré dans la puce FET (transistor à effet de champ) de puissance et qui reconnaît et mémorise qu'une erreur s'est produite et enlève, ensuite, le signal de marche de la grille du MOSFET de puissance. Le circuit de verrouillage est mis à zéro et repositionné en maintenant l'entrée au niveau bas pendant une durée minimum spécifiée. Donc, si une condition de défaut persiste et que le circuit de verrouillage est mis à zéro dans le cycle de fonctionnement suivant, le dispositif active la condition de défaut et est de nouveau déclenché, cette condition durant jusqu'à ce que le circuit soit
autrement mis à zéro.
Cette condition peut être évitée en prévoyant une borne séparée de mise à zéro pour le boîtier qui reçoit un signal séparé d'entrée de mise à zéro. Cependant, cela nécessiterait une boîte à cinq bornes et, de plus, empêcherait l'utilisation d'un boîtier de type SOT223. Il est très souhaitable, cependant, de réaliser ce dispositif comme une boîte à trois bornes qui peut être une substitution insérée pour d'autres
boîtes à trois bornes qui sont avec ou sans circuits intelligents.
BREVE DESCRIPTION DE L'INVENTION
Selon la présente invention, un nouveau circuit, qui peut être employé avec le circuit du IRSF 3010, utilise le multiplexage analogique de signaux de marche et d'arrêt d'entrée et de mise à zéro et retient un circuit et un boîtier d'entrée à trois bornes. Le nouveau circuit emploie deux tensions de seuil différentes:
1. Un seuil de mise à zéro qui peut être typiquement de 1 volt ou moins.
2 5 L'abaissement de la borne d'entrée en dessous de ce seuil met à zéro le circuit de
verrouillage de défaut.
2. Un seuil fixé qui peut être typiquement de 3,2 volts. L'augmentation de la borne d'entrée au-dessus de ce seuil rend le dispositif MOS à grille contrôlée passant et son abaissement en dessous de 3,2 volts rend le dispositif MOS à grille
3 0 contrôlée bloqué.
Le signal d'entrée, dans des conditions de non-défaut, est commuté entre une tension au-dessus de la tension de mise à zéro, par exemple, de 2 volts pour rendre le dispositif bloqué et une tension au-dessus de la tension fixée, par exemple, de 5 volts pour rendre le dispositif passant. Si le dispositif est rendu bloqué du fait d'une condition de défaut qui déclenche le circuit de verrouillage de défaut, le circuit de verrouillage de défaut ne peut pas être mis à zéro par la tension de coupure d'entrée qui est plus élevée que la tension de mise à zéro. Ainsi, le circuit de verrouillage n'est pas remis à zéro jusqu'à ce qu'une tension inférieure à 1 volt
soit appliquée à l'entrée.
N'importe quel circuit d'entrée souhaité à trois états peut être utilisé.
Cependant, un nouveau circuit de commande à trois états spécifique est présenté, dans lequel trois signaux distincts sont fournis à partir d'un micro-contrôleur ayant un diviseur résistif consistant en résistances qui peuvent avoir deux valeurs différentes, connectées en série et à travers les bornes d'entrée et de mise à zéro du micro-contrôleur. Le noeud entre les résistances est connecté à la borne d'entrée du circuit du dispositif MOS à grille contrôlée et aura une tension de signal de trois états ou niveaux, en fonction des niveaux de signal des deux ports de sortie du micro-contrôleur. Ces trois niveaux de signal peuvent être de 0 volt (mise à zéro), de 2 volts (pour rendre le dispositif bloqué) et de 5 volts (pour rendre le
2 0 dispositif passant). Evidemment, d'autres valeurs peuvent être utilisées.
Ainsi, la présente invention prévoit l'effet d'un signal d'entrée de mise à zéro
séparé pour un dispositif MOS à grille contrôlée protégé à trois bornes.
D'autres caractéristiques et avantages de la présente invention deviendront
évidents à partir de la description suivante de l'invention qui fait référence aux
2 5 dessins joints.
BREVE DESCRIPTION DES DESSINS
La figure 1 est un schéma fonctionnel d'un commutateur MOS de puissance
protégé de l'art antérieur.
La figure 2 est une vue en perspective d'un boîtier TO 220 à trois broches
typique qui abrite le circuit de la figure 1.
La figure 3a montre le signal d'entrée à la borne d'entrée du circuit de la
figure 1 comme une fonction du temps.
La figure 3b montre le courant de drain du circuit de la figure 1 sur la même
échelle de temps que celui de la figure 3a, en présence d'un défaut continu.
La figure 4 est un schéma fonctionnel du nouveau circuit protégé de l'invention. La figure 5 est un schéma fonctionnel du circuit de sortie analogique pour
fournir une entrée de signal à trois niveaux dans le circuit de la figure 4.
La figure 6a montre le signal d'entrée à la borne d'entrée de la figure 5,
produit par le circuit de la figure 5, comme une fonction du temps.
La figure 6b montre le courant de drain du circuit de la figure 5 sur la même
échelle de temps que celui de la figure 6a en présence d'un défaut continu.
La figure 7 montre la caractéristique d'hystérésis du circuit de la figure 4
pour fournir une immunité contre le bruit améliorée.
DESCRIPTION DETAILLEE DES MODES DE REALISATION DE
L'INVENTION
2 0 Se référant d'abord à la figure 1, il est montré un schéma fonctionnel d'un dispositif de commutateur commandé MOS, protégé, de l'art antérieur dans lequel les circuits de protection sont intégrés dans la même puce que le dispositif de puissance. Le circuit de la figure 1 est celui du commutateur de puissance DMOS à effet de champ intelligent du type IRSF 3010, de l'art antérieur, auquel il a été
2 5 fait référence précédemment.
Sur la figure 1, le dispositif de puissance 10 est un MOSFET ou MOS de puissance à détection de courant ayant une électrode de drain connectée à une borne 11 de drain, une électrode de source connectée à la borne 12 de source et une électrode 13 de sortie de détection de courant connectée à la résistance 14, comme montré. L'électrode 15 de grille du dispositif MOS à effet de champ est comme montré. L'électrode 15 de grille du dispositif MOS à effet de champ est connectée à travers le dispositif MOS à effet de champ 16 de commande à la borne 17 d'entrée. Il faudrait noter que le dispositif MOS à effet de champ 10 pourrait être n'importe quel dispositif MOS à grille contrôlée souhaité, par exemple, un IGBT(transistor bipolaire à grille isolée) ou un thyristor MOS à grille
contrôlée, avec n'importe quel agencement souhaité de détection de courant.
Les circuits de commande pour le dispositif MOS à effet de champ 10 sont destinés à protéger le dispositif MOS à effet de champ 10 des conditions de défaut qui pourraient autrement endommager ou détruire le dispositif ou le circuit qu'il commande. Le circuit de commande pourrait prendre n'importe quelle forme mais, sur la figure 1, il comprend le dispositif MOS à effet de champ 16 de commande susmentionné connecté en série avec le circuit d'entrée du dispositif MOS à effet de champ 10 principal et un second dispositif MOS à effet de champ 20 connecté entre la source et la grille du dispositif MOS à effet de champ 10 principal. Sont également prévus, le circuit 21a d'alimentation de tension de polarisation qui dérive sa puissance de fonctionnement du signal d'entrée à la borne 17 d'entrée, un circuit 21 de verrouillage R-S, des comparateurs 22 et 23, le circuit OU 24, la
diode zener 25 et la diode zener 26 de circuit de blocage et la diode 27.
La diode zener 25 fournit la protection ESD (protection contre les décharges électrostatiques) pour le circuit et limite également la tension d'entrée, par
exemple, à 10 volts.
Le circuit de la figure 1 est montré dans le bloc 30. Le bloc 30 correspond à la puce de silicium de circuit intégré qui est contenue, de manière classique, dans la boite 31 TO 220 à trois bornes de la figure 2. La boîte 31 comprend la borne 11 d'entrée, la borne 17 de drain (et patte) et la borne 12 de source, également référencées sur la figure 1. Notez que le dispositif MOS protégé des figures 1 et 2 sera monté directement dans un réceptacle conçu pour un dispositif MOS de puissance à effet de champ non protégé standard ou un dispositif MOS à grille
contrôlée similaire.
la borne 17 d'entrée pour commander la commutation à l'état passant et à l'état bloqué du courant de drain entre la borne 11 de drain et la borne 12 de source, comme souhaité par l'utilisateur. Notez que n'importe quelle charge adaptée est connectée en série avec les bornes de drain et de source 11 et 12, telle qu'une commande de moteur à courant continu, un dispositif de commande d'électroaimant, un dispositif de commande de lampe ou similaire. Le dispositif peut être commuté à des fréquences en dessous d'environ 40 kHz avec des formes d'onde d'entrée commutées entre 0 et 5 volts pour respectivement rendre le
dispositif MOS à effet de champ 10 bloqué et passant.
La figure 3a montre une forme d'onde typique de signal d'entrée à la borne 17 et la figure 3b montre le courant de drain résultant à la borne 11 sur la même échelle de temps. Pendant le fonctionnement normal, quand le signal à la borne 17 est de 5 volts, le dispositif MOS à effet de champ 10 est à l'état passant. Le signal de courant à la résistance 14 est inférieur à la tension de référence VREF et le signal de surtempérature Tj est également inférieur à la tension de référence VREF. Donc, les sorties des comparateurs 22 et 23 sont basses et l'entrée à R du circuit de verrouillage R-S est basse. En conséquence, la sortie à Q est haute, rendant le dispositif MOS à effet de champ 16 passant et la sortie à Q est basse,
maintenant le dispositif MOS à effet de champ 20 à l'état bloqué.
Considérant toujours le fonctionnement normal, quand le signal à la borne 17 d'entrée est de zéro volt, la tension de grille du dispositif MOS à effet de champ 10 est nulle et le dispositif est à l'état bloqué. Quand le signal d'entrée est de nouveau commuté à 5 volts, le dispositif MOS à effet de champ 10 commute à l'état passant et le courant de drain circule comme montré sur la première partie de
2 5 la figure 3b et le système fonctionne normalement.
Si une condition de surintensité ou de surtempérature se développe, comme montré par la pointe de défaut "x" sur la figure 3b, l'un ou l'autre des comparateurs 22 et 23, ou les deux, ont une sortie haute afin que la sortie du circuit OU 24 soit haute. Cela entraîne le circuit de verrouillage R-S à commuter les sorties Q et Q pour rendre le dispositif MOS à effet de champ 16 bloqué, déconnectant la borne 17 d'entrée et la grille du dispositif MOS à effet de champ 10 et pour rendre le dispositif MOS à effet de champ 20 passant pour bloquer la borne 12 de source vers la grille du dispositif MOS à effet de champ 10. Ainsi, le dispositif MOS à effet de champ 10 commute à l'état bloqué en réponse à la condition de défaut. Après une durée de temps prédéterminée, le circuit de verrouillage R-S est mis à zéro par le signal d'entrée bas à la borne 17 d'entrée. Le dispositif MOS à effet de champ 10 commutera ensuite à l'état passant quand un signal de marche (Vin haut) apparaît à l'entrée 17. Si, cependant, la condition de défaut existe encore, l'impulsion de défaut "y" de la figure 3b apparaîtra et le circuit 21 de verrouillage fonctionnera de nouveau, cette séquence continuant jusqu'à ce que le
défaut soit mis à zéro ou que le circuit ait dépassé le temps d'attente.
Cette condition peut être évitée en prévoyant une borne de mise à zéro séparée pour fournir un signal de mise à zéro séparé au circuit 21 de verrouillage à
partir du circuit de micro-contrôleur et après en mettant à zéro le défaut.
Cependant, il est très souhaitable de retenir la configuration à trois bornes de la
figure 2.
Selon la présente invention, un nouveau circuit est prévu, utilisant une configuration à trois bornes, mais dans lequel l'entrée de signal de marche ne
2 o mettra pas à zéro le circuit de verrouillage après un fonctionnement de défaut.
Le circuit de l'invention est montré schématiquement sur la figure 4 et sa nouvelle source de signal est montrée sur la figure 5. Les composants similaires à ceux de la figure 1 ont les mêmes chiffres d'identification sur la figure 4. Le circuit de la figure 4 est modifié, cependant, en ce que le circuit 21 de verrouillage R-S a une bascule de Schmitt 41 associé à celui-ci, ayant une tension de déclenchement plus élevée que le seuil de mise à zéro du circuit 21 de verrouillage. Par exemple, le circuit 21 de verrouillage a un seuil de mise à zéro d'un volt et la bascule 41 a un seuil de 3,5 V. La sortie de la bascule 41 et la sortie Q du circuit 21 de verrouillage sont appliquées aux entrées du circuit ET 42. La 3 0 sortie du circuit ET 42 est appliquée à la grille du dispositif MOS à effet de champ 16 de commande et à l'inverseur 43. La sortie de l'inverseur 43 est appliquée à la grille du dispositif MOS à effet de champ 20 de commande. Le seuil de mise à zéro du circuit 21 de verrouillage à l'entrée R est de I volt dans le mode de réalisation décrit. C'est-à-dire que la tension à la borne R doit être de 1 volt ou moins pour mettre à zéro le circuit 21 de verrouillage. En conséquence, le circuit de la figure 4 réagira, comme suit, à trois niveaux différents de signal d'entrée à la
borne 17 d'entrée.
Si l'entrée est à 5 volts et qu'il n'y a aucune condition de défaut, les entrées vers le circuit ET 42 seront hautes, le dispositif MOS à effet de champ 16 sera
passant et le dispositif MOS à effet de champ 20 sera à l'état bloqué.
Si la tension d'entrée est réduite à 2 volts, la bascule 41 est mis en fonctionnement et la sortie de la bascule 41 est basse. Ainsi, la sortie de la grille 42 ET est basse, le dispositif MOS à effet de champ 16 commute à l'état bloqué et le dispositif MOS à effet de champ 20 commute à l'état passant pour rendre le dispositif MOS à effet de champ 10 de puissance principal bloqué. Cette opération est montrée schématiquement sur les figures 6a et 6b. Tant que l'entrée est commutée entre 2 et 5 volts, le dispositif fonctionnera comme le dispositif de l'art antérieur de la figure 1 quand l'entrée commute entre 0 et 5 volts. On notera que le
circuit 21 de verrouillage ne se met pas à zéro pendant ce temps.
Si maintenant un défaut survient, le circuit 21 de verrouillage est actionné et Q devient bas afin que le dispositif MOS à effet de champ 16 reste à l'état bloqué et que le dispositif MOS à effet de champ 20 reste passant. Cette condition continue jusqu'à ce qu'un troisième signal de mise à zéro en dessous de la tension de seuil de mise à zéro du circuit 21 de verrouillage, de préférence 0 volt, soit appliqué à l'entrée 17. L'abaissement de la borne 17 d'entrée en dessous de I volt met donc à zéro le circuit 21 de verrouillage de défaut afin qu'un fonctionnement
normal puisse continuer, comme montré sur la figure 7b.
La figure 5 montre un nouveau circuit d'entrée pour produire trois niveaux de tension différents à la borne d'entrée sous n'importe quelle commande adaptée, par exemple, un micro-contrôleur 50. Ainsi, le micro- contrôleur 50 a un port ENTREE et un port MISE A ZERO. La tension au port ENTREE peut être une onde rectangulaire de facteur de marche contrôlé et commute entre 0 et 5 volts selon les besoins de l'utilisateur. La tension au port MISE A ZERO peut être à 5 volts, mais peut être commutée à 0 volt à des fins de mise à zéro. Un diviseur résistif comprenant des résistances 51 et 52, par exemple 2000 ohms et 3000 ohms, respectivement, est connecté à travers les ports ENTREE et MISE A ZERO et ils sont connectés au noeud 53. Les résistances 51 et 52 peuvent avoir la même valeur, ou d'autres valeurs que celles énoncées. Le noeud 53 est connecté à
l'entrée 17 sur la figure 5.
Le circuit de la figure 5 fournit un circuit de commande à trois états utilisant simplement deux sorties logiques et le diviseur résistif et fonctionne comme suit: Pour produire une sortie de 5 volts, le port ENTREE va à 5 volts et le port MISE A ZERO va à 5 volts. La tension au noeud 53 sera alors également de 5
volts.
Pour produire une sortie de 2 volts, le port ENTREE va à 0 volt et le port MISE A ZERO reste à 5 volts. Le rapport de division des résistances est tel qu'il
produit 2 volts au noeud 53.
Pour produire une tension nulle au noeud 53 (pour la mise à zéro du circuit 21 de verrouillage), il est seulement nécessaire de rendre la tension au port MISE
A ZERO de 0 volt et la tension au port ENTREE également de 0 volt.
Il doit être noté que l'invention peut être utilisée sur n'importe quelle plage de tensions souhaitée tant que la tension de mise à zéro pour le circuit de verrouillage de défaut est inférieure à la tension de signal bas pour rendre le
dispositif MOS à effet de champ 10 bloqué pendant un fonctionnement de non-
défaut. Comme énoncé auparavant, le circuit de la figure 4 a de l'hystérésis à cause de la bascule de Schmitt 41. Ainsi, comme montré sur la figure 7, la courbe du courant de drain ID est montrée comme une fonction de la tension d'entrée Vgs à la grille du dispositif MOS à effet de champ 10. Comme la tension d'entrée Vgs du dispositif MOS à effet de champ 10 augmente, la bascule 41 fonctionne à la valeur 1 qui est à l'excès de 3,5 volts et le dispositif MOS à effet de champ 10 commute à l'état passant et le courant ID circule. Cependant, pendant la commutation à l'état bloqué, la tension de grille chute au-dessous de la valeur qu'elle avait à l'état passant vers une seconde valeur inférieure à environ 3,5 volts.
Cet effet d'hystérésis crée une bonne immunité au bruit pour le circuit.
Bien que la présente invention ait été décrite par rapport à ses modes de réalisation particuliers, de nombreuses autres variations et modifications et
d'autres utilisations deviendront évidentes à ceux maîtres dans l'art.
il

Claims (11)

REVENDICATIONS
1. Circuit de commande pour un circuit de puissance à porte MOS; ledit circuit de puissance à porte MOS ayant des première et seconde bornes principales et une borne d'entrée (17) ladite borne d'entrée (17) commandant la commutation marche et arrêt dudit circuit de puissance à porte MOS entre ses dites bornes principales; ledit circuit de puissance à porte MOS comprenant un dispositif de puissance à porte MOS ayant des première et seconde électrodes principales connectées auxdites première et seconde bornes et une électrode d'entrée; ledit circuit de commande comprenant des moyens de circuit de protection pour contrôler au moins une condition de fonctionnement dudit dispositif de puissance à porte MOS et pour rendre ledit dispositif de puissance à porte MOS bloqué quand ladite condition de fonctionnement dépasse une valeur donnée; ledit circuit de commande comprenant, de plus, au moins des premiers moyens de commande à MOSFET couplés entre ladite borne d'entrée (17) et ladite électrode d'entrée pour commander la commutation à l'état passant et la commutation à l'état bloqué dudit dispositif de puissance à porte MOS quand un signal de marche est appliqué à ladite borne d'entrée (17); des premiers moyens de circuit couplant ladite borne d'entrée (17) auxdits moyens de commande à MOSFET pour rendre lesdits premiers moyens de commande à MOSFET et ledit dispositif de puissance à porte MOS passants et bloqués en réponse aux signaux des première et seconde ampleurs de tension, respectivement; des moyens de circuit de verrouillage (21) susceptibles d'être mis à zéro ayant une entrée couplée auxdits moyens de circuit de protection et une sortie couplée auxdits premiers moyens de commande à MOSFET de telle manière que lesdits moyens de circuit de verrouillage (21) sont commutés à une première condition de verrouillage en réponse à une sortie desdits moyens de circuit de protection pour, de ce fait, désactiver lesdits premiers moyens de commande à MOSFET afin que ledit dispositif de puissance à porte MOS commute à l'état bloqué; et des moyens couplant lesdits moyens de circuit de verrouillage (21) susceptibles d'être mis à zéro à ladite entrée desdits moyens de circuit de verrouillage (21) pour mettre à zéro lesdits moyens de circuit de verrouillage (21) en réponse à un signal d'une troisième ampleur de tension qui est inférieure à la plus basse desdites première et seconde ampleurs de tension, de telle manière que ledit circuit de puissance à porte MOS soit respectivement rendu passant et bloqué et soit mis à zéro après un défaut par trois signaux respectifs de première, seconde et troisième tensions qui sont susceptibles d'être distingués les
uns des autres appliqués à ladite borne d'entrée (17).
2. Circuit selon la revendication 1, dans lequel ledit circuit de puissance à
porte MOS est logé dans un boîtier (31) à trois broches de style TO 220.
3. Circuit selon la revendication 1, dans lequel lesdits moyens de circuit de protection comprennent un circuit de mesure de courant et un circuit de mesure de température.
4. Circuit selon la revendication 1, dans lequel ledit circuit de commande comprend un second MOSFET de commande connecté entre ladite électrode d'entrée et une desdites électrodes principales dudit dispositif de puissance à porte MOS de telle manière que la conduction dudit second MOSFET commute à l'état bloqué ledit dispositif de puissance à porte MOS; ledit second MOSFET de commande étant couplé à ladite borne d'entrée (17) et auxdits moyens de circuit de verrouillage (21) de sorte que quand lesdits premiers moyens de commande à MOSFET sont passants ou bloqués, ledit second MOSFET de commande est
bloqué ou passant, respectivement.
5. Circuit de commande selon la revendication 1, dans lequel lesdits moyens
2 5 de circuit de verrouillage (21) sont un circuit de verrouillage R- S.
6. Circuit de commande selon la revendication 1, dans lequel lesdites première, seconde et troisième à de commande est bloqué ou passant, tensions ont des ampleurs de tension différentes d'environ 5 volts, d'environ 2 volts et
d'environ 0 volt, respectivement.
7. Circuit de commande selon la revendication 1 ou 4, dans lequel lesdits
premiers moyens de circuit comprennent une bascule de Schmitt (41).
8. Circuit de commande selon la revendication 7, dans lequel lesdits premiers moyens de circuit comprennent, de plus, un circuit inverseur (43) ayant une entrée connectée à la sortie de ladite bascule de Schmitt (41) et à l'entrée desdits premiers moyens de commande à MOSFET et une sortie connectée à
l'entrée dudit second MOSFET de commande.
9. Circuit de commande selon la revendication 8, qui comprend, de plus, un circuit ET ayant une première entrée connectée à la sortie de ladite bascule de Schmitt (41), une seconde entrée connectée à une sortie desdits moyens de circuit de verrouillage (21) et une sortie connectée à ladite entrée dudit circuit inverseur (43).
10. Circuit selon la revendication 1 qui comprend, de plus, un circuit d'entrée connecté à ladite borne d'entrée (17); ledit circuit d'entrée ayant des moyens pour produire sélectivement lesdites première, seconde et troisième tensions de signal; ledit circuit d'entrée comprenant des premier et second ports de sortie susceptibles chacun d'être commutés sélectivement entre des première et seconde sorties de tension respectives et un circuit diviseur résistif connecté à travers lesdits premier et second ports de sortie et ayant un noeud connecté à ladite
borne d'entrée (17).
11. Circuit selon la revendication I0, dans lequel les valeurs de résistance
dudit circuit diviseur sont différentes sur les côtés opposés dudit noeud.
FR9604518A 1995-04-11 1996-04-11 Commutateur de puissance a porte mosfet a trois broches protege avec niveau de signal de mise a zero d'entree separe Pending FR2733099A1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US08/420,193 US5563759A (en) 1995-04-11 1995-04-11 Protected three-pin mosgated power switch with separate input reset signal level

Publications (1)

Publication Number Publication Date
FR2733099A1 true FR2733099A1 (fr) 1996-10-18

Family

ID=23665457

Family Applications (1)

Application Number Title Priority Date Filing Date
FR9604518A Pending FR2733099A1 (fr) 1995-04-11 1996-04-11 Commutateur de puissance a porte mosfet a trois broches protege avec niveau de signal de mise a zero d'entree separe

Country Status (8)

Country Link
US (1) US5563759A (fr)
JP (1) JP3040342B2 (fr)
KR (1) KR100197913B1 (fr)
DE (1) DE19614354C2 (fr)
FR (1) FR2733099A1 (fr)
GB (1) GB2299902B (fr)
IT (1) IT1285197B1 (fr)
SG (1) SG52684A1 (fr)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2007006980A1 (fr) * 2005-07-13 2007-01-18 Valeo Etudes Electroniques Circuit imprime perfectionne, adapte a la detection d'un echauffement accidentel
CN106873569A (zh) * 2015-12-14 2017-06-20 中国航空工业第六八研究所 一种基于rs触发器的bit故障锁存方法

Families Citing this family (45)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5986359A (en) * 1996-04-23 1999-11-16 Lear Automotive Dearborn, Inc. Power delivery circuit with short circuit protection
EP0822661A3 (fr) * 1996-08-02 1999-11-24 Siemens Aktiengesellschaft Circuit d'attaque pour un dispositif semi-conducteur de puissance commandé par effet de champ
JP3241279B2 (ja) * 1996-11-14 2001-12-25 株式会社日立製作所 保護機能付きスイッチ回路
US6011416A (en) * 1997-02-19 2000-01-04 Harness System Technologies Research Ltd. Switch circuit having excess-current detection function
US6104149A (en) * 1997-02-28 2000-08-15 International Rectifier Corp. Circuit and method for improving short-circuit capability of IGBTs
DE19722300A1 (de) * 1997-05-28 1998-12-03 Bosch Gmbh Robert Übertemperatur-Schutzschaltung
KR100468658B1 (ko) * 1997-08-21 2005-03-16 페어차일드코리아반도체 주식회사 전원제어회로
US6097237A (en) * 1998-01-29 2000-08-01 Sun Microsystems, Inc. Overshoot/undershoot protection scheme for low voltage output buffer
US5920452A (en) * 1998-06-01 1999-07-06 Harris Corporation Circuit and method for protecting from overcurrent conditions and detecting an open electrical load
US6259292B1 (en) * 1999-04-21 2001-07-10 James S. Congdon Three-terminal inverting hysteretic transistor switch
JP3664061B2 (ja) * 1999-12-28 2005-06-22 日産自動車株式会社 電流制御型半導体素子用駆動回路
US6330143B1 (en) 2000-02-23 2001-12-11 Ford Global Technologies, Inc. Automatic over-current protection of transistors
US6969959B2 (en) * 2001-07-06 2005-11-29 Lutron Electronics Co., Inc. Electronic control systems and methods
JP3990218B2 (ja) 2002-07-12 2007-10-10 矢崎総業株式会社 半導体素子の保護装置
US6989649B2 (en) 2003-07-09 2006-01-24 A. O. Smith Corporation Switch assembly, electric machine having the switch assembly, and method of controlling the same
EP1515441B1 (fr) * 2003-09-05 2010-01-20 Biotronik GmbH & Co. KG Commutateur MOS résistant aux tensions
US8540493B2 (en) 2003-12-08 2013-09-24 Sta-Rite Industries, Llc Pump control system and method
US6963498B2 (en) * 2004-02-02 2005-11-08 International Rectifier Corporation Bootstrap capacitor refresh circuit
US7686589B2 (en) 2004-08-26 2010-03-30 Pentair Water Pool And Spa, Inc. Pumping system with power optimization
US7845913B2 (en) 2004-08-26 2010-12-07 Pentair Water Pool And Spa, Inc. Flow control
US8602745B2 (en) 2004-08-26 2013-12-10 Pentair Water Pool And Spa, Inc. Anti-entrapment and anti-dead head function
US8480373B2 (en) 2004-08-26 2013-07-09 Pentair Water Pool And Spa, Inc. Filter loading
US8019479B2 (en) 2004-08-26 2011-09-13 Pentair Water Pool And Spa, Inc. Control algorithm of variable speed pumping system
US7854597B2 (en) 2004-08-26 2010-12-21 Pentair Water Pool And Spa, Inc. Pumping system with two way communication
US8469675B2 (en) 2004-08-26 2013-06-25 Pentair Water Pool And Spa, Inc. Priming protection
US7874808B2 (en) 2004-08-26 2011-01-25 Pentair Water Pool And Spa, Inc. Variable speed pumping system and method
JP4732191B2 (ja) * 2006-02-28 2011-07-27 矢崎総業株式会社 過熱保護機能付き半導体装置の制御回路
FR2900292B1 (fr) * 2006-04-21 2008-11-14 Airbus France Sas Dispositif de securite pour interrupteur a semi-conducteurs
JP5373257B2 (ja) * 2006-08-04 2013-12-18 日立オートモティブシステムズ株式会社 エンジン用高圧ポンプ駆動回路
DE102006045542A1 (de) * 2006-09-25 2008-04-03 Atmel Germany Gmbh Satellitenhochfrequenzempfängerschaltkreis, Schaltungsanordnung zur Verarbeitung von Satellitensignalen und Verfahren zum Betreiben einer derartigen Schaltungsanordnung
US8068322B2 (en) * 2008-07-31 2011-11-29 Honeywell International Inc. Electronic circuit breaker apparatus and systems
EP3418570B1 (fr) 2008-10-06 2020-01-22 Pentair Water Pool and Spa, Inc. Procédé d'actionnement d'un système brise-vide de sécurité
US9556874B2 (en) 2009-06-09 2017-01-31 Pentair Flow Technologies, Llc Method of controlling a pump and motor
US8657489B2 (en) 2010-06-28 2014-02-25 Infineon Technologies Ag Power switch temperature control device and method
EP2649318A4 (fr) 2010-12-08 2017-05-10 Pentair Water Pool and Spa, Inc. Clapet de refoulement à dépression pour un système brise-vide de sécurité
DE102010055479A1 (de) * 2010-12-22 2012-06-28 Continental Automotive Gmbh Schaltung zur Ansteuerung eines Schalters
AU2012332382B2 (en) 2011-11-01 2016-11-03 Daniel J. Hruby Flow locking system and method
US9413160B2 (en) * 2012-04-19 2016-08-09 Freescale Semiconductor, Inc. Protection circuit and a gate driving circuitry
US9885360B2 (en) 2012-10-25 2018-02-06 Pentair Flow Technologies, Llc Battery backup sump pump systems and methods
JP6168899B2 (ja) * 2013-08-01 2017-07-26 三菱電機株式会社 パワーモジュール
US9136691B2 (en) * 2013-08-08 2015-09-15 Tyco Electronics Corporation Solid state relay protective device
JP6260710B2 (ja) * 2014-09-09 2018-01-17 富士電機株式会社 半導体モジュール
WO2017175326A1 (fr) * 2016-04-06 2017-10-12 新電元工業株式会社 Module de puissance
US10734992B2 (en) * 2017-08-09 2020-08-04 Infineon Technologies Ag Circuit and method for providing an output signal
CN110289601A (zh) * 2019-07-12 2019-09-27 西安电子科技大学 用于保护igbt的内置于驱动ic的主动钳位电路

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4703390A (en) * 1986-05-27 1987-10-27 Motorola, Inc. Integrated circuit power timer
JPH05304450A (ja) * 1992-01-31 1993-11-16 Hitachi Ltd 保護回路を具備する半導体装置および電子システム
US5325258A (en) * 1992-08-26 1994-06-28 International Rectifier Corporation Power transistor driver circuit with current sensing and current overprotection and method for protecting power transistor from overcurrent
GB2281815A (en) * 1993-09-14 1995-03-15 Int Rectifier Corp Power mosfet with overcurrent and over-temperature protection
US5638246A (en) * 1992-01-31 1997-06-10 Hitachi, Ltd. Semiconductor device having a protection circuit, and electronic system including the same

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
IT1215279B (it) * 1985-06-10 1990-01-31 Ates Componenti Elettron Dispositivo elettrico di potenza intelligente a circuito integrato monolitico.
US5550701A (en) * 1994-08-30 1996-08-27 International Rectifier Corporation Power MOSFET with overcurrent and over-temperature protection and control circuit decoupled from body diode

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4703390A (en) * 1986-05-27 1987-10-27 Motorola, Inc. Integrated circuit power timer
JPH05304450A (ja) * 1992-01-31 1993-11-16 Hitachi Ltd 保護回路を具備する半導体装置および電子システム
US5638246A (en) * 1992-01-31 1997-06-10 Hitachi, Ltd. Semiconductor device having a protection circuit, and electronic system including the same
US5325258A (en) * 1992-08-26 1994-06-28 International Rectifier Corporation Power transistor driver circuit with current sensing and current overprotection and method for protecting power transistor from overcurrent
GB2281815A (en) * 1993-09-14 1995-03-15 Int Rectifier Corp Power mosfet with overcurrent and over-temperature protection

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
HAMMERTON C: "TOPFET - A NEW CONCEPT IN PROTECTED MOSFET", ELECTRONIC COMPONENTS AND APPLICATIONS, vol. 10, no. 4, 1 January 1992 (1992-01-01), pages 153 - 168, XP000304697, ISSN: 0141-6219 *

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2007006980A1 (fr) * 2005-07-13 2007-01-18 Valeo Etudes Electroniques Circuit imprime perfectionne, adapte a la detection d'un echauffement accidentel
FR2888709A1 (fr) * 2005-07-13 2007-01-19 Valeo Electronique Sys Liaison Circuit imprime perfectionne, adapte a la detection d'un echauffement accidentel
US7817052B2 (en) 2005-07-13 2010-10-19 Valeo Etudes Electroniques Printed circuit adapted to detecting accidental heating
CN106873569A (zh) * 2015-12-14 2017-06-20 中国航空工业第六八研究所 一种基于rs触发器的bit故障锁存方法
CN106873569B (zh) * 2015-12-14 2019-05-21 中国航空工业第六一八研究所 一种基于rs触发器的bit故障锁存方法

Also Published As

Publication number Publication date
DE19614354C2 (de) 1998-11-05
JPH08307221A (ja) 1996-11-22
SG52684A1 (en) 1998-09-28
IT1285197B1 (it) 1998-06-03
GB2299902B (en) 1999-06-09
JP3040342B2 (ja) 2000-05-15
US5563759A (en) 1996-10-08
GB9606870D0 (en) 1996-06-05
ITMI960687A1 (it) 1997-10-11
GB2299902A (en) 1996-10-16
KR960039047A (ko) 1996-11-21
KR100197913B1 (ko) 1999-06-15
DE19614354A1 (de) 1996-10-17
ITMI960687A0 (fr) 1996-04-11

Similar Documents

Publication Publication Date Title
FR2733099A1 (fr) Commutateur de puissance a porte mosfet a trois broches protege avec niveau de signal de mise a zero d'entree separe
EP0579561B1 (fr) Circuit de protection d'un composant de puissance contre des surtensions directes
US5914545A (en) Switching device with power FET and short-circuit detection
FR2567340A1 (fr) Relais a semi-conducteur protege contre les surcharges de courant
EP0454597A1 (fr) Circuit de commande de grille par impulsion avec securité de court-circuit
FR2733100A1 (fr) Dispositif semi-conducteur de puissance a porte mos integre a haute tension negative de niveau et fonctionnement a securite intrinseque
EP0546963B1 (fr) Système d'alimentation comportant un circuit de protection série
EP1005161B1 (fr) Circuit de commande d'un interrupteur a composants semiconducteurs fonctionnant en alternatif
EP0635923A1 (fr) Circuit de protection contre des surtensions à forte énergie à tension d'écrêtage controlée
CA1083667A (fr) Circuit a deux bornes pour limitation de tension
FR2485825A1 (fr) Circuit de protection des transistors de puissance de sortie d'une source d'alimentation a commutation et source d'alimentation utilisant ce circuit
EP0730331A3 (fr) Circuit de limitation des surtensions lors de commutation pour commutateurs à semi-conducteur de puissance
EP0593588B1 (fr) Agencement de protection de circuit
CA2326641C (fr) Redresseur synchrone auto-commande
EP0466619A1 (fr) Dispostif de protection contre des surtensions
EP3369178B1 (fr) Dispositif de commande pour transistors
FR2741756A1 (fr) Circuit de protection contre les surtensions
RU2179775C2 (ru) Устройство для защиты от перегрузки по току
SU1748225A2 (ru) Импульсный усилитель мощности
FR2630869A1 (fr) Dispositif de transmission isolee d'un signal par optocoupleur
KR20010023993A (ko) 집적된 전력 증폭기 스테이지를 제어하기 위한 방법 및장치
SU995331A1 (ru) Транзисторный коммутатор с защитой от перегрузки
SU1061123A1 (ru) Стабилизатор напр жени посто нного тока с защитой
JPS60241324A (ja) 静電リレー
RU1817148C (ru) Токоограничивающее устройство дл защиты контакта в цепи посто нного тока