FR2656183A1 - Circuit d'image fixe pour recepteur de television. - Google Patents

Circuit d'image fixe pour recepteur de television. Download PDF

Info

Publication number
FR2656183A1
FR2656183A1 FR9015772A FR9015772A FR2656183A1 FR 2656183 A1 FR2656183 A1 FR 2656183A1 FR 9015772 A FR9015772 A FR 9015772A FR 9015772 A FR9015772 A FR 9015772A FR 2656183 A1 FR2656183 A1 FR 2656183A1
Authority
FR
France
Prior art keywords
signal
synchronous
signals
digital
analog
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR9015772A
Other languages
English (en)
Other versions
FR2656183B1 (fr
Inventor
Hong Sam Pyo
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Electronics Inc
Original Assignee
Gold Star Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Gold Star Co Ltd filed Critical Gold Star Co Ltd
Publication of FR2656183A1 publication Critical patent/FR2656183A1/fr
Application granted granted Critical
Publication of FR2656183B1 publication Critical patent/FR2656183B1/fr
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/4448Receiver circuitry for the reception of television signals according to analogue transmission standards for frame-grabbing

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)
  • Closed-Circuit Television Systems (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Processing Of Color Television Signals (AREA)
  • Television Systems (AREA)
  • Color Television Systems (AREA)

Abstract

Circuit de traitement de signaux de caméra vidéo destiné à traiter un signal de caméra vidéo pour son affichage sur un moniteur ou un récepteur de télévision dans un système de monitorage et similaire et notamment, un circuit de maintien d'image pour une image arrêtée sur un récepteur de télévision dans lequel lorsque le signal vidéo n'est pas entré par la caméra vidéo, l'image finale est maintenue ce qui permet de l'afficher sous forme d'image fixe. Le circuit est constitué d'un séparateur de différence de luminance/couleur (1) et de signaux synchrones, d'une unité de sélection analogique, d'un convertisseur analogique/numérique (3), d'un codeur (6), d'un organe de commande (4), de convertisseurs numériques/analogiques, d'un générateur de signaux synchrones (10), d'une unité de détection de tension synchrone (12), d'un intégrateur (14), d'une bascule (13) et de portes.

Description

i
CIRCUIT D'IMAGE FIXE POUR RECEPTEUR DE TELEVISION
La présente invention concerne un circuit de traitement de signaux de caméra vidéo destiné à traiter le signal de camera vidéo dans un système de monitorage et similaire et l'affichage sur un moniteur ou récepteur de télévision et appareils similaires et se rapporte
plus particulièrement à un circuit d'image fixe ou arrê-
tée dans un récepteur de télévision dans lequel, dans le
cas o le signal vidéo n'est pas émis par la caméra vi-
déo, la dernière image est maintenue, ce qui permet de
l'afficher en image fixe.
La figure 1 concerne un circuit de traitement de signaux de caméra vidéo utilisé dans les systèmes de
monitorage classiques et similaires, comme cela est mon-
tré à la figure 1, le circuit comprenant: un séparateur de luminance/signal de différence couleur et signaux synchrones 1 qui reçoit des signaux vidéo Vi provenant d'une caméra vidéo, permettant de séparer un signal synchrone horizontal HS, un signal synchone vertical VS, un signal de luminance Y et des signaux de différence de couleur R-Y, B-Y;
des moyens de sélection analogique 2 pour sélec-
tionner le signal de luminance Y et les signaux de dif-
férence de couleur R-Y, B-Y; un convertisseur analogique/numérique 3 destiné à convertir le signal de sortie de conversion du moyen de sélection analogique 2 en un signal numérique; un codeur 6 destiné à coder l'état de sélection du sélecteur de maintien d'image SW 1 et un sélecteur de régénération SW 2; un organe de commande 4 qui reçoit les signaux synchrones horizontaux et verticaux HS, VS et le signal de sortie du codeur 6, et qui commande l'excitation du
moyen de sélection analogique 2 et du convertisseur ana-
logique/numérique 3, et reçoit le signal de sortie du convertisseur analogique/numérique 3 ce qui permet sa
mise en mémoire dans la memoire vive RAM 5 et son émis-
sion; des convertisseurs numériques/analogiques 7-9 destinés à convertir le signal de luminance numérique Y et les signaux de différence de couleur R-Y, B-Y émis par l'organe de commande 4 en signal analogique; un générateur de signaux synchrones 11 destiné à générer un signal synchrone horizontal HS, un signal synchrone vertical VS, un signal de salve de signaux de couleur CB et un signal de suppression BS; et
le codeur 11 entre le signal de sortie du géné-
rateur de signaux synchrones 10 et émet le signal des
convertisseurs numériques/analogiques 7-9 On va main-
tenant décrire ci-après le processus de fonctionnement
de ce circuit classique.
Lorsque les signaux Vl sont entrés par une camé-
ra vidéo par l'intermédiaire d'un câble coaxial, les si-
gnaux vidéo Vl sont séparés en signaux horizontaux et verticaux HS, VS, en signal de luminance Y et en signaux
de différence de couleur R-Y, B-Y au niveau du sépara-
teur de signaux synchrones et de différence de luminan-
ce/couleur 1 ce qui leur permet d'être émis, et les si-
gnaux synchrones horizontaux et verticaux HS, VS sont
appliqués à l'organe de commande 4 et peuvent ainsi ser-
vir d'impulsion de commande pour l'enregistrement d'in-
formations d'images à destination de la mémoire vive RAM au niveau de l'organe de commande 4.
Le signal de luminance Y et les signaux de dif-
férence de couleur R-Y, B-Y sont sélectionnés séquen-
tiellement au niveau du moyen de sélection analogique 2 en fonction des signaux de commande de sélection SL 1, SL 2 de l'organe de commande 4, ce qui permet de les
émettre c'est-à-dire que les signaux de commande de sé-
lection SL 1, SL 2 sont émis de façon répétée par l'organe de commande 4 dans la séquence de " 00 " > " 01 " > " 10 " > " 11 " > " 00 ", par conséquent le signal de luminance
Y et les signaux de différence de couleur R-Y, B-Y en-
trés au terminal d'entrée al-a 4 du moyen de sélection analogique 2 sont sélectionnés de façon répétée dans la séquence de Y > R > Y > Y > B > Y > Y pour
être émis, le signal ainsi émis par le moyen de sélec-
tion analogique 2 est converti en signal numérique de M bits en synchrone avec le signal d'échantillonage CS de
l'organe de commande 4 au niveau du convertisseur analo-
gique/numérique 3 pour être ainsi appliqué à l'organe de commande 4 A ce stade, l'organe de commande 4 émet un signal de commande d'écriture de potentiel élevé à son terminal d'écriture WR ce qui met la mémoire RAM 5 à l'état écriture, et affecte l'adresse de la mémoire RAM par la ligne omnibus d'adresses AB, et enregistre le signal numérique émis comme cela était décrit ci-dessus par la ligne omnibus de données DB, et émet le signal de
commande de lecture à son terminal de lecture par l'or-
gane de commande 4, ce qui met la mémoire RAM 5 à l'état
de lecture, et l'adresse de la mémoire RAM 5 est affec-
tée et par conséquent le signal numérique est enregistré comme décrit cidessus à l'adresse et lu pour ensuite
être émis.
Ainsi, les signaux émis par l'organe de commande 4, c'est-à-dire le signal de luminance Y et les signaux
de différence de couleur R-Y, B-Y sont convertis en si-
gnaux analogiques au niveau des convertisseurs analogi-
ques numériques 7, 8, 9 pour être ainsi appliqués au
codeur 11, et à ce moment, les signaux synchrones hori-
zontaux et verticaux HS, VS, les signaux de salve de si-
gnaux de couleur CB de O et 90 , et le signal de sup-
pression BS sont produits au niveau du générateur de signaux synchrones 10 pour être appliqués au codeur 11, et en fonction de ceux-ci, les signaux de sortie Y, R-Y, B-Y des convertisseurs numériques/analogiques 7, 8, 9 et
les signaux de sortie HS, VS, CB du générateur de si-
gnaux synchrones 10 sont synthétisés au niveau du codeur 11 pour être convertis en un signal vidéo synthétique VO, après quoi ils sont affichés sur un écran moniteur
ou un récepteur de télévision.
Par ailleurs, lorsque le sélecteur de maintien d'image SW 1 est mis en court-circuit, cet état de court- circuit du sélecteur de maintien d'image SW 1 est codé au
niveau du codeur 6 pour être appliqué à l'organe de com-
mande 4, moyennant quoi, l'organe de commande 4 ne lit que le signal numérique enregistré en dernier lieu par la mémoire RAM 5 ce qui lui permet d'être émis et par conséquent l'image arrêtée est affichée sur le moniteur
ou sur le récepteur de télévision et lorsque le com-
mutateur de régénération SW 2 est mis en court-circuit, cet état de courtcircuit du commutateur de régénération
SW 2 est codé au niveau du codeur 1 pour être alors ap-
pliqué à l'organe de commande 4, moyennant quoi l'organe
de commande 4 fonctionne comme cela a été décrit ci-
dessus et les images mobiles peuvent alors être affi-
chées. Cependant, dans ce type d'appareil classique, le
passage à l'image arrêtée ne se fait que lorsque le sé-
lecteur de maintien d'image est mis en court-circuit et par conséquent, lorsque le signal vidéo n'est pas entré par suite d'une coupure du câble coaxial de la caméra
vidéo, l'image finale ne pourra pas être reconnue.
Par conséquent, un but de la présente invention
est de fournir un circuit d'image fixe ou d'image arrê-
tée pour un récepteur de télévision dans lequel au cas
o un signal vidéo ne serait pas entré par la caméra vi-
déo, le signal vidéo entré en dernier par la caméra vi-
déo pourra être affiché sur un écran de récepteur de té-
lévision sous forme d'une image arrêtée.
Ce but de la présente invention est atteint par
le fait de détecter le signal synchrone parmi les si-
gnaux vidéo entrés par la caméra vidéo, de déterminer la
présence ou l'absence d'entrée du signal vidéo en fonc-
tion de la détection du signal synchrone, dans le cas o il est déterminé que le signal vidéo est entré on traite alors le signal vidéo d'une manière classique, grâce à
quoi on procède à l'affichage sur le récepteur de télé-
vision et s'il est déterminé qu'il s'agit du dernier signal vidéo entré, il est traité sur le récepteur de
télévision comme une image fixe.
On va maintenant brièvement décrire le dessin dans lequel:
la figure 1 est un schéma du circuit du traite-
ment des signaux de caméra vidéo classique, la figure 2 est un schéma du circuit d'image
fixe d'un récepteur de télévision selon la présente in-
vention, et les figures 3 A à 3 F sont des tracés d'ondes de
chaque partie de la figure 2.
On va maintenant décrire l'invention plus en détail avec référence au dessin d' accompagnement dans lequel: la figure 2 est un schéma du circuit d'image arrêtée d'un récepteur de télévision selon la présente invention Comme cela est montré sur la figure 2 un
circuit de traitement de signaux de caméra vidéo com-
prend:
un séparateur de signaux synchrones et de si-
gnaux de différence de luminance/couleur 1 qui reçoit
les signaux vidéo Vl provenant d'une caméra vidéo, per-
mettant de séparer les signaux synchrones horizontaux et
verticaux HS, VS, et le signal de luminance Y et les si-
gnaux de différence de couleur R-Y, B-Y; des moyens de sélection analogique 2 destinés à sélectionner le signal de luminance Y et les signaux de différence de couleur R-Y, B-Y; un convertisseur analogique/numérique 3 destiné à convertir le signal de sortie du moyen de sélection analogique 2 en un signal numérique; un codeur 6 destiné à coder l'état de sélection du commutateur de maintien d'image SW 1 et du commutateur de régénération SW 2; un organe de commande 4 qui reçoit les signaux synchrones horizontaux et verticaux HS, VS et le signal de sortie du codeur 6 et commande l'excitation du moyen
de sélection analogique 2 et le convertisseur analogi-
que/numérique 3, et après avoir entré le signal de sor-
tie du convertisseur analogique/numérique 3 permet d'en-
registrer sur la mémoire RAM 5 et ensuite de procéder à son émission; les convertisseurs numériques/analogiques 7 à 9 destinés à convertir le signal de luminance numérique Y et les signaux de différence de couleur R- Y, B-Y émis par l'organe de commande 4 en un signal analogique; un générateur de signaux synchrones 11 destiné à produire les signaux synchrones horizontaux et verticaux HS, VS, le signal de salve de signaux de couleur CB et le signal de suppression BS; et un codeur Il qui reçoit les signaux de sortie du générateur de signaux synchrones 10 et les signaux de sortie des convertisseurs numériques/analogiques 7 à 9 ce qui permet d'émettre le signal vidéo synthétique VO; le circuit comprend de plus: un moyen de détection de tension synchrone 12 destiné à détecter le signal synchrone du signal vidéo Vl et à l'émettre sous forme de tension; un intégrateur 14 destiné à intégrer le signal de sortie du moyen de détection de tension synchrone 12; une bascule 13 qui reçoit le signal de mise en court-circuit du signal de régénération SW 2, le signal de sortie de l'intégrateur 14 et le signal de sortie du moyen de détection de tension synchrone 12 en tant que signal d'armement, un signal de réarmement et un signal d'horloge;
une porte OU 15 qui exécute la fonction de réu-
nion logique OU du signal émis à destination du terminal de sortie Q de la bascule 13 avec le signal de commande de lecture de 1 'organe de commande 4 ce qui permet de l'appliquer sur le terminal de lecture RD de la mémoire RAM 5; et
une porte ET 17 qui exécute une fonction d'in-
tersection logique ET du signal de sortie de l'inverseur 16 pour inverser le signal émis au terminal de sortie Q de la bascule 13 avec le signal de commande d'écriture de l'organe de commande 4 ce qui permet de l'appliquer
au terminal d'écriture WR de la mémoire RAM 5.
On va maintenant décrire le fonctionnement et les avantages de la présente invention plus en détail en se référant aux tracés d'ondes de la figure 3 A à la figure 3 F comme suit: lorsqu'un signal vidéo Vi comme cela est montré
à la figure 3 A est entré par une caméra vidéo par l'in-
termédiaire d'un câble coaxial, le signal vidéo Vi est appliqué par une capacité Cl à une résistance R 5 et à une base de transistor Q 1, à la suite de quoi ce signal vidéo Vi est converti et amplifié au transistor Qi comme cela est montré sur la figure 3 B ce qui permet de l'émettre à son collecteur, et le signal de sortie est
intégré au niveau des résistances R 7, R 8 et des capaci-
tés C 2, C 3 comme cela est montré sur la figure 3 C après
quoi, il est appliqué par la capacité Ci et la résistan-
ce R 9 à la base du transistor Q 2 et par conséquent un signal d'onde est émis à destination de son collecteur comme cela est montré à la figure 3 D. Par conséquent, lorsqu'un signal à potentiel élevé est émis (tl) par le collecteur du transistor Q 2,
la bascule 13 est actionnée en temporisation par le si-
gnal de potentiel élevé et de ce fait, un signal de fai-
ble potentiel est émis à son terminal de sortie Q comme cela est montré sur la figure 3 E A ce moment, le signal de potentiel élevé émis à destination du collecteur du transistor Q 2 est intégré au niveau de l'intégrateur 14 comme cela est montré sur la figure 3 F ce qui permet son
application sur le terminal de réarmement RE de la bas-
cule 13 De ce fait, étant donné que la tension de sor-
tie de l'intégrateur 14 conserve un niveau supérieur au niveau prédéterminé à un état o le signal synchrone est détecté à une période prédéterminée au niveau du moyen de détection de tension synchrone 12, la bascule 13 n'est pas réarmée, ce qui permet à un signal de faible potentiel d'être émis de façon continue à destination de son terminal de sortie Q, et étant donné que ce signal de faible potentiel est appliqué sur un côté du terminal
d'entrée de la porte OU 15, lorsque le signal de com-
mande de lecture de potentiel élevé est émis à destina-
tion du terminal de lecture RD de l'organe de commande 4, un signal de potentiel élevé est émis par la porte OU ce qui met la mémoire RAM 5 à l'état de lecture et de plus, étant donné que le signal de faible potentiel émis à destination du terminal de sortie Q de la bascule 13 est inversé au potentiel élevé au niveau de l'inverseur
16 et qu'ensuite il est appliqué sur le terminal d'en-
trée sur un côté de la porte ET 17, lorsque le signal de lecture de potentiel élevé est émis à destination du
terminal d'écriture WR de l'organe de commande 4 le si-
gnal de potentiel élevé est émis par la porte ET 17, ce
qui met la mémoire RAM 5 à l'état d'écriture.
Par conséquent, à ce stade, le signal vidéo en-
tré Vl est traité de façon similaire à la description de
la figure 1, en étant émis en signal vidéo synthétique Vo. Par ailleurs, lorsqu'un signal vidéo Vl n'est plus entré par la caméra vidéo par l'intermédiaire du câble coaxial (t 2), étant donné que le transistor Ql du moyen de détection de tension synchrone 12 est maintenu à l'état HORS TENSION, un signal de potentiel élevé est émis de façon continue à destination de son collecteur comme cela est montré sur la figure 3 B, moyennant quoi étant donné qu'un signal de potentiel élevé est appliqué de façon continue à la base du transistor Q 2 comme cela
est montré sur la figure 3 C, ce transistor Q 2 est main-
tenu à l'état TENSION ce qui permet d'émettre un signal
de faible potentiel en continu à destination du col-
lecteur comme cela est montré à la figure 3 D. Par conséquent, la tension chargée à la capacité C 5 de l'intégrateur 14 et déchargée par la résistance R 12 et le transistor Q 2 et étant déchargé au-dessous du niveau prédéterminé (t 3), la bascule 13 est réarmée ce
qui permet d'émettre un signal de potentiel élevé à des-
tination de son terminal de sortie Q, et étant donné que
le signal de potentiel élevé est appliqué sur un termi-
nal d'entrée unilatérale de la porte OU 15, indépendam-
ment du signal RD du terminal de lecture de l'organe de commande 4 appliqué sur son terminal d'entrée de l'autre côté, un signal de potentiel élevé est émis par la porte OU 15 pour être ainsi appliqué au terminal de lecture RD de la mémoire 5 et à ce stade, étant donné que le signal de potentiel élevé émis à destination du terminal de
sortie Q de la bascule 13 est inversée à un faible po-
tentiel au niveau de l'inverseur 16, il est ensuite ap-
pliqué au terminal d'entrée d'un côté de la porte ET 17, quel que soit le signal WR du terminal d'écriture de l'organe de commande 4 appliqué à son terminal d'entrée de l'autre côté, un signal de faible potentiel est émis
par la porte ET 17 ce qui permet de l'appliquer au ter-
minal d'écriture WR de la mémoire RAM 5.
Par conséquent, à ce stade, quel que soit le si-
gnal émis à destination du terminal de lecture RD et du
terminal d'écriture WR de l'organe de commande 4, la mé-
moire RAM 5 est maintenue à l'état de lecture, et de ce fait, seuls le signal de luminance numérique Y et les signaux de différence de couleur RY, B-Y sont lus de façon répétée et émis au niveau de l'organe de commande 4, et ce signal de luminance numérique Y et ces signaux
de différence de couleur R-Y, B-Y sont convertis en si-
gnaux analogiques au niveau des convertisseurs numéri-
ques/analogiques 7 à 9, après quoi ils sont synthétisés
avec le signal de sortie du générateur de signaux syn-
chrones 10 au niveau du codeur 11, ce qui permet de les
émettre en signal vidéo synthétique VO, et le signal vi-
déo entré en dernier par la caméra vidéo est affiché
sous forme d'une image arrêtée sur un récepteur de télé-
vision.
Par ailleurs, lorsque le commutateur de régé-
nération SW 2 est mis en court-circuit dans l'état men-
tionné ci-dessus, étant donné qu'un signal de faible potentiel est appliqué sur le terminal d'armement SE de la bascule 13, cette bascule 13 est armée ce qui permet
à un signal de faible potentiel d'être émis à destina-
tion de son terminal de sortie Q, et de ce fait, la mémoire RAM 5 est mise à l'état lecture et écriture par le signal de commande d'écriture et le signal de commande de lecture émis à destination du terminal d'écriture WR et du terminal de lecture RD de l'organe de commande 4, ce qui permet le fonctionnement de façon
similaire à la description de la figure 1.
Comme cela a été décrit ci-dessus en détail se-
lon la présente invention, lorsque le signal vidéo est émis par la caméra vidéo, l'entrée du signal vidéo est bloquée étant donné que le signal vidéo entré en dernier est affiché sur un récepteur de télévision sous forme d'image fixe, on peut non seulement l'utiliser à profit dans un système de monitorage de façon à surveiller ou contrôler une certaine situation, mais ceci permet
également de saisir rapidement la condition finale.
il

Claims (2)

REVENDICATIONS
1 Circuit d'image fixe pour un récepteur de télévision caractérisé en ce qu'il comprend: un séparateur de différence de luminance/couleur et de signaux synchrones ( 1) destiné à séparer des signaux vidéo émis par une caméra vidéo en un signal synchrone, un signal de luminance et des signaux de différence de couleur; des moyens de sélection analogique ( 2) destinés à sélectionner le signal de luminance et les signaux de différence de couleur à tour de rôle;
un convertisseur analogique/numérique ( 3) des-
tiné à convertir le signal de sortie du moyen de sélec-
tion analogique ( 2) en un signal numérique; un organe de commande ( 4) qui reçoit le signal de sortie d'un codeur ( 6) destiné à coder l'état de sélection du commutateur de maintien d'image SW 1 et du
commutateur de régénération SW 2 et qui enregistre et é-
met le signal de sortie du convertisseur analogi-
que/numérique ( 3) à destination d'une mémoire vive RAM; des convertisseurs numériques/analogiques ( 7, 8, 9) destinés à convertir le signal de luminance et le signal de différence de couleur émis par l'organe de commande ( 4); un codeur ( 6) destiné à synthétiser les signaux de sortie des convertisseurs numériques/analogiques ( 7,
8, 9) avec le signal de sortie d'un générateur de si-
gnaux synchrones ( 11); des moyens de détection de tension synchrone ( 12) destinés à détecter le signal synchrone du signal vidéo entré par la caméra vidéo en une tension; un intégrateur ( 14) destiné à intégrer le signal de sortie du moyen de détection de tension synchrone; une bascule ( 13) qui reçoit le signal de sortie du moyen de détection de tension synchrone ( 12) et le
signal de sortie de l'intégrateur ( 14) sous forme de si-
gnal d'horloge et de signal de réarmement et permet ain-
si de déterminer la présence ou l'absence d'entrée du signal vidéo; et des portes qui mettent la mémoire RAM à l'état
d'écriture et de lecture par le signal de commande d'é-
criture et le signal de commande de lecture de la bas-
cule ( 13) ou indépendamment du signal de commande d'é-
criture et du signal de commande de lecture forçant la
mémoire RAM à l'état de lecture.
2 Circuit selon la revendication 1, caractérisé
en ce que la bascule ( 13) est réarmée lorque le commu-
tateur de régénération SW 2 est mis en court-circuit.
FR9015772A 1989-12-15 1990-12-17 Circuit d'image fixe pour recepteur de television. Expired - Fee Related FR2656183B1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019890018653A KR940000461B1 (ko) 1989-12-15 1989-12-15 Tv수상기의 화면 정지회로

Publications (2)

Publication Number Publication Date
FR2656183A1 true FR2656183A1 (fr) 1991-06-21
FR2656183B1 FR2656183B1 (fr) 1993-12-10

Family

ID=19292963

Family Applications (1)

Application Number Title Priority Date Filing Date
FR9015772A Expired - Fee Related FR2656183B1 (fr) 1989-12-15 1990-12-17 Circuit d'image fixe pour recepteur de television.

Country Status (6)

Country Link
US (1) US5150200A (fr)
JP (1) JP2501952B2 (fr)
KR (1) KR940000461B1 (fr)
DE (1) DE4040194A1 (fr)
FR (1) FR2656183B1 (fr)
GB (1) GB2240899B (fr)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04320174A (ja) * 1991-04-19 1992-11-10 Sony Corp 映像信号処理装置
JPH08322028A (ja) * 1995-05-25 1996-12-03 Keizo Nakano 時分割型静止画テレビジョンシステム
US6297851B1 (en) * 1997-07-17 2001-10-02 Hewlett-Packard Co Analog video frame capture and preview
JPH11155150A (ja) * 1997-11-20 1999-06-08 Nintendo Co Ltd 映像信号ディジタル処理装置、映像信号ディジタル処理のための情報記憶媒体、および映像信号ディジタル処理方法
US7139033B2 (en) 2003-02-19 2006-11-21 Sharp Laboratories Of America, Inc. System and method for television frame capture and display
KR102099681B1 (ko) 2013-10-10 2020-04-10 삼성전자주식회사 영상처리장치 및 그 제어방법

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6210980A (ja) * 1985-07-08 1987-01-19 Sony Corp 車載テレビ
JPS62160883A (ja) * 1986-01-09 1987-07-16 Mitsubishi Electric Corp テレビ受信機
EP0274255A2 (fr) * 1986-12-16 1988-07-13 Pioneer Electronic Corporation Dispositif de reproduction d'un disque vidéo et méthode de reproduction de l'information vidéo
EP0293217A2 (fr) * 1987-05-27 1988-11-30 Kabushiki Kaisha Toshiba Système à mémoire pour un signal vidéo de télévision
JPS63299688A (ja) * 1987-05-29 1988-12-07 Matsushita Electric Ind Co Ltd 撮像装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3807630C1 (fr) * 1988-03-09 1989-06-08 Nokia Graetz Gmbh, 7530 Pforzheim, De
KR950009205B1 (ko) * 1988-07-04 1995-08-16 삼성전자주식회사 위성 방송 수신기의 신호유무 채널 표시 장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6210980A (ja) * 1985-07-08 1987-01-19 Sony Corp 車載テレビ
JPS62160883A (ja) * 1986-01-09 1987-07-16 Mitsubishi Electric Corp テレビ受信機
EP0274255A2 (fr) * 1986-12-16 1988-07-13 Pioneer Electronic Corporation Dispositif de reproduction d'un disque vidéo et méthode de reproduction de l'information vidéo
EP0293217A2 (fr) * 1987-05-27 1988-11-30 Kabushiki Kaisha Toshiba Système à mémoire pour un signal vidéo de télévision
JPS63299688A (ja) * 1987-05-29 1988-12-07 Matsushita Electric Ind Co Ltd 撮像装置

Non-Patent Citations (4)

* Cited by examiner, † Cited by third party
Title
PATENT ABSTRACTS OF JAPAN vol. 11, no. 179 (E-514)9 Juin 1987 & JP-A-62 010 980 ( SONY CORP ) *
PATENT ABSTRACTS OF JAPAN vol. 11, no. 400 (E-569)26 Décembre 1987 & JP-A-62 160 883 ( MITSUBISHI ) *
PATENT ABSTRACTS OF JAPAN vol. 13, no. 136 (E-737)5 Avril 1989 & JP-A-63 299 688 ( MATSUSHITA ) *
PATENT ABSTRACTS OF JAPAN vol. 14, no. 67 (E-885)7 Février 1990 & JP-A-12 86 587 ( TOSHIBA CORP ) *

Also Published As

Publication number Publication date
JPH0583650A (ja) 1993-04-02
DE4040194A1 (de) 1991-06-20
KR910013923A (ko) 1991-08-08
DE4040194C2 (fr) 1992-02-06
GB9027172D0 (en) 1991-02-06
US5150200A (en) 1992-09-22
GB2240899B (en) 1994-05-04
GB2240899A (en) 1991-08-14
JP2501952B2 (ja) 1996-05-29
KR940000461B1 (ko) 1994-01-21
FR2656183B1 (fr) 1993-12-10

Similar Documents

Publication Publication Date Title
JP5744828B2 (ja) 画像コンテンツに基づく画像選択法
US6240217B1 (en) Digital image processing
EP0601179B1 (fr) Procede et systeme d'imagerie video a un seul capteur, utilisant l'eclairage sequentiel en couleurs d'un objet
JP7151234B2 (ja) カメラシステムおよびイベント記録システム
JPH0670238A (ja) 固体撮像装置の欠陥修正装置
EP0036354A1 (fr) Dispositif d'acquisition et de moyennage des échantillons d'un signal périodique bruité
FR2656183A1 (fr) Circuit d'image fixe pour recepteur de television.
US4933757A (en) Electronic endoscope apparatus provided with a movement detecting means
CN1512765A (zh) 数码相机
EP0781056A1 (fr) Dispositif de traitement d'images et caméra de ralenti électronique
WO2003101091A1 (fr) Camera electronique et programme de traitement d'images
JPH0670275A (ja) 電子スチルカメラ装置
SU1720166A1 (ru) Устройство выделени сигнала синхронизации из полного телевизионного сигнала
JPH0646404B2 (ja) 作物認識装置
JPH01300780A (ja) 画像伝送装置
SU813813A1 (ru) Устройство дл преобразовани теле-ВизиОННОгО СТАНдАРТА
JP2795085B2 (ja) 監視装置
JP3033489B2 (ja) ナンバープレート読取装置
JPH06254045A (ja) 電子内視鏡装置
KR960015307A (ko) 피씨용 흑백 디지탈카메라 모듈
JPH0376406B2 (fr)
JPS6065696A (ja) 動き検出器
FR2713863A1 (fr) Procédé et dispositif d'enregistrement de l'image vidéo d'au moins deux objets et procédé et dispositif de visualisation de l'image vidéo de ces objets.
JPH09139950A (ja) 面順次撮像カメラ
JPS61172493A (ja) 静止画像伝送装置

Legal Events

Date Code Title Description
ST Notification of lapse

Effective date: 20081020