FR2615975A1 - Formateur de donnees et testeur automatique mettant des groupes de tels formateurs en application - Google Patents
Formateur de donnees et testeur automatique mettant des groupes de tels formateurs en application Download PDFInfo
- Publication number
- FR2615975A1 FR2615975A1 FR8707597A FR8707597A FR2615975A1 FR 2615975 A1 FR2615975 A1 FR 2615975A1 FR 8707597 A FR8707597 A FR 8707597A FR 8707597 A FR8707597 A FR 8707597A FR 2615975 A1 FR2615975 A1 FR 2615975A1
- Authority
- FR
- France
- Prior art keywords
- data
- management
- block
- parallel
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/382—Information transfer, e.g. on bus using universal interface adapter
- G06F13/385—Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3181—Functional testing
- G01R31/319—Tester hardware, i.e. output processing circuits
- G01R31/31903—Tester hardware, i.e. output processing circuits tester configuration
- G01R31/31907—Modular tester, e.g. controlling and coordinating instruments in a bus based architecture
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Tests Of Electronic Circuits (AREA)
- Measurement And Recording Of Electrical Phenomena And Electrical Characteristics Of The Living Body (AREA)
- Testing Or Calibration Of Command Recording Devices (AREA)
Abstract
L'invention concerne un formateur de données. Selon l'invention, il comporte un bloc émetteur-récepteur de messages 2, un codeur-décodeur 3 doté d'un organe de gestion 8, d'un organe de décodage d'adresses 9 et d'un organe d'adresses de lancement et de disponibilité 10, un bloc d'interfaçage 4, un bloc d'échange internes 5, un convertisseur parallèle-parallèle-série 6 et un convertisseur parallèle-série-parallèle 7. L'invention s'applique notamment à la mesure informatisée.
Description
La présente invention concerne la technique de la mesure informatisée et
plus particulièrement un formateur
de données provenant d'instruments de mesure et d'ordina-
teuis et un testeur automatique mettant des groupes de tels formateurs en application. L'invention-peut être utile pour-construire des systèmes automatisés de réglage, de contrôle, d'étude et de test d'organes fonctionnels, des appareils et de systèmes
numériques, analogiques-numériques et analogiques.
Il existe un formateur 'de données (cf. "Interfaces standarcb pour l'instrumentation" par Naouman G. et autres, 1982, Editions "Mir", Moscou, page 166) comportant un
organe emetteur-récepteur de messages composé d'un.conver-
tisseur parallèle-série-parallèle, d'un convertisseur parallèle-parallèleserie et d'un émetteur-récepteur de messages assurant respectivement les échanges du formateur avec des organes opérateurs extérieurs et avec l'interface
instrumentale du testeur automatique. L'organe émetteur-
récepteur est relié à un codeur-décodeur doté d'un organe de gestion, à un bloc d'interfaçage et à un bloc d'échanges internes. Le formateur de données a pour rôle de changer les formats de données d'un organe opérateur extérieur en formats de données de l'interface instrumentale et de permettre le fonctionnement de l'organe opérateur
extérieur en conformité avec les algorithmes de l'inter-
face instrumentale.
Pourtant, le formateur de données existant ne permet la communication de l'interface instrumentale qu'avec un seul organe opérateur-extérieur à la fois, car il est impossible d'adresser au choix un organe opérateur extérieur ou de statuer sur sa disponibilité dans le cas o plusieurs organes opérateurs extérieurs communiquent - avec un formateur de données unique. I1 est à noter également que chaque type d'organes opérateurs extérieurs nécessite un formateur.de données compatible, muni en
particulier de son propre codeur-décodeur.
I1 existe un testeur automatique (cf. "Ensemble de
mesure informatisé pour les essais métrologiques" par A.M.
Averbukh et autres "Izméritelnaya tekhnika", v.7, 1983, Juillet, Moscou, pages 14 à 15) comportant un ordinateur dont les bus de données et de gestion sont reliés à travers l'interface d'ordinateur à l'organe de' gestion de formateur de données, raccordé à travers l'interface instrumentale aux formateurs de données. Ces derniers réalisent le raccordement des organes opérateurs extérieurs à l'interface instrumentale. Les organes opérateurs extérieurs sont en l'occurence des stimulateurs, par exemple les générateurs ou les sources de courant ou de tension destinés à fournir des stimuli au dispositif à tester, c'est-àdire à l'objet de contrôle. Les organes opérateurs extérieurs d'un autre type représentent des mesureurs opérant la mesure des paramètres d'un objet de contrôle et des commutateursservant à relier l'objet de contrôle aux
stimulateurs et aux mesureurs.
Le testeur automatique existant permet de vérifier ou d'essayer un nombre restreint de dispositifs (d'objets
de contrôle), limité aux appareils analogiques et analogiques-
numériques à courant continu.
D'autre part, ce testeur automatique a à son désavan-
tage une homogénéité insuffisante du logiciel, une supério-
rité injustifiée des puissances informatiques à utiliser
et des difficultés de reconfiguration des organes opéra-
teurs extérieurs en cas de changement d'objet de contrôle.
La présente invention vise à fournir un formateur doté d'un c6deurdécodeur et associé à.un testeur automatique, conçu de façon à permettre de choisir et de connecter au formateur de données et à l'objet de contrôle un organe opérateur extérieur spécifié par le programme et disponible, d'accroître partant les fonctionnalités du formateur de données et de conférer un flexibilité de reconfiguration
au testeur automatique.
Le but posé est atteint par le fait que, dans un
formateur de données comportant en série un bloc émetteur-
récepteur de messages, un codeur-décodeur avec organe de gestion, un bloc d'interfaçage, un bloc d'échanges internes, -un convertisseur parallèlesérie-parallèle et un convertis-
suer parallèle-parallèle-série, o un groupe d'entrées-
sorties du bloc émetteur-récepteurde messages constitue l'un des groupes d'entrées-sorties du-formateur de données,
notamment, servant au raccordement à l'interface-instru-
mentale, et les groupes d'entrées et de sorties du conver-
* tisseur parallèle-série-parallèle et du convertisseur parallèleparallèle-série représentent un autre groupe d'entrées-sorties du formateur de données destiné à la connexion aux organes opérateurs extérieurs,selon l'invention, le codeur-décodeur contient un organe de décodage d'adresse et un organe d'adresses de lancement et de disponibilité, dont les entrées de gestion sont reliées à la sortie de l'organe de gestion, un autre groupe d'entrées-sorties est relié par le bus de données à des groupes d'entrées-sorties du bloc émetteur-récepteur de messages, du convertisseur parallèle-parallèle-série, du convertisseur parallèle-série-parallèle,; de l'organe de décodage d'adresse et de l'organe d'adresses de lancement et de disponibilité et les sorties de gestion de ces derniers sont reliées respectivement aux entrées de gestion du convertisseur parallèle-série-parallèle et du convertisseur parallèle-parallèle-série qui a une sortie de gestion raccordée à l'entrée de l'organe de gestion du codeur-décodeur. Le but posé est encore atteint par le fait que, dans un testeur automatique comportant un ordinateur dont les entrées-sorties de données et de gestion sont reliées à travers une interface d'ordinateur à l'organe de gestion des formateurs de données qui a ses entrées-sorties de données
et de gestion reliées à travers une interface instrumenta-
le, respectivement, à un bloc de stimulateurs, à un bloc de mesure et à un bloc de commutation comportant un groupe de formateursde données raccordés aux stimulateurs, aux commutateurs et aux mesureurs, selon l'invention, chaque formateur de données est conçu comme décrit ci-dessus, un groupe d'entrées-sorties de données de chaque formateur de données étant raccordé à travers l'interface instrumentale à l'organe de gestion des formateursde données, un groupe de sorties de données de chacun des m1 formateurs de données du bloc de stimulateurs étant raccordé, respectivement, aux entrées de l'un ou de plusieurs stimulateurs, un groupe de sorties de données de chacun m2 formateurs de données du bloc de commutation étant raccordé aux entrées de l'un ou de plusieurs commutateurs et un groupe d'entrées-sorties de données de chacun des m3 formateurs de données du bloc de mesure étant raccordé aux entrées et aux sorties d'un
seul ou de plusieurs mesureurs.
Il est utile que, dans un testeur automatique selon l'invention, l'organe de gestion des formateurs de données
comporte un microprocesseur, de mémoires vives de program-
mes et de données respectivement, un bloc d'accès direct et un coupleur de mise en forme (un bloc de liaison avec les formateurs), que le bloc d'accès direct et le coupleur de mise en forme aient les premiers de leurs groupes d'entrées-sorties reliés respectivement aux interfaces d'ordinateur et instrumentale, qu'un groupe d'entrées et un autre groupe d'entrées-sorties du bloc d'accès direct soient raccordés respectivement aux entrées de la mémoire vive de programmes et à un groupe d'entréessorties de la mémoire vive de données, que la sortie de gestion de la mémoire vive de programmes soit raccordée à une première entrée du microprocesseur qui ait sa sortie de gestion raccordée à l'entrée du coupleur de mise en forme, qu'un groupe d'entrées-sorties du microprocesseur soit raccordé à un groupe d'entrées-sorties de la mémoire vive de données, un autre groupe d'entrées-sorties étant raccordé à un
groupe d'entrées-sorties du coupleur de mise en forme.
Avec le formateur-de données et le testeur automati-
que selon l'invention utilisant un groupe desdits forma-
teurson prend l'avantage, au prix d'un complication peu importante dans la conception des programmes de contrôle et d'exploitation de l'ordinateur, d'être beaucoup moins exigeant sur la capacité de la mémoire et sur la puissance de l'ordinateur de gestion de base, de diversifier et de multiplier les organes opérateurs extérieurs et par conséquent d'étendre les fonctions du testeur automatique
et l'éventail des objets à contrôler. L'intérêt-des forma-
teursde données selon l'invention réside également dans le fait qu'ils permettent de réduire -l'équipement à utiliser et de conférer au testeur automatique une grande souplesse
-15 de reconfiguration.
L'invention sera mieux comprise et d'autres buts, détails et avantages de celle-ci apparaîtront mieux à la
lumière de la description explicative qui v-a suivre d'un
mode de réalisation donné uniquement à titre d'exemple non limitatif,avec référence aux dessins non limitatifs annexés dans lesquels: - la figure 1 représente un schéma synoptique d'un formateur de données, selon l'invention; - la figure 2 montre un schéma synoptique d'un testeur automatique utilisant un groupe de formateurs de données selon l'invention; et - la figure 3 montre un schéma synoptique d'un organe
de gestion de formateurs, selon l'invention.
Un formateur de données 1 comporte, en série, un bloc émetteur-récepteur de messages 2, un codeur-décodeur 3, un bloc d'interfaçage 4, un bloc d'échanges internes 5, un
convertisseur parallèle-parallèle-série 6 et un convertis-
seur parallèle-série-parallèle 7. Le codeur-décodeur 3 contient un organe de gestion 8, un organe de décodage d'adresse 9 et un organe d'adresses de lancement et de disponibilité 10 dont les entrées de gestion sont raccordées
à la sortie de l'organe de gestion 8.
L'entrée 11 et une autre sortie de l'organe de gestion 8 formant l'entrée et la sortie du codeur-décodeur 3 sont raccordées respectivement à la sortie et à l'entrée 12 de gestion du bloc émetteur-récepteur de messages 2 servant à accepter et à transmettre les messages de l'interface instrumentale (non représentée à la figure 1). Un bus de données 13, raccordé à l'un des groupes d'entrées-sorties du bloc émetteur-récepteur de messages 2, est relié à l'un des bus de données du formateur de données 1, dont le rôle
est de réunir ce dernier à l'interface instrumentale.
L'entrée de gestion 14 et la sortie de gestion du bloc émetteur-récepteur de messages 2 représentent l'entrée et la sortie de gestion du formateur de données 1 assurant,
elles aussi, les échanges avec l'interface instrumentale.
Un bus de données 15 est raccordé à des groupe d'entrées-sorties de l'organe de décodage d'adresse 9 et de l'organe d'adresses de lancement et de disponibilité 10 destinés respectivement au décodage de l'adresse de l'un des organes opérateurs extérieurs (non représentés à la figure 1), à la création de l'adresse de lancement et à la définition des adresses de disponibilité de la totalité des organes opérateurs extérieurs à raccorder au formateur de données 1. Le bus de données 15 est raccordé également à un groupe d'entrées du convertisseur parallèle-série-parallèle
7 et à un groupe de sorties du convertisseur parallèle-
parallèle-série 6; un bus de données 16, raccordé à un groupe de sorties du convertisseur 7, et la sortie de gestion 17 du convertisseur 7,tout comme un bus de données 18, raccordé à un groupe d'entrées du convertisseur 6, et
l'entrée de gestion 19 du convertisseur 6, représentent,-
respectivement, d'autres bus de données et de gestion du formateur de données 1. Les sorties de gestion de l'organe de décodage d'adresse 9 et de l'organe d'adresses de lancement et de disponibilité 10 sont reliées à des entrées de gestion 20, 21, 22 et 23 des convertisseurs 6 et 7, respectivement, la sortie de gestion du bloc d'échanges internes 5 étant raccordée respectivement à des entrées de gestion 24 et 25 des convertisseur 6 et 7, dont les sorties de-gestion sont raccordées à une entrée- de gestion 26 du bloc 5 qui a son autre sortie de gestion et son entrée de gestion 27 raccordées, respectivement, à une entrée de gestion 28 et à l'une des sorties de gestion du bloc d'interfaçage 4. Des entrées de gestion 29 et 30 de l'organe de gestion 8 sont reliées, respectivement à une sortie de gestion duconvertisseur 6 et à une deuxième sortie de gestion dU bloc d'interfaçage 4, dont une entrée de
gestion 31 est raccordée à la sortie de gestion suivante de l'organe 8.
Les blocs 4, 5, 6 et 7 ainsi que les organes 8, 9 -
et 10 en exécution standard sont réalisés classiquement (cf. "Interface pour appareils programmés dans les systèmes d'automatisation de l'expérimentation" par N.I Gorelikov et autres, 1981, Editions "Naouka", Moscou,
page 14).
Le convertisseur parallèle-parallèle-série 6 sert à multiplier les données fournies en parallèle par les organes opérateurs extérieurs de façon à les rendre compatibles avec l'interface instrumentale. Par exemple, le code de 20 bits en parallèle est converti en octets de
l'interface instrumentale. Le convertisseur parallèle-série-
parallèle 7 fait l'inverse.
Le bloc 4 sert à adapter-algorithmiquement, entre eux,
le formateur 1 et l'interface instrumentale.
- Le bloc 5 est destiné à l'adaptation algorithmique du formateur 1 aux organes opérateurs extérieurs et à la caractérisation de l'état fonctionnel des organes opérateurs
extérieurs et du formateur 1 lui-même.
L'adjonction, au codeur-décodeur 3, d'un organe-de
décodage d'adresse 9 et-d'un organe d'adresses de lance-
ment et de disponibilité 10 a permis de multiplier les organes opérateurs extérieurs à raccorder à un même formateur de données 1 par l'effet de concentration, dans un seul formateur 1, des codes d'adresse de plusieurs organes opérateurs extérieurs, d'o la possibilité de choisir et de coupler, au formateur 1 et à l'objet de - contrôle, un organe opérateur extérieur spécifié par le programme résidant dans l'ordinateur, lorsque ledit organe
opérateur extérieur se trouve en état de disponibilité.
Le testeur automatique comporte un ordinateur 32 (figure 2) qui a ses groupes d'entrées-sorties de données et de gestion raccordés par des bus de données 33 et de gestion 34 à travers une interface d'ordinateur 35 à des
groupe d'entrées-sorties de l'organe de gestion de forma-
teurs de données 36. D'autres groupes d'entréés-sorties de l'organe 36 sont raccordés au moyen des bus de données 37 et de gestion 38 à travers une interface instrumentale 39 à un bloc de stimulateurs 40, à un bloc de commutation 41 et à un bloc de mesure 42. Chacun des blocs 40, 41 et 42 comporte des groupes de ml,m2, ou m3 formateurs de données 1, respectivement, formateurs tels que décrits en référence à la figure 1. Le total des formateurs 1 dans le testeur automatique est égal à m, o m est un nombre naturel. De cette façon, m = m1 + m2 + m3 Chacun des m1 formateurs 1 du bloc 40 est raccordé respectivement à l'un ou à plusieurs des P1 organes opérateurs extérieurs choisis, c'est-à-dire aux stimulateurs 43 du bloc 40 o Pl > ml. Chacun des m2 formateurs 1 du bloc 41 (en l'occurence m2 = 1) est raccordé à l'entrée de chacun des P2 organes opérateurs extérieurs, à savoir aux commutateurs 44 du bloc 41 o P2 m2. Chacun des m3 formateur de données 1 du bloc 42 est raccordé respectivement à l'un o à plusieurs
des p3 organes opérateurs extérieurs du bloc 42, c'est-à-
dire, à des mesureurs 45 o p33> m3, P1 + P2 + P3 = Pl p étant un nombre naturel et p ni m. Les stimulateurs 43 ont leurs sorties fonctionnelles raccordées à un groupe d'entrées d'un objet de contrôle 46. Les sorties de l'un ou plusieurs des P1 stimulateurs 43 sont raccordées à un groupe d'entrées de l'objet de contrôle 46 directement, les sorties du reste des stimulateurs 43 étant raccordées à un autre groupe d'entrées de l'objet de contrôle 46 par dés commutateurs 44. Un ou plusieurs des p3 mesureurs 45 ont leurs entrées fonctionnelles raccordées directement à l'un des groupes de sorties de l'objet de contrôle 46, le reste des mesureurs 45 étant raccordé par leurs entrées fonctionnelles aux sorties de l'objet de contrôle 46 par
les commutateurs 44 du bloc de commutation 42.
La fonction de stimulateurs 43 peut être-accomplie
par des sources de tensions calibrées, continue et alter-
native, de générateurs de signaux analogiques et discrets; le rôle du mesureur 45 peut être tenu par des multimètres numériques,des fréquencemètres, des- convertisseurs de tension. S'il faut tester quelques dispositifs homogènes simultanément, on fait appel à divers commutateurs 44, par
exemple à des portes à commande programmée. -
Le premier bus de données de chacun des formateurs de données 1, tout comme leurs entrées et leurs sorties de gestion formant respectivement le bus de données 13 (figure 1), l'entrée 14 et la sortie de gestion du bloc 2, sont raccordés à travers l'interface instrumentale 39 à l'organe 36. D'autres bus de données des formateurs 1 représentant les bus de données 16 (figure 1) et 18 sont raccordés respectivement aux organes opérateurs extérieurs comme décrit plus haut, les formateurs 1 raccordés aux stimulateurs 43 et aux commutateurs 44 n'ayant qu'un seul bus de données,
le bus 16 (figure 1).
L'organe 36 de gestion des formateurs de données (figure 3) comporte un bloc d'accès direct 47 dont les entrées-sorties sont raccordées par le bus de données 33 et le bus de gestion 34 à travers l'interface d'ordinateur
(figure 2) à l'ordinateur 32.
Un bus de données 48 (figure 3) est raccordé à un groupe de sorties du bloc 47 et à un groupe d'entrées de données d'une mémoire vive de programmes 49, un bus de données 50 étant raccordé-à un groupe d'entréessorties du bloc 47 et à un groupe d'entrées-sorties de données d'une mémoire vive de données 51. Un bus de données 52 est raccordé à -un groupe d'entrées-sorties de la mémoire vive
51 et à un premier groupe d'entrées-sorties d'un micropro-
cesseur 53.
Une entrée de gestion 54 du microprocesseur 53 est reliée à la sortie de gestion de la mémoire vive de programmes49, un bus de données 55 étant raccordé à un groupe d'entrées-sorties d'un coupleur de mise en forme 56
et à un deuxième groupe d'entrées-sorties du microproces-
seur 53. La sortie de gestion du microprocesseur 53 est raccordée à une entrée de gestion 57 du coupleur de mise en forme 56 qui a son autre groupe d'entrées-sorties raccordé aux bus de données 37 de l'organe 36 de gestion des formateurs de données, les entrées-sorties de gestion du coupleur 56 étant raccordées aux bus de gestion 38 de l'organe 36 en vue d'un raccordement à l'interface instrumentale 39
(figure 2).
Le testeur automatique et le formateur de données 1
(figure 1) utilisé dans ledit testeur automatique fonction-
nent de la façon suivante.
En conformité d'un programme résidant dans la mémoire de l'ordinateur 32 (figure 2), les données de test sous forme de codes consécutifs entrent, à travers l'interface d'ordinateur 35, l'organe 36, l'interface instrumentale 39 et les formateurs de données l,dans les stimulateurs 43 spécifiés par programme qui élaborent un signal de test (un stimulus) et dans les commutateurs 44. Le signal de test s'applique à l'objet de contrôle 46 directement ou à l'aide de commutateurs 44. La réaction de l'objet de contrôle 46 au signal de test est mesurée par un ou plusieurs mesureurs 45 directement ou à travers les commutateurs 44. Le fonctionnement des mesureurs 45 et des il commutateurs 44 est régi par le programme de l'ordinateur *3.2 arrivant sous forme d'une autre suite des codes à
travers l'interface d'ordinateur 35, l'organe 36, 'l'inter-
face instrumentale 39 et les formateurs de données 1 des blocs respectifs 42-et 41. Les résultats de mesure qui représentent des codes dedonnées consécutifs passent par les formateurs de données 1 du bloc 42, l'interface instrumentale 39, l'organe 36 et l'interface d'ordinateur 35. pour entrer, après la traduction et la mise en forme, dans l'ordinateur 32 qui, sous programme de contrôle, les analyse, les compare et décide de la conformité de
l'objet de contrôle 46.
Les résultats de tesst sont sortis, sur ordre du pro-
gramme ou d'un opérateur humain, sur des enregistreurs (invisiblesà la figure 2) faisant partie de l'ordinateur 32. L'examen de la nomenclature des instruments et des modules permet de dégager la quantité maximale "K" de voies de données et de gestion pour la connexion de chacun des organes opérateurs extérieurs. D'après l'analyse, ce "K" est limité à 64. De cette manière, à condition d'intégrer
aux convertisseurs 6 et 7 (figure 1) des éléments émetteurs-
récepteurs et des éléments de mémoire en quantité supérieure à "K", on peut raccorder à son gré, au testeur automatique,
tout organe opérateur extérieur ou plusieurs organes opéra-
teur extérieursde-type différent.
Dans ce cas, pour identifier un organe opérateur exté-
rieur (mesureur 45, stimulateur 43, commutateur 44) raccor-
dé au formateur de données 1, le codeur-décodeur 3 utilise l'organe de décodage d'adresse 9 et l'organe d'adresses de lancementet de disponibilité 10 gérant les convertisseurs 6 et 7 et régis eux-mêmes à travers le bloc d'échanges internes 5; les organes 9 et 10 communiquent avec les
organes opérateurs extérieurs à travers lesdits convertis-
seur 6 et 7.
Au début du travail et, le cas échéant, en cours de celui-ci, le logiciel est transféré par le bloc d'accès direct 47 de l'ordinateur 32 (figure 3) à la mémoire vive de programmes 49, ce qui permet de changer en dynamique les programmes de contrôle en fonction du type de l'objet de contrôle 46 en cours de test et d'adapter rapidement le
logiciel à l'ensemble des organes opérateurs extérieurs.
La mémoire vive 49 peut éventuellement recevoir des données
de départ.
Le fonctionnement de l'organe 36 de gestion des formateurs, c'est-à-dire les échanges des données entre les organes opérateurs extérieurs et l'ordinateur 32 (figure 2), à travers l'organe de gestion 36, s'effectue de la façon suivante: 1. Le transfert des données de l'ordinateur 32 aux organes opérateurs extérieurs s'opère par l'intermédiaire du bloc d'accès direct 47 (figure 3) et de la mémoire vive de données 51 d'o elles sont transmises au microprocesseur 53 qui les distribue en conformité de l'algorithme de couplage avec les organes opérateurs extérieurs et de l'algorithme de contrôle,à travers le coupleur de mise en
forme 56 et les formateurs 1 (figure 2), aux organes opéra-
teurs extérieurs.
Les formateurs 1 créent des données, compatible avec l'interface instrumentale 39, au format imposé par des organes opérateurs extérieurs concrets dont les stimulateurs 43, les commutateurs 44, les mesureurs 45. A cet effet, l'organe de décodage d'adresse 9 (figure 1) détermine l'adresse d'un seul organe opérateur extérieur parmi ceux qui sont raccordés au formateur 1 donné. Le code de cette adresse vient de l'organe 36 (figure 2) sur les organes 9 et 10 (figure 1) par le bus de données 13, et à travers le bloc émetteur-récepteur de messages2, par le bus de données 15. L'organe 9 fournit un signal à l'entrée de gestion 21 du convertisseur 7 pour valider la formation des données converties sur le bus de données 16 pour l'organe opérateur
extérieur requis.
L'organe d'adresses-de lancement et de disponibilité
délivre un signal à l'entrée de gestion 23 du.conver-
tisseur 7,_servant à lancer un certain organe opérateur extérieur. Sur ce signal, le convertisseur 7 produit sur sa sortie de gestion 17 un signal de lancement de l'organe
opérateur extérieur requis.
Les données sont transmises par lots (fichiers, blocs) ce qui permet de décharge-r-l'ordinateur 32 (figure.2) et sa mémoire vive afin de les rendre disponibles pour d'autres
tâches dans-les intervalles entre les échanges des données.
Après. la réception des données, l'organe de gestion de formateuis36 accomplit le programme de contrôle en
autonome jusqu'à un cycle suivant d'échange des données.
2. Transfert des données des organes opérateurs exté-
rieurs: en conformité du programme, sur disponibilité de
l'organe opérateur extérieur lui-même, on active, par l'in-
termédiaire du coupleur 56, le formateur 1 requis et, -
sur un signal de gestion du microprocesseur 53, il y a une transmission de données programmée par la mémoire vive de programmes 49 de l'organe opérateur extérieur à travers le formateur 1 et le coupleur 56 vers la mémoire vive de données 51. A cet effet, les formateurs de données 1 transforment le format de données adapté à un certain organe opérateur extérieur en format compatible avec l'interface instrumentale 39 et l'organe de décodage
d'adresses 9 (figure 1) établit l'adresse de l'organe opéra-
teur extérieur dont les données viennent par le bus de données 18, le convertisseur 6 et le bloc 2 sur le bus de données 13 et de là, à travers l'interface instrumentale
39 (figure 2), sur l'organe 36.
L'organe 9 fournit également un signal à l'entrée de
gestion 22 du convertisseur 6 pour valider les actions ci-
dessus.
Par l'entrée de gestion 19, le bloc 5 reçoit,du convertisseur 6 du formateur 1, des signaux de disponibilité en provenance des organes opérateurs extérieurs raccordés audit
formateur 1.
A partir de ces signaux de disponibilité et de l'adres-
se de l'organe extérieur arrivant l'organt 36 (figure 2) 5. par le bloc 2 (figure 1) et le bus de données 15, l'organe d'adresses de lancement et de disponibilité 10 élabore un signal "octet d'état" de l'organe. opérateur extérieur
requis, acheminé par le bus de données 15, le bloc éméteur-
récepteur de messages 2 et le bus de données 13, vers
l'interface instrumentale 39 (figure 2) et l'organe 36.
Dans la mesure o les données forment des fichiers, dont la longueur est définie par le programme de contrôle, elles sont transmises à travers le bloc d'accès direct 47
(figure 3) de l'organe 36 (figure 1) à l'ordinateur 32.
L'intérêt de l'organisation et du fonctionnement précités de l'organe de gestion de formateurs 36 et du formateur de données 1 lui-même est qu'ils offrent la possibilité de décharger l'ordinateur au profit de tâches autres que la
gestion des organes opérateurs extérieurs et par consé-
quent d'accélérer l'exécution des programmes, d'accéder au contrôle des processus rapidement évolutifs, de travailler en mode multi-tâche et de décharger la
mémoire vive de l'ordinateur 32.
De cette façon, l'invention permet d'étendre les
fonctionnalités du testeur automatique par la diversifica-
tion des organes opérateurs extérieurs due à l'emploi des formateurs de données 1 proposés. Un avantage encore à noter est qu'on peut doter le testeur automatique proposé d'un nombre accru d'organes opérateurs extérieurs homogènes par leur connexion tout en réduisant l'équipement néces-
saire grâce à l'optimisation de la quantité de voies de données et de gestion des convertisseurs 6 et 7 du formateur 1 et à l'introduction, dans celui-ci,d'un organe
de décodage d'adresse 9 et d'un organe d'adresses de lance-
ment et de disponibilité 10.
L'invention a.à son avantage la souplesse de reconfi-
guration du testeur automatique offerte par les formateurs 1 proposés, l'homogénéité de conception des programmes
capables de gestion directe des organes opérateurs exté-
rieurs grâce à l'architecture proposée du testeur automa-
tique. L'invention permet également.de réduire les con- traintes-sur la capacité de la mémoire vive et la puissance de l'ordinateur 32 ou de la décharger au profit des tâches
autres que le fonctionnement des organes opérateurs exté-
rieurs par l'emploi du testeur automatique et de l'organe
de gestion de formateurs 36-proposés.
RE V E N D I C A T I 0 NS
1. Formateur de données du type comportant en série un bloc émetteurrécepteur de messages, un codeur-décodeur
de messages doté d'un organe de gestion, un bloc d'interfa-
çage, un bloc d'échanges internes, un convertisseur parallèle-
parallèle-série, un convertisseurs parallèle-série-parallèle, un groupe d'entrées-sorties du bloc émetteur-récepteur de
messages représentant un groupe d'entrées-sorties du forma-
teur de données destiné à être raccordé à l'interface ins-
trumentale, des groupe d'entrées et de sorties du conver-
tisseur parallèle-parallèle-série et du convertisseur
parallèle-série-parallèle formant un autre groupe d'entrée-
sorties du formateur de données destiné à être raccordé à des organes opérateurs extérieurs, caractérisé en ce que le codeur-décodeur (3) contient un organe de décodage d'adresse (9) et un organe d'adresses de lancement et de disponibilité (10) qui ont leurs entrées de gestion reliées à la sortie de l'organe de gestion (8), un deuxième groupes d'entrées-sorties du bloc émetteur-récepteur de messages (2) étant relié par un bus de données (15) à des groupe
d'entrées et de sorties du convertisseur parallèle-série-
parallèle (7), du convertisseur parallèle-parallèle-série (6), de l'organe de décodage d'adresse (9) et de l'organe d'adresses de lancement et de disponibilité (10), en ce que les sorties de gestion de l'organe de décodage d'adresse
(9) et de l'organe d'adresses de lancement et de disponibi-
lité (10) sont reliées, respectivement, à des entrées de
gestion (20, 22, 21 et,23) du convertisseur parallèle-série-
parallèle (7) et du convertisseur parallèle-parallèle-série (6) dont la sortie de gestion est raccordée à l'entré (29)
de l'organe de gestion (8) du codeur-décodeur (3).
2. Testeur automatique du type comportant un ordina-
teur qui a ses entrées-sorties de données et de gestion reliées à travers une interface d'ordinateur à un organe
de gestion de formateurs de données-dont les entrées-
sorties de données et de gestion sont reliées à travers une interface instrumentale, respectivement, à un bloc de
stimulateurs, à un bloc de mesure et à un bloc de commuta-
- tion comprenant un groupe de formateursde données raccordés à des stimulateurs, à des commutateurs et à des mesureurs des blocs de stimulateurs, de commutation et de mesure, caractérisé en ce que chaque formateur de. données (1) d'un groupe dem1, m2,- m3 formateurs est réalisé selon la
revendication 1, en ce que l'un des groupes d'entrées-
sorties de données de chaque' formateur de-.données (l) est
raccord. à travers l'interface instrumentale (39) à l'or-
gane de gestion de formateursde données (36), en ce qu'un groupe de sorties de données de chacun des m1 formateurs de données (1) du bloc de stimulateurs (40) est raccordé
respectivement aux entrées de l'un ou de plusieurs stimu-
lateurs (43), en ce qu'un groupe de sorties de données de
-chacun des m2 formateurs dq données (1) du bloc de commu-
tation (41) est raccordé aux entrées de l'un ou de plu-
sieurs commutateurs (44), un groupe d'entrées-sorties de données de chacun des m3 formateurs de données (1) du bloc de mesure (42) étant raccordé aux entrées et aux
sorties de l'un ou de plusieurs mesureurs (45).
3. Testeur automatique selon la revendication (2), caractérisé en ce que l'organe de gestion de formateurs de données (36) comporte un microprocesseur (53), des mémoires vives de programmes et de données (49) et (51), respectivement,un bloc d'accè.s direct (47) et un coupleur de mise en forme (56), en ce que le bloc d'accès direct (47) et le coupleur de mise en forme (56) ont les premiers de leurs groupes d'entrées-sorties reliés respectivement
à l'interface d'ordinateur (35) et à l'interface instru-
mentale (39), en ce qu'un groupe d'entrées et un autre groupe d'entréessorties du bloc d'accès direct -(47) sont raccordés, respectivement, à un groupe d'entrées de la
mémoire vive de programmes(49) et à un groupe d'entrées-
sorties de la mémoire vive de données (51), en ce que la sortie de gestion de la mémoire vive de programmes(49) est raccordée à l'entrée de gestion (54) du microprocesseur (53) dont la sortie de gestion est raccordée à l'entrée'de gestion (57) du coupleur de mise en forme (56), en ce'qu'un groupe d'entrées-sorties du microprocesseur (53) est raccordé à un groupe d'entrées-sorties de la mémoire vive de données (51), un autre groupe d'entrées-sorties étant raccordé à un groupe d'entrées- sorties du coupleur de
mise en forme (56).
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR8707597A FR2615975A1 (fr) | 1987-05-29 | 1987-05-29 | Formateur de donnees et testeur automatique mettant des groupes de tels formateurs en application |
HU872630A HU199045B (en) | 1987-05-29 | 1987-06-09 | Automatic tester for apparatuses |
DE19873744564 DE3744564A1 (de) | 1987-05-29 | 1987-12-30 | Datenformatwandler und gruppen solcher wandler verwendende pruefeinrichtung zur pruefung von geraeten |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR8707597A FR2615975A1 (fr) | 1987-05-29 | 1987-05-29 | Formateur de donnees et testeur automatique mettant des groupes de tels formateurs en application |
Publications (1)
Publication Number | Publication Date |
---|---|
FR2615975A1 true FR2615975A1 (fr) | 1988-12-02 |
Family
ID=9351586
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR8707597A Withdrawn FR2615975A1 (fr) | 1987-05-29 | 1987-05-29 | Formateur de donnees et testeur automatique mettant des groupes de tels formateurs en application |
Country Status (3)
Country | Link |
---|---|
DE (1) | DE3744564A1 (fr) |
FR (1) | FR2615975A1 (fr) |
HU (1) | HU199045B (fr) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3764995A (en) * | 1971-12-21 | 1973-10-09 | Prd Electronics Inc | Programmable test systems |
US4075691A (en) * | 1975-11-06 | 1978-02-21 | Bunker Ramo Corporation | Communication control unit |
EP0056895A2 (fr) * | 1981-01-27 | 1982-08-04 | Westinghouse Electric Corporation | Système de test automatique |
GB2144228A (en) * | 1983-07-13 | 1985-02-27 | Instrumentation Engineering | Digital pin electronics module for computerized automatic diagnostic testing systems |
EP0157028A1 (fr) * | 1984-04-05 | 1985-10-09 | Grumman Aerospace Corporation | Dispositif d'essai programmable |
-
1987
- 1987-05-29 FR FR8707597A patent/FR2615975A1/fr not_active Withdrawn
- 1987-06-09 HU HU872630A patent/HU199045B/hu unknown
- 1987-12-30 DE DE19873744564 patent/DE3744564A1/de not_active Withdrawn
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3764995A (en) * | 1971-12-21 | 1973-10-09 | Prd Electronics Inc | Programmable test systems |
US4075691A (en) * | 1975-11-06 | 1978-02-21 | Bunker Ramo Corporation | Communication control unit |
EP0056895A2 (fr) * | 1981-01-27 | 1982-08-04 | Westinghouse Electric Corporation | Système de test automatique |
GB2144228A (en) * | 1983-07-13 | 1985-02-27 | Instrumentation Engineering | Digital pin electronics module for computerized automatic diagnostic testing systems |
EP0157028A1 (fr) * | 1984-04-05 | 1985-10-09 | Grumman Aerospace Corporation | Dispositif d'essai programmable |
Non-Patent Citations (1)
Title |
---|
IEEE 1970, RECORD OF THE SYMPOSIUM ON AUTOMATIC SUPPORT SYSTEMS FOR ADVANCED MAINTAINABILITY (A.S.S.A.M.), New York, 1970, pages 130-137, IEEE, US; L.T. BYRD et al.: "Automatic digital test unit" * |
Also Published As
Publication number | Publication date |
---|---|
HU199045B (en) | 1989-12-28 |
DE3744564A1 (de) | 1989-07-13 |
HUT46966A (en) | 1988-12-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10404364B2 (en) | Switch matrix system | |
US6057679A (en) | Integrated circuit tester having amorphous logic for real-time data analysis | |
EP1156338B1 (fr) | Instrument de test et de mesure distribué à temps réel | |
US5717704A (en) | Test system including a local trigger signal generator for each of a plurality of test instruments | |
FR2531230A1 (fr) | Ensemble destine au test automatique centralise de circuits imprimes et procede de test de circuits a microprocesseur faisant application de cet ensemble | |
US4317199A (en) | Diagnostic extender test apparatus | |
EP0089871B1 (fr) | Dispositif de génération de signaux de test d'équipements électroniques | |
EP0498121A2 (fr) | Appareil d'analyse de signal en temps réel et procédé d'émulation de processeur de signal numérique | |
EP0315529A1 (fr) | Machine multiprocesseur reconfigurable pour traitement du signal | |
US6966019B2 (en) | Instrument initiated communication for automatic test equipment | |
JPH09189750A (ja) | 混合信号vlsiテスタ用アナログチャンネル | |
CN102158277A (zh) | 一种光模块收发一体自动化测试系统 | |
JP2002528706A (ja) | 集積多重チャンネルアナログテスト装置のアーキテクチャ | |
FR2507357A1 (fr) | Analyseur logique pour circuit numerique commun multiplexe | |
JP2001108723A (ja) | 電気信号評価方法 | |
FR2625568A1 (fr) | Appareil de commande de testeur automatique de circuits | |
EP0852849A1 (fr) | Methode de test d'un convertisseur analogique numerique | |
JPH07509318A (ja) | 複合デバイスの自動検査装置 | |
JP2008526112A (ja) | 変換器試験のためのパラメトリック測定ユニットの使用 | |
FR2797958A1 (fr) | Procede et dispositif de test du fonctionnement d'une unite electronique par simulation et installation de test d'unite a embarquer sur un materiel ferroviaire ou un vehicule electrique | |
US4667296A (en) | Testing the transfer function linearity of analogue input circuits | |
FR2622702A1 (fr) | Appareil de mesure du courant de fuite des broches d'entree d'un dispositif sous test | |
FR2615975A1 (fr) | Formateur de donnees et testeur automatique mettant des groupes de tels formateurs en application | |
US6016700A (en) | Signal processing apparatus for ultrasonic flaw detection system | |
FR2641631A1 (fr) | Montage de transformation de fourier rapide en temps reel |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
ST | Notification of lapse |