FR2572211A1 - Cellule de memoire permanente du type " merged " (fusionne) a grille flottante superposee a la grille de commande et de selection - Google Patents

Cellule de memoire permanente du type " merged " (fusionne) a grille flottante superposee a la grille de commande et de selection Download PDF

Info

Publication number
FR2572211A1
FR2572211A1 FR8515759A FR8515759A FR2572211A1 FR 2572211 A1 FR2572211 A1 FR 2572211A1 FR 8515759 A FR8515759 A FR 8515759A FR 8515759 A FR8515759 A FR 8515759A FR 2572211 A1 FR2572211 A1 FR 2572211A1
Authority
FR
France
Prior art keywords
grid
control
merged
oxide
memory cell
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8515759A
Other languages
English (en)
Other versions
FR2572211B1 (fr
Inventor
Andrea Ravaglia
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics SRL
Original Assignee
SGS Microelettronica SpA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SGS Microelettronica SpA filed Critical SGS Microelettronica SpA
Publication of FR2572211A1 publication Critical patent/FR2572211A1/fr
Application granted granted Critical
Publication of FR2572211B1 publication Critical patent/FR2572211B1/fr
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/788Field effect transistors with field effect produced by an insulated gate with floating gate
    • H01L29/7881Programmable transistors with only two possible levels of programmation
    • H01L29/7883Programmable transistors with only two possible levels of programmation charging by tunnelling of carriers, e.g. Fowler-Nordheim tunnelling

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Non-Volatile Memory (AREA)

Abstract

CELLULE DE MEMOIRE PERMANENTE DE TYPE "MERGED" (OU FUSIONNE), COMPRENANT UNE GRILLE FLOTTANTE SUPERPOSEE A LA GRILLE DE COMMANDE ET DE SELECTION. UNE CELLULE FUSIONNEE MODIFIEE PRESENTE SA GRILLE FLOTTANTE 5 SUPERPOSEE A LA GRILLE DE COMMANDE ET DE SELECTION 9, REALISEE EN UNE SEULE PIECE. ENTRE LES DEUX GRILLES 5, 9 EST INTERPOSE UN DIELECTRIQUE 12 FORME D'OXYDE DE SILICIUM OU, EN VARIANTE, D'UN ACCOUPLEMENT D'OXYDE DE SILICIUM12 ET DE NITRURE DE SILICIUM12.

Description

La présente invention concerne une cellule de
mémoire permanente du type "merged" (ou fusionné) possé-
dant une grille flottante superposée à la grille de com-
mande et de sélection.
Il est connu qu'une cellule "merged" (ou fusion-
née) est une cellule de mémoire permanente à grille flot-
tante dans laquelle la grille de commande et la grille
de sélection sont formées d'une seule pièce, dans laquel-
le la partie de commande est superposée à la grille flot-
tante, laquelle est à son tour superposée à un substrat de silicium monocristallin possédant des zones dopées de
drain et de source et une zone de canal interposée tan-
dis que la partie de sélection est superposée à la zone
de source du substrat de silicium. De l'oxyde de sili-
cium est évidemment présent pour exercer la fonction de diélectrique. Dans les cellules fusionnées comme, d'une façon générale, dans toutes les cellules de mémoire à grille flottante, il est évident qu'il est également important d'assurer une haute capacité de conservation des charges
(aussi bien négatives que positives) dans la grille flot-
tante. La condition la plus critique pour la perte, de
charge à travers le diélectrique entre la grille flottan-
te et la grille de commande se présente dans la cellule qui se trouve à l'état non conducteur (grille flottante
chargée négativement) pendant la phase de lecture (gril-
le de commande avec polarisation positive); dans cette condition, les deux champs électriques présents dans le diélectrique, qui sont engendrés par la charge négative emmagasinée et par -la polarisation positive de la grille de commande, sont du même signe et s'additionnent. Dans le cas o les cellules se trouvent au contraire à l'état négatif (grille flottante chargée positivement) et dans les conditions de lecture, les deux champs électriques sont de signes opposés et engendrent un champ électrique
résultant d'une valeur inférieure.
2 2572211
Selon l'invention, on a maintenant constaté que l'objectif indiqué plus haut peut être atteint au moyen d'une cellule fusionnée modifiée qui se caractérise en ce qu'elle présente sa grille flottante superposée à la grille de commande et de sélection. En d'autres termes, la cellule fusionnée selon l'invention prévoit une disposition de grille inversée comparativement à celle des cellules fusionnées de type connu.
Ceci permet de mettre à profit la caractéristi-
que intrinsèque de l'oxyde interposé entre les deux gril-
les, qui consiste dans le fait qu'il est peu conducteur lorsque la grille supérieure est polarisée négativement par rapport à la grille inférieure et, au contraire,
plus fortement conducteur dans la situation inverse.
Il est évident que, dans la cellule selon l'in-
vention, la grille flottante étant la grille supérieure,
on met à profit l'asymétrie de la caractéristique de con-
duction du diélectrique, en ce sens que, dans les condi-
tions dans lesquelles le champ électrique possède la va-
leur la plus élevée en module, ce champ est dirigé dans
le sens dans lequel le diélectrique possède la conduc-
tion la plus basse tandis que, dans les cellules tradi-
tionnelles, c'est l'inverse qui se produit.
L'effet est en outre accentué si, selon une for-
me préférée de réalisation de la présente invention, le diélectrique interposé entre les deux grilles n'est pas
seulement composé d'oxyde mais d'oxyde recouvert de ni-
trure de silicium. En effet, l'expérience a montré que cet accouplement accroît la différence du comportement
entre les deux sens de la conduction.
Le résultat final de tout ceci est que, à égali-
té d'efficacité fonctionnelle, il est possible de réali-
ser la cellule avec un diélectrique mince et, par consé-
quent, avec des dimensions globales réduites.
D'autres caractéristiques et avantages de l'in-
vention seront mieux compris à la lecture de la descrip-
tion qui va suivre d'un exemple de réalisation et en se référant aux dessins annexés sur lesquels,
la figure 1 montre la configuration de structu-
re d'une cellule fusionnée selon l'invention; la figure 2 montre un diagramme représentatif du mode de fonctionnement de la cellule de la figure 1
la figure 3 montre un accouplement oxyde-nitru-
re utilisable comme diélectrique entre les deux grilles
de la cellule de la figure 1.
Sur la figure 1, on a représenté une cellule fu-
sionnée possédant un substrat de silicium monocristallin 1 muni de zones dopées de drain 2 et de source 3, avec
une zone de canal 4 interposée.
Une grille flottante en silicium polycristallin est superposée au substrat l et comprend une partie 6 possédant une portion 7 proche de la zone de drain 8 et une autre partie, 8, superposée à une grille de commande
et de sélection 9 proche de la zone de source 3.
De l'oxyde de silicium 10 entoure les deux gril-
les 5 et 9, en définissant une zone d'oxyde mince 11l sous la partie 7 de la grille flottante et une couche
diélectrique 12 entre les deux grilles superposées.
Les caractéristiques intrinsèques de l'oxyde provoquent des différences de comportement de la cellule selon l'état de polarisation de la grille flottante. Si
la grille flottante se trouve à un potentiel plus posi-
tif que la grille de commande, l'oxyde devient conduc-
teur à un champ électrique nominal relativement plus bas; toutefois, ceci est la condition dans laquelle on engendre difficilement un champ électrique élevé. Si, au contraire, la grille flottante se trouve à un potentiel
plus négatif que la grille de commande, l'oxyde ne de-
vient conducteur qu'à des champs électriques plus éle-
vés. Il est donc possible d'étudier des cellules possé-
dant un diélectrique plus mince, puisque ces cellules supporteront le champ électrique plus élevé que l'on a avec la grille flottante chargée d'électrons sans donner
lieu à des pertes de charge.
Les deux situations sont illustrées dans les graphiques A et B de la figure 2, sur lesquels on a en abscisses la tension V et en ordonnées, l'intensité I. Ce comportement est encore accentué dans le cas
o le diélectrique 12 est constitué, non pas par du sim-
ple oxyde mais par un sandwich oxyde-nitrure tel que ce-
lui de la figure 3, o l'oxyde est indiqué en 12' et le
nitrure en 12".
Le procédé de fabrication de la cellule permet
de faire croître un oxyde épais entre le silicium mono-
cristallin et la première couche de silicium polycristal-
lin et un diélectrique plus mince (oxyde ou oxyde plus nitrure) entre le silicium monocristallin et la deuxième couche de silicium polycristallin. Il sera immédiatement
évident pour l'homme de l'art qu'il est utile de dispo-
ser de ces deux diélectriques d'épaisseurs différentes pour pouvoir réaliser le circuit à haute tension avec l'oxyde plus épais, de manière à avoir des tensions de décharge disruptive plus élevées, et le circuit à basse
tension avec l'oxyde plus mince ou avec le sandwich oxy-
de-nitrure, de manière à avoir des circuits plus rapi-
des.
Bien entendu, diverses modifications pourront être apportées par l'homme de l'art au dispositif qui
vient d'être décrit uniquement à titre d'exemple non li-
mitatif, sans sortir du cadre de l'invention.
2572211
R E V E N D ICAT I ON S
1 - Cellule de mémoire permanente de type
"merged" (ou fusionné), comprenant un substrat de sili-
cium (1) présentant des zones dopées de drain (2) et de
source (3), une grille flottante (15), une grille de com-
mande et de sélection (9) en une seule pièce et un dié- lectrique (12) interposé entre lesdites grilles (5, 9), caractérisée en ce que ladite grille flottante (5) est superposée à ladite grille de commande et de sélection (9). 2 - Cellule de mémoire selon la revendication 1, caractérisée en ce que ledit diélectrique (12) est
composé d'oxyde de silicium.
3 - Cellule de mémoire selon la revendication 1, caractérisée en ce que ledit diélectrique est composé d'oxyde de silicium (12')- et de nitrure de silicium
(12") superposé audit oxyde (12').
FR858515759A 1984-10-23 1985-10-23 Cellule de memoire permanente du type " merged " (fusionne) a grille flottante superposee a la grille de commande et de selection Expired - Lifetime FR2572211B1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
IT8423282A IT1213229B (it) 1984-10-23 1984-10-23 Cella di memoria non volatile di tipo merged con gate flottante sovrapposta alla gate di controllo e selezione.

Publications (2)

Publication Number Publication Date
FR2572211A1 true FR2572211A1 (fr) 1986-04-25
FR2572211B1 FR2572211B1 (fr) 1991-09-13

Family

ID=11205624

Family Applications (1)

Application Number Title Priority Date Filing Date
FR858515759A Expired - Lifetime FR2572211B1 (fr) 1984-10-23 1985-10-23 Cellule de memoire permanente du type " merged " (fusionne) a grille flottante superposee a la grille de commande et de selection

Country Status (6)

Country Link
JP (1) JPS61101079A (fr)
DE (1) DE3537037A1 (fr)
FR (1) FR2572211B1 (fr)
GB (1) GB2165991A (fr)
IT (1) IT1213229B (fr)
NL (1) NL8502732A (fr)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5057886A (en) * 1988-12-21 1991-10-15 Texas Instruments Incorporated Non-volatile memory with improved coupling between gates
DE4020007C2 (de) * 1989-06-22 1994-09-29 Nippon Telegraph & Telephone Nichtflüchtiger Speicher
TW480715B (en) * 2001-03-06 2002-03-21 Macronix Int Co Ltd Nonvolatile memory structure capable of increasing gate coupling-coefficient

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5263684A (en) * 1975-11-20 1977-05-26 Toshiba Corp Non-volatile semiconductor memory device
CA1119299A (fr) * 1979-02-05 1982-03-02 Abd-El-Fattah A. Ibrahim Dispositif a semiconducteur a gate flottant
JPS5776878A (en) * 1980-10-31 1982-05-14 Fujitsu Ltd Semiconductor memory device
WO1983003167A1 (fr) * 1982-03-09 1983-09-15 Rca Corp Dispositif de memoire remanente a porte flottante et modifiable electriquement
JPS59105371A (ja) * 1982-12-08 1984-06-18 Hitachi Ltd 不揮撥性半導体装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4336603A (en) * 1980-06-18 1982-06-22 International Business Machines Corp. Three terminal electrically erasable programmable read only memory
GB2117177B (en) * 1982-03-09 1985-11-27 Rca Corp An electrically alterable, nonvolatile floating gate memory device
GB2116367B (en) * 1982-03-09 1985-10-02 Rca Corp An electrically alterable, nonvolatile floating gate memory device

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5263684A (en) * 1975-11-20 1977-05-26 Toshiba Corp Non-volatile semiconductor memory device
CA1119299A (fr) * 1979-02-05 1982-03-02 Abd-El-Fattah A. Ibrahim Dispositif a semiconducteur a gate flottant
JPS5776878A (en) * 1980-10-31 1982-05-14 Fujitsu Ltd Semiconductor memory device
WO1983003167A1 (fr) * 1982-03-09 1983-09-15 Rca Corp Dispositif de memoire remanente a porte flottante et modifiable electriquement
JPS59105371A (ja) * 1982-12-08 1984-06-18 Hitachi Ltd 不揮撥性半導体装置

Non-Patent Citations (4)

* Cited by examiner, † Cited by third party
Title
INTERNATIONAL ELECTRON DEVICES MEETING, IEDM Technical Digest, 5-7 décembre 1983, IEEE, pages 733-735; S.LOGIE et al.: "A new floating gate cell and tchnology for a 5 volt only CMOS 16K EEPROM" *
PATENTS ABSTRACTS OF JAPAN, vol. 1, no. 129, 25 octobre 1977, page 5766 E 77; & JP-A-52 63 684 (TOKYO SHIBAURA DENKI K.K.) 26-05-1977 *
PATENTS ABSTRACTS OF JAPAN, vol. 6, no. 155 (E-125)[1033], 17 août 1982; & JP-A-57 76 878 (FUJITSU K.K.) 14-05-1982 *
PATENTS ABSTRACTS OF JAPAN, vol. 8, no. 221 (E-271)[1658], 9 octobre 1984; & JP-A-59 105 371 (HITACHI SEISAKUSHO K.K.) 18-06-1984 *

Also Published As

Publication number Publication date
IT1213229B (it) 1989-12-14
NL8502732A (nl) 1986-05-16
IT8423282A0 (it) 1984-10-23
DE3537037A1 (de) 1986-04-24
FR2572211B1 (fr) 1991-09-13
GB2165991A (en) 1986-04-23
GB8524040D0 (en) 1985-11-06
JPS61101079A (ja) 1986-05-19

Similar Documents

Publication Publication Date Title
EP0409697B1 (fr) Circuit intégré MOS à tension de seuil ajustable
EP0543742B1 (fr) Diode de protection monolithique basse tension à faible capacité
FR2770328A1 (fr) Point memoire remanent
EP3291307B1 (fr) Point memoire
FR2484124A1 (fr) Cellule de memoire remanente a " gachette " flottante, modifiable electriquement
EP1073110A1 (fr) Procédé de fabrication de composants unipolaires
EP2240956B1 (fr) Cellule EEPROM à perte de charges, son procédé de formation et procédé de mesure d'une information temporelle
EP0583203A1 (fr) Circuit de tirage vers un état déterminé d'une entrée de circuit intégré
FR2922044A1 (fr) Cellule de memoire vive dynamique avec condensateur magnetique
EP1231642A1 (fr) Photodétecteur à trois transistors
FR2533348A1 (fr) Dispositif de memoire a semiconducteurs
EP0558418A1 (fr) Cellule mémoire non volatile du type métal-ferroélectrique semi-conducteur
FR2572211A1 (fr) Cellule de memoire permanente du type " merged " (fusionne) a grille flottante superposee a la grille de commande et de selection
FR2735922A1 (fr) Circuit generateur de tension negative du type pompe de charge
WO2007093741A2 (fr) Transistor mos a seuil reglable
EP2286450A1 (fr) Memoire a structure du type eeprom et a lecture seule
EP0011694A1 (fr) Procédé et dispositif d'ajustement réversible des paramètres électriques d'un circuit électrique
FR2496992A1 (fr) Condensateur variable
EP1350267A1 (fr) Circuit integre et procede de fabrication
EP1187142B1 (fr) Cellule cache à masquage avec un nombre égal de transistors à canal N et de transistors à canal P
EP0148086A2 (fr) Procédé de suppression de charge de fond d'un dispositif photosensible à l'état solide
EP1042818B1 (fr) Dispositif de mémoire multiniveaux à blocage de Coulomb et méthodes correspondantes de fabrication et d'opération
FR2752324A1 (fr) Memoire non volatile en circuit-integre a lecture rapide
EP0562980A1 (fr) Pont diviseur auto-protégé
EP0750397B1 (fr) Circuit de commutation permettant de fournir sélectivement des tensions de signes différents

Legal Events

Date Code Title Description
ST Notification of lapse