FR2555377A1 - Circuit electronique utilisable dans les dispositifs a circuit integre contenant des filtres a condensateurs commutes - Google Patents

Circuit electronique utilisable dans les dispositifs a circuit integre contenant des filtres a condensateurs commutes Download PDF

Info

Publication number
FR2555377A1
FR2555377A1 FR8413337A FR8413337A FR2555377A1 FR 2555377 A1 FR2555377 A1 FR 2555377A1 FR 8413337 A FR8413337 A FR 8413337A FR 8413337 A FR8413337 A FR 8413337A FR 2555377 A1 FR2555377 A1 FR 2555377A1
Authority
FR
France
Prior art keywords
capacitor
type
switched
inversion
node
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
FR8413337A
Other languages
English (en)
Inventor
Masashi Tamakoshi
Toshiro Suzuki
Hiroshi Takatori
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Publication of FR2555377A1 publication Critical patent/FR2555377A1/fr
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H19/00Networks using time-varying elements, e.g. N-path filters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H19/00Networks using time-varying elements, e.g. N-path filters
    • H03H19/004Switched capacitor networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Filters That Use Time-Delay Elements (AREA)
  • Networks Using Active Elements (AREA)

Abstract

L'INVENTION CONCERNE UN CIRCUIT INTEGRE A SEMI-CONDUCTEURS. CE CIRCUIT COMPREND UN CIRCUIT D'ENTREE 2 AVEC UN PREMIER NOEUD RECEVANT DES SIGNAUX D'ENTREE ET UN SECOND NOEUD RECEVANT DES SIGNAUX DEVANT ETRE ENVOYES A UNE BORNE D'ENTREE 3 D'UN AMPLIFICATEUR OPERATIONNEL OP, UN PREMIER ET UN SECOND CONDENSATEURS COMMUTES DU TYPE A INVERSION SC, SC BRANCHES EN PARALLELE ENTRE LESDITS NOEUDS, ET DES CONDENSATEURS COMMUTES DU TYPE SANS INVERSION SC, SC ACCORDES ENTRE LESDITS NOEUDS. APPLICATION NOTAMMENT A DES CIRCUITS DE FILTRES ACTIFS A SEMI-CONDUCTEURS.

Description

La présente invention concerne la technique
des circuits intégrés à semiconducteurs. De façon plus spéci-
fique la présente invention concerne une technique qui peut être efficacement adaptée à la structure d'un filtre actif, comme par exemple la structure d'un filtre à condensateurs
commutés, c'est-à-dire à condensateurs associés à des commuta-
teurs, dans un circuit intégré à semiconducteurs,, qui contient
un circuit de filtrage.
Les filtres utilisés pour les lignes de transmission ont été développés à partir de filtres LC, en utilisant des éléments individuels pour réaliser des filtres
actifs RC utilisant un amplificateur opérationnel. Ces derniè-
res années, on a utilisé des filtres à condensateurs commutés,
dans lesquels un élément formant résistance situé dans le fil-
tre actif a été remplacé par un commutateur et un condensateur.
Lorsque l'on doit concevoir et réaliser un filtre actif possédant des caractéristiques de fréquences désirées, on trouve tout d'abord une fonction de transfert qui
satisfait aux caractéristiques désirées du filtre, cette fonc-
tion de transfert étant décomposée en une expression ration-
nelle primaire ou en une expression rationnelle secondaire, on conçoit un bloc de base qui réalise les caractéristiques pour l'expression rationnelle et on raccorde en cascade les
blocs de base.
Lors de la conception et de la réalisation du filtre à condensateurs commutés, on utilise une fonction Z
servant à exprimer la fonction de transfert, au lieu d'utili-
ser une fonction S soumise à une transformation de Laplace.
La relation entre la fonction Z et la fonction S est représen-
tée par Z = eST (e = base des logarithmesnaturels, T: période d'échantillonnage). Si l'on remplace S par jo(W0: vitesse angulaire), pour exprimer cette relation sous la forme d'un nombre complexe, la relation est représentée par Z = ej>t Comme filtres à condensateurs commutés primaires, qui fournissent les caractéristiques données par
une fonction de transfert H(Z) = (C + DZ1)/(A + BZ) repré-
sentée par la fonction Z, il a déjà été proposé des circuits
tels que représentés sur les figures 1 et 2 annexées à la pré-
sente demande (IEEE, Solid-state circuits, Vol. SC-14, n 6, Décembre 1979, pp. 1020-1033, MOS Switched-Capacitor Analog Sampled Data Direct Form Recursive Filters, Ian. A. Young; ISCAS,1980, General Active Switched-Capacitor Biquad Topology
For Precision MOS Filters, K.R. Laker, pp. 304-308).
Mais, dans la forme de circuit représentée sur la figure 1, si les condensateurs individuels sont désignés par C0, C1, C2 et C5, l'équation du transfert de charges à un instant (nT), auquel les commutateurs individuels sont placés dans les conditions représentées sur la figure 1, est fournie par: - [IV1 (nT) - V1 (n - 1) T c1 V1 (nT) C2] + V2 (n + 1) T C0 = (C5 + C0) À V2 (nT)....... (1) Si l'on soumet l'équation du transfert de charges à la conversion Z de manière à trouver la fonction de
transfert H(Z), on obtient l'équation suivante (2), c'est-à-
dire: H(Z) = v2/v1 = (C1 + C2) - c Z} %(C5 + Co) - C0 z-1}....... (2)
C'est pourquoi on comprendra que les coef-
- ficents A à D dans l'équation générale H(Z) = (C + DZ 1) / -1- (A + BZ 1) de la fonction de transfert du filtre primaire sont
fournis par A = C5 + C0, B = -C0, C = C1 + C2, D = -C1.
C'est pourquoi, dans la forme de circuit de la figure 1, lorsque l'on souhaite réaliser un filtre qui possède des caractéristiques ayant ce qu'on appelle un point
d'annulation placé très bas (fréquence à laquelle le numéra-
teur de la fonction de transfert devient nul), il est néces-
saire de donner à C/D, c'est-à-dire (C1 + C2)/C1, approxima-
tivement la valeur de "1". Ici, le fait de rendre (C1 + C2) / C1 proche de "1" signifie que la capacité C2 doit être réduite 3 C1 dot2r éut de manière à être très inférieure à la capacité C1. Mais dans les circuits intégrés à semiconducteurs, une limitation est imposée à la réduction de la surface du condensateur, comme cela est déterminé par une dimension minimum pouvant être traitée lors du procédé de fabrication. C'est pourquoi, pour donner à (C1 + C2) / C1 une valeur proche de "1", il faut accroître la capacité C1 de manière qu'elle soit très
supérieure à la capacité C2.
C'est pourquoi dans le circuit utilisant
un filtre de la forme représentée sur la figure 1, le conden-
sateur C1 occupe une surface accrue et la taille de la micro-
plaquette ou puce augmente. En outre la capacité de charges augmente pour l'amplificateur opérationnel qui forme le signal
d'entrée V1 dans l'étage précédent, qui n'est pas représenté.
C'est pourquoi l'amplificateur opérationnel OP1 fonctionne à une vitesse réduite et consomme une quantité accrue d'énergie électrique. Si l'on réduit le rapport de la capacité
C1 à la capacité C2 afin de réduire la surface, les caractéris-
tiques de fréquence du filtre se détériorent et la précision diminue. Dans le cas du circuit de la figure 2,
annexée à la présente demande, les commutateurs S31, S32 ac-
couplés au condensateur C3 fonctionnent avec un cadencement
présentant un décalage d'une demi-période par rapport au fonc-
tionnement du commutateur S41, S42 accouplé au condensateur C4, comme représenté sur la figure 3 annexée à la présente
demande. C'est pourquoi des données antérieures d'une demi-
période sont stockées dans le condensateur C4.
Par conséquent, dans la forme de circuit
de la figure 2, on a l'équation de transfert de charges sui-
vante (3): - [V1 (nT) - C3 -V1 (n - 1/2)T - C4 J + V2 J(n - 1) T C0 = V2 (nT) (C0 + C5)......... (3)
Si l'on soumet l'équation (3) à la conver-
sion Z pour trouver une fonction de transfert H(Z), on obtient l'équation (4) suivante: 1
H(Z) = (C3 -C4 Z 2) / (C0 + C5) - C0Z. (4)
dans laquelle Z1 et Z 2 désignent des opérateurs qui repré- sentent mathématiquement des données (quantités de signaux
analogiques) antérieures d'une période et d'une demi-période.
Dans l'équation (3), si l'on suppose que V1 1(n - 1/2)TI = V1 t(n - 1)T}, on obtient une équation (5) ayant la forme primaire/primaire,- c'est-àdire ayant la forme:
H(Z) = -(C3 - C4 Z-1) / (C0 + C5) -C0 Z1}..... (5)
Si l'on essaie de réaliser un filtre possé-
dant la forme de circuit représentée sur la figure 2 et les caractéristiques avec un point d'annulation à une faible valeur
comme décrit ci-dessus, il faut donner à C3/C4 une valeur pro-
che de "1" comme on le comprendra d'après l'équation (5). Ceci peut être réalisé aisément, c'est-à-dire qu'il faut que l'on réalise C3 = C4. Contrairement à la forme de circuit de la figure 1, le rapport des capacités ne prend pas une valeur importante et la taille de la microplaquette ou puce n'augmente
pas non plus.
Ici l'hypothèse mentionnée précédemment V1 i (n - 1/2)T = V1 1(n - 1)Tî a comme signification le fait
que les données antérieures d'une période doivent être iden-
tiques aux données antérieures d'une demi-période. Avec la forme de circuit de la figure 2, l'exigence indiquée ci-dessus n'est pas satisfaite. Pour satisfaire à l'hypothèse indiquée
ci-dessus il est par conséquent nécessaire de prévoir un cir-
cuit de maintien d'échantillons dans un étage précédant le
circuit de la figure 2, afin de maintenir les données anté-
rieures d'une période jusqu'au moment d'une demi-période an-
térieure.
Cependant le circuit de maintien d'échantil-
lons est constitué en utilisant par exemple un condensateur commuté et un amplificateur opérationnel. Cela signifie que le substrat constituant un circuit intégré à semiconducteurs
requiert une surface supplémentaire pour le circuit de main-
tient d'échantillons, ce qui entraîne un accroissement de la consommation en énergie. Par exemple, lorsque l'on doit réa- iiser un filtre tertiaire en utilisant le circuit de la figure 2, la surface occupée par le circuit de maintien d'échantillons et la consommation en énergie de ce circuit prennent une valeur
aussi élevée qu'environ un cinquième des valeurs totales.
Le but de la présente invention est de
fournir une technique relative aux circuits intégrés à semi-
conducteurs, qui permette d'obtenir les effets distincts par
rapport à la technique classique.
Un autre but de la présente invention con-
siste à fournir un filtre à condensateurs commutés qui occupe une surface réduite, lorsqu'il est adapté à un circuit intégré
à emiconducteurs, permettant de réduire la taille de la micro-
plaquette ainsi que la consommation d'énergie électrique.
Un autre but de la présente invention con-
siste à fournir un filtre à condensateurs commutés qui se caractérise par de bonnes caractéristiques de fréquences et
une précision élevée.
Les buts mentionnés précédemment ainsi que d'autres buts et de nouvelles caractéristiques de la présente
invention ressortiront à l'évidence de la description donnée
ci-après et des dessins annexés.
Un exemple représentatif de la présente
invention, qui va être décrit dans la description qui va sui-
vre, va être résumé ci-dessous.
En effet, dans un filtre à condensateurs
commutés réalisé sous la forme d'un circuit intégré à semi-
conducteurs, un circuit d'entrée est,constitué par deux con-
densateurs commutés du type à inversion et par un condensateur
commuté du type sans inversion, qui sont branchés en parallèle.
Ici au moins les condensateurs commutes du type à inversion sont actionnés par des impulsions d'horloge d'échantillonnage d'une période double. Ceci rend possible de maintenir les données antérieures d'une période dans le circuit d'entrée
sans utiliser un circuit de maintien d'échantillons. Les don-
nées ainsi maintenues sont transférées à un condensateur de réaction, en même temps que les données qui sont retardées d'une période. Par conséquent il est possible d'obtenir un
filtre de base primaire qui permet l'obtention des caractéris-
tiques de filtre possédant un point d'annulation de faible valeur, sans qu'il soit nécessaire d'accroître le rapport des
capacités dans le circuit d'entrée. Conformément à cette struc-
ture, il est possible d'atteindre les objectifs mentionnés plus haut, c'est-à-dire que l'on peut réduire la taille de la
microplaquette ainsi que la consommation en énergie électrique.
De façon plus précise selon un premier as-
pect de l'invention, il est prévu un circuit intégré à semi-
conducteurs caractérisé en ce qu'il comporte un premier noeud qui reçoit les signaux d'entrée, un second noeud qui reçoit les signaux qui doivent être envoyés à une borne d'entrée
d'un amplificateur opérationnel, un premier condensateur com-
muté du type à inversion et un second condensateur commuté du type à inversion, qui sont branches en parallèle entre ledit
premier noeud et ledit second noeud, et un premier condensa-
teur commuté du type sans inversion, branché entre ledit pre-
mier noeud et ledit second noeud.
Selon un second aspect de l'invention, il est prévu un circuit intégré à semiconducteurs caractérisé en ce qu'il comporte un circuit d'entrée qui est constitué par
une pluralité de condensateurs commutés qui sont branchés ré-
ciproquement en parallèle, un amplificateur opérationnel ac-
couplé audit circuit d'entrée et un filtre à condensateurs
commutés,qui est constitué par un élément de réaction accou-
plé à la borne d'entrée/sortie dudit amplificateur opération-
nel, au moins deux condensateurs commutés situés dans ledit
circuit d'entrée étant constitués par des condensateurs commu-
tés du type à inversion, dont les cadencements de fonctionne-
ment à l'enregistrement et les cadencements de fonctionnement
à la lecture diffèrent les uns des autres.
D'autres caractéristiques et avantages de
la présente invention ressortiront de la description donnée
ci-après prise en référence aux dessins annexés, sur lesquels
- la figure 1, dont il a déjà été fait men-
tion, est le schéma d'un circuit montrant la structure d'un filtre primaire classique;
- la figure 2, dont il a déjà été fait men-
tion, représente un schéma montrant la structure d'un autre filtre primaire classique;
- la figure 3, dont il a déjà été fait men-
tion, représente un chronogramme illustrant les instants et cadencements des commutateurs situés dans les condensateurs commutés présents dans le circuit de filtre de la figure 2; - la figure 4 représente un circuit d'une
première forme de réalisation, dans laquelle la présente in-
vention est adaptée à un filtre primaire; - la figure 5 est un chronogramme illustrant
les instants ou cadencements de fonctionnement des condensa-
teurs commutes; - la figure 6 est un schéma d'une seconde forme de réalisation, dans laquelle la présente invention est adaptée au filtre primaire; - la figure 7 est un chronogramme illustrant les instants ou cadencements de fonctionnement des commutateurs situés dans les condensateurs commutés; et - la figure 8 est un schéma d'une forme de réalisation, dans laquelle la présente invention est adaptée
à un circuit de filtre tertiaire.
On va décrire ci-après les formes de réali-
sation préférées de l'invention.
Première forme de réalisation La figure 4 montre une forme de réalisation d'un filtre primaire/primaire, auquel la présente invention
est adaptée.
Le circuit de cette forme de réalisation
et d'autres formes de réalisation, qui seront décrites ulté-
rieurement, est formé sur un substrat à semiconducteurs au moyen de la technique de fabrication des circuits intégrés CMOS.
Dans la description qui va suivre, le voca-
ble "condensateur commuté" représente un circuit unitaire qui
est constitué par un condensateur et des commutateurs accou-
plés entre eux, ou bien un circuit constitué par une combinai-
son d'une pluralité de tels circuits unitaires.
Dans la présente forme de réalisation, un circuit d'entrée 2 constitué par deux condensateurs commutés du type sans inversion SC6, SC8 et deux condensateurs commutés
du type à inversion SC7, SC9 branchés en parallèle, et raccor-
dés entre une borne d'entrée 1 et une borne d'entrée inversée
3 d'un amplificateur opérationnel OP3.
Ici le condensateur commuté du type à inver-
sion est un condensateur dans lequel une charge électrique possédant une valeur absolue égale à celle chargée dans le condensateur, mais possédant une polarité (+ ou -) opposée à celle chargée dans ledit condensateur, est transférée à un condensateur de réaction C0 de l'étage suivant. Le condensateur commuté du type sans inversion est un condensateur dans lequel
la charge électrique stockée dans le condensateur est directe-
ment transférée au condensateur de réaction C0. Les condensa-
teurs C6, C8 situés dans les condensateurs commutés SC6, SC8 possèdent la même capacité l'un par rapport à l'autre et les condensateurs C7, C9 possèdent également la même capacité l'un
par rapport à l'autre.
Sur la figure 4, les commutateurs S51 à S92 sont repérés par un symbole de commutateurs inverseurs afin de simplifier le dessin. Dans la pratique ces commutateurs sont constitués par des transistors MOSFET formés au moyen de
la technique des circuits intégrés. Dans ce cas, les commuta-
teurs unipolaires unitaires sont constitués par les transistors MOSFET individuels. C'est pourquoi les commutateurs représentés
sur la figure 4 sont constitués par une pluralité de transis-
tors MOSFET. Comme cela sera mentionné ultérieurement, parmi les commutateurs S51 à S92' les commutateurs S51 à S62, S81 et S82 situés dans les condensateurs commutés du type sans
inversion SC5, SC6 et SC8, peuvent posséder un état de commu-
tation analogue à celui du commutateur à encliquetage brusque.
Au contraire, les commutateurs S71, S72, S91 et S92 situés dans les condensateurs commutés du type à
inversion SC7 et SC9, peuvent établir un état ouvert, c'est-à-
dire un état dans lequel l'une des trois bornes établit une
conduction électrique.
Dans la description qui va suivre, les états
ou conditions de commutation des commutateurs sont designés
comme cela est mentionné ci-après à des fins de commodité.
L'état, dans lequel les commutateurs sont tels que représentés sur la figure 4, est désigné comme étant un premier état de commutation et l'état, dans lequel les commutateurs sont en position inverse par rapport à l'état de
la figure 4, est désigné comme étant le second état de commu-
tation. L'état ouvert des commutateurs S71, S72, S91 ou S92
est désigné comme étant l'état ouvert.
L'amplificateur opérationnel OP3 de la fi-
gure 4 est constitué par un circuit amplificateur différentiel qui possède une borne d'entrée inversée - et une borne d'entrée non inversée + . Dans le cas o l'amplificateur opérationnel est constitué par un circuit amplificateur différentiel, on peut considérer que la borne d'entrée inversée et la borne
d'entrée non inversée sont dans l'état imaginaire court-cir-
cuité, et on peut comprendre aisément le fonctionnement de
l'ensemble du circuit. Cependant le terme "amplificateur opé-
rationnel" ne représente pas exclusivement un circuit amplifi-
cateur comportant une paire de bornes d'entrée, tel qu'un circuit amplificateur différentiel. Si cela est nécessaire, l'amplificateur opérationnel OP3 représenté sur la figure 4 peut être constitué par un circuit inverseur possédant une borne de sortie et une borne d'entrée, qui peut être considé-
rée comme une borne d'entrée inversée, ou bien cet amplifica-
teur peut être constitué par une pluralité de circuits inver-
seurs qui sont branchés en cascades. Dans ce cas, dans le but d'avoir une compréhension aisée du fonctionnement du circuit, on peut considérer que le circuit inverseur possède une borne
d'entrée ainsi qu'une borne d'entrée non inversée imaginaire.
En se référant à un condensateur commuté du type sans inversion, par exemple un condensateur commuté
du type sans inversion SC6 de la figure 4, une charge électri-
que proportionnelle à un signal d'entrée V1 est enregistrée ou stockée dans le condensateur C6 lorsque les commutateurs S61, S62 établissent le second état de commutation. Dans le
condensateur commuté du type sans inversion, la charge élec-
trique stockée dans le condensateur est directement transférée à une borne de sortie. C'est pourquoi, dans le condensateur commuté du type sans inversion, l'enregistrement ou le stockage
d'un signal et la lecture de ce dernier sont effectués simul-
tanément. En se référant à un condensateur commuté du type à inversion, par exemple le condensateur commuté SC7, d'autre part, une charge électrique proportionnelle au signal d'entrée V1 est stockée ou enregistrée dans le condensateur C7 lorsque les commutateurs S71, S72 établissent le premier
état de commutation comme représenté sur la figure 4. La char-
ge électrique du condensateur C7 est envoyée à une borne d'en-
trée inversée de l'amplificateur opérationnel OP3, lorsque
les commutateurs S71' S72 établissent le second état de com-
mutation. C'est pourquoi, dans le condensateur commuté du type à inversion, l'enregistrement d'un signal et la lecture de ce
signal sont effectués indépendamment l'un de l'autre.
Les figures 5A à 5E sont des chronogrammes de fonctionnement des commutateurs. Les lignes en trait plein
sur les figures 5A à 5E représentent les cadencements d'enre-
gistrement des condensateurs commutés. Les lignes formées de tirets sur les figures 5C à 5E représentent les cadencements
de lecture des condensateurs commutés du type à inversion.
Dans le filtre primaire/primaire de cette forme de réalisation, comme cela ressortira à l'évidence des chronogrammes des figures 5A à 5E, si les commutateurs S51, S52 du condensateur commuté de réaction SC5 sont actionnés par des impulsions d'horloge d'échantillonnage d'une période de référence TO, alors les commutateurs S61, S62 à S91, S92 des condensateurs commutés SC6 et SC9 constituant le circuit
d'entrée 2 sont commandés par des impulsions d'horloge d'échan-
tillonnage d'une période 2T0, qui est égale au double de la
période de référence TO.
Les commutateurs S61, S62 et S81, S82, et les commutateurs S71, S72 et S91, S92 sont actionnés par les impulsions d'horloge d'échantillonnage qui diffèrent d'une période les unes par rapport aux autres, comme cela ressortira à l'évidence de la comparaison des figures 5B à 5E. En outre dans ce cas les commutateurs S71, S72 et les commutateurs S81' S82 sont actionnés à la même cadence et les commutateurs S61,
S62 et S91, S92 sont actionnés à la même cadence.
C'est pourquoi la charge électrique propor-
tionnelle au signal d'entrée V1 est envoyée auxcondensateurs
C6 à C9 du circuit d'entrée 2, selon les cadencements repré-
sentés sur la figure 5. C'est-à-dire que le condensateur C6 est branché entre la borne d'entrée V1 et la borne d'entrée
inversée de l'amplificateur opérationnel OP3 lorsque les com-
mutateurs S61, S62 prennent le second état de commutation à
un instant t2. C'est pourquoi la charge électrique proportion-
nelle au signal d'entrée V1 est envoyée au condensateur C6.
La charge électrique mémorisée dans le condensateur C6 est
transférée au condensateur de réaction C0, selon le même ca-
dencement. Lorsque les commutateurs S61, S62 prennent le pre-
mier état de commutation à un instant t3, la charge électrique stockée dans le condensateur C3 est déchargée (ramenée à zéro)
par l'intermédiaire des commutateurs S61, S62.
Le condensateur C8 est chargé et est déchar-
gé conformément au chronogramme de la figure 5D.
Le condensateur C7 est branché entre la borne d'entrée V1 et le point de masse du circuit lorsque les commutateurs S71 et S72 prennent le premier état de commutation
à un instant t0. C'est pourquoi la charge électrique propor-
tionnelle au signal d'entrée V1 est envoyée au condensateur C7.
Les commutateurs S71 et S72 sont ouverts pendant un intervalle-
de temps compris entre l'instant t et l'instant t2. Les commu-
tateurs S71, S72 prennent en outre le second état de commuta-
tion à l'instant t2. C'est pourquoi la charge électrique, qui
a été stockée ou enregistrée dans le condensateur C7 précédem-
ment, est transférée dans le condensateur de réaction C8. En effet la charge électrique stockée dans le condensateur C7 est transférée au condensateur de réaction C0 selon un cadencement retardé d'une période d'impulsions d'horloge par rapport au
cadencement servant à l'enregistrement.
De façon similaire la charge électrique stockée dans le condensateur C9 à l'instant t9 est transférée dans le condensateur de réaction C0 à un instant t4, qui est
retardé d'une période par rapport à l'instant t2.
Dans le circuit de cette forme de réalisa-
tion, un couple de condensateurs commutés SC6 et SC7 et un
* autre couple de condensateurs commutés SC8 et SC9 sont action-
nés en alternance toutes les deux périodes de manière à pro-
duire la même fonction que celles-du circuit de filtrage de la figure 2, dans lequel il est prévu un circuit de maintien d'échantillons situé dans un étage antérieur afin de maintenir les données antérieures d'une période pendant une demi-période, et le condensateur commuté SC4 est actionné en étant décalé
d'une demi-période par rapport au condensateur commuté C3.
L'équation du transfert de charges aux instants nT et (n + 1)T du circuit de filtre de la figure 4 est indiquée ci-après: -V1 (n) C8 + V1 (n-1) C9 + V2 (n-1) C0 = V2(n) (C5 + CO).......(6) -V1 (n+1) - C6 + V1 (n) C7 + V2(n) C0 = V2 (n+1) ' (C5 + C0).......(7) Dans cette forme de réalisation, bien qu'il ne faille y voir aucune limitation particulière, la capacité C8 est choisie égale à la capacité C6 et la capacité C9 est choisie égale à la capacité C9. C'est pourquoi les équations de transfert de charges (6) et (7) deviennent identiques aux instants nT et (n+1)T. En effet il faut résoudre l'une ou l'autre des équations (6) ou (7) pour trouver une fonction de
transfert.
On va essayer maintenant de trouver une fonction de transfert H(Z) en soumettant à la conversion Z
l'équation de transfert de charges à l'instant nT. Si l'équa-
tion (6) est soumise à la conversion (Z), on obtient l'équation (8) suivante:
V1 (-C8 + Z-1 C9) = V2 (C5 + C0 -Z_1C...... 0)(8)
On obtient une équation (9) suivante à partir de l'équation (8):
H(Z) = V2/V1 - (C8- Z1 * C) / (C5 + C0)
C 9) / (5 +0)
- Z 1 C0} (9)
La fonction de transfert représentée par
l'équation (9) prend la même forme que la fonction de trans-
fert trouvée pour le circuit de la figure 2. A partir de cette fonction de transfert, on peut concevoir et réaliser un circuit possédant des caractéristiques de filtre avec un point
d'annulation faible, si l'on annule le numérateur de l'équa-
tion ci-dessus. En effet il faudrait obtenir C8/C9 = 1. Ceci peut être aisément réalisé en donnant à la capacité C8 une
valeur égale à la capacité C9.
Par conséquent, conformément au circuit de
la figure 4, le terme Z 2 situé dans le numérateur de la fonc-
tion de transfert peut être supprimé sans l'utilisation d'un circuit de maintien d'échantillons, qui était prévu pour le circuit de la figure 2. Par conséquent on peut réaliser un filtre possédant des caractéristiques avec un point d'annula-
tion faible en donnant au rapport des capacités la valeur "1".
Etant donné que les capacitésdes condensateurs n'ont pas besoin
d'être accrues de façon anormale, on peut réaliser des conden-
sateurs avec des tailles réduites par rapport à ceux du cir-
cuit de la figure 1; c'est-à-dire que les surfaces occupées par le circuit peuvent être réduites, ce qui permet de réduire la taille de la microplaquette ou puce. Le circuit établit une
faible charge capacitive par rapport à l'amplificateur opéra-
tionnel de l'étage précédent et par conséquent l'amplificateur
opérationnel OP3 fonctionne à une vitesse accrue.
Dans le circuit de la figure 1 tel qu'il a été décrit antérieurement, le rapport de la capacité C1 et de la capacité C2 doit être réduit afin de limiter la surface occupée à une gamme prédéterminée, ce qui entraîne l'obtention
de caractéristiques altérées du filtre et une précision réduite.
Par ailleurs avec le circuit de filtre possédant la forme de réalisation mentionnée ci-dessus, on peut déterminer le rap-
port des capacités permettant d'obtenir des caractéristiques désirées de filtre, de telle sorte que les caractéristiques
de filtre sont améliorées et que la précision augmente.
Conformément au circuit de la forme de réa-
lisation mentionnée ci-dessus, qui ne requiert aucun circuit de maintien d'échantillons, la surface occupée par ce circuit
de maintien d'échantillons et la consommation en énergie élec-
trique peuvent en outre être réduites par rapport à celles du circuit de la figure 2. Par exemple, lorsque l'on réalise un filtre tertiaire en utilisant le circuit de la figure 4, la surface occupée et la consommation en énergie peuvent être réduites d'environ 25 % par rapport au cas de l'utilisation du
circuit de la figure 2.
Dans cette forme de réalisation, des impul-
sions d'horloge doivent être préparées en divisant par un demi la fréquence des impulsions d'horloge de référence afin de faire fonctionner les condensateurs commutés SC6 à SC9, ce qui entraîne une augmentation des types d'impulsions d'horloges par rapport aux impulsions d'horloge intervenant dans le circuit de la figure 1. Mais le circuit de la figure 2 requiert deux types d'impulsions d'horlogespossédant des phases qui diffèrent l'une de l'autre d'une demi-période. C'est pourquoi cette forme de réalisation ne requiert pas un nombre accru de
types d'impulsions d'horloges par rapport aux impulsions d'hor-
loge intervenant dans le circuit de la figure 2.
Deuxième forme de réalisation Les figures 6 et 7 montrent une seconde
forme de réalisation de la présente invention.
Conformément à cette forme de réalisation, un condensateur commuté a un fonctionnement qui, conformément à la première forme de réalisation, était réalisé par deux condensateurs commutés du type sans inversion SC6, SC8. Les
deux condensateurs commutés peuvent être remplacés par un con-
densateur commuté, pour les raisons qui vont être décrites ci-
après.
En effet, dans la première forme de réali-
sation, les condensateurs commutés du type sans inversion SC6 et SC8 branchés en parallèle fonctionnent en alternance une période sur deux ou toutes les deux périodes. C'est pourquoi, lorsque les condensateurs C6, C8 doivent être rendus identiques l'un à l'autre, les condensateurs commutés SC6 et SC8peuvent
être remplacés par un condensateur commuté du type sans inver-
sion, qui fonctionne sur une demi-période.
Dans le circuit d'entrée 2' de la seconde forme de réalisation, les condensateurs commutés SC6, SC8
utilisés sur la figure 4 peuvent être remplacés par un conden-
sateur commuté SC10 qui fonctionne sur une demi-période des
condensateurs commutés du type à inversion SC7, SC9 conformé-
ment au chronogramme représenté sur la figure 7. Par conséquent le circuit de filtre de la figure 6 fonctionne tout à fait de la même manière que le circuit de la figure 4 et fournit les
mêmes fonctions et les mêmes effets.
Sur la figure 6, les commutateurs S11, S12, S71, S72, S91 et S92 constituant les condensateurs commutés
SC10, SC7 et SC9 sont représentés par le symbole d'un commuta-
teur inverseur comme dans le cas de la figure 4, de manière à simplifier le dessin. Cependant les commutateurs individuels
peuvent prendre l'état ouvert. C'est pourquoi il faut compren-
dre que chaque commutateur est constitué par deux commutateurs unipolaires, qui peuvent être commandés indépendamment l'un de l'autre. On peut comprendre les états ou conditions
de commutation de chacun des commutateurs avec les chronogram-
mes des figures 7A à 7D-. La figure 7A montre un cadencement, conformément auquel les commutateurs S11,' S12 sont raccordés à
la borne d'entrée 1 et à la borne d'entrée inversée de l'ampli-
ficateur opérationnel OP3 de la figure 6. En d'autres termes la figure 7A représente un cadencement selon lequel se trouve réalisé le fonctionnement d'enregistrement et de lecture du condensateur commuté SC10. La figure 7(B) montre un cadencement, selon lequel les commutateurs Sil, S12 sont raccordés au côté
de la masse, c'est-à-dire que cette figure représente un ca-
dencement selon lequel la charge électrique du condensateur C10 est déchargée. La figure 7(C) représente un cadencement conformément auquel les commutateurs S71, S92 sont raccordés
à la borne d'entrée 1 et à la borne d'entrée inversée de l'am-
plificateur opérationnel, et conformément auquel les commuta-
teurs S72, S91 sont raccordés au côté de la masse. En d'autres termes, la figure 7C représente un cadencement,conformément auquel la charge électrique est enregistrée ou stockée dans le condensateur commuté SC7 et o la charge électrique est lue hors du condensateur commuté SC9. La figure 7D représente un cadencement, selon lequel les commutateurs S71, S92 sont raccordés au côté de la masse et les commutateurs S72, S91 sont raccordés à la borne d'entrée inversée de l'amplificateur opérationnel et à la borne d'entrée 1. En d'autres termes, la figure 7D représente un cadencement selon lequel la charge électrique est lue hors du condensateur commuté SC7 et la char-
ge électrique est enregistrée dans le condensateur commuté SC9.
Pendant l'intervalle de temps T3 s'étendant
entre les instants T1 et T2 pour le raccordement des commuta-
teurs représentés sur les figures 7C et 7D, les commutateurs
S71, S72 et S 91, S92 sont tous placés à l'état flottant (c'est-
à-dire qu'ils ne sont raccordés à aucune des bornes). Les char-
ges électriques stockées dans les condensateurs C0, C9 sont conservées pendant cet intervalle de temps T3. Cet état peut être obtenu en réalisant chacun des commutateurs S71, S72, S91
et S92 en utilisant un couple de transistors MOSFET et en pla-
çant simultanément les deux transistors MOSFET à l'état non conducteur. Troisième forme de réalisation La figure 8 représente une troisième forme de réalisation de la présente invention. Le circuit de cette
forme de réalisation se compose d'un filtre secondaire/secon-
daire F2 et d'un filtre primaire/primaire F1, qui sont branchés
en série, et constituent un filtre tertiaire dans son ensemble.
Le filtre F2 est constitué par deux filtres primaire/primaire de la figure 6, qui sont raccordés ensemble
par l'intermédiaire d'un condensateur commuté SCll. Une réac-
tion est appliquée entre l'entrée-de l'étage précédent et l'en-
trée de l'étage ultérieur et une réaction est appliquée entre
la sortie de l'étage ultérieur et l'entrée de l'étage précédent.
Le filtre F1 constitue le filtre primaire/primaire qui est
representé sur la figure 6.
C'est-à-dire que les circuits d'entrée 2' constitués chacun par des condensateurs commutés du type à inversion SC7, SC9 et par un condensateur commuté du type sans inversion SC10, branchés en parallèle, sont raccordés aux
bornes d'entrée inversée de chacun des amplificateurs opéra-
tionnels OP3 à OP5. Dans le circuit d'entrée 2', le condensa-
teur commuté SC10 fonctionne à une période des impulsions d'horloge de référence, et les condensateurs commutés SC7, SC9 sont actionnés par des impulsions d'horloge possédant une
période qui est le double de la période des impulsions d'hor-
loge de référence. C'est pourquoi le terme Z Z peut être éli-
miné du numérateur de la fonction de transfert sans qu'il soit
nécessaire de prévoir le circuit de maintien d'échantillons.
Par conséquent on peut obtenir des caractéristiques de filtre possédant un point d'annulation faible, avec des condensateurs
pour lesquels les rapports des capacités sont faibles.
Le circuit d'entrée 2' de la figure 8 peut être remplacé par le circuit d'entrée 2 constitué par deux condensateurs commutés du type sans inversion SC6, SC8 et par un couple de condensateurs commutés du type à inversion SC7,
SC9 représenté sur la figure 4.
Il est en outre possible de raccorder en cascades une pluralité de filtres tels que le filtre secondaire F2 de la figure 8 pour constituer un circuit de filtre d'ordre
2n (n étant un nombre entier) ou de raccorder n filtres secon-
daires et un filtre primaire en cascades de manière à consti-
tuer un circuit de filtre d'ordre 2n + 1.
Dans la forme de réalisation de la figure 4, deux couples de condensateurs commutés du type sans inversion et deux condensateurs commutés du type à inversion sont prévus en parallèle de manière à constituer un circuit d'entrée qui fonctionne à une période double, de manière à réaliser ainsi un filtre primaire/primaire dont le numérateur de la fonction de transfert est représenté par C + DZ1. On peut en outre raccorder trois ou un plus grand nombre de couples formés du condensateur commuté du type sans inversion et du condensateur
commuté du type à inversion en parallèle de manière à les fai-
re fonctionner avec une période triplée, quadruplée ou analo-
gue, afin d'obtenir un filtre transversal qui peut être repré-
-1 z-2 -3 senté par C D + D1ZZ2 + DZ + - En utilisant un
1 2 3
tel filtre transversal, on peut aplanir le temps de retard
et l'on peut aisément agencé l'axe des temps.
On va décrire ci-après les effets obtenus conformément à l'invention.
(1) Un circuit d'entrée constitué par une plura-
lité de condensateurs commutés du type à inversion et par au moins un condensateur commuté du type sans inversion, branchés
en parallèle, est raccordé à une borne d'entrée d'un amplifica-
teur opérationnel, et au moins les condensateurs commutés du type à inversion fonctionnent en alternance en étant décalés
d'une période les uns par rapport aux autres, et ce à une pé-
riode double de celle des impulsions d'horloge de référence.
Par conséquent les données antérieures d'une période sont stoc-
kées sans l'utilisation du circuit de maintien d'échantillons et sont transférées au condensateur de réaction en même temps
que les données qui sont retardées d'une période, ce qui per-
met d'obtenir des caractéristiques de filtre possédant un
point d'annulation faible, sans qu'il soit nécessaire d'accroc-
tre le rapport des capacités dans le circuit d'entrée. Par conséquent le filtre occupe une surface réduite, la taille de la microplaquette ou puce est réduite et la consommation en
énergie électrique est réduite.
(2) Un circuit d'entrée constitué par une plu-
ralité de condensateurs commutes du type à inversion et par
au moins un condensateur commuté du type sans inversion, bran-
chés en parallèle, est raccordé à une borne d'entrée d'un am-
plificateur opérationnel, et au moins les condensateurs commutés du type à inversion fonctionnent en alternance en étant décalés les uns par rapport aux autres d'une période, avec une période double de celles des impulsions d'horloge
de référence. De ce fait il est possible d'obtenir des carac-
téristiques de filtre possédant un point d'annulation faible
sans qu'il soit nécessaire d'accroître le rapport des capaci-
tés dans le circuit d'entrée. Ceci permet d'améliorer les caractéristiques de fréquence du filtre et d'accroître la précision par rapport aux filtres dans lesquels une limitation
est imposée aux rapports des capacités.
La présente invention a été décrite de façon concrète ci-dessus en se référant à des formes de réa- lisation. Cependant il faut noter que la présente invention n'est en aucune manière limitée aux formes de réalisation
mentionnées précédemment, mais qu'on peut y apporter des modi-
fications de différentes manières sans pour autant sortir du
cadre de l'invention.
On va indiquer ci-après le domaine d'utili-
sation de la présente invention.
La présente invention peut être utilisée pour tous les dispositifs à circuits intégrés à semiconducteurs contenant des filtres à condensateurs commutés, tels que des circuits LSI à haute densité d'intégration égalisée (égaliseurs) pour les équipements téléphoniques numériques, les égaliseurs
f,, et pour les circuits intégrés à haute densité d'intégra-
tion utilisés pour des signaux d'images et pour des signaux vocaux.

Claims (8)

REVENDICATIONS
1. Circuit intégré à semiconducteurs, carac-
térisé en ce qu'il comporte: un premier noeud qui reçoit des signaux d'entrée, et un second noeud qui reçoit des signaux
qui doivent être envoyés à une borne d'entrée (3) d'un ampli-
ficateur opérationnel (OP3), un premier condensateur commuté du type à inversion (SC7) et un second condensateur commuté du type à inversion (SC9) qui sont branchés en parallèle entre ledit premier noeud et ledit second noeud, et un premier condensateur commuté du type
sans inversion (SC6) branché entre ledit premier noeud et le-
dit second noeud.
2. Circuit intégré à semiconducteurs selon
la revendication 1, caractérisé en ce que ledit premier con-
densateur coummuté du type à inversion et ledit second conden-
sateur commuté du type à inversion (SC7, SC9) sont commandés de telle sorte que les données sont enregistrées selon un cadencement différent d'un cadencement utilisé pour la lecture
des données.
3. Circuit intégré à semiconducteurs selon
la revendication 2, caractérisé en ce qu'un second condensa-
teur commuté du type sans inversion (SC8) est prévu entre
ledit premier noeud et ledit second noeud, ce second condensa-
teur commuté du type sans inversion étant commandé de telle sorte que les cadencements de lecture et d'enregistrement de ce condensateur commuté sont accordés sensiblement sur ceux
dudit premier condensateur commuté du type à inversion.
4. Circuit intégré à semiconducteurs selon la revendication 3, caractérisé en De qu'un condensateur (C6) constituant ledit premier condensateur commuté du type sans inversion et un condensateur (C8) constituant ledit second
condensateur commuté du type sans inversion possèdent essen-
tiellement des capacités identiques.
5. Circuit intégré à semiconducteurs selon la revendication 3, caractérisé en ce qu'un condensateur -C7) constituant ledit premier condensateur commuté du type à inversion et un condensateur (C) constituant ledit second
condensateur commuté du type à inversion, possèdent essentiel-
lement des capacités égales.
6. Circuit intégré à semiconducteurs selon la revendication 3, caractérisé en ce qu'un condensateur (C9) constituant ledit second condensateur commuté du type à inversion et un condensateur (C8) constituant ledit second
condensateur commuté du type sans inversion, possèdent essen-
tiellement des capacités identiques.
7. Dispositif à circuits intégrés à semi-
conducteurs selon la revendication 3, caractérisé en ce qu'il est prévu en outre un amplificateur opérationnel (OP4, OP5) dont la borne d'entrée est accouplée audit second noeud, et un troisième condensateur commuté du type sans inversion qui
est raccordé entre la borne de sortie dudit amplificateur opé-
rationnel et à ladite borne d'entrée et dont les opérations d'enregistrement et de lecture sont exécutées à une période égale à la moitié de la période d'enregistrement dudit premie:
condensateur commuté du type à inversion.
8. Circuit intégré à semiconducteurs carac térisé en ce qu'il comporte
un circuit d'entrée (2; 2') qui est cons-
titué par une pluralité de condensateurs commutés (SC6 - SC9; SC7 - SC9 SC10) qui sont branchés réciproquement en parallè le, un amplificateur opérationnel (OP3; OP4 OP5) accouplé audit circuit d'entrée (2; 2'), et un filtre à condensateur commuté (SC5) qu: est constitué par un élément de réaction accouplé à la borne d'entrée/sortie dudit amplificateur opérationnel (OP3; OP4; OP5) au moins deux condensateurs commutés situés dans ledit circuit d'entrée (2; 2') étant constitués par des
condensateurs commutes du type à inversion dont les cadence-
ments d'enregistrement et les cadencements de lecture diffè-
rent les uns des autres.
FR8413337A 1983-11-18 1984-08-29 Circuit electronique utilisable dans les dispositifs a circuit integre contenant des filtres a condensateurs commutes Pending FR2555377A1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58216144A JPH0793553B2 (ja) 1983-11-18 1983-11-18 スイッチド・キャパシタ・フィルタ

Publications (1)

Publication Number Publication Date
FR2555377A1 true FR2555377A1 (fr) 1985-05-24

Family

ID=16683960

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8413337A Pending FR2555377A1 (fr) 1983-11-18 1984-08-29 Circuit electronique utilisable dans les dispositifs a circuit integre contenant des filtres a condensateurs commutes

Country Status (7)

Country Link
US (2) US4769612A (fr)
JP (1) JPH0793553B2 (fr)
KR (1) KR930007299B1 (fr)
DE (1) DE3441476C2 (fr)
FR (1) FR2555377A1 (fr)
GB (1) GB2149990A (fr)
IT (1) IT1177241B (fr)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3614042A1 (de) * 1985-05-27 1986-11-27 Mitel Corp., Kanata, Ontario Filter mit geschalteten kondensatoren

Families Citing this family (53)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2619974B1 (fr) * 1987-08-26 1991-10-18 France Etat Quadripole de filtrage a capacites commutees pour lineariser la reponse phase/frequence dudit filtre
USRE35494E (en) * 1987-12-22 1997-04-22 Sgs-Thomson Microelectronics, S.R.L. Integrated active low-pass filter of the first order
US4948992A (en) * 1988-10-31 1990-08-14 International Business Machines Corporation Static method to negate offset voltages in CMOS operational amplifiers
US4988952B1 (en) * 1989-06-06 1995-10-31 Linear Techn Inc High q switched capacitor filter having internal thin-film resistors
US5168461A (en) * 1989-08-21 1992-12-01 Industrial Technology Research Institute Switched capacitor differentiators and switched capacitor differentiator-based filters
JP3337241B2 (ja) * 1991-07-26 2002-10-21 テキサス インスツルメンツ インコーポレイテツド 改良型多重チャンネル・センサーインターフェース回路とその製造方法
US5495192A (en) * 1992-02-10 1996-02-27 Yozan Inc. Sample hold circuit
US5341050A (en) * 1992-03-20 1994-08-23 Hughes Aircraft Company Switched capacitor amplifier circuit operating without serially coupled amplifiers
GB9302881D0 (en) * 1993-02-12 1993-03-31 Pilkington Micro Electronics Programmable switched capacitor circuit
JP3260197B2 (ja) * 1993-02-16 2002-02-25 株式会社鷹山 加算回路
US5459417A (en) * 1993-06-28 1995-10-17 Alliedsignal Inc. Apparatus for detecting DC content of an AC waveform
US5391999A (en) * 1993-12-02 1995-02-21 Motorola Inc. Glitchless switched-capacitor biquad low pass filter
DE4411693A1 (de) * 1994-04-06 1995-10-12 Killat Dirk Dipl Ing Schaltung und Verfahren zur Tiefpaßfilterung bei Mehrfachabtastung von Signalen
EP0762157A3 (fr) * 1995-09-04 1997-08-13 Nec Corp Circuit intégré optique et son procédé de fabrication
US6185264B1 (en) * 1997-12-17 2001-02-06 Ove Kris Gashus Apparatus and method for frequency shift keying
CA2229737A1 (fr) * 1998-02-18 1999-08-18 Philsar Electronics Inc. Convertisseur analogique/numerique pour applications radioelectriques
US6057713A (en) * 1998-03-12 2000-05-02 Motorola, Inc. Method and apparatus for performing voltage sampling
US6091940A (en) 1998-10-21 2000-07-18 Parkervision, Inc. Method and system for frequency up-conversion
US6061551A (en) 1998-10-21 2000-05-09 Parkervision, Inc. Method and system for down-converting electromagnetic signals
US7515896B1 (en) 1998-10-21 2009-04-07 Parkervision, Inc. Method and system for down-converting an electromagnetic signal, and transforms for same, and aperture relationships
US6694128B1 (en) 1998-08-18 2004-02-17 Parkervision, Inc. Frequency synthesizer using universal frequency translation technology
US6542722B1 (en) 1998-10-21 2003-04-01 Parkervision, Inc. Method and system for frequency up-conversion with variety of transmitter configurations
US6061555A (en) 1998-10-21 2000-05-09 Parkervision, Inc. Method and system for ensuring reception of a communications signal
US6813485B2 (en) 1998-10-21 2004-11-02 Parkervision, Inc. Method and system for down-converting and up-converting an electromagnetic signal, and transforms for same
US6049706A (en) 1998-10-21 2000-04-11 Parkervision, Inc. Integrated frequency translation and selectivity
US7039372B1 (en) 1998-10-21 2006-05-02 Parkervision, Inc. Method and system for frequency up-conversion with modulation embodiments
US7236754B2 (en) 1999-08-23 2007-06-26 Parkervision, Inc. Method and system for frequency up-conversion
US6560301B1 (en) 1998-10-21 2003-05-06 Parkervision, Inc. Integrated frequency translation and selectivity with a variety of filter embodiments
US6370371B1 (en) 1998-10-21 2002-04-09 Parkervision, Inc. Applications of universal frequency translation
WO2000028664A2 (fr) * 1998-11-12 2000-05-18 Broadcom Corporation Architecture de syntoniseur entierement integre
US6704549B1 (en) 1999-03-03 2004-03-09 Parkvision, Inc. Multi-mode, multi-band communication system
US6704558B1 (en) 1999-01-22 2004-03-09 Parkervision, Inc. Image-reject down-converter and embodiments thereof, such as the family radio service
US6853690B1 (en) 1999-04-16 2005-02-08 Parkervision, Inc. Method, system and apparatus for balanced frequency up-conversion of a baseband signal and 4-phase receiver and transceiver embodiments
US6879817B1 (en) 1999-04-16 2005-04-12 Parkervision, Inc. DC offset, re-radiation, and I/Q solutions using universal frequency translation technology
US7065162B1 (en) 1999-04-16 2006-06-20 Parkervision, Inc. Method and system for down-converting an electromagnetic signal, and transforms for same
US7693230B2 (en) 1999-04-16 2010-04-06 Parkervision, Inc. Apparatus and method of differential IQ frequency up-conversion
US7110444B1 (en) 1999-08-04 2006-09-19 Parkervision, Inc. Wireless local area network (WLAN) using universal frequency translation technology including multi-phase embodiments and circuit implementations
US8295406B1 (en) 1999-08-04 2012-10-23 Parkervision, Inc. Universal platform module for a plurality of communication protocols
US7010286B2 (en) 2000-04-14 2006-03-07 Parkervision, Inc. Apparatus, system, and method for down-converting and up-converting electromagnetic signals
US7454453B2 (en) 2000-11-14 2008-11-18 Parkervision, Inc. Methods, systems, and computer program products for parallel correlation and applications thereof
JP4861566B2 (ja) * 2001-05-08 2012-01-25 富士通セミコンダクター株式会社 スイッチド・キャパシタ・フィルタ回路
US7072427B2 (en) 2001-11-09 2006-07-04 Parkervision, Inc. Method and apparatus for reducing DC offsets in a communication system
US7460584B2 (en) 2002-07-18 2008-12-02 Parkervision, Inc. Networking methods and systems
US7379883B2 (en) 2002-07-18 2008-05-27 Parkervision, Inc. Networking methods and systems
US8294495B2 (en) * 2005-07-01 2012-10-23 Maxim Integrated Products, Inc. Constant slope ramp circuits for sampled-data circuits
US7737732B2 (en) * 2005-07-01 2010-06-15 Cambridge Analog Technologies, Inc. Constant slope ramp circuits for sample-data circuits
US7656226B2 (en) * 2006-03-31 2010-02-02 Intel Corporation Switched capacitor equalizer with offset voltage cancelling
EP2288041A3 (fr) * 2009-08-18 2013-04-24 Gerald Youngblood Récepteur à conversion directe
US8416014B2 (en) * 2010-03-12 2013-04-09 Allegro Microsystems, Inc. Switched capacitor notch filter with fast response time
US8638165B2 (en) * 2011-06-06 2014-01-28 Qualcomm Incorporated Switched-capacitor DC blocking amplifier
US9024684B2 (en) * 2013-03-15 2015-05-05 Qualcomm Incorporated Area-efficient PLL with a low-noise low-power loop filter
US10389340B2 (en) * 2013-03-28 2019-08-20 Hitachi, Ltd. Delay circuit, electronic circuit using delay circuit and ultrasonic imaging device
CN104348481B (zh) * 2013-07-31 2017-06-06 上海华虹宏力半导体制造有限公司 用于锁相环的有源滤波器

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4375625A (en) * 1981-05-21 1983-03-01 Gte Automatic Electric Laboratories, Inc. Switched-capacitor source resistor simulation circuit
JPS5839109A (ja) * 1981-09-01 1983-03-07 Toshiba Corp 低域通過フィルタ
JPS60260222A (ja) * 1984-06-07 1985-12-23 Nec Corp 適応可変スイツチトキヤパシタフイルタ

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
ELECTRONICS LETTERS, vol. 18, no. 1, janvier 1982, pages 1,2, Londres, GB; P.V.ANANDA MOHAN et al.: "General stray-insensitive first-order active SC network" *
IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS, vol. CAs-30, no. 7, juillet 1983, pages 474-488, IEEE, New York, US; E.I.EL-MASRY: "Strays-insensitive state-space switched-capacitor filters" *
THE BELL SYSTEM TECHNICAL JOURNAL, vol. 61, no. 5, mai/juin 1982, page 685-707, American Telephone and Telegraph Co., Murray Hill, New Jersey, US; K.R.LAKER et al.: "Parasitic insensitive, biphase switched capacitor filters realized with one operational amplifier per pole pair" *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3614042A1 (de) * 1985-05-27 1986-11-27 Mitel Corp., Kanata, Ontario Filter mit geschalteten kondensatoren

Also Published As

Publication number Publication date
KR850004359A (ko) 1985-07-11
JPH0793553B2 (ja) 1995-10-09
DE3441476A1 (de) 1985-05-30
IT1177241B (it) 1987-08-26
IT8423632A1 (it) 1986-05-16
DE3441476C2 (de) 1996-01-04
IT8423632A0 (it) 1984-11-16
JPS60109321A (ja) 1985-06-14
KR930007299B1 (ko) 1993-08-04
US4769612A (en) 1988-09-06
US4835482A (en) 1989-05-30
GB2149990A (en) 1985-06-19
GB8421200D0 (en) 1984-09-26

Similar Documents

Publication Publication Date Title
FR2555377A1 (fr) Circuit electronique utilisable dans les dispositifs a circuit integre contenant des filtres a condensateurs commutes
EP0104988B1 (fr) Codeur de type delta-sigma, à double intégration et applications de ce codeur à une voie de transmission de type MIC et à la mesure de tensions continues
FR2604839A1 (fr) Procede pour reduire les effets du bruit electrique dans un convertisseur analogique/numerique
US5225798A (en) Programmable transversal filter
FR2487142A1 (fr) Circuit et procede de conversion a/n ou n/a de signaux bipolaires utilisant une unique tension de reference
FR2876233A1 (fr) Filtre analogique a composants passifs pour signaux a temps discret
US5325322A (en) High-speed programmable analog transversal filter having a large dynamic range
JPH0380365B2 (fr)
FR2503962A1 (fr) Convertisseur mic pour la loi m ou la loi a
EP0022695B1 (fr) Ensemble de filtrage par commutation
FR2551279A1 (fr) Generateur d'onde sinusoidale, dont la frequence est asservie a un signal binaire, notamment pour modem
FR2738426A1 (fr) Dispositif de traitement numerique d'un signal analogique devant etre restitue sous forme analogique
EP0796006B1 (fr) Procédé pour fournir une représentation d'une scène optique par transformation de Walsh-Hadamard et capteur d'image mettant en oeuvre ce procédé
FR2472305A1 (fr) Filtre en echelle a condensateurs commutes sur une pastille semi-conductrice monolithique
Tsividis Signal processors with transfer function coefficients determined by timing
FR2471093A1 (fr) Circuit et procede de commande de gain pour signal numerique du type utilise dans les systemes telephoniques a commutation numerique et joncteur de ligne equipe d'un tel circuit
FR2491243A1 (fr) Dispositif pour le traitement d'un signal electrique variable par multiplexage
FR2472306A1 (fr) Filtre elliptique a condensateurs commutes
FR2911449A1 (fr) Filtre echantillonne a reponse impulsionnelle finie
CA1160726A (fr) Dispositif pour amplifier et echantillonner des signaux multiplexes
FR2518848A1 (fr) Systeme amplificateur comprenant un circuit de compensation de decalage
EP0308287B1 (fr) Cellule biquadratique à capacités commutées sans boucle continue de contre-réaction et à faible sensibilité par rapport au gain des amplificateurs opérationnels et au ratio des capacités
EP0084474A2 (fr) Filtre passe-haut du premier ordre et application en téléphonie
EP0109316B1 (fr) Circuit d'amplification et de mesure de charge électrique par impulsions
FR2620883A1 (fr) Convertisseur numerique/analogique de sommes ponderees de mots binaires