FR2518848A1 - Systeme amplificateur comprenant un circuit de compensation de decalage - Google Patents

Systeme amplificateur comprenant un circuit de compensation de decalage Download PDF

Info

Publication number
FR2518848A1
FR2518848A1 FR8220642A FR8220642A FR2518848A1 FR 2518848 A1 FR2518848 A1 FR 2518848A1 FR 8220642 A FR8220642 A FR 8220642A FR 8220642 A FR8220642 A FR 8220642A FR 2518848 A1 FR2518848 A1 FR 2518848A1
Authority
FR
France
Prior art keywords
interval
node
terminal
switch
inverting input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
FR8220642A
Other languages
English (en)
Inventor
Michael Francis Tompsett
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AT&T Corp
Original Assignee
Western Electric Co Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Western Electric Co Inc filed Critical Western Electric Co Inc
Publication of FR2518848A1 publication Critical patent/FR2518848A1/fr
Withdrawn legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45479Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

L'INVENTION CONCERNE LES AMPLIFICATEURS OPERATIONNELS. ON COMPENSE LA TENSION DE DECALAGE D'UN AMPLIFICATEUR OPERATIONNEL 301 EN ECHANTILLONNANT ET EN MEMORISANT LA TENSION DE SORTIE DE L'AMPLIFICATEUR DANS UN PREMIER CONDENSATEUR C1 PENDANT UN PREMIER INTERVALLE. PENDANT UN SECOND INTERVALLE, ON INVERSE LA POLARITE DU PREMIER CONDENSATEUR ET ON LE CONNECTE A UN SECOND CONDENSATEUR C2 POUR PERMETTRE UNE REDISTRIBUTION DE CHARGE ENTRE EUX. LA TENSION PRESENTE AUX BORNES DU SECOND CONDENSATEUR EST APPLIQUEE A LA BORNE D'ENTREE NON INVERSEUSE 303 DE L'AMPLIFICATEUR. APPLICATION AUX COMPARATEURS DE TENSION EN CIRCUIT INTEGRE.

Description

La présente invention concerne un système amplifi-
cateur comprenant: un amplificateur différentiel ayant des bornes d'entrée inverseuse et non inverseuse et une borne de
sortie; une première capacité; et dés premiers moyens des-
tinés à appliquer sélectivement à la première capacité une
tension présente sur la borne de sortie.
En général, un amplificateur opérationnel est un amplificateur différentiel qui comporte des bornes d'entrée
inverseuse et non inverseuse et une seule borne de sortie.
Un tel amplificateur présente de façon caractéristique une tension de décalage dans la mesure o lorsque la tension différentielle sur les deux bornes d'entrée est égale à zéro, la tension sur la borne de sortie ne prend pas la valeur zéro volt, comme elle devrait le faire dans le cas
idéal, mais une certaine valeur appelée tension de décalage.
Cette tension de décalage résulte essentiellement d'une
discordance entre les transistors d'entrée de l'amplifica-
teur Si on ne peut pas tolérer cette tension de décalage, il faut appliquer aux bornes d'entrée de l'amplificateur une
tension d'entrée différentielle appropriée, appelée la ten-
sion de décalage d'entrée, pour compenser la discordance et
éliminer la tension de décalage sur la borne de sortie.
Dans de nombreuses applications des amplificateurs opérationnels, il est nécessaire ou souhaitable d'éliminer pratiquement la tension de décalage A titre d'exemple, l'une de ces applications correspond au cas dans lequel on utilise l'amplificateur opérationnel dans un convertisseur
numérique-analogique dans lequel il est souhaitable de main-
tenir l'erreur introduite par la tension de décalagelà un niveau inférieur à une fraction du bit de moindre poids Une autre application de ce type correspond au cas dans lequel on utilise l'amplificateur opérationnel en comparateur dans
un convertisseur analogique-numérique et dans lequel la pré-
cision de la conversion est déterminée dans une large mesure
par l'erreur qu'introduit la tension de décalage de l'ampli-
ficateur qui remplit la fonction de comparateur En outre,
dans de nombreuses applications dans lesquelles l'amplifica-
teur opérationnel est couplé en continu, il est également nécessaire ou souhaitable d'éliminer pratiquement tout
niveau continu superposé au signal d'entrée.
Bien qu'on connaisse diverses configurations de circuit destinées à compenser la tension de décalage par réaction d'une manière continue, de telles configurations nécessitent de façon caractéristique des circuits complexes et, de ce fait, elles ne conviennent pas à l'utilisation dans des circuits intégrés complexes D'autres circuits de
compensation de décalage connus, qui utilisent des condensa-
teurs commutés pour échantillonner et mémoriser périodique-
ment la tension de décalage d'entrée d'un amplificateur, et -
pour soustraire ensuite la tension de décalage mémorisée par rapport à la tension d'entrée, sont beaucoup plus simples à réaliser et procurent une compensation plus précise Les
circuits de compensation de décalage à condensateurs commu-
tés conviennent particulièrement bien aux applications con-
cernant les circuits intégrés complexes, du fait que les condensateurs et les interrupteurs analogiques qui sont nécessaires à leur mise en oeuvre existent en-plusieurs technologies de circuits intégrés complexes En outre, de tels circuits nécessitent généralement des aires de puce
relativement faibles.
Les figures 1 et 2 représentent un circuit de com-
pensation de décalage à condensateurs commutés caractéris-
tique de l'art antérieur, dans ses deux conditions de fonc-
tionnement fondamentales L'amplificateur 100 comprend un amplificateur opérationnel 101 ayant des bornes d'entrée
inverseuse et non inverseuse 102 et 103 et une borne de sor-
tie 104, un condensateur C et cinqïinterrupteurs Si à 55.
Les-interrupteurs sont généralement des transistors à effet de champ à grille isolée attaqués par des signaux d'horloge appropriés Les impédances Zl et Z 2 déterminent le gain en
tension de l'amplificateur.
L'amplificateur doit fonctionner dans le mode de données échantillonnées en alternant entre une condition de restauration représentée sur la figure 1, lorsque-la tension de décalage de sortie est échantillonnée et mémorisée, et une condition de transmission représentée sur la figure 2, lorsque le signal d'entrée est échantillonné et lorsqu'un
signal de sortie approprié est produit.
Dans la condition de restauration, Si est ouvert pour déconnecter le signal d'entrée par rapport à la borne inverseuse 102 de l'amplificateur, 52 est fermé pour fixer le gain en tension de l'amplificateur à une valeur égale à l'unité, 55 est fermé pour connecter à la masse la borne d'entrée non inverseuse et une armature de C, 53 est fermé pour connecter la borne de sortie à l'autre armature de C et 54 est ouvert pour déconnecter l'autre armature de C par rapport à la masse Ainsi, la tension présente sur la borne de sortie est échantillonnée et mémorisée dans C. Dans les conditions de transmission, Si est fermé pour appliquer le signal d'entrée à l'amplificateur, 52 est ouvert pour permettre au gain de l'amplificateur de passer approximativement à -Z 2/Z 1, 53 est ouvert pour déconnecter l'autre armature de C par rapport à la borne de sortie, 54 est fermé pour connecter l'autre armature de C à la masse et 55 est ouvert pour déconnecter la borne d'entrée non inverseuse par rapport à la masse La tension de décalage mémorisée dans C, inversée et appliquée à la borne d'entrée non inverseuseest ainsi effectivement soustraite du signal
d'entrée qui est reçu sur la borne d'entrée inverseuse.
Un inconvénient des circuits de compensation de décalage à condensateurscommutésde l'art antérieur consiste en ce qu'ils sont susceptibles de donner lieu à des erreurs dans la tension de décalage d'entrée, sous l'effet d'une
transmission de charge parasite Par exemple, dans le cir-
cuit de l'art antérieur des figures 1 et 2, la capacité parasite CPS associée à 55 fait qu'une charge parasite est transférée vers C lorsque 55 s'ouvre, ce qui produit une
erreur dans la tension de décalage d'entrée qui est mémori-
sée dans C Pour annuler cette erreur, il faut ajouter au
circuit des interrupteurs et/ou des condensateurs de compen-
sation destinés à égaliser les charges, ce qui augmente la
complexité du circuit.
Un autre inconvénient des circuits de compensation de décalage à condensateurs commutés connus consiste en ce
qu'ils ne procurent pas de compensation pour un niveau conti-
nu superposé au signal d'entrée Par exemple, dans le circuit de l'art antérieur des figures 1 et 2, la tension de décalage
d'entrée mémorisée dans C-ne compense pas un niveau de déca-
lage continu superposé au signal d'entrée.
Un inconvénient supplémentaire des circuits de com-
pensation de décalage à condensateurs commutés connus consiste en ce qu'on ne peut pas utiliser de tels circuits avec des amplificateurs opérationnels fonctionnant en comparateurs Du
fait du gain élevé d'un comparateur, le décalage de l'ampli-
ficateur est capable de faire passer-la sorti:e du comparateur à l'une des deux tensions de référence lorsque la tension d'entrée différentielle du comparateur est égale à zéro Par conséquent, la tension de décalage d'entrée d'un comparateur ne peut pas être échantillonnée directement sur sa borne de sortie.
Les circuits de compensation de décalage à conden-
sateurs commutés connus présentent encore un autre inconvé-
nient qui consiste en ce que ces circuits ne permettent généralement qu'un fonctionnement de l'amplificateur en mode
de données échantillonnées.
Les problèmes des dispositifs et des procédés de compensation de décalage à données échantillonnées qui ont été envisagées ci-dessus sont pratiquement résolus dans le dispositif et le procédé de l'invention, dans lesquels un amplificateur opérationnel comporte une première capacité, des premiers moyens destinés à appliquer sélectivement à la première capacité une tension présente sur la borne de sortie, une seconde capacité branchée entre l'une des bornes d'entrée de l'amplificateur et une borne de tension de référence, et des seconds moyens destinés à redistribuer sélectivement une charge entre la première capacité et la seconde capacité La combinaison des première et seconde capacités et des premiers et seconds-moyens établit un circuit de réaction qui supprime les composantes de la tension de sortie qui correspondent à un signal à variation rapide, tout en laissant passer vers
une borne d'entrée appropriée de l'amplificateur les compo-
santes de décalage, à variation lente, de la tension de sor-
tie Par conséquent, la tension de réaction converge finale-
ment vers la tension de décalage d'entrée plus l'opposé de
tout niveau continu superposé au signal d'entrée.
Ce dispositif et ce procédé procurent une annula-
tion des erreurs de transmission de charge parasite et de tout décalage sur le signal d'entrée, ils permettent un fonctionnement continu des systèmes amplificateurs et on peut
les utiliser lorsque l'amplificateur fonctionne en compara-
teur. L'invention sera mieux comprise à la lecture de la
description qui va suivre de modes de réalisation et en se
référant aux dessins annexés sur lesquels:
Les figures 1 et 2 sont, comme indiqué précédem-
ment, des schémas d'un système amplificateur comportant un circuit de compensation de décalage à données échantillonnées
conforme à l'art antérieur-et elles représentent respective-
ment le système pendant les intervalles de restauration et de transmission
La figure 3 est un schéma d'un système amplifica-
teur comportant un circuit de compensation de décalage à condensateurs commutés conforme à un mode de réalisation préféré de l'invention; La figure 4 montre des exemples de formes de signaux d'horloge 01 et 02;
La figure 5 est un schéma d'un système amplifica-
teur comportant un circuit-de compensation de décalage à condensateurs commutés conforme à un autre mode de réalisation de l'invention; et La figure 6 est un schéma d'un système comparateur
qui comporte un circuit de compensation de décalage à conden-
sateurs commutés correspondant à encore un autre mode de
réalisation de l'invention.
On va maintenant considérer la figure 3 qui montre
un schéma d'un système amplificateur 300 comportant un cir-
cuit de compensation de décalage conforme à un mode de réali-
sation de l'invention Le système amplificateur est du type qui peut être utilisé, par exemple, dans un sous-circuit d'un circuit intégré complexe, et il comprend un amplificateur
251 8848
opérationnel 301 ayant une borne d'entrée inverseuse 302,
une borne d'entrée non inverseuse 303, une borne de sortie-
304, une impédance de réaction Z 1 et une impédance de sortie Z 2 Un signal d'entrée est appliqué à la borne d'entrée inverseuse par l'intermédiaire de l'impédance d'entrée Le- circuit de compensation de décalage comprend un réseau' à condensateurs commutés, 308, qui comporte un condensateur Cl connecté entre des noeuds 305 et 306, un interrupteur Si destiné à connecter sélectivement la borne de sortie au
noeud 305, un interrupteur 52 destiné à connecter sélective-
ment le noeud 305 à une borne de tension de référence 307,
qui est la masse dans cet exemple, un interrupteur 53 desti-
né à connecter sélectivement le noeud 306 à la borne de ten-
sion de référence, un condensateur C 2 connecté entre la borne d'entrée non inverseuse et la borne de tension de référence et un interrupteur 54 destiné à connecter sélectivement le
noeud 306 à la borne d'entrée non inverseuse Les interrup-
teurs Si à 54 sont tous des transistors métal-oxyde-semi-
conducteur (MOS) et sont actionnés par des signaux d'horloge 01 et 02, ne se chevauchant pas, ayant une fréquence 1/T La
figure 4 montre des exemples de formes des signaux 01 et 02 -
Pendant l'intervalle au cours duquel 01 est à l'état haut, 51 et 53 sont fermés tandis que 52 et 54 sont ouverts Dans ces conditions, la tension présente sur la borne de sortie
de l'amplificateur est échantillonnée et mémorisée dans Cl.
Pendant l'intervalle au cours duquel 02 est à l'état haut, Si et 53 sont ouverts tandis que 52 et 54 sont fermés Dans ces conditions, C 1 subit une inversion de polarité et est connecté en parallèle avec C 2, et une redistribution de charge a lieu entre les deux condensateurs L'interrupteur 54 constitue un moyen pour transférer une charge entre Ci et C 2 Il existe entre les impulsions d'horloge 01 et 02 un temps de séparation suffisant pour que les interrupteurs du
réseau fonctionnent selon une séquence "ouverture avant fer-.
meture".
Le réseau à condensateurs commutés fonctionne essentiellement à la manière d'un filtre passe-bas/inverseur qui supprime les composantes de la tension de sortie qui correspondent à un signal variant rapidement, tout en
inversant et en appliquant à la borne d'entrée non inverseu-
se les composantes de décalage de la tension de sortie, qui varient lentement Grâce à l'effet de réaction du réseau à condensateurscommutés, après un nombre suffisant de cycles de 01 et 02, la tension qui est appliquée à la borne d'entrée
non inverseuse converge vers une valeur qui est approximati-
vement égale à la tension de décalage d'entrée de l'amplifi-
cateur, plus l'opposé de tout niveau continu superposé sur le signal d'entrée En outre, les effets de transfert de
charge résultant du fonctionnement de Si et 53 sont égale-
ment pratiquement annulés par la réaction.
Pour faire en sorte que les composantes de signal
de la tension de sortie qui varient rapidement soient éli-
minées par le réseau à condensateur commuté, il est avanta-
geux de donner à la quantité C 2 T/C 1 une valeur très supérieu-
re (par exemple dans un rapport de dix) à la période de la composante ayant la variation la plus lente, dans le signal d'entrée Par conséquent, il est souhaitable de choisir la valeur de C 2 supérieure à celle de Cl (par exemple
C 1 = 0,5 p F et C 2 = 50 p F).
On va maintenant considérer la figure 5 qui
représente un schéma d'un système amplificateur 500 compor-
tant un circuit de compensation de décalage conforme à un autre mode de réalisation de l'invention Les caractères de référence utilisés pour désigner les composants du système de la figure 3 sont également utilisés pour désigner les
composants correspondants dans le système de la figure 5.
Le circuit de compensation de décalage comprend un réseau
à condensateurscommutés 308 qui est similaire à celui repré-
senté sur la figure 3, dans la mesure o il comprend un condensateur Cl connecté entre les noeuds 305 et 306, un interrupteur Si destiné à connecter sélectivement la borne
de sortie au noeud 305, un interrupteur 52 destiné à connec-
ter sélectivement le noeud 305 à la borne de référence 307, un interrupteur 53 destiné à connecter sélectivement le noeud 306 à la borne de référence, et un condensateur C 2 connecté entre la borne d'entrée non inverseuse et la borne
de référence Cependant, la redistribution de charge sélec-
tive entre Cl et C 2 s'effectue par un circuit qui comprend un interrupteur 54 destiné à connecter sélectivement le noeud 306 au noeud 309, un condensateur shunt C 3 connecté entre le noeud 309 et la borne de référence, et une section à condensateur commuté qui est connectée entre le noeud 309
et la borne d'entrée non inverseuse La section à condensa-
teur commuté comprend deux interrupteurs 54 et 55 connectés en série et un condensateur shunt C 4 qui se trouve entre les deux interrupteurs Tous les interrupteurs du réseau sont des transistors MOS qui sont actionnés par des signaux
d'horloge 01 et 02 ne se chevauchant pas, comme ceux repré-
sentés par les signaux de la figure 4 Les interrupteurs Si, 53 et 55 sont fermés lorsque 01 est à l'état haut, tandis que les interrupteurs 52, 54 et 56 sont fermés lorsque 02
est à l'état haut.
Du fait qu'il'comporte une section à condensateur commuté supplémentaire, le réseau à condensateurs commutés
de la figure 5 fonctionne à la manière d'un filtre passe-
bas/inverseur ayant des caractéristiques de coupure amélio-
rées par rapport à celles du réseau de la figure 3 On
assure l'élimination par le réseau de la figure 5 des com-
posante-s de la tension de sortie qui varient rapidement en prenant pour la quantité (C 3/Cl)(C 2/C 4)T une valeur très supérieure (par exemple dans un rapport de dix) à la période
de la composante du signal d'entrée qui varie le plus iente-
ment Il est donc souhaitable de choisir la valeur de C 3 notablement supérieure à celle de Cl (par exemple C 1 = 0,5 p F et C 3 = 25 p F), et la valeur de C 2 notablement supérieure à celle de C 4 (par exemple C 4 = 0,5 p F et C 2 = 25 p F), et de faire
en sorte que la période T des signaux d'horloge soit longue.
On notera qu'il n'est pas nécessaire que-les rapports de capacité utilisés dans le réseau à condensateurs commutés de la figure 5 soient aussi élevés que ceux qui sont exigés
pour le réseau de la figure 3.
Dans certains cas, il peut être souhaitable d'uti-
liser plus d'une section à condensateur commuté supplémen-
taire dans les moyens de redistribution de charge, afin
d'obtenir des améliorations supplémentaires des caractéris-
tiques de coupure du réseau, et de permettre l'utilisation de rapports de capacité encore plus faible Dans de tels cas, les sections à condensateur commuté sont connectées en cascade entre le noeud 309 et la borne d'entrée non inver- seuse, et chaque section supplémentaire, à l'exception de celle qui est connectée à la borne d'entrée non inverseuse,
comprend une seconde capacité shunt qui est située entre -
des sections adjacentes Il est souhaitable de choisir la valeur de la seconde capacité shunt de chaque section de façon qu'elle soit notablement supérieure à celle de la capacité shunt qui se trouve entre les deux interrupteurs dans la section, et de choisir la valeur de C 2 notablement supérieure à celle de la capacité shunt qui se trouve entre les interrupteurs de la section qui est connectée à la borne d'entrée non inverseuse Lorsqu'on utilise plus d-'une
section à condensateur commuté supplémentaire, on doit éga-
lement choisir la période de 01 et 02 et le gain de l'ampli-
ficateur opérationnel de façon à éviter des instabilités dans le système amplificateur Les critères de stabilité d'un systèrme amplificateur, en ce qui concerne le déphasage dans sa boucle de réaction et sa caractéristique de gain, sont bien connus des spécialistes de la conception des amplificateurs.
On notera que dans les dispositifs de compensa-
tion de décalage qui sont représentés-sur les figures 3 et , il n'est pas nécessaire que la borne d'entrée de
l'amplificateur soit isolée de la source de signal et res-
taurée à une tension de référence lorsque la tension de sor-
tie de l'amplificateur est échantillonnée Par conséquent, le dispositif et le procédé de l'invention sont applicables au fonctionnement de l'amplificateur en mode continu aussi
bien qu'en mode à données échantillonnées.
On va maintenant considérer la figure 6 qui -
représente un schéma d'un circuit de compensation de décala-
ge pour un système comparateur 600 conforme à un autre mode de réalisation de l'invention Un amplificateur opérationnel
601 qui comporte une borne d'entrée inverseusee 602, une bor-
ne d'entrée non inverseuse 603 et une borne de sortie 604 est branché de façon à fonctionner en comparateur, entre des tensions d'alimentation +V et -V qui sont respectivement appliquées à des bornes d'alimentation 608 et 609 La borne de sortie effectue une excursion entre des valeurs corres-
pondant pratiquement à la totalité des tensions d'alimçnta-
tion Le circuit de compensation de décalage consiste en un
réseau à condensateurs-commutés 505 qui comprend un conden-
sateur Cl connecté entre le noeud 606 et une borne de ten-
sion de référence 607, un interrupteur 51 destiné à connec-
ter sélectivement la borne de sortie au noeud 606, un con-
densateur C 2 connecté entre la borne d'entrée inverseuse et
la borne de tension de référence et un interrupteur 52 des-
tiné à connecter sélectivement le noeud 606 à la borne d'en-
trée inverseuse Un interrupteur 53 connecté entre la borne d'entrée non inverseuse et la borne de tension de référence
est utilisé pour restaurer la borne d'entrée non inverseuse.
Les interrupteurs Si, 52 et 53 sont tous des transistors MOS qui sont actionnés par des signaux d'horloge X 1 et 02, ne se chevauchant pas, ayant une fréquence 1/T, comme ceux qui sont représentés par les signaux de la figure 4 Les interrupteurs 51 et 53 sont fermés lorsque 01 est à l'état haut, tandis que l'interrupteur 52 est fermé lorsque 02 est
à l'état haut.
On va maintenant expliquer le fonctionnement du circuit de compensation de décalage On supposera pour les besoins de l'explication que le comparateur a une tension de décalage d'entrée positive et que C 2 est initialement déchargé Au moment de la fermeture initiale de 51 et 53,
la borne de sortie passe à -V, et C 1 se charge à -V.
Lorsque 52 se ferme ensuite, la charge présente sur Ci,
qui est égale à -Cl V, est redistribuée entre C 1 et C 2.
Ainsi, après le premier cycle de 01 et 02, C 2 prend une
tension -Cl V/(C 1 + C 2) qui est appliquée à l'entrée inver-
seuse du comparateur En supposant encore pour les besoins de l'explication que lavaleur de C 2 est très supérieure à celle de Cl, la tension d'entrée différentielle qui est appliquée au comparateur après le premier cycle de 01 et 02
1 8 8 4 8
est approximativement Cl V/C 2 Si cette tension est inférieu-
re à la tension de décalage d'entrée, la borne de sortie
demeure à -V, et après le cycle suivant de 01 et 02, la ten-
sion aux bornes de C 2 est approximativement égale à -2 C 1 V/C 2 Ainsi, après N cycles de 01 et 02, la tension aux
bornes de C 2 augmente jusqu'à environ -n l V/C 2, et la ten-
sion d'entrée différentielle qui est appliquée au compara-
teur est approximativement n Cl V/C 2 Si cette tension dépasse pour la première fois la tension de décalage d'entrée, la borne de sortie passe de -V à +V, et après le cycle suivant de 01 et 02, la tension d'entrée différentielle devient approximativement: (n-l)Cl V/C 2 Du fait que cette tension est inférieure à la tension de décalage du comparateur, la borne de sortie passe à nouveau à -V Par conséquent, une fois qu'une tension dont la valeur est comprise dans une plage de Cl V/C 2 par rapport à la tension de décalage d'entrée est mémorisée dans C 2, la tension d'entrée différentielle alterne à chaque cycle du signal d'horloge entre (n-1)Cl V/C 2
et n Cl V/C 2 La durée nécessaire pour emmagasiner initiale-
ment une tension de cette valeur est: n T i (C 2/Cl)(V /V)T,
en désignant par V O la tension de décalage d'entrée.
L'erreur dans la tension de décalage d'entrée emmagasinée est: I CIV/C 2 On peut rendre cette erreur arbitrairement faible en augmentant le rapport de C 2 à Ch Cependant, le fait d'augmenter le rapport de capacité augmente également la durée nécessaire pour mémoriser initialement la tension
de décalage d'entrée.
On notera que dans le dispositif de compensation de décalage de la figure 6, la tension présente sur C 2 est
appliquée à la borne d'entrée inverseuse de l'amplificateur.
Par conséquent, Cl et C 2 ont la même polarité et il n'est
pas nécessaire d'inverser la polarité de Cl avant de le cou-
pler à C 2 pour la redistribution de charge.
En utilisant une analyse similaire à celle indi-
quée ci-dessus, on peut montrer que le dispositif représenté sur la figure 6 procure une compensation pour des décalages négatifs aussi bien que pour des décalages positifs De
plus, le comparateur, qui peut fonctionner en mode échan-
tillonné ou non échantillonné, ne doit pas nécessairement fonctionner entre des tensions d'alimentation pratiquement
égales ayant des polarités opposées.
Il va de soi que de nombreuses modifications peuvent 9 tre apportées aux modes de réalisation décrits, sans sortir-du cadre de l'invention Par exemple, bien que
ces modes de réalisation de l'invention utilisent des dispo-
sitifs MOS en tant qu'interrupteurs, l'invention est égale-
ment applicable à des dispositifs de commutation bipolaires.
Bien que le dispositif conforme à l'invention convienne particulièrement pour les applications aux circuits intégrés
complexes, il peut ne pas etre toujours souhaitable d'inté-
grer tous les composants d'un tel dispositif sur une seule puce Par exemple, dans les dispositifs représentés sur les
figures 3 et 6, il est avantageux, comme indiqué précédem-
ment, que C 2 ait une valeur relativement-élevée Du fait qu'un condensateur de valeur élevée nécessite une aire de puce élevée, il peut être souhaitable d'utiliser pour C 2 un
condensateur discret non intégré sur la puce.

Claims (4)

REVENDICATIONS
1 Système amplificateur comprenant: un amplifica-
teur différentiel ( 301) ayant des bornes d'entrée non inver-
seuse ( 303) et inverseuse ( 302) et une borne de sortie ( 304); une première capacité (C 1); et des premiers moyens ( 51) des- tinés à appliquer sélectivement àla première capacité une tension présente sur la borne de sortie; caractérisé en ce
qu'il comporte une seconde capacité (C 2) connectée fonc-
tionnellement entre l'une des bornes d'entrée de l'amplifica-
teur différentiel et une borne de tension de référence ( 307);
et des seconds moyens ( 52, 54) destinés à redistribuer sélec-
tivement la charge entre la première capacité et la seconde capacité. 2 Système selon la revendication 1, caractérisé
en ce que la première capacité est connectée fonctionnelle-
ment entre un premier noeud ( 305) et un second noeud ( 306); la seconde capacité est connectée fo"ctionnellement entre la borne d'entrée non inverseuse ( 303) et la source de tension de référence ( 307); les premiers moyens comprennent: un premier interrupteur ( 51) connecté fonctionnellement entre la borne de sortie ( 304) et le premier noeud ( 305), et fermé pendant un premier intervalle et ouvert pendant un second
intervalle, un second interrupteur ( 53) connecté fonction-
nellement entre le second noeud ( 306) et la borne de tension de référence, et fermé pendant le premier intervalle et ouvert pendant le second intervalle; et les seconds moyens
comprennent: un troisième interrupteur ( 52) connecté fonc-
tionnellement entre le premier noeud et la borne de tension
de référence, et ouvert pendant le premier intervalle et fer-
mé pendant le second intervalle, et des moyens de transfert de charge ( 54) connectés fonctionnellement entre le second
noeud ( 306) et la borne d'entrée non inverseuse.
3 Système selon la revendication 2, caractérisé en ce que les moyens de transfert de charge comprennent un quatrième interrupteur ( 54) connecté fonctionnellement entre le second noeud et la borne d'entrée non inverseuse, ouvert pendant le premier intervalle et fermé pendant le second ) intervalle, et la seconde capacité est notablement supérieure
à la première capacité.
4 Système selon la revendication 2, caractérisé en ce que les moyens de transfert de charge comprennent un quatrième interrupteur connecté fonctionnellement entre le second noeud et un troisième noeud; une troisième capacité est connectée fonctionnelle Ment entre le troisième noeud et la première borne; une ou plusieurs sections à-condensateur
commuté (C 3, C 4) sont connectées en cascade entre le troisiè-
me noeud et-la borne d'entrée non inverseuse, chaque section comportant une paire d'interrupteurs ( 54, 55, 56) connectés en série et une première capacité shunt située entre les interrupteurs de la paire, l'un des interrupteurs de la paire étant fermé pendant le premier intervalle et ouvert pendant le second intervalle, tandis que l'autre interrupteur de la
paire est ouvert pendant le premier intervalle et fermé pen-
dant le second intervalle, chaque section à l'exception de celle qui est connectée à la borne d'entrée non inverseuse comportant une seconde capacité shunt qui est située entre des sections adjacentes, la seconde capacité shunt étant notablement supérieure à la première capacité shunt, la troisième capacité étant notablement supérieure à la première capacité, et la seconde capacité étant notablement supérieure à la première capacité shunt de la section à condensateur
commuté qui est connectée à la borne d'entrée non inverseuse.
Système selon la revendication 1, caractérisé
en ce que la première-capacité est connectée fonctionnelle-
ment entre un premier noeud et la borne de tension de réfé-
rence ( 607), la seconde capacité est connectée fonctionnelle-
ment entre la borne d'entrée négative et la borne de tension de référence, les premiers moyens comprennent un premier interrupteur (Si) qui est connecté fonctionnellement entre la borne de sortie et le premier noeud ( 606) et qui est fermé pendant un premier intervalle et-ouvert pendant un second intervalle, et les seconds moyens comprennent un second interrupteur ( 52) qui est connecté fonctionnellement entre le premier noeud et la borne d'entrée inverseuse ( 602), le second interrupteur étant ouvert pendant le premier
intervalle et fermé pendant le second intervalle.
6 Système selon la revendication 5, caractérisé en ce qu'un troisième interrupteur ( 53) est connecté entre la borne d'entrée non inverseuse ( 603) et la borne de tension de référence ( 607), et le troisième interrupteur est fermé pendant le premier intervalle et ouvert pendant le second intervalle.
FR8220642A 1981-12-17 1982-12-09 Systeme amplificateur comprenant un circuit de compensation de decalage Withdrawn FR2518848A1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US33158481A 1981-12-17 1981-12-17

Publications (1)

Publication Number Publication Date
FR2518848A1 true FR2518848A1 (fr) 1983-06-24

Family

ID=23294561

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8220642A Withdrawn FR2518848A1 (fr) 1981-12-17 1982-12-09 Systeme amplificateur comprenant un circuit de compensation de decalage

Country Status (4)

Country Link
JP (1) JPS58111414A (fr)
DE (1) DE3246176A1 (fr)
FR (1) FR2518848A1 (fr)
GB (1) GB2111780A (fr)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4429282A (en) * 1982-02-08 1984-01-31 Bell Telephone Laboratories, Incorporated Offset-nulled sample-and-hold amplifier
DE3304814C2 (de) * 1983-02-11 1985-06-27 SGS-ATES Deutschland Halbleiter-Bauelemente GmbH, 8018 Grafing Differenzverstärker
DE3435321A1 (de) * 1984-09-26 1986-04-03 Siemens AG, 1000 Berlin und 8000 München Schaltungsanordnung zum nullpunktabgleich eines integrierten operationsverstaerkers
US4564821A (en) * 1984-10-01 1986-01-14 Motorola, Inc. Offset cancelling AC level detector using an oscillator
US4841252A (en) * 1987-08-05 1989-06-20 Brooktree Corporation System for compensating for offset voltages in comparators
JP2575964B2 (ja) * 1991-03-27 1997-01-29 株式会社東芝 固体撮像装置
DE19628257C1 (de) * 1996-07-12 1997-12-11 Siemens Ag Schaltungsanordnung zur Offset-Kompensation
CN102185812A (zh) * 2011-05-13 2011-09-14 吉林大学 一种直流偏移滤除电路

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2337433A1 (de) * 1972-11-24 1974-06-12 Mess & Regelungst Veb K Driftkompensierter gleichspannungsverstaerker
US4255715A (en) * 1979-08-27 1981-03-10 Gte Laboratories Incorporated Offset correction circuit for differential amplifiers
GB2068189A (en) * 1980-01-14 1981-08-05 Western Electric Co Amplifiers

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2337433A1 (de) * 1972-11-24 1974-06-12 Mess & Regelungst Veb K Driftkompensierter gleichspannungsverstaerker
US4255715A (en) * 1979-08-27 1981-03-10 Gte Laboratories Incorporated Offset correction circuit for differential amplifiers
GB2068189A (en) * 1980-01-14 1981-08-05 Western Electric Co Amplifiers

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
ELECTRONIC ENGINEERING, volume 48, no. 12, décembre 1976, (LONDRES, GB); J.O.M. JENKINS: "Reduction of amplifier offset and drift", page 19 *

Also Published As

Publication number Publication date
DE3246176A1 (de) 1983-06-30
JPS58111414A (ja) 1983-07-02
GB2111780A (en) 1983-07-06

Similar Documents

Publication Publication Date Title
EP0377388B1 (fr) Générateur de forme d'onde de signal analogique
EP1646147B1 (fr) Filtre analogique à composants passifs pour signaux à temps discret
EP0631395B1 (fr) Circuit de traitement de signaux comportant un étage d'entrée à gain variable
FR2604839A1 (fr) Procede pour reduire les effets du bruit electrique dans un convertisseur analogique/numerique
EP0030173A1 (fr) Filtre à capacités commutées à transfert de charges
FR2622751A1 (fr) Circuit modulateur/demodulateur et amplificateur d'isolation employant ce circuit
FR2473809A1 (fr) Amplificateur a circuit de compensation de la tension de repos d'entree
FR2577366A1 (fr) Reseau resistance
FR2541059A1 (fr) Convertisseur numerique-analogique cmos a mode de tension ayant une place de reference etendue
WO2016180872A1 (fr) Circuit de lecture d'un capteur a matrice de pixels avec conversion analogique - numerique a haute cadence d'acquisition, et capteur d'images comprenant un tel circuit
FR2518848A1 (fr) Systeme amplificateur comprenant un circuit de compensation de decalage
EP2131494B1 (fr) Circuit à capacités commutées à consommation réduite
EP0231690B1 (fr) Dispositif pour l'amplification et l'échantillonnage de signaux analogiques multiplexes
EP0278534A1 (fr) Déphaseur large bande
FR2692737A1 (fr) Convertisseur numérique-analogique.
FR2738426A1 (fr) Dispositif de traitement numerique d'un signal analogique devant etre restitue sous forme analogique
FR2722625A1 (fr) Convertisseur a/n a comparaison multiple utilisant le principe d'interpolation
FR2472305A1 (fr) Filtre en echelle a condensateurs commutes sur une pastille semi-conductrice monolithique
FR2491243A1 (fr) Dispositif pour le traitement d'un signal electrique variable par multiplexage
FR2534729A1 (fr) Dispositif de traitement de signal utilisant des systemes de transfert de charge
FR2911449A1 (fr) Filtre echantillonne a reponse impulsionnelle finie
FR2520172A1 (fr) Filtre passe-haut du premier ordre et application en telephonie
EP0028961A1 (fr) Filtre à transfert de charges et filtre à capacités commutées comportant un multiplicateur de tension à capacités commutées
EP3299991B1 (fr) Circuit sommateur
EP0021908B1 (fr) Dispositif inverseur de phase à transfert de charges et amplificateur différentiel comportant un tel dispositif

Legal Events

Date Code Title Description
ST Notification of lapse