FR2538979A1 - Systeme de transcodage de matrices pour videographie a alphabet dynamiquement redefinissable - Google Patents

Systeme de transcodage de matrices pour videographie a alphabet dynamiquement redefinissable Download PDF

Info

Publication number
FR2538979A1
FR2538979A1 FR8222225A FR8222225A FR2538979A1 FR 2538979 A1 FR2538979 A1 FR 2538979A1 FR 8222225 A FR8222225 A FR 8222225A FR 8222225 A FR8222225 A FR 8222225A FR 2538979 A1 FR2538979 A1 FR 2538979A1
Authority
FR
France
Prior art keywords
pixels
phase
inputs
outputs
transformed
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8222225A
Other languages
English (en)
Other versions
FR2538979B1 (fr
Inventor
Alain Andre Leger
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Telediffusion de France ets Public de Diffusion
Original Assignee
Telediffusion de France ets Public de Diffusion
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Telediffusion de France ets Public de Diffusion filed Critical Telediffusion de France ets Public de Diffusion
Priority to FR8222225A priority Critical patent/FR2538979B1/fr
Priority to US06/562,431 priority patent/US4709232A/en
Priority to DE8383460006T priority patent/DE3376237D1/de
Priority to EP83460006A priority patent/EP0115737B1/fr
Priority to SU833683855A priority patent/SU1479015A3/ru
Priority to ES528499A priority patent/ES8500537A1/es
Priority to JP58245636A priority patent/JPS6035781A/ja
Priority to PT77908A priority patent/PT77908B/fr
Priority to CA000444459A priority patent/CA1216676A/fr
Priority to BR8307310A priority patent/BR8307310A/pt
Publication of FR2538979A1 publication Critical patent/FR2538979A1/fr
Application granted granted Critical
Publication of FR2538979B1 publication Critical patent/FR2538979B1/fr
Expired legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/22Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of characters or indicia using display control signals derived from coded signals representing the characters or indicia, e.g. with a character-code memory
    • G09G5/24Generation of individual character patterns
    • G09G5/26Generation of individual character patterns for modifying the character dimensions, e.g. double width, double height

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Image Processing (AREA)
  • Processing Of Color Television Signals (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

LA CONVERSION D'UNE MATRICE 12 10 POINTS EN MATRICE 8 10POINTS COMPORTE DEUX PHASES, UNE PREMIERE OU LES PIXELS DE CHAQUE LIGNE SONT GROUPES PAR TROIS ET CHAQUE GROUPE EST TRAITE LOGIQUEMENT POUR OBTENIR UN GROUPE DE DEUX PIXELS TRANSFORMES, UNE SECONDE OU LA CONFIGURATION DE L'ENSEMBLE INITIAL DES QUATRE PIXELS QUI EST A CHEVAL SUR LA LIMITE ENTRE DEUX GROUPES EST EXAMINEE. QUAND IL EST DIFFERENT DE 0110, L'ENSEMBLE TRANSFORME DES DEUX PIXELS TRANSFORMES DE LA PREMIERE PHASE, QUI SONT DE PART ET D'AUTRE DE LA LIMITE, EST CONSERVE ET, DANS LE CAS CONTRAIRE, LA CONFIGURATION DE L'ENSEMBLE INITIAL CORRESPONDANT DE LA LIGNE ANTERIEURE EST EXAMINE ET: S'IL VAUT 0110, LES PIXELS SONT REMPLACES PAR LES PIXELS CORRESPONDANTS DE LA LIGNE PRECEDENTE; S'IL N'EST NI EGAL A 0110, NI A 0000, LES PIXELS SONT REMPLACES PAR DES PIXELS CALCULES DANS LA SECONDE PHASE A PARTIR DES PIXELS INITIAUX, VOISINS DE LA LIGNE COURANTE ET DE LA LIGNE ANTERIEURE; S'IL EST EGAL A 0000, L'ENSEMBLE INITIAL CORRESPONDANT DE LA LIGNE POSTERIEURE EST EXAMINE ET: S'IL EST EGAL A 0000 OU A 0110, LES PIXELS SONT REMPLACES PAR 1 ET 1; S'IL EST DIFFERENT DE 0000 ET DE 0110, LES PIXELS SONT REMPLACES PAR DES PIXELS CALCULES DANS LA SECONDE PHASE.

Description

i La présente invention concerne un système de transcodage entre matrices
élémentaires à 12 xl O points et à 8 xl O points respectivement
dans des systèmes de vidéographie à matrices et à alphabets dynami-
quement redéfinissables.
Des systèmes de vidéographie à matrices ou à graphisme alpha- mosaique connus sont, par exemple, les systèmes français Télétel et
Antiope ou les systèmes britanniques Prestel et Ceefax Par oppo-
sition, le système canadien Télidon est un système à graphisme
alphagéométrique qui n'est pas concerné par la présente invention.
Des systèmes de vidéographie à matrices et à alphabets dynami-
quement redéfinissables sont connus A titre d'exemple, un tel sys-
tème est décrit dans le brevet français 2 419 623 Dans le générateur de caractères des terminaux de ces systèmes, une mémoire vive de formes de caractères est associée aux mémoires mortes habituelles et peut recevoir des formes particulières de caractères qui lui sont couramment transmises par le canal de transmission des informations de vidéographie, ces formes particulières de caractères complétant les jeux de formes existant déjà dans les mémoires mortes Dans la terminologie anglo-saxonne, de tels systèmes sont appelés systèmes DRCS (Dynamically redefinable character set) Il existe actuellement deux types de structures DRCS: dans l'une, les matrices élémentaires comportent 8 xl O points et, dans l'autre, 12 xl O points D'une manière générale, en ce qui concerne les systèmes DRCS, on pourra se reporter
à l'article de 0 Lambert et autres, paru dans la revue IEEE Transac-
tions on Consumer Electronics, Vol CE 26, août 1980, pages 600 à 604, et intitulé ANTIOPE AND D R C S. Des efforts sont actuellement faits pour définir un procédé permettant de rendre compatibles les deux structures DRCS, avec un minimum de distorsions A la réunion du CEPT pour la vidéographie, tenue du 25 au 27 mars 1981 à Darmstadt, un projet de transcodage d'origine suédoise, intitulé "Common coding schemes for 8 and 12 dot
DRCS" a été proposé Son utilisation semble entraîner des déforma-
tions importantes des formes originelles.
Un objet de la présente invention consiste à prévoir un système de transcodage qui apporte de faibles distorsions et qui peut être mis en oeuvre par des moyens simples ne grévant pas sensiblement le
coût du terminal.
Suivant une caractéristique de la présente invention, il est prévu un système de transcodage d'une matrice 12 xl O points en matrice 8 xl O points, dans lequel la conversion comporte deux phases, une première phase dans laquelle les p;'el de chaque ligne sont groupés par trois dans l'ordre naturel et dans laquelle chaque groupe de trois pixels est traité logiquement pour obtenir un groupe de deux pixels transformés, une seconde phase dans laquelle la configuration de l'ensemble initial des quatre pixels qui est à cheval sur la limite entre deux groupes est examiné de manière que, quand cet ensemble est différent de 0110, l'ensemble transformé formé des deux pixels transformés de la première phase, qui sont de part et d'autre de la limite, est conservé et que, dans le cas contraire, la
configuration de l'ensemble initial correspondant de la ligne anté-
rieure est examiné et: s'il est trouvé égal à 0110, les pixels de l'ensemble
transformé sont remplacés par les pixels correspondants, défini-
tivement transformés de la ligne précédente, s'il n'est ni égal à 0110, ni à 0000, les pixels de l'ensemble transformé sont remplacés par des pixels calculés dans la seconde phase à partir des pixels initiaux, voisins de la ligne courante et de la ligne antérieure, s'il est trouvé égal à 0000, l'ensemble initial correspondant de la ligne postérieure est examiné et: s'il est trouvé égal à 0000 ou à 0110, les pixels de l'ensemble transformé sont remplacés par 1 et 1, s'il est trouvé différent de 0000 et de 0110, les pixels de l'ensemble transformé sont remplacés par des
pixels calculés dans la seconde phase.
Suivant une autre caractéristique, dans la première phase, le traitement logique d'un groupe de trois pixels initiaux a, b, c, produit un groupe de pixels transformés â, b, suivant les formules logiques suivantes: a = a + (b_ 1 a _l + c_ b 1) a b c t = c + (C_l b_l + bi 1 _i)-à'b'Z Suivant une autre caractéristique, les pixels t et a', calculés dans la seconde phase, sont définis, soit par les deux équations logiques suivantes: a'_ - ' b' (a-l b_ c_l i'_ 1 + b _l'c 1 + bl) + -1 _l b _l (C_l cl + b 1 _l) + b 1 c 1 a'1 a (I)
3 2538979
et b.c ( a' l b' l C -1 +a' -1 + 1 b')+ B c l (a' a + a' b') + c 1 ' -b' 1 (II)
soit par les deux équations logiques équivalentes (I') et (II') o -
est remplacé par +. Suivant une autre caractéristique, il est prévu un circuit de
conversion fonctionnant suivant le système de l'invention et compre-
nant une entrée -de signaux numériques de matrice 12 xl O reliée à l'entrée d'un jeu de trois registres amont à décalage à douze
cellules, montés en série, les sorties des premier et second regis-
tres amont étant reliées aux entrées correspondantes d'un circuit de calcul de première phase, une sortie de signal numérique de matrice 8 xl O reliée à la sortie d'un jeu de trois registres' aval à huit étages, montés en série, les sorties du circuit de calcul de première phase étant reliées aux entrées parallèles du premier registre aval, les sorties parallèles du second registre amont étant reliées à des entrées correspondantes d'un circuit de traitement de seconde phase, les sorties parallèles du premier et du troisième registres amont étant reliées par un circuit inverseur à des entrées correspondantes du circuit de traitement de seconde phase, les sorties parallèles, sauf la première et la dernière, du troisième registre aval étant reliées à des entrées correspondantes du circuit de traitement de seconde phase, les sorties du circuit de traitement de seconde phase
étant reliées aux entrées parallèles, sauf la première et la der-
nière, du second registre aval, et une base de temps commandant les fonctionnements des circuits de calcul de première phase et de
traitement de seconde phase et l'avancement dans les registres.
Les caractéristiques mentionnées ci-dessus, ainsi que d'autres,
apparaîtront plus clairement-à la lecture de la description suivante
d'un exemple de réalisation, ladite description étant faite en -rela-
tion avec les dessins joints, parmi lesquels: la Fig 1 est un blocdiagramme schématique d'un circuit de conversion suivant l'invention, les Figs 2 a à 2 d, assemblées comme l'indique la Fig 2, sont des blocdiagrammes des différentes parties du circuit de la Fig 1,
les Figs 3 a et 3 b sont des diagrammes illustrant le fonctionne-
ment du circuit des Figs 1 et 2, la Fig 4 est le schéma du circuit de calcul de première phase, la Fig 5 est le schéma du circuit de traitement de seconde phase, la Fig 6 est un organigramme illustrant le fonctionnement du circuit de traitement de la Fig 5, la Fig 7 représentent des formes d'onde des signaux de sortie de la base de temps, montrée aux Figs 1 et 2, la Fig 8 est un exemple de conversion de matrice 12 xl O en matrice 8 xl O, et la Fig 9 est un schéma de conversion de matrice 8 x 1 O en matrice 12 xl O. On rappelle que pour écrire la nouvelle forme d'un caractère dans une mémoire vive, il faut trois données: la première concerne
l'adresse de la matrice unitaire dans la mémoire, la seconde l'adres-
se de la ligne dans la matrice et la troisième les bits constituant la ligne Dans le brevet 2 419 623, ces trois données sont transmises sur trois fils 83, 84 et 85, Fig 7, vers la mémoire vive 37, les
trois fils 83 à 85 constituant la liaison 80 Le circuit de transcoda-
ge, suivant l'invention, utilisé avec le système de télétexte du
brevet 2 419 623, trouve sa place, monté en série dans la liaison 80.
La Fig 1 est un bloc-diagramme relativement simplifié montrant
l'ensemble du convertisseur 12/8.
Les fils d'entrées du circuit de transcodage de la Fig 1 comprennent les fils 1, 2 et 3 correspondant respectivement aux fils , 84 et 83 mentionnés plus haut, et les fils de sortie 4, 5, et 6
reliés à une mémoire vive de caractère 7, correspondant à 37.
Le fil 3 est relié à l'entrée d'un registre à décalage 73 qui est destiné à retarder l'adresse caractère d'un temps équivalent au
traitement des trois premières lignes du caractère La synchronisa-
tion du registre 73 est effectuée par le signal présenté sur le fil 5
provenant de la logique de commande 12.
Le fil 2 est relié à l'entrée d'un registre à décalage 72 qui est destiné à retarder chaque adresse ligne reçue d'un temps de traitement équivalent au temps de traitement de trois lignes de caractère La synchronisation du registre 72 est effectuée par le
signal présenté sur le fil 6 provenant de la logique de commande 12.
Le fil 1 est relié à l'entrée de données d'un registre à décalage 8 dont la sortie série est reliée à l'entrée de données d'un registre à décalage 9 La sortie série du registre à décalage 9 est reliée à l'entrée de données d'un registre à décalage 10 Les trois registres à décalage 8, 9 et 10 comportent chacun douze étages et peuvent donc emmagasiner chacun une ligne de matrice Leurs entrées d'horloge sont reliées à la sortie Il d'un circuit d'horloge 12 En pratique, les registres 8 à 10 peuvent être des circuits du type
commercialisé sous la référence DM 74 195.
Le registre 8 a ses sorties parallèles " 1 ", " 2 " et " 3 " reliées
aux entrées correspondantes d'un premier circuit de traitement logi-
que 13 1, ses sorties parallèles " 4 ", " 5 " et " 6 " reliées aux entrées correspondantes d'un second circuit de traitement logique 13 2, ses sorties " 7 ", " 8 " et " 91 ' reliées aux entrées correspondantes d'un
troisième circuit de traitement logique 13 3, et ses sorties parallè-
les " 10 ", " 11 " et " 12 " reliées aux entrées correspondantes d'un quatrième circuit de traitement logique 13 4 L'ensemble des circuits 13 1, 13 2, 13 3 et 13 4, qui sont identiques, forme un circuit de conversion 13 qui convertit des tranches de trois pixels en tranches
de deux pixels.
D'une manière analogue, le registre 9 a ses sorties parallèles " 1 ", " 2 " et " 3 " reliées à des entrées correspondantes du circuit 13 1, ses sorties parallèles " 4 ", " 5 " et " 6 " reliées à des entrées correspondantes du circuit 13 2, ses sorties parallèles " 7 ", " 8 " et " 9 " reliées à des entrées correspondantes du circuit 13 3, et ses
sorties parallèles " 10 ", " 11 " et " 12 " reliées à des entrées correspon-
dantes du circuit 13 4.
Le circuit -13 1 a deux sorties qui sont respectivement reliées aux entrées parallèles " 1 " et " 2 " d'un registre à décalage 14 à huit étages; le circuit 13 2 a deux sorties respectivement reliées aux entrées parallèles " 3 " et " 4 " du registre 14; le circuit 13 3 a deux sorties reliées respectivement aux entrées parallèles " 5 " et " 6 " du registre 14; et le circuit 13 4 a deux sorties respectivement reliées aux entrées " 7 " et " 8 " du registre 14 La sortie série du registre 14 est reliée à l'entrée d'un registre à décalage 15 à huit étages La sortie série du registre 15 est reliée à l'entrée série d'un autre registre à décalage 16 à huit étages dont la sortie est reliée au fil 4. Le registre 8 a encore ses sorties parallèles " 1 " à " 3 " reliées respectivement aux premières entrées de trois portes ET P 1; ses sorties parallèles " 4 " à " 6 " reliées respectivement, d'une part, aux
6 2538979
premières entrées de trois portes ET Q 1 et, d'autre part, aux premières entrées de trois portes ET P 2; ses trois sorties parallèles " 7 " à " 9 " reliées respectivement, d'une part, aux premières entrées de trois portes ET Q 2 et, d'autre part, aux premières entrées de trois portes ET P 3; et, enfin, ses trois sorties parallèles " 10 " à " 12 " reliées aux premières entrées de trois portes ET Q 3 L'ensemble
des portes ET Pl à P 3 et Q 1 à Q 3 forment un commutateur 17.
Les sorties des portes ET Pl et Q 1 sont respectivement reliées aux premières entrées de six portes OU R 1; les sorties des portes ET P 2 et Q 2 sont respectivement reliées aux premières entrées de six
portes OU R 2, et les sorties des portes ET P 3 et Q 3 sont respective-
ment reliées aux premières entrées de six portes OU R 3 Les portes OU Rl à R 3 forment le circuit de liaison 18 Les sorties des six portes OU R 1 sont reliées aux entrées correspondantes A 1 à A 6 d'un circuit de traitement logique 19 1; les sorties des six portes OU R 2 sont reliées aux entrées correspondantes A d'un circuit de traitement logique 19 2, et les sorties des six portes OU R 3 sont reliées aux
entrées correspondantes A d'un troisième circuit de traitement logi-
que 19 3 Les circuits 19 1 à 19 3, qui sont identiques, forment le
circuit de traitement 19.
Le circuit 19 1 a deux sorties qui sont respectivement reliées aux entrées parallèles " 2 " et " 3 " du registre 15; le circuit 19 2 a deux sorties qui sont respectivement reliées aux entrées " 4 " et " 5 "
du registre 15; et le circuit 19 3 a deux sorties qui sont respective-
ment reliées aux entrées " 6 " et " 7 " du registre 15.
Par ailleurs, le circuit 19 1 a des entrées B qui sont respecti-
vement reliées aux sorties parallèles " 2 ", " 3 ", " 4 " et " 5 " du registre 9; le circuit 19 2 a des entrées B qui sont respectivement reliées aux sorties parallèles " 5 ", " 6 ", " 7 " et " 8 " du registre 9; et le circuit 19 3 a des entrées B qui sont sont respectivement reliées
aux sorties " 8 ", " 9 ", " 10 " et " 11 " du registre 9.
Le circuit 19 1 a encore des entrées C qui sont respectivement reliées aux sorties parallèles " 2 " et " 3 " du registre 16; le circuit 19.2 a des entrées C qui sont respectivement reliées aux sorties parallèles " 4 " et " 5 " du registre 16; et le circuit 19 3 a des entrées C qui sont respectivement reliées aux sorties parallèles " 6 "
et " 7 " du registre 16.
7 2538979
Enfin, le circuit 19 1 a une sortie D reliée aux secondes entrées des portes Pl et Q 1; le circuit 19 2 a une sortie D reliée aux secondes entrées des portes ET P 2 et Q 2; et le circuit 19 3 a une
sortie D reliée aux secondes entrées des portes ET P 3 et Q 3.
Le registre 10 a ses sorties parallèles " 1 " à " 3 " reliées respectivement aux premières entrées de trois portes ET P'i; ses sorties parallèles " 4 " à " 6 " reliées respectivement, d'une part, aux premières entrées de trois portes ET Q'l et, d'autre part, aux
premières entrées de trois portes ET P'2; ses trois sorties parallè-
les " 7 " à " 9 " reliées respectivement, d'une part, aux premières entrées de trois portes ET Q'2 et, d'autre part, aux premières
entrées de trois portes ET P'3; et, enfin, ses trois sorties parallè-
les "l O" à " 112 " reliées aux premières entrées de trois portes ET Q 3.
L'ensemble des portes ET P'l à P'3 et Q'l à Q'3 forment un commuta-
teur 20.
Les sorties des portes ET P'l et Q'l sont respectivement reliées aux secondes entrées des six portes OU R 1; les sorties des portes ET P'2 et Q'2 sont respectivement reliées aux secondes entrées des six portes OU R 2, et les sorties des portes ET P'3 et Q'3 sont
respectivement reliées aux secondes entrées des six portes OU R 3.
Le circuit 19 1 a une sortie E reliée aux secondes entrées des portes P'l et Q'l; le circuit 19 2 a une sortie E reliée aux secondes entrées des portes ET P'2 et Q'2; et le circuit 19 3 a une sortie E
reliée aux secondes entrées des portes ET P'3 et Q'3.
Avant de décrire en détail le circuit de traitement logique 13.1, Fig 4, et le circuit de traitement logique 19 1, Fig 5, on va considérer les diagrammes des Figs 3 a et 3 b Dans le diagramme de la Fig 3 a, on a représenté à gauche, en regardant le dessin, une portion de matrice 12 xl O et, à droite, la portion transformée de
matrice 8 xl O, après passage dans le circuit 13 1 Cette transforma-
tion sera, dans la suite, désignée par première phase ou phase 1 On notera que, dans cette phase, les douze pixels d'une ligne i sont groupés en quatre groupes de trois pixels: a, b, c; a', b', c'; a" b", etc Chaque groupe de trois pixels est transformé en un groupe de deux pixels dans la matrice 8 xl O Chaque ligne de la matrice 8 xl O comprend quatre groupes de pixels transformés: â, t; â', t'; "', etc. Plus particulièrement, pour la matrice 12 xl O, on a représenté, à la ligne i, un premier groupe de trois pixels a, b, c, suivi d'un second
8 2538979
groupe de trois pixels a', b', c', et, à la ligne (i-1), le premier groupe correspondant de trois pixels a_ 1, b_ 1, c 1, suivi du second groupe correspondant de trois pixels a'l, b'_ 1, c'1 Il leur correspond, dans la matrice 8 xl O, à la ligne i, le premier groupe de deux pixels a, t, suivi du second groupe de deux pixels a', ''. La Fig 4 représente en détail le schéma logique du circuit de traitement logique 13 1 qui calcule les pixels à et b en fonction des pixels a, b, c, a_, b_ 1 et c t suivant les équations logiques suivantes: ( -ba + (b 1 a 1 + 1) b a b c b = c + (cl b_ 1 + bl a) à b c Dans le circuit 13 1, les références numériques des entrées
sont celles des données des pixels auxquelles elles correspondent.
L'entrée a est reliée, d'une part, à l'entrée inverseuse d'une porte ET 21 et, d'autre part, à l'entrée d'une porte OU 22 L'entrée b est reliée à l'entrée non inverseuse de la porte ET 21 L'entrée c est reliée, d'une part, à l'autre entrée inverseuse de la porte ET 21 et, d'autre part, à une entrée d'une porte OU 23 l'entrée a_ 1 est reliée, d'une part, à une entrée directe d'une porte ET 24 et, d'autre part, à une entrée inverseuse d'une porte ET 25 L'entrée b_ 1 est reliée, d'une part, à des entrées inverseuses des portes 24 et 25
et, d'autre part, à des entrées directes de portes ET 26 et 27.
L'entrée c 1 est reliée, d'une part, à une entrée directe de la porte
ET 26 et, d'autre part, à une entrée inverseuse de la porte ET 27.
La sortie de la porte ET 21 est reliée aux premières entrées de deux portes ET 28 et 29 Les sorties des portes ET 25 et 26 sont respectivement reliées à deux entrées d'une porte OU 30 à trois entrées Les sorties_ des portes ET 24 et 27 sont respectivement reliées à deux entrées d'une porte OU 31 à trois entrées Les sorties des portes OU 30 et 31 sont respectivement reliées aux secondes entrées des portes ET 29 et 28 Les sorties des portes ET 28 et 29 sont respectivement reliées aux secondes entrées des portes OU 22 et 23 Les troisièmes entrées des portes OU 30 et 31 sont reliées à
l'entrée d'activation 32 Les sorties des portes OU 22 et 23 déli-
vrent respectivement les pixels à et b qui sont transmis par les fils
de sortie de 13 1 vers les entrées " 1 " et " 2 " du registre 14.
Bien entendu, le circuit 13 1 calcule les pixels a' et t' à partir des seconds groupes de trois pixels des lignes i et (i-1), etc.
9 2538979
Dans le diagramme de la Fig 3 b, on a représenté, à gauche, une portion de matrice 12 xl O et, à droite, la portion transformée de matrice 8 xl O, après première phase et la portion transformée après deuxième phase En pratique, la deuxième phase est utiie pour réduire aux frontières entre les groupes de deux pixels les épaisseurs des traits.
Dans la matrice 12 xl O, Fig 3 b, on considère la fenêtre d'obser-
vation comportant, ligne i, les pixels c et a', et, ligne (i-l), les pixels b_ 1, c 1 a'-, b'1 ' Les pixels de cette fenêtre servent, dans certains cas, que l'on définira ci-dessous, à éventuellement modifier les pixels b et a' résultant des traitements dans les circuits 13 1 et 13 2 pour obtenir les pixels définitifs b* et a'*
résultant du traitement dans le circuit 19 1.
Le traitement dans le circuit 19 1 n'est déclenché que pour une configuration des pixels b, c, a', b' égale à 0110 Dans ce cas, le circuit 19 1, Fig 5, permet de prendre en compte des pixels de la ligne (i-l), et éventuellement des pixels de la ligne (i+l), ou de la ligne (i+ l), pour définir les pixels transformés tb et a' de la ligne i Dans toutes les autres configurations des pixels b, c, a', b', les pixels transformés et a' sont ceuc qui ont été calculés par les
circuits 13 1 et 13 2.
Dans le cas, (b,c,a',b') = 0110, plusieurs circonstances peu-
vent se présenter: 1) b l,c la' lb'1 = 0000 2) bl, cl, a'1 ' b' = 0110 3) la ligne i est la première ligne d'une matrice, 4) b+l C+l, a +l, b'+l = 0000 )b bc 1,a '+ 1,b' = 0110 ) b+il C+ila +i 11 + 1 01
6) les cas différents des cas 1) à 5).
Dans le cas 6), les pixels transformés b et à' sont définis, soit par les deux équations logiques suivantes: .'A ' = a' l_l b'a_ -l C_ 'l + _b l C_ 1 + bl' C) +
2538979
-l, l(C_l'c + bl _l) + bl a'l (I) et â = b c -(a a' -l l l _ -1 +' l) + b 1 l- c(a'1 a + a' _l b' l + c_ à b ' (II) soit par les deux équations logiques équivalentes (I') et (II') o -
est remplacé par +.
Les entrées de données du circuit 19 1 sont l'entrée A à six fils permettant de recevoir les données des pixels a 1, bl, cl, a'1 l, b'_l, c'l, quand le fil E est activé, ou les données des pixels a+l, b+l, c+l, a' + 1, b'+l c'+l, quand le fil D est activé; l'entrée B à quatre fils permettant de recevoir les données des pixels b, c, a', b'; et l'entrée C permettant de recevoir les données
des pixels b*+l, a*+l.
Dans le circuit 19 1, une porte NI 33 a ses entrées directes reliées aux entrées b et b' et ses entrées inverseuses aux entrées c
et a' La porte 33 permet de détecter la configuration 0110, men-
tionnée plus haut, dans la ligne i.
Une porte NI 34 a ses quatre entrées directes reliées aux fils bl, cl, al et b'l La porte 34 sert à détecter le cas 1) ou le cas
4), mentionnés ci-dessus.
Une porte NI 35 a ses deux entrées reliées aux fils b 1 et b'1, et ses entrées inverseuses aux fils c 1 et a'1 La porte 35 sert à
détecter le cas 2) ou le cas 5), mentionnés ci-dessus.
Les sorties des portes 34 et 35 sont respectivement reliées aux deux entrées d'une porte OU 36 dont la sortie est reliée à une entrée d'une porte ET 64 La sortie de la porte 34 est encore reliée à l'entrée D d'une bascule 37 qui a une entrée R de remise à zéro reliée à la sortie d'une porte OU 38 dont une entrée est reliée à l'entrée de commande 39 et l'autre entrée à l'entrée de commande 40, une entrée S de mise à un reliée à l'entrée de commande 41, une sortie Q reliée au fil de sortie D et une sortie Q reliée au fil de sortie E. Le circuit 19 1 comprend encore deux circuits de calculs 42 et 43 effectuant respectivement les deux calculs logiques mentionnés ci-dessus. Dans le circuit 42, une porte ET 44 a ses deux entrées directes reliées aux fils c' et cl; une porte ET 45 a trois entrées directes reliées aux fils a 1, b 1, c 1 et une entrée inverseuse reliée au fil c'l; une porte ET 46 a une entrée directe reliée au fil c 1 et une il entrée inverseuse reliée au fil b 1; une porte 47 a une entrée directe reliée au fil b 1 et une entrée inverseuse reliée au fil c 1; une porte ET 48 a une entrée directe reliée au fil a'1 et trois entrées inverseuses reliées aux fils b 1, c 1 et a On notera que ci- dessus on n'a pas précisé le signe de l'indice 1, car il est négatif ou positif
selon l'état de la bascule 37.
Les sorties des portes ET 44 et 47 sont reliées aux deux entrées d'une porte OU 49 Les sorties des portes ET 45, 46 et 47 sont reliées aux trois entrées d'une porte OU 50 La sortie de la porte OU 49 est reliée à l'entrée directe d'une porte ET 51 dont les entrées inverseuses sont reliées aux fils a'1 et b' La sortie de la porte OU 50 est reliée à une entrée directe d'une porte ET 52 dont les deux autres entrées directes sont reliées aux entrées a'1 et b' Les sorties des portes ET 48, 51 et 52 sont reliées à trois entrées d'une porte OU 53 dont la 4 entrée est reliée à la sortie de la
porte ET 67.
Dans le circuit 43, une porte ET 54 a ses deux entrées directes reliées aux fils a et a'1; une porte ET 55 a trois entrées directes reliées aux fils a'1, b'1, c'1 et une entrée inverseuse reliée au fil a 1; une porte ET 56 a une entrée directe reliée au fil a' et son entrée inverseuse reliée au fil b' 11; une porte ET 57 a son entrée directe reliée au fil b'1 et son entrée inverseuse reliée au fil a'1; et une porte ET 58 a une entrée directe reliée au fil c 1 et trois
entrées inverseuses reliées aux fils a'1, b'1 et c'.
Les sorties des portes ET 54 et 56 sont reliées aux deux entrées d'une porte OU 59 Les sorties des portes ET 55, 56 et 57 sont reliées aux trois entrées d'une porte OU 60 La sortie de la porte OU 59 est reliée à l'entrée directe d'une porte ET 61 dont les entrées inverseuses sont reliées aux fils b 1 et c 1 La sortie de la porte OU 60 est reliée à une entrée directe d'une porte ET 62 dont les deux autres entrées directes sont reliées aux fils b 1 et c 1 Les sorties des portes ET 58, 60 et 62 sont reliées à trois entrées d'une porte OU 63, dont la 4 entrée est reliée à la sortie de la porte ET 67. La sortie de la porte OU 36 est reliée à une entrée d'une porte ET 64 dont l'autre entrée est reliée à la sortie Q de la bascule 37 et dont la sortie est reliée à la première entrée de deux portes OU et 66 Les portes OU ont chacune une entrée d'activation qui est
reliée à la sortie de la porte NI 33.
La sortie de la porte NI 35 est encore reliée à une entrée d'une porte ET 67 dont l'autre entrée est reliée à la sortie '' de la bascule 37 et dont la sortie est reliée à la première entrée de deux portes ET 68 et 69 Les secondes entrées des portes 68 sont respecti- vement reliées aux fils a'* 1 et b* 1 de l'entrée C et leurs sorties sont respectivement reliées aux premières entrées de portes OU 65 et 66 Les secondes entrées des portes 65 et 66 sont respectivement reliées aux sorties des portes 53 et 63 et leurs troisièmes entrées
aux sorties des portes 68 et 69.
Quand la configuration bca'b' = 0110 n'apparaît pas dans une ligne i, les portes OU 65 et 66 sont inhibées si bien que le circuit 19.1 est inopérant Dans le cas contraire, c'est le circuit 19 1 qui sert à définir les pixels transformés /b et R' de la ligne i Dans l'exemple de réalisation décrit, le circuit 19 1 fonctionne quel que
soit l'état de la sortie de 33 qui ne sert qu'à valider les calculs.
A chaque ligne i, avec i et 1, écrite dans le registre 9, la bascule 37 est remise à zéro par 39 ou 40 Donc la sortie Q est a " 1 "' si bien que les signaux entrant dans 19 1 sont ceux qui sont présents dans les registres 9 et 10 Autrement dit, l'indice 1 des entrées de 42 et 43 est égal à -1 et les formules I et II s'appliquent L'état de la porte 34 indique si on rencontre le cas 1) et celui de la porte si l'on rencontre le cas 2), ou leurs états indiquent que l'on est dans le cas 6) Trois fonctionnements différents peuvent donc être déclenchés: cas 1: Par 34, l'entrée D de la bascule 37 passe à " 1 " si bien que sa sortie Q passe à " 1 " Il en résulte que les signaux entrants sont maintenant ceux des registres 8 et 9 On analyse donc la ligne (i+l) avec la ligne i Les troiscas 4), 5) ou 6) peuvent se présenter: cas 4): la sortie de 34 est à " 1 " et la sortie Q de 37 est à " 1 ", ce qui entraîne la sortie de la porte ET 64 à " 1 " Donc, les sorties t et à' sont à " 1 " Les pixels
transformés en phase 2 sont t = à' = 1.
cas 5: la sortie de 35, donc de 36, est à " 1 " et la sortie Q de 37 est à " 1 ", ce qui entraîne la sortie de la
porte ET 64 à " 1 " Donc, les sorties b et à' sont à " 1 ".
13 2538979
Les pixels transformés en phase 2 sont b = a' 1.
cas 6: les sorties de 34 et de 35 sont à "O" Donc les portes 66 et 65 laissent passer les pixels calculés par 43 et 42 et les pixels transformés en phase 1 sont modifiés Les formules I' et II' s'appliquent. cas 2): La sortie de 35 est à " 1 " et la sortie Q de 37 est à " 1 " Donc, la sortie de la porte 67 est à " 1 " ce qui entraîne que les portes ET transmettent les données des pixels b* et -1 a'* 1 qui viennent prendre la place des pixels transformés en
phase 1.
cas 3: Les pixels de la première ligne à transformer sont écrits dans le registre 9 L'entrée 41 est activée si bien que la sortie Q de la bascule 37 est à " 1 " Il en résulte que les
signaux entrants sont immédiatement ceux des registres 8 et 9.
Les trois cas 4), 5) ou 6) peuvent se présenter: -
cas 4: on retrouve le fonctionnement décrit en relation
avec le cas 1) ci-dessus.
cas 5: la sortie de 35 est à " 1 " et la sortie Q de 37 est
à " 1 ", ce qui entraîne la sortie de la porte ET 64 à " 1 ".
On retrouve le cas 4) ci-dessus.
cas 6: Les sorties de 34 et de 35 sont "O" Donc, on
retrouve le cas 6) mentionné ci-dessus.
cas 6: on retrouve les fonctionnements déjà vus pour ce cas.
Les pixels transformés sont obtenus à partir des calculs logi-
ques effectués dans 42 et 43 Les formules I et II s'appliquent.
La base de temps ou commande logique 12 comprend un compteur 121 à quatre étages recevant en C le signal d'horloge bit qu'il délivre aussi en H Par ailleurs ses sorties QA, QB, QC et QD sont respectivement reliées aux deux premières entrées inverseuses, à la troisième entrée non inverseuse et à la quatrième entrée inverseuse d'une porte NI 122 La sortie de la porte 122 et la sortie H de 121 sont reliées aux entrées d'une porte ET 123 dont la sortie est reliée aux entrées d'horloge des registres 8, 9 et 10 Par ailleurs, les sorties QA, QB, QC et QD sont respectivement reliées à la première entrée non inverseuse et aux trois autres entrées inverseuses d'une porte NI 124 La sortie de la porte 124 et la sortie H de 121 sont reliées aux entréesd'une porte ET 125 dont la sortie est reliée aux
entrées d'horloge des registres 14, 15 et 16.
Les sorties QA et H de 121 sont encore reliées aux entrées d'une porte ET 126 dont la sortie est reliée aux entrées d'horloge
des registres 14 à 16.
Le circuit 12 comprend un autre compteur 127 dont l'entrée C reçoit le signal d'horloge bit et dont la sortie H' délivre des signaux d'horloge Le compteur 127 a ses sorties QA, QB, QC et QD respectivement reliées à la première entrée inverseuse et aux trois autres entrées non inverseuses d'une porte NI 128, d'une part, et à la première entrée non inverseuse, à la seconde entrée inverseuse et
aux deux autres entrées non inverseuses d'une porte NI 129.
La sortie de la porte 128 fournit le signal à l'entrée des
portes 30 et 31 des circuits 13 1 à 13 4.
Les sorties des portes 128 et 129 fournissent les signaux 40 et
41 dans les circuits 19 1 à 19 2.
La Fig 9 est le schéma d'un circuit de conversion 8 xl O vers 12 xl O Il comprend un registre à décalage 130 à huit étages dont l'entrée de données reçoit les bits des pixels de ligne d'une matrice 8 xl O Ses sorties " 1 " et " 2 " sont respectivment reliées aux entrées d'une porte OU 131 Par ailleurs, le circuit comprend un registre à décalage à douze étages 132 qui délivre les bits des pixels de ligne d'une matrice 12 xl O La sortie " 1 " de 130 est reliée à l'entrée parallèle " 11 " de 132, la sortie de la porte 131 est reliée à l'entrée parallèle " 2 " de 132 et la sortie " 2 " de 130 est reliée à l'entrée parallèle " 3 " du registre 132 On retrouve ensuite trois fois la même structure pour successivement les sorties " 3 " à " 8 " de 130 et les
entrées " 4 " à " 12 " de 132.

Claims (4)

REVENDICATIONS
1) Système de transcodage d'une matrice 12 xl O points en matrice 8 xl O points, caractérisé en ce que la conversion comporte deux phases, une première phase dans laquelle les pixels de chaque ligne sont groupés par trois dans l'ordre naturel et dans laquelle chaque groupe de trois pixels est traité logiquement pour obtenir un groupe de deux pixels transformés, une seconde phase dans laquelle la configuration de l'ensemble initial des quatre pixels qui est à cheval sur la limite entre deux groupes est examiné de manière que, quand cet ensemble est différent de 0110, l'ensemble transformé formé des deux pixels transformés de la première phase, qui sont de part et d'autre de la limite, est conservé et que, dans le cas contraire, la
configuration de l'ensemble initial correspondant de la ligne anté-
rieure est examiné et: s'il est trouvé égal à 0110, les pixels de l'ensemble
transformé sont remplacés par les pixels correspondants, défini-
tivement transformés de la ligne précédente, s'il n'est ni égal à 0110, ni à 0000, les pixels de l'ensemble transformé sont remplacés par des pixels calculés dans la seconde phase à partir des pixels initiaux, voisins de la ligne courante et de la ligne antérieure, s'il est trouvé égal à 0000, l'ensemble initial correspondant de la ligne postérieure est examiné et: s'il est trouvé égal à 0000 ou à 0110, les pixels de l'ensemble transformé sont remplacés par 1 et 1, s'il est trouvé différent de 0000 et de 0110, les pixels de l'ensemble transformé sont remplacés par des
pixels calculés dans la seconde phase.
2) Système suivant la revendication 1, caractérisé en ce que, dans la première phase, le traitement logique d'un groupe de trois pixels initiaux a, b, c, produit un groupe de pixels transformés à, b, suivant les formules logiques suivantes: â = a + (E_ 1 + c l b U-1) -a b -c b = c + (c 1 *b_ 1 + b a) a b c
3) Système suivant la revendication 1, caractérisé en ce que les pixels b et à', calculés dans la seconde phase, sont définis, soit par les deux équations logiques suivantes: -a b' (a b 1-c 1 c' +bb C 1 + b *) -l l'1 -1 -l u-a -1 -1 (cl c'+ b c)-+, a' E {I) et t'=bc (a' a +' l -1 + ac-1 -1 -1 -1 l) b_l -1 (a -1 -l -1 l) 1 -1 (I
soit par les deux équations logiques équivalentes (I') et (II') o -
est remplacé par +.
4) Circuit de conversion fonctionnant suivant le système de
l'une des revendications 1 à 3, caractérisé en ce qu'il comprend une
entrée de signaux numériques de matrice 12 xl O reliée à l'entrée d'un jeu de trois registres amont à décalage à douze cellules, montés en série, les sorties des premier et second registres amont étant
reliées aux entrées correspondantes d'un circuit de calcul de pre-
mière phase, une sortie de signal numérique de matrice 8 xl O reliée à la sortie d'un jeu de trois registres aval à huit étages, montés en série, les sorties du circuit de calcul de première phase étant reliées aux entrées parallèles du premier registre aval, les sorties parallèles du second registre amont étant reliées à des entrées correspondantes d'un circuit de traitement de seconde phase, les sorties parallèles du premier et du troisième registres amont étant reliées par un circuit inverseur à des entrées correspondantes du circuit de traitement de seconde phase, les sorties parallèles, sauf la première et la dernière, du troisième registre aval étant reliées à des entrées correspondantes du circuit de traitement de seconde phase, les sorties du circuit de traitement de seconde phase étant reliées aux entrées parallèles, sauf la première et la dernière, du
second registre aval, et une base de temps commandant les fonctionne-
ments des circuits de calcul de première phase et de traitement de
seconde phase et l'avancement dans les registres.
FR8222225A 1982-12-29 1982-12-29 Systeme de transcodage de matrices pour videographie a alphabet dynamiquement redefinissable Expired FR2538979B1 (fr)

Priority Applications (10)

Application Number Priority Date Filing Date Title
FR8222225A FR2538979B1 (fr) 1982-12-29 1982-12-29 Systeme de transcodage de matrices pour videographie a alphabet dynamiquement redefinissable
US06/562,431 US4709232A (en) 1982-12-29 1983-12-16 Matrix transcoding system in videotext systems
EP83460006A EP0115737B1 (fr) 1982-12-29 1983-12-22 Système de transcodage de matrices pour vidéographie à alphabet dynamiquement redéfinissable
DE8383460006T DE3376237D1 (en) 1982-12-29 1983-12-22 Matrix conversion system for dynamically redefinable character sets in a video system
SU833683855A SU1479015A3 (ru) 1982-12-29 1983-12-26 Устройство дл перекодировани видеографических матриц 12 @ 10 в матрицы 8 @ 10
ES528499A ES8500537A1 (es) 1982-12-29 1983-12-28 Sistema de transcodificacion de una matriz 12 x 10 puntos en matriz 8 x 10 puntos y circuito de conversion que funciona segun dicho sistema
JP58245636A JPS6035781A (ja) 1982-12-29 1983-12-28 コード変換方法及びコード変換回路
PT77908A PT77908B (fr) 1982-12-29 1983-12-29 Systeme de transcodage de matrices pour videographie a alphabet dynamiquement redefinissable et circuit de conversion suivant le dit systeme
CA000444459A CA1216676A (fr) 1982-12-29 1983-12-29 Systeme de transcodage matriciel pour caracteres redefinissables dynamiquement et systemes videotex matriciels
BR8307310A BR8307310A (pt) 1982-12-29 1983-12-29 Sistema de transcodificacao de matrizes para videografia de alfabeto dinamicamente redefinivel e o respectivo circuito de transformacao

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR8222225A FR2538979B1 (fr) 1982-12-29 1982-12-29 Systeme de transcodage de matrices pour videographie a alphabet dynamiquement redefinissable

Publications (2)

Publication Number Publication Date
FR2538979A1 true FR2538979A1 (fr) 1984-07-06
FR2538979B1 FR2538979B1 (fr) 1985-07-05

Family

ID=9280777

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8222225A Expired FR2538979B1 (fr) 1982-12-29 1982-12-29 Systeme de transcodage de matrices pour videographie a alphabet dynamiquement redefinissable

Country Status (10)

Country Link
US (1) US4709232A (fr)
EP (1) EP0115737B1 (fr)
JP (1) JPS6035781A (fr)
BR (1) BR8307310A (fr)
CA (1) CA1216676A (fr)
DE (1) DE3376237D1 (fr)
ES (1) ES8500537A1 (fr)
FR (1) FR2538979B1 (fr)
PT (1) PT77908B (fr)
SU (1) SU1479015A3 (fr)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5453938A (en) * 1991-07-09 1995-09-26 Seikosha Co., Ltd. Compression generation method for font data used in printers

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63205257A (ja) * 1987-02-23 1988-08-24 Oki Electric Ind Co Ltd 印刷制御装置
NL8800052A (nl) * 1988-01-11 1989-08-01 Philips Nv Televisie-ontvanger met teletext decoder.
US5237316A (en) * 1990-02-02 1993-08-17 Washington University Video display with high speed reconstruction and display of compressed images at increased pixel intensity range and retrofit kit for same
FR2658681B1 (fr) * 1990-02-21 1992-04-30 Alcatel Business Systems Procede d'adaptation d'affichage videotex pour terminal telematique.
JP3058028B2 (ja) * 1994-10-31 2000-07-04 三菱電機株式会社 画像符号化データ再符号化装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2419623A1 (fr) * 1978-03-10 1979-10-05 Telediffusion Fse Systeme de transmission numerique et d'affichage de textes et de graphismes sur un ecran de television

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3976982A (en) * 1975-05-12 1976-08-24 International Business Machines Corporation Apparatus for image manipulation
JPS526419A (en) * 1975-07-07 1977-01-18 Fuji Xerox Co Ltd Dot matrix convertor
GB1581546A (en) * 1976-07-08 1980-12-17 Xenotron Ltd Compression and expansion of scanned images
US4242678A (en) * 1978-07-17 1980-12-30 Dennison Manufacturing Company Variable size character generation using neighborhood-derived shapes
US4479119A (en) * 1980-07-16 1984-10-23 Ricoh Company, Ltd. CRT Display device
JPS5729084A (en) * 1980-07-29 1982-02-16 Ricoh Kk Method of variably magnifying digital image
DE3036711C2 (de) * 1980-09-29 1985-08-01 Siemens AG, 1000 Berlin und 8000 München Verfahren zum Verkleinern von grafischen Mustern
US4412252A (en) * 1981-06-01 1983-10-25 Ncr Corporation Image reduction system
US4532602A (en) * 1982-03-08 1985-07-30 The Mead Corporation Device for electrical variable magnification of document image

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2419623A1 (fr) * 1978-03-10 1979-10-05 Telediffusion Fse Systeme de transmission numerique et d'affichage de textes et de graphismes sur un ecran de television

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5453938A (en) * 1991-07-09 1995-09-26 Seikosha Co., Ltd. Compression generation method for font data used in printers

Also Published As

Publication number Publication date
ES528499A0 (es) 1984-10-01
FR2538979B1 (fr) 1985-07-05
US4709232A (en) 1987-11-24
SU1479015A3 (ru) 1989-05-07
ES8500537A1 (es) 1984-10-01
PT77908B (fr) 1986-03-27
EP0115737B1 (fr) 1988-04-06
EP0115737A1 (fr) 1984-08-15
CA1216676A (fr) 1987-01-13
JPS6035781A (ja) 1985-02-23
PT77908A (fr) 1984-01-01
DE3376237D1 (en) 1988-05-11
BR8307310A (pt) 1984-08-14

Similar Documents

Publication Publication Date Title
US4464789A (en) Image analyzer for processing multiple frames of image data
EP0142439B1 (fr) Procédé de compression d'une succession d'informations numériques, et dispositif mettant en oeuvre ce procédé
JP3036467B2 (ja) 最長一致検出装置
US5461491A (en) Procedure for reducing processing time for image elements by combining charge of adjacent pixels into a new composite pixel
FR2538979A1 (fr) Systeme de transcodage de matrices pour videographie a alphabet dynamiquement redefinissable
EP0279160A2 (fr) Méthode et processeur série à grande vitesse des pixels du voisinnage
EP0041001A1 (fr) Perfectionnements aux réseaux de commutation numérique à division du temps bit à bit
EP0069542A2 (fr) Dispositif de traitement de données
FR2533737A1 (fr) Reseau de resolution de l'algorithme de l'element le moins recemment utilise
US5046117A (en) Image data scaling system
US3720875A (en) Differential encoding with lookahead feature
EP0317463A1 (fr) Circuit de mise en conférence d'une pluralité de participants dans des systèmes de télécommunications
JP2709356B2 (ja) 画像処理方法
FR2478415A1 (fr) Systeme de commutation de signalisation dans un reseau de commutation temporelle, et reseau de commutation temporelle comportant un tel systeme
FR2628272A1 (fr) Circuit de conversion numerique-analogique et procede associe
RU2012047C1 (ru) Устройство для ортогонального преобразования цифровых сигналов по уолшу-адамару
FR2534765A1 (fr) Commutateur temporel de donnees et de communications de conference
JP2887840B2 (ja) 画像読取り装置
JP2577797B2 (ja) 画素密度変換回路
JP2806043B2 (ja) パイプライン画像処理回路
EP0266267A1 (fr) Procédé d adressage séquentiel d une mémoire
JP3143502B2 (ja) 領域判別装置及び方法
JPS61150467A (ja) 画像処理方式
SU970465A1 (ru) Запоминающее устройство
EP0025753A1 (fr) Interface de passage à une liaison de transmission en mode "paquets" à partir d'une liaison de transmission numérique d'un autre mode

Legal Events

Date Code Title Description
TP Transmission of property