FR2536878A1 - Circuit de remise automatique en activite d'un processeur - Google Patents

Circuit de remise automatique en activite d'un processeur Download PDF

Info

Publication number
FR2536878A1
FR2536878A1 FR8318996A FR8318996A FR2536878A1 FR 2536878 A1 FR2536878 A1 FR 2536878A1 FR 8318996 A FR8318996 A FR 8318996A FR 8318996 A FR8318996 A FR 8318996A FR 2536878 A1 FR2536878 A1 FR 2536878A1
Authority
FR
France
Prior art keywords
signal
processor
output
input
pass filter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8318996A
Other languages
English (en)
Other versions
FR2536878B1 (fr
Inventor
James S Lamb
Warren Kirk Wimmer
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tektronix Inc
Original Assignee
Tektronix Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tektronix Inc filed Critical Tektronix Inc
Publication of FR2536878A1 publication Critical patent/FR2536878A1/fr
Application granted granted Critical
Publication of FR2536878B1 publication Critical patent/FR2536878B1/fr
Expired legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/30Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)
  • Electronic Switches (AREA)
  • Retry When Errors Occur (AREA)
  • Manipulation Of Pulses (AREA)
  • Measurement Of Current Or Voltage (AREA)

Abstract

L'INVENTION CONCERNE UN CIRCUIT DE REMISE EN ACTIVITE D'UN PROCESSEUR. LE PROBLEME TECHNIQUE POSE EST DE REALISER LA RESTAURATION AUTOMATIQUE DANS LE CAS D'UNE PERTURBATION DANS LE FONCTIONNEMENT DU PROCESSEUR. UN SIGNAL DE MAINTIEN QUI EST FOURNI REGULIEREMENT PAR LE PROCESSEUR EST SURVEILLE EN PERMANENCE PAR UN CIRCUIT COMPRENANT UNE BASCULE 25, UN ENSEMBLE DE FILTRES PASSE-BAS R1, C1, R2, C2, UN ELEMENT DE REFERENCE R3, C4, ET UN COMPARATEUR 100. LA BASCULE ET LE FILTRE PASSE-BAS ENGENDRENT A PARTIR DU SIGNAL DE MAINTIEN UN SIGNAL DONT L'IRREGULARITE EST DETECTEE PAR LE COMPARATEUR QUI ENGENDRE ALORS UN SIGNAL DE RESTAURATION. L'INVENTION S'APPLIQUE AUX PROCESSEURS NUMERIQUES FOURNISSANT UN SIGNAL "D'ARRET DE RESTAURATION" LORSQU'ILS ONT ETE LANCES.

Description

"Circuit de remise automatique en activité d'un processeur".
Les processeurs numériques se sont imposés dans
une large gamme d'application Ces processeurs sont des dispo-
sitifs très complexes, et comme tels, nécessitent l'existence d'un état spécifique de lancement pour exécuter de manière appro-
priée les instructions et les commandes du programme pour les-
quelles ils ont été conçus En général, lors de la mise sous tension initiale, l'état spécifique de lancement est fourni
par un signal de "restauration" de mise en route de l'alimen-
tation; ce signal est engendré par la réalisation d'un "ET"
logique d'une ou plusieurs tensions d'alimentation pour le pro-
cesseur lui-même.
Pour la majorité des processeurs tels que le micro-
processeur 8085 A fabriqué par INTEL CORPORATION, le signal de
"restauration" doit être sous la forme d'une impulsion d'une du-
rée spécifique en fonction des caractéristiques internes du pro-
cesseur Dès lors que, après la mise sous tension initiale, les alimentations qui engendrent le signal de "restauration" restent normalement sous tension, le processeur lui-même, ou un circuit auxiliaire, fournit un signal "d'arrêt de restauration" qui peut
être utilisé pour éliminer au niveau logique le signal de restau-
ration après que le temps nécessaire se soit écoulé.
Pour une grande quantité de raisons,-telles que les décharges statiques aléatoires, des problèmes de mise en route de l'alimentation ou ma mise en court-circuit d'un bus de données par un réparateur,
le matériel du processeur peut être temporairement perturbé, Mal-
heureusement, dès qu'une telle défaillance "du logiciel" se pro-
duit, le processeur peut être incapable de reprendre un fonc-
tionnement régulier dès qu'une perturbation s'est produite -Une telle condition est souvent désignée comme étant une "perdition"
du fait que le processeur n'est pas capable de reprendre un fonc-
tionnement normal à moins que l'alimentation de l'ensemble du pro-
cesseur ne soit coupée puis remise manuellement pour engendrer un
nouveau signal de "restauration".
La présente invention élimine la nécessité de res-
taurer manuellement le processeur dans le cas o il est en "per-
dition". -2-' L'invention décrit un circuit de restauration qui
surveille de manière indirecte l'exécution du programme du pro-
cesseur et, si le programme n'est pas exécuté correctement, le dispositif selon l'invention détectera la condition anormale et engendrera la remise automatique en activité du matériel Ainsi, lors de l'apparition d'une défaillance du logiciel, l'opérateur
n'est plus obligé de restaurer manuellement le processeur.
Le circuit de remise en activité surveille un si-
gnal de maintien fourni régulièrement du processeur, tel qu'un signal d'interruption et engendre une tension continue qui est proportionnelle au facteur d'utilisation sur cette-ligne du
signal du processeur Cette ten ion continue est ensuite compa-
rée à une tension de référence au moyen d'un comparateur analogi-
que Tant que la régularité de la ligne du signal du processeur est maintenue, le signal de sortie logique du comparateur reste
à un premier état logique "vrai" Si le facteur d'utilisa-
tion de la ligne du signal processeur varie du fait d'une défail-
-lance du logiciel, le signal de sortie du conservateur passe à
un second état logique "faux" L'état logique "faux" du compara-
teur est à son tour envoyé à la ligne d'entrée de restauration
du processeur pour restaurer le processeur de manière automatique.
Le processeur lui-même, ou un circuit auxiliaire normal, engendre ensuite un signal "d'arrêt de restauration" Le circuit selon la présente invention utilise ce signal "d'arrêt de
restauration" non seulement pour mettre fin au signal de "res-
tauration" comme cela est nécessaire pour une remise en activi-
té normale, mais aussi pour fournir une hystéris dans le circuit
du comparateur en vue d'assurer un fonctionnement stable.
Le circuit de remise automatique en activité d'un processeur selon la présente invention comprend un élément constituant une bascule relié au
signal de maintien régulièrement fourni du processeur pour four-
nir un signal de sortie dont le facteur d'utilisation est proportionnel à la fréquence du signal de maintien régulièrement fourni du processeur; -3 =
un élément constituant un filtre passe-bas com-
portant une entrée reliée à la sortie de l'élément constituant
une bascule et une sortie, en vue de fournir une tension propor-
tionnelle à la valeur moyenne du signal de sortie de l'élément constituant une bascule; un élément de référence en vue-de fournir une tension de référence avec laquelle on peut comparer la sortie de l'élément constituant un filtre passe-bas et, un élément comparateur ayant une première entrée reliée à la sortie dudit élément constituant un filtre passe-bas, une seconde entrée reliée à l'élément de référence pour recevoir la tension de référence et une sortie pour fournir le signal de
restauration au processeur.
D'autres caractéristiques et avantages de l'inven-
tion ressortiront de la description qui suit, faite'en se référant
aux dessins ci-annexés sur lesquels: la fig 1 est le schéma d'un mode de réalisation préféré d'un circuit conforme à la présente invention et,
les fig 2 A à 2 H représentent les signaux de synchro-
nisation du circuit représenté à la fig 1 La fig 1 représente uncircuit de remise automatique en activité conforme à la présente invention Deux portes NON-ET
et 20 sont branchées en croix de manière à constituer une bas-
cule bi-stable 25 L'entrée libre de la porte NON-ET 10 est dé-
signée comme étant l'entrée de remise à zéro-(reset) R et l'en-
trée libre de la porte NON-ET 20 est désignée comme étant l'en-
trée de déclenchement (set) S Un premier signal de synchronisa-
tion ou d'horloge tel que le signal d'horloge sous forme d'ondes carrées 30 représenté à la figo 2 A, est appliqué à l'entrée de déclenchement S Un deuxième signal de synchronisation tel que
le signal impulsionnel normalement au-niveau haut 40 tel que re-
présenté à la fig 2 B et qui est maintenu de manière régulière par
le processeur et synchrone avec -le'signal d'horloge 30 est ap-
pliqué à l'entrée de remise à zéro R Le signal d'horloge 30 et le signal impulsionnel 40
sont eux-mêmes normalement présents dans le dispositif du pro-
cesseur Par exemple, les éléments d'un sous-système d'interruption 4 -
du processeur, tels que représentés à la gauche de la fig 1, four-
nissent de tels signaux Pour obtenir un meilleur fonctionnement du circuit de remise automatique en activité, le signal d'horloge doit être une onde de forme carrée ayant la même fréquence que le signal impulsionnel 40 bien que ceci ne soit pas nécessaire aussi longtemps que le réseau de synchronisation quelconque qui
existe entre les deux signaux 30 et 40 est constant et répétitif.
L'explication qui suit suppose que ces signaux 30 et 40 sont sous-
leur forme optimale et que les -éléments de circuit logique sont
des éléments de la famille logique transistor-transistor (TTL)o.
Les signaux de sortie des portes NON-ET 10 et 20 qui sont présents à des bornes de la bascule 25 désignées respectivement par Q et Q,
comme représentées aux fig 2 C et 2 D, ont la même fréquence que -
les signaux d'entrée 30 et 40 et présentent également un facteur d'utilisation de 50 % Une résistance Ri et un condensateur Cl sont reliés à la sortie Q et une résistance R 2 et un condensateur C 2 sont reliés à la sortie Q de la bascule 25, ces deux ensembles de composants servant chacun à fournir des filtres passe-bas 50 et 60 pour chacune des sorties Q et Q O Du fait que les sorties Q et Q de la bascule ont un coefficient d'utilisation de 50 %, les sorties des filtres passe-bas aux points de connexion 70 et 80
seront approximativement de 2,5 V si la tension de sortie au ni-
veau haut des portes NON-ET 10 et 20 est de + 5 V. Les filtres 50 et 60 sont reliés tous les deux de
manière à constituer un "OU" à l'entrée négative 90 d'un compara-
teur analogique 100 par l'intermédiaire de diodes D 1 et D 2 res-
pectivement L'entrée négative 90 est également reliée à la masse par l'intermédiaire d'une résistance R 6 et à un signal d'arrêt de restauration au niveau bas par 1 'intermédiaire d'une résistance R 5 Le signal d'arrêt de restauration, comme reprèsenté à la " ffig 2 H, est un signal de sortie du processeur engendré en réponse au signal de restauration Ainsi, du fait de la chute de tension
directe des diodes D 1 et D 2 et du courant traversant les résis-
tances R 5 et 56, dans le fonctionnement normal du processeur, la tension à l'entrée négative 90 est inférieure à + 2 V. * L'entrée positive 110 du comparateur est reliée à l'alimentation + 5 v par l'intermédiaire d'une résistance R 3 et au signal d'arrêt de restauration par l'intermédiaire d'une résistance R 4 Les résistances R 3 et R 4 sont choisies de manière à fournir une tension d'entrée 110 qui soit supérieure à la ten- sion normale de fonctionnement sur l'entrée négative 90, Dans
l'exemple représenté, la tension sur l'entrée 110 doit être éga-
le ou supérieure à + 2 V Par conséquent, dans le fonctionnement normal du processeur, le signal de restauration rcset in est à l'état logique haut comme représenté à la fig 2 G et comme cela
est nécessité par le processeur en fonctionnement.
Lorsqu'une défaillance du logiciel se produit, le signal impulsionnel 40 peut être maintenu à un niveau haut ou à un niveau élevé ou basculer de manière irrégulière comme cela est illustré dans la partie 45 de la fig 2 B En tout cas, la bascule ne maintiendra pas les signaux à coefficient d'utilisation à % aux sorties Q et Q Il en résulte que la valeur moyenne du signal Q ou du signal Q va augmenter, ce qui élève la tension d'entrée négative au point 90, comme représenté à la fig 2 E, en
dépassant la tension de l'entrée positive 110, ce qui fait pas-
ser la sortie du comparateur 100 à l'état bas Le signal reset in qui est au niveau bas va àson tour causer la restauration
du processeur.
Le processeur à son tour va répondre en mettant le signal d'arrêt de restauration au niveau haut comme représenté à la fig 2 H Du fait qu'on a également relié un condensateur C 4 à l'entrée positive 110, le signal sur l'entrée positive 110
augmente de manière exponentielle vers la valeur + 5 V comme re-
présenté à la fig 2 F Lorsque le signal sur la borne d'entrée positive 110 dépasse le signal sur la borne d'entrée négative 90, le signal de sortie comparateur 100 va de nouveau passer à la valeur élevée Ainsi, le signal "reset in" fournit l'impulsion de remise automatique en activité comme cela est nécessaire pour
une remise en activité automatique appropriée du processeur.
Finalement, le signal d'arrêt de restauration qui
est envoyé à l'entrée négative 90 par l'intermédiaire d'une ré-
sistance R 5 réalise une réaction positive pour le comparateur 100.
6 - Il en résulte que les entrées 90 tent une hystérésis pour assurer
circuit de remise en activité.
et 110 du comparateur présen-
le fonctionnement stable du 7 -

Claims (2)

    REVENDICATIONS ) Circuit de remise en activité d'un processeur qui surveille un signal de maintien régulièrement fourni du pro- cesseur et qui fournit de manière automatique un signal de res- tauration à un processeur lorsque la fréquence dudit signal de maintien fourni régulièrement du processeur varie, caractérisé en ce qu'il comprend: un élément formant bascule ( 25) relié au signal de maintien fourni régulièrement du processeur envue de fournir un signal de sortie ayant un facteur d'utilisation proportionnel à la fréquence du signal de maintien,fourni régulièrement du pro- cesseur; un élément (R 1,C 1 l R 2,C 2) constituant un filtre passe-bas ayant une entrée reliée à la sortie de l'élément cons- tituant une bascule et une sortie en vue de fournir-une tension proportionnelle d'la valeur moyenne du signal de sortie de l Uélé- ment constituant une bascule un élément de référence (R 3,C 4) destiné à fournir une tension de référence avec laquelle on peut comparer la sor- tie de l'élément (R 1,C 1,R 2,C 2) constituant un filtre passe-bas, et un comparateur ( 100) ayant une première entrée ( 90) reliée à la sortie dudit élément constituant un filtre passe- bas, une seconde entrée ( 110) reliée à l'élément de référence pour recevoir la tension de référence et une sortie en vue de fournir le signal de restauration au processeur 2 ) Circuit selon la revendication 1, caractérisé en ce qu'il comprend en outre: un premier élément d'entrée de remise à zéro com- prenant une première résistance (R 5) dont une extrémité est re- liée à la première entrée du comparateur et dont l'autre extrémité est branchée de manière à recevoir un signal de configuration de restauration provenant du processeur en vue de fournir une hysté- résis pour les entrées du comparateur ( 100) et- -un second élément d'entrée de restauration compor- tant une seconde résistance (R 4) dont une extrémité est reliée à la seconde entrée du comparateur ( 110) et dont l'autre extrémité -8- est branchée de manière à recevoir un signal de configuration de restauration provenant du processeur pour faire arrêter le signal de restauration envoyé au processeur.
  1. 3 ) Circuit selon la revendication 1, caractérisé en ce que ledit élément formant bascule comprend:
    ' une première porte ( 10) de signal de sortie et.
    une deuxième porte ( 20) de signal de sortie en vue de fournir un signal logique qui est l'inverse logique du signal à la première
    porte ( 10) de signal de sortie.
  2. 4 ) Circuit selon la revendication 3, caractérisé en ce que ledit élément constituant un filtre passeé-bas comprend-: un premier filtre passe-bas (R 1,C 1) relié à la première porte ( 10) de sortie de bascule, un second filtre passe-bas (R 2,C 2) relié à la 1 '5 seconde porte ( 20) du signal de sortie de la bascule, une première diode (Dl) dont l'anode est reliée à la sortie du premier filtre passe-bas (R 1,C 1), et une deuxième diode (D 2) dont l'anode'est reliée à la sortie du deuxième filtre passe-bas (R 2,C 2), les cathodes de chacune desdites diodes (F 1, D 2) étant reliées ensemble de telle manière que les premier et second signaux de sortie de bascule sont branchés de manière à constituer
    un circuit logique "OU" reliés à la première entrée ( 90) du compa-
    rateur.
FR838318996A 1982-11-29 1983-11-29 Circuit de remise automatique en activite d'un processeur Expired FR2536878B1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US06/445,342 US4513417A (en) 1982-11-29 1982-11-29 Automatic processor restart circuit

Publications (2)

Publication Number Publication Date
FR2536878A1 true FR2536878A1 (fr) 1984-06-01
FR2536878B1 FR2536878B1 (fr) 1989-02-10

Family

ID=23768551

Family Applications (1)

Application Number Title Priority Date Filing Date
FR838318996A Expired FR2536878B1 (fr) 1982-11-29 1983-11-29 Circuit de remise automatique en activite d'un processeur

Country Status (5)

Country Link
US (1) US4513417A (fr)
JP (1) JPS59109955A (fr)
DE (1) DE3342740C2 (fr)
FR (1) FR2536878B1 (fr)
GB (1) GB2133593B (fr)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2702070A1 (fr) * 1993-02-24 1994-09-02 Est Centre Etudes Tech Equip Dispositif réactivant automatiquement un système de surveillance ou de mesure en cas de défaut.
EP0796035A1 (fr) * 1996-03-11 1997-09-17 Siemens Audiologische Technik GmbH Prothèse acoustique numérique avec supervision du processeur

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58219633A (ja) * 1982-06-14 1983-12-21 Alps Electric Co Ltd マイコン化エンコ−ダを有するキ−ボ−ド
FR2539887B1 (fr) * 1983-01-20 1985-07-26 Tech Europ Commutation Procede pour assurer la securite du fonctionnement d'un automate programmable et automate pour la mise en oeuvre du procede
US4586179A (en) * 1983-12-09 1986-04-29 Zenith Electronics Corporation Microprocessor reset with power level detection and watchdog timer
US4618953A (en) * 1984-05-01 1986-10-21 Pitney Bowes Inc. Watchdog circuit
US4689766A (en) * 1984-11-16 1987-08-25 Zenith Electronics Corporation System for resetting the operation of a signal processing device upon the failure of accessng a predetermined memory location within a predetermined time interval
US4627060A (en) * 1984-11-29 1986-12-02 Baxter Travenol Laboratories, Inc. Watchdog timer
US4674038A (en) * 1984-12-28 1987-06-16 International Business Machines Corporation Recovery of guest virtual machines after failure of a host real machine
CA1238102A (fr) * 1985-07-22 1988-06-14 Joseph T. Woyton Entrainement a regime variable
JPH01159716A (ja) * 1987-12-16 1989-06-22 Alpine Electron Inc マイコンのリセット回路
US4982404A (en) * 1988-10-12 1991-01-01 American Standard Inc. Method and apparatus for insuring operation of a multiple part system controller
US5398265A (en) * 1988-11-10 1995-03-14 Hughes Aircraft Company Computer subsystem reset by address dependent RC discharge
US5155729A (en) * 1990-05-02 1992-10-13 Rolm Systems Fault recovery in systems utilizing redundant processor arrangements
DE4022419A1 (de) * 1990-07-13 1992-01-16 Bodenseewerk Geraetetech Schutzvorrichtung zum schutz von elektroniksystemen gegen gammastrahlung
US5450417A (en) * 1993-10-26 1995-09-12 Texas Instruments Incorporated Circuit for testing power-on-reset circuitry
US7003775B2 (en) * 2001-08-17 2006-02-21 Hewlett-Packard Development Company, L.P. Hardware implementation of an application-level watchdog timer
GB2411981B (en) * 2004-03-11 2006-08-23 Giga Byte Tech Co Ltd Clock setting arrangement and method for computer motherboard
JP5091888B2 (ja) * 2009-02-25 2012-12-05 ブラザー工業株式会社 画像形成装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3568150A (en) * 1969-04-16 1971-03-02 United Aircraft Corp Noise discriminating fault apparatus
US4072852A (en) * 1976-08-23 1978-02-07 Honeywell Inc. Digital computer monitoring and restart circuit
FR2437651A1 (fr) * 1978-09-29 1980-04-25 Bosch Gmbh Robert Installation de surveillance pour des dispositifs commandes sur programmes, notamment pour des systemes commandes a partir de microprocesseurs dans les vehicules automobiles
GB2035633A (en) * 1978-10-25 1980-06-18 Nissan Motor Malfunction preventing system for a microcomputer system
US4234920A (en) * 1978-11-24 1980-11-18 Engineered Systems, Inc. Power failure detection and restart system
JPS576944A (en) * 1980-06-13 1982-01-13 Mitsubishi Electric Corp Fault detecting device

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5844646B2 (ja) * 1974-11-11 1983-10-04 株式会社日立製作所 メタネ−ション反応炉
DE2455028C2 (de) * 1974-11-20 1982-02-18 Siemens AG, 1000 Berlin und 8000 München Schaltungsanordnung zum automatischen Empfang von Daten
DE2841073A1 (de) * 1978-09-21 1980-04-03 Ruhrtal Gmbh Schaltungsanordnung zur verarbeitung von elektrisch dargestellten informationen
JPS5561801A (en) * 1978-10-31 1980-05-09 Toshiba Corp Unit using control device such as microcomputer
DE3011058A1 (de) * 1979-03-23 1980-09-25 Nissan Motor Steuersystem mit einem mikrocomputer zur verwendung mit einem verbrennungsmotor
US4339657A (en) * 1980-02-06 1982-07-13 International Business Machines Corporation Error logging for automatic apparatus
GB2075729B (en) * 1980-05-12 1984-08-08 Suwa Seikosha Kk Microprogramm control circuit
US4410991A (en) * 1981-06-03 1983-10-18 Gte Laboratories Incorporated Supervisory control apparatus
JPS5844646U (ja) * 1981-09-17 1983-03-25 日本電気ホームエレクトロニクス株式会社 デツトマンタイマ

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3568150A (en) * 1969-04-16 1971-03-02 United Aircraft Corp Noise discriminating fault apparatus
US4072852A (en) * 1976-08-23 1978-02-07 Honeywell Inc. Digital computer monitoring and restart circuit
FR2437651A1 (fr) * 1978-09-29 1980-04-25 Bosch Gmbh Robert Installation de surveillance pour des dispositifs commandes sur programmes, notamment pour des systemes commandes a partir de microprocesseurs dans les vehicules automobiles
GB2035633A (en) * 1978-10-25 1980-06-18 Nissan Motor Malfunction preventing system for a microcomputer system
US4234920A (en) * 1978-11-24 1980-11-18 Engineered Systems, Inc. Power failure detection and restart system
JPS576944A (en) * 1980-06-13 1982-01-13 Mitsubishi Electric Corp Fault detecting device

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
PATENT ABSTRACTS OF JAPAN, vol. 6, no. 66 (P-112)[944], 27 avril 1982; & JP-A-57 6944 (MITSUBISHI DENKI K.K.) 13-01-1982 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2702070A1 (fr) * 1993-02-24 1994-09-02 Est Centre Etudes Tech Equip Dispositif réactivant automatiquement un système de surveillance ou de mesure en cas de défaut.
EP0796035A1 (fr) * 1996-03-11 1997-09-17 Siemens Audiologische Technik GmbH Prothèse acoustique numérique avec supervision du processeur

Also Published As

Publication number Publication date
DE3342740A1 (de) 1984-05-30
GB8331771D0 (en) 1984-01-04
US4513417A (en) 1985-04-23
DE3342740C2 (de) 1985-09-12
FR2536878B1 (fr) 1989-02-10
GB2133593A (en) 1984-07-25
JPS59109955A (ja) 1984-06-25
GB2133593B (en) 1987-03-11
JPH0120777B2 (fr) 1989-04-18

Similar Documents

Publication Publication Date Title
FR2536878A1 (fr) Circuit de remise automatique en activite d'un processeur
EP0261118B1 (fr) Alimentation en energie electrique de circuits sur la roue pour un dispositif de surveillance des pneumatiques
EP0110775A1 (fr) Régulateur à faible tension de déchet
CH669057A5 (fr) Installation de surveillance et d'alarme.
FR2651627A1 (fr) Circuit d'alimentation auxiliaire/d'execution et de commande pour appareil de television.
FR2475307A1 (fr) Circuit d'alimentation de secours par batterie de faible puissance pour une memoire a semi-conducteur
EP0454597A1 (fr) Circuit de commande de grille par impulsion avec securité de court-circuit
EP0166358B1 (fr) Dispositif de commande de la liaison d'un circuit électrique à un réseau
FR2918188A1 (fr) Procede et systeme de gestion de coupures d'alimentation electrique a bord d'un aeronef
EP0194177B1 (fr) Circuit d'interface de ligne d'abonné téléphonique avec mode de veille à puissance réduite
FR2475779A1 (fr) Circuit et procede d'alimentation de secours pour polariser les lignes binaires d'une memoire statique a semi-conducteur
EP0177373B1 (fr) Dispositif pour arrêter le déroulement des programmes en cours d'exécution dans un microprocesseur préalablement à la disparition de la tension d'alimentation du microprocesseur
JP3161123B2 (ja) 負荷制御装置の保護装置
FR2754954A1 (fr) Circuit integre de protection avec fonction de coupure
FR2533774A1 (fr) Circuit de protection pour ballast capacitif
EP0688151A1 (fr) Dispositif de commande d'une lampe fluorescente à basse pression
EP0505234B1 (fr) Circuit de détection de l'état d'un interrupteur, notamment d'une clé de contact dans un régulateur de tension d'alternateur
FR3080195A1 (fr) Procede et controleur de gestion de la tension d'alimentation de sortie d'un dispositif source usb supportant le mode de delivrance de puissance usb
EP2372564B1 (fr) Dispositif de connexion à un bus de type EIB ou KNX TP de modules d'entrée/sortie.
EP0817382B1 (fr) Système de commutation entre des états de veille et de réveil d'une unité de traitement d'informations et d'un commutateur analogique
EP0373043A1 (fr) Système électronique à plusieurs unités amovibles
EP0536011B1 (fr) Dispositif de commande et de protection de sorties, notamment pour automate programmable
FR2960661A1 (fr) Dispositif d'alimentation auxiliaire d'un equipement sur un bus d'alimentation limite en courant
EP0519805B1 (fr) Détection de la tension entre phases dans un régulateur d'alternateur
EP0164770B1 (fr) Relais statique pour courant continu basse tension

Legal Events

Date Code Title Description
ST Notification of lapse