FR2528262A1 - Circuit d'elimination de bruit - Google Patents

Circuit d'elimination de bruit Download PDF

Info

Publication number
FR2528262A1
FR2528262A1 FR8309264A FR8309264A FR2528262A1 FR 2528262 A1 FR2528262 A1 FR 2528262A1 FR 8309264 A FR8309264 A FR 8309264A FR 8309264 A FR8309264 A FR 8309264A FR 2528262 A1 FR2528262 A1 FR 2528262A1
Authority
FR
France
Prior art keywords
signal
additive
output signal
pair
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8309264A
Other languages
English (en)
Other versions
FR2528262B1 (fr
Inventor
Yoshitaka Kanemoto
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of FR2528262A1 publication Critical patent/FR2528262A1/fr
Application granted granted Critical
Publication of FR2528262B1 publication Critical patent/FR2528262B1/fr
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/646Circuits for processing colour signals for image enhancement, e.g. vertical detail restoration, cross-colour elimination, contour correction, chrominance trapping filters

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)
  • Picture Signal Circuits (AREA)

Abstract

L'INVENTION CONCERNE UN CIRCUIT D'ELIMINATION DE BRUIT. IL COMPREND UN CIRCUIT DE FILTRE EN PEIGNE SERVANT A TRAITER UN SIGNAL DE CHROMINANCE D'ENTREE ET UN SIGNAL RETARDE DE 1H. IL EST FORME D'UN ADDITIONNEUR 13 QUI ADDITIONNE LE SIGNAL DE SORTIE B, D'UN MOYEN RETARDATEUR 11, 12 RETARDANT LE SIGNAL DE CHROMINANCE D'ENTREE A D'UNE DUREE PREDETERMINEE T ET UN SIGNAL B RETARDE DE 1H (A PEU PRES EGAL A 63,5M) DUDIT SIGNAL DE SORTIE, UN SOUSTRACTEUR 2 QUI SOUSTRAIT LEDIT SIGNAL RETARDE DE 1H DUDIT SIGNAL DE SORTIE B, C, QUATRE MOYENS DE MELANGE NON ADDITIF 15 A 22 ET UN MOYEN 23, 24 QUI EXTRAIT UN SIGNAL DE POLARITE PREDETERMINEE DU SIGNAL DE SORTIE DUDIT QUATRIEME MOYEN DE MELANGE NON ADDITIF.

Description

La présente invention concerne un circuit d'éli-
mination de bruit permettant d'éliminer la composante de bruit d'un signal de télévision en couleur (signal de chrominance, ou
signal de différence de couleur tel que signal R-J ou B-J, etc).
Sur la figure 1 des dessins annexés, est présenté le schéma de principe d'un circuit classique d'élimination de bruit du type ci-dessus décrit Les figures 2 A à 2 G des dessins annexés présentent des formes d'onde permettant d'expliquer le fonctionnement du circuit de la figure 1 Sur la figure 1, un signal de chrominance d'entrée de 3,58 M Hz (figure 2 A) subit un retard, comme on peut le voir sur la figure 2 B, de la part d'une ligne 1 à retard de 1 H (H est la période de balayage horizontal) constituant, avec un soustracteur 2, un filtre en peigne Puisque, dans le système NTSC, la sous-porteuse de chrominance possède des phases opposées entre ses lignes successives, les composantes de chrominance d'entrée et de sortie de la ligne 1 à retard de 1 H ont des phases opposées et sont linéairement corrélées A l'aide du soustracteur 2, on soustrait le signal de sortie de la ligne 1 à retard de 1 H du signal d'entrée de chrominance de façon à ramener son niveau de sortie à la moitié du niveau initial Il est alors obtenu un signal de chrominance présentant la corrélation linéaire
visible sur la figure 2 C, et la composante de bruit ou de distor-
sion qui n'est pas en corrélation linéaire est annulée Le niveau de l'extrémité antérieure du signal de chrominance, considéré comme signal de sortie du filtre en peigne comprenant la ligne 1 à retard de 1 H et le soustracteur 2 devient
donc A/2 comme on peut le voir sur la figure 2 C De plus, une com-
posante de chrominance présentant un niveau A/2, laquelle compo-
sante n'est pas incluse dans le signal d'entrée initial, apparalt l'extrémité finale du signal de chrominance Pour cette raison, il se produit un brouillage de couleur dans la direction verticale
de l'écran, et le niveau de couleur varie sur le bord de l'image.
Pour réduire cet effet non souhaitable, on applique
aux signaux le traitement suivant On soustrait le signal de chro-
minance d'entrée, à l'aide d'un soustracteur 3, du signal de sortie (figure 2 C) du filtre en peigne de façon à extraire une composante
de signal n'ayant pas de corrélation linéaire (extrémités anté-
rieure et postérieure du signal de chrominance) comme on peut le voir sur la figure 2 D, et à extraire une composante de bruit ou de distorsion n'ayant pas de corrélation linéaire Le signal extrait est délivré à un circuit d'annulation de bruit comprenant un limiteur 4 et un soustracteur 5 Dans ce circuit-d'annulation de bruit, le limiteur 4 limite l'amplitude de la composante de signal seule de façon à séparer en amplitude les composantes du signal et la composante de bruit ou de distorsion, comme on peut le voir sur la figure 2 E Le soustracteur 5 soustrait un signal de sortie E venant du limiteur 4 d'un signal de sortie D venant du soustracteur 3 Ainsi, comme on peut le voir sur la figure 2 F, il est extrait un signal de chrominance non corrélé ne comportant
aucune composante de bruit ou de distorsion.
Le signal de chrominance non corrélé qui est extrait par le circuit d'annulation de bruit est ajouté au signal de sortie (figure 2 C) du filtre en peigne par un additionneur 10,
ce qui réalise une correction du niveau de signal pour les extré-
mités antérieure et postérieure du signal de chrominance, comme le
montre la figure 2 G Le rapport signal-bruit du signal de chromi-
nance corrigé est amélioré d'environ 3 d B par rapport au signal de chrominance d'entrée, et la déformation du signal (changement de niveau) sur l'extrémité antérieure F et l'extrémité postérieure B subit une diminution par rapport au cas o un filtre en peigne est
utilisé seul.
Toutefois, comme le montre la figure 2 G, subsistent
les problèmes de la réduction du niveau de chrominance sur l'extré-
mité antérieure F du signal et le brouillage de couleur sur l'extré-
mité postérieure B Pour surmonter ces problèmes, il faut augmenter le niveau d'alimentation du limitateur 4 du circuit d'annulation de bruit de la figure 1 (c'est-à-dire qu'il faut accroître la fonction de limitation vis-à-vis du signal de chrominance) Inversement, pour réduire la composante résiduelle de distorsion et de niveau de bruit, il faut diminuer le niveau de limitation (c'est-à-dire qu'il
faut affaiblir la fonction de limitation).
? 528262
C'est un but de l'invention de proposer un circuit d'élimination de bruit qui permet d'éliminer la réduction du niveau de couleur ou le brouillage de couleur sur l'extrémité antérieure ou postérieure d'un signal de chrominance d'entrée jusqu'à un degré visuellement négligeable, et qui permet également d'amé- liorer le rapport signal-bruit en une partie du signal possédant une corrélation linéaire pour le cas o seul un unique filtre en
peigne est utilisé.
La description suivante, conçue à titre d'illustra-
tion de l'invention, vise à donner une meilleure compréhension de
ses caractéristiques et avantages; elle s'appuie sur les dessins-
annexés, parmi lesquels la figure 1 est un schéma de principe d'un circuit classique d'élimination de bruit utilisant un filtre en peigne; les figures 2 A à 2 G présentent des formes d'onde permettant d'expliquer le mode de fonctionnement du circuit de la figure 1; la figure 3 est un schéma de principe permettant
d'expliquer le principe de fonctionnement d'un circuit d'élimina-
tion de bruit selon l'invention; les figures 4 A à 4 D présentent des formes d'onde permettant d'expliquer le mode de fonctionnement du circuit de la figure 3; les figures 5 A à 5 D' présentent des formes d'onde
correspondant aux figures 4 A à 4 D permettant d'expliquer un prin-
cipe perfectionné de fonctionnement selon l'invention; la figure 6 est un schéma de principe d'un circuit d'élimination de bruit selon un mode de réalisation de l'invention; les figures 7 A à 7 G présentent des formes d'onde permettant d'expliquer le mode de fonctionnement du circuit de la figure 6;
les figures 8 A et 9 A sont respectivement des sché-
mas de montage présentant les configurations de base des corréla-
teurs de la figure 6; les figures 8 B et 9 B présentent des formes d'onde permettant d'expliquer le mode de fonctionnement des circuits des figures 8 A et 9 A respectives; la figure 10 présente une forme d'onde de signal permettant d'expliquer la déformation du signal de chrominance d'entrée; les figures 1 l IA à 11 C présentent des formes d'onde permettant d'expliquer l'effet d'élimination de la distorsion de phase réalisé à l'aide d'un filtre en peigne; es figures 12 A et 12 B présentent des formes d'onde montrant l'état dans lequel est laissée la distorsion de phase par l'action de fonction ET du corrélateur; les figures 13 A et 13 D présentent des formes d'onde permettant d'expliquer l'action de fonction ET réalisée par les corrélateurs de la figure 6; la figure 14 est un graphe montrant le spectre de fréquence d'un signal de chrominance d'entrée servant à mesurer
les caractéristiques du circuit d'élimination de bruit de la fi-
gure 6; et la figure 15 est un schéma de montage permettant
d'expliquer un procédé de compensation de température des corréla-
teurs de la figure 6.
Sur la figure 3, est présenté un schéma de principe montrant le principe de fonctionnement d'un circuit d'élimination de bruit selon l'invention, tandis que les figures 4 A à 4 D et les figures 5 A à 5 D' présentent des formes d'onde permettant
d'expliquer le mode de fonctionnement du circuit de la figure 3.
Cormne le montre la figure 3, un signal A de chromi-
nance d'entrée (figure 4 A) est appliqué à un filtre en peigne constitué de ligne I à retard de 1 H et d'un soustracteur 2, comme
dans le cas de la figure 1 Il est alors obtenu un signal de chro-
minance C présentant un rapport signal-bruit amélioré, que l'on peut voir sur la figure 4 C Le signal de chrominance C obtenu est
ensuite délivré h un corrélateur 7, qui corrèle la signal de chro-
minance C venant du soustracteur 2 avec le signal de chrominance d'entrée A initial Le corrélateur 7 possède une fonation de ET logique et produit un signal de sortie D = A x C, comme cela est indiqué sur la figure 4 D Ainsi, puisqu'aucune composante de signal qui ne soit incluse dans le signal de chrominance d'entrée A
? 528262
ne peut être produite à la sortie du corrélateur 7, aucun signal non voulu n'apparalt sur l'extrémité postérieure B du signal de chrominance, comme cela peut être vu sur la figure 4 D En résultat, il est possible d'éliminer le brouillage de couleur dans la direction verticale de l'écran. Selon un mode de réalisation de l'invention, on améliore le principe de l'invention tel que présenté sur la figure 3, et on construit le corrélateur 7 de façon que la réduction du niveau de couleur sur l'extrémité antérieure F du signal de chrominance présenté sur la figure 4 D puisse être corrigée Plus spécialement, comme on peut le voir sur le diagramme de forme d'onde de la figure 5 DI, un signal de chrominance d'entrée (figure 5 A) qui n'est pas inclus dans le signal de sortie (figure 5 B) de la ligne 1 à retard de 1 H est directement produit comme signal de sortie D' (figure 5 D') du corrélateur 7 (D'=A) sur l'extrémité antérieure F du signal Un signal de chrominance d'entrée, qui est linéairement corrélé avec les signaux A et B, est obtenu comme signal de sortie intermédiaire du filtre en peigne (D' C) Sur l'extrémité postérieure B du signal, une composante de signal qui n'est pas incluse dans le signal de chrominance d'entrée A, mais qui se trouve dans le signal de sortie retardé B n'est pas produit dans le signal de sortie
(D' = A x C) En résultat, un signal qui est sensiblement iden-
tique au signal de chrominance d'entrée et qui possède un rapport
signal-bruit amélioré est obtenu.
La figure 6 est un schéma de principe d'un circuit d'élimination de bruit selon un mode de réalisation de l'invention, et les figures 7 A à 7 G présentent des formes d'onde permettant
d'expliquer son mode de fonctionnement.
On se reporte aux figures 7 A à 7 G, sur lesquelles on peut voir que le signal retardé de 1 H (figure 7 B) est soustrait
du signal de chrominance d'entrée (figure 7 A) d'une manière ana-
logue à celle présentée sur la figure 5, et il est obtenu un signal de sortie C de filtre en peigne A ce moment, la composante de bruit ou de distorsion (indiquée par de petits repères circulaires sur les figures 7 A à 7 G) qui ne présente aucune corrélation linéaire
et qui appartient au signal de chrominance d'entrée est atténuée.
Si le signal de chrominance d'entrée est le signal de sortie de reproduction d'un magnétoscope, il a été déformé dans une seule direction suivant l'axe d'amplitude par la partie non linéaire du système de conversion électrique-magnétique tête magnétique-bande magnétique Lorsqu'un signal de chrominance est
enregistré par inversion au cours de chaque période de 1 H succes-
sive, il apparalt que la composante de distorsion présente des phases opposées entre lignes successives Par conséquent, on annule la composante de distorsion du signal traité par un filtre
en peigne en prenant la moyenne.
Ensuite, le signal de chrominance A et le signal de sortie C du filtre en peigne sont combinés par intersection logique (fonction ET, A x C), et il est obtenu, comme le montre la figure 7 D, un signal D qui n'introduit pas de brouillage de
couleur sur l'extrémité postérieure B du signal de chrominance.
Si l'amplitude du signal de chrominance d'entrée A est supérieure à celle du signal de sortie C? le signal de sortie du filtre en peigne est produit sous forme du signal de sortie correspondant
à toutes les parties du signal de chrominance d'entrée, à l'excep-
tion de son extrémité postérieure Sur l'extrémité antérieure, il est obtenu un signal de chrominance d'entrée dont le niveau vaut la moitié (6 d B) du niveau initial et dont la composante de
distorsion est atténuée à la moitié de son niveau initial.
Puis, les signaux A et B sont combinés par une opération logique de réunion (fonction OU, A + B), si bien qu'il est obtenu un signal E ne présentant aucune corrélation linéaire
et une composante de distorsion ou de bruit sans corrélation li-
néaire, comme on peut le voir sur la figure 7 E Ensuite, les si-
gnaux E et A sont combinés par une opération logique d'inter-
section (fonction ET, A x E) de façon à produire un signal F comme signal de ligne initiale du signal de chrominance d'entrée et une composante de bruit ou de distorsion sans corrélation linéaire Le signal qui provoque le brouillage de couleur sur l'extrémité postérieure du signal de chrominance d'entrée A est
éliminé.
En dernier lieu, les signaux D et F sont combinés par une opération logique de réunion (fonction OU, D + F) si bien
qu'il est réalisé une correction de niveau sur l'extrémité anté-
rieure et qu'il est produit un signal de sortie G, indiqué sur la figure 7 G Lorsque le signal de sortie G et le signal d'entrée A sont mutuellement comparés, on voit que le signal d'entrée est
directement délivré pour la ligne initiale du signal de chromi-
nance d'entrée, qu'un signal de sortie o le bruit est éliminé
par un filtre en peigne est produit au niveau de la partie inter-
médiaire du signal de chrominance d'entrée, et qu'aucun signal supplémentaire n'est produit pour la ligne suivante après la fin -i 7 Ce chrominance d'entrée Par conséquent, les problèmes rencontrés avec l'utilisation du circuit d'élimination de bruit de la figure 1, à savoir la réduction du niveau de couleur sur l'extrémité antérieure dans la direction verticale d'une image, et le brouillage de couleur sur l'extrémité postérieure, sont éliminés. On va maintenant décrire le mode de réalisation de
l'invention en relation avec le schéma de principe de la figure 6.
Les symboles A à G de la figure 6 correspondant aux formes d'onde présentées sur les figures 7 A à 7 G Comme on peut le voir sur la
figure 6, un signal de chrominance d'entrée est délivré à un cir-
cuit série de lignes, 11 et 12, à retard x via un amplificateur 10.
On notera que T désigne un retard d'une petite durée, et que le signal d'entrée a et les signaux de sortie b et c des lignes 11
et 12 à retard T respectives sont utilisés pour éliminer la dis-
torsion de phase d'une manière décrite ultérieurement Le signal de sortie b de la ligne à retard 11 est utilisé comme signal de ligne principale et est traité par un filtre en peigne constitué
d'une ligne 1 à retard IH, d'un soustracteur 2 et d'un additionneur 13.
Les signaux de sortie C et E respectifs du soustracteur 2 et de l'additionneur 13 du filtre en peigne et les signaux d'entrée a à c sont traités par des corrélateurs 15 à 22, et les opérations
logiques (ET et OU) telles que décrites en relation avec les fi-
gures 7 A à 7 G sont effectuées Puisque chaque corrélateur ne traite que la moitié supérieure ou la moitié inférieure (cycles positif et négatif) de la forme d'onde d'un signal de chrominance d'entrée, il est utilisé deux séries de corrélateurspour traiter les moitiés
respectives de la forne d'onde d'entrée.
Les figures SA et 9 A montrent la configuration de base des corrélateurs 15 à 22 respectifs, et les figures 8 B et 9 B montrent les formes d'onde correspondantes Dans le corrélateur présenté sur la figure SA ou 9 A, qui est un circuit à mélange non
additif (i Ll) les "metteurs, ou collecteurs, d'une paire de ransis-
tors np:, ou pnp: sont connectés en corm un, et le produit Z (résul-
tant de l'opération logique (ET ou OU) des signaux d'entrée X et Y est obtenu sur une résistance RE d'émetteur commun Lorsque le corrdlateur comprend le transistor npn de la figure 8 A, toute partie des signaux d'entrée X et Y oui présente le niveau le plus haut devient le niveau de sortie Par conséquent, le signal de sortie Z du produit de l'opération logique OU, soit X + Y, est obtenu pour la moitié supérieure de la forme d'onde, corme cela est indiqué sur la figure 8 B, tandis que le signal de sortie Z du produit de l'opération logique ET, soit X x Y, est obtenu pour sa moitié inférieure D'autre part, lorsque le corrélateur comprend le transistor pnp de la figure 9 A, toute partie des signaux d'entrée X et Y qui présente le niveau le plus bas devient le
niveau de sortie Ainsi, le signal de sortie Z du produit de l'opé-
ration logique ET, soit X x Y, est obtenu pour la moitié supérieure de la forme d'onde, tandis que le signal de sortie Z du produit de
l'opération logique OU soit X + Y, est obtenu pour sa moitié infé-
rieure.
Chacun des corrélateurs 15 à 22 présentés sur la figure 6 est constituié du circuit de base présenté sur la figure SA ou A Comme le montre la figure 6, le signal d'entrée a et les signaux de sortie b e 5 c du circuit série des lignes 11 et 12 à retard T sont délivrés aux corrélateurs 17 et i 8, lesquels forment les produits de l'opération logique OU, soit a + b + c, pour les moitiés inféricurc et supérieure respectives du signal Bien que
cette opération soit une opération de prétraitement visant à éli-
miner la distorsion de phase, le produit de l'opération logique OU
a + b c ou le produit de l'opération logique ET a b c est consi-
déré comce sensiblement égal au signal de chrominance d'entrée, comme on peut le voir sur la figure 7 A Les signaux de sortie A
des corrélateurs 17 et 18 sont respectivement délivrés aux corréla-
teurs 21 et 22, lesquels combinent par l'opération logique ET ces signaux d'entrée avec le signal de sortie C de filtre en peigne issu du soustracteur 2 Ainsi, les corrélateurs 21 et 22 produisent
des signaux de sortie D = A x C (figure 7 D).
Dans le même temps, le signal de sortie (figure 7 B) de la ligne 1 à retard 1 H du filtre en peigne et le signal b de la ligne principale (=A) sont ajoutés par l'additionneur 13, et il est obtenu un signal E, comme on peut le voir sur la figure 7 E. Le signal E et les signaux a, b et c sont délivrés aux corrélateurs 15
et 16 Pour les moitiés supérieureet inférieure du signal, les cor-
rélateurs 15 et 16 effectuent la fonction logique ET, soit (a b c) x E ou (A x E), et il est obtenu un signal F, conmme on peut le voir sur
la figure 7 F Le signal F et les signaux de sortie D des corréla-
teurs 21 et 22 sont délivrés aux corrélateurs 19 et 20 Pour les moitiés supérieureet inférieuredu signal, les corrélateurs 19 et effectuent l'opération logique OU, soit D + F, et il est obtenu un signal G, comme on peut le voir sur la figure 7 G. Les signaux obtenus à l'aide du traitement ci-dessus
indiqué sont ensuite, via les circuits 23 et 24 de découpage supé-
rieur et inférieur, ajoutés ensemble par un additionneur 25 Le
signal de sortie de l'additionneur 25 est délivré à un filtre passe-
bas 26 en vue de l'élimination des harmoniques.
On va maintenant décrire l'élimination de la distor-
sion de phase De manière générale, un signal de chrominance repro-
duit par un magnétoscope possède une distorsion d'amplitude de + AE et une distorsion de phase de + Q, comme on peut le voir sur la forme d'onde de la figure 10 Ces déformations n'ont pas de corrélation linéaire Si l'on prend la distorsion de phase comme exemple, un signal de chrominance A correspondant à la nième ligne (signal de la ligne n) présenté sur la figure 11 A et un signal A' correspondant à la(n+l)ième ligne (signal de la ligne n+l) présenté sur la figure ll A' ont des distorsions de phase + A Q et -ô Q par rapport à la phase zéro Dans le filtre en peigne de la figure 6, on obtient un signal de sortie de filtre en peigne C, tel que présenté sur la figure 11 C, qui est la moyenne arithmétique des signaux de lignes adjacentes (ligne N et ligne n+l), si bien qu'il est obtenu une corrélation entre le signal retardé de 1 H, que présente la figure ll B, et la ligne n+l de la figure ll A', par laquelle corrélation la distorsion de phase est annulée (en prise
de moyenne).
Lorsque le signal d'entrée A et le signal de sortie de filtre en peigne C sont combinés par l'opération logique ET des corrélateurs 21 et 22 de la figure 6, il est obtenu un signal de sortie logique A x C pour le signal de sortie de filtre en peigne C (ligne en trait interrompu) dans lequel la distorsion de phase est prise en moyenne, comme on peut le voir sur la figure 12 A Pour la nième ligne, la partie droite du signal est éliminée par suite de la distorsion +A O du signal d'entrée A D'autre part, comme on peut le voir sur la figure 12 B, pour la(n+l)ième ligne, la partie gauche
du signal est éliminée en raison de la distorsion -bg du signal.
En d'autres termes, au niveau de la partie intermédiaire du signal, telle que présentée sur la figure 7 G, le signal de sortie de filtre en peigne C ne peut être directement produitmais comporte, en mélange avec lui, la distorsion de phase du signal d'entrée A. Eu égard à ce problème, comme le montre la figure 6, des signaux b et c qui sont légèrement retardés par rapport au
signal d'entrée a sont produits par les lignes à retard 11 et 12.
Les corrélateurs 17 et 18 forment le produit OU logique a + b + c, qui est le signal A Le signal A et le signal de sortie de filtre
en peigne C sont combinés par intersection logique ET dans les cor-
rélateurs 21 et 22 Si t)A Q, le résultat obtenu dans l'opération devient le signal de sortie de filtre en peigne C lui-même, comme
cela est indiqué par les lignes en trait interrompu de la figure 13.
La distorsion d'amplitude + 6 E, indiquée sur la figure 10, est également prise en moyenne et annulée dans le signal de sortie E (figure 7 E)issu de l'additionneur 13 du filtre en peigne de la figure 6 Ainsi, si le produit ET logique a b c est utilisé comme signal A dans l'opération E logique donnant A x E effectuée par les corrélateurs 15 et 16 et si l'amplitude minimale du produit ET logique a b c est ajustée de manière à être supérieure à celle
? 528262
du signal E, un signal de sortie E du filtre, ne comportant aucune distorsion d'amplitude, peut ttre obtenu comme signal de sortie F
d'opération logique ET.
On va maintenant décrire les capacités d'élimination de bruit du circuit de la figure 6 en se reportant à des mesures réelles Le signal de chrominance d'entrée est un signal obtenu
par modulation d'amplitude ou modulation de phase d'une sous-por-
teuse (f)c à 3,58 M Hz comportant une composante de bruit de X(d B) à fm = 7,5 GH, comme on peut le voir sur le spectre de la figure 14 Le rapport des amplitudes du signal de chrominance d'entrée et du signal de sortie de filtre en peigne (c'est-à-dire l'étendue de la distorsion d'amplitude + AE) est fixé à 5:1, et le retard IC des lignes à retard 11 et 12 (c'està-dire l'étendue
de la distorsion de phase + t ) est fixé à 29 ns ( 3,60) On a mesuré.
les niveaux de distorsion de sortie (en modulation d'amplitude et en modulation de phase) tels que présentésdans le tableau ci-dessous,
pour le niveau de bruit ou de distorsion X (d B) du signal d'entrée.
Comme on peut le voir sur le tableau, il est obtenu une forte amélioration du rapport signal-bruit pour les distorsions d'amplitude et de phase Puisque les étendues de + ME et + Ag sont
fixées dans les corrélateurs en vue de l'élimination de la distor-
sion, l'amélioration présente un seuil prédéterminé Ainsi, si la distorsion d'entrée est supérieure à l'étendue ainsi fixée, l'effet
d'élimination de la distorsion se dégrade.
Enfin, on va décrire la configuration des corréla-
teurs de la figure 6 Puisque les moitiés supérieure et inférieure Distorsion d'entrée Niveau de distorsion de sortie
X (d B) modulation amélioration modulation améliora-
d'ampli (d B) de phase tion (d B) tude (d B) (d B)
-10 -16 6 -23 13
-12 -33 21
-14 -30 16 -40 26
-15 -40 25 -52 27
-16 -50 34 l des signaux délivrés aux corrélateurs 15 à 22 ne sont pas symétriques au sens du courant alternatif, le couplage doit se faire pour toutes en courant continu A cet effet, lorsqu'un corrélateur comprend un transistor npn, comme indiqué sur la figure 15, il faut placer un transistor pnp tampon à la sortie de manière à réaliser la compen- sation de température de sa tension base-émetteur VBE Lorsqu'un corrélateur comprend un transistor pnp, il faut lui incorporer un
transistor npn tarpon.
Lors du couplage des corrélateurs, un dispositif de décalage de niveau doit etre présent pour absorber les variations
de la tension base-émetteur VBE' De plus, pour réduire l'effet nui-
sible des variations de la tension base-émetteur VBE, il faut rendre maximal le niveau du signal d'entrée à traiter Si le niveau du signal d'entrée reste haut, mtme sur une partie non linéaire due à la marche en commutation du transistor, la distorsion non linéaire
(bord antérieur ou postérieur du signal) des signaux d'entrée don-
nant des circuits de-découpage 23 et 24 peut être tenue pour négli-
geable vis-à-vis de l'amplitude entière du signal de sortie Par
conséquent, il est possible de simplifier la configuration du cor-
rélateur sans faire appel à un circuit de réaction complexe.
En résumé, selon l'invention, il est possible d'éli-
miner la réduction de couleur sur la partie terminale antérieure dans la direction verticale d'une image et le brouillage de couleur sur la partie terminale postérieure de celle-ci, ces effets étant ordinairement dus au traitement nécessaire à l'élimination des composantes de bruit ou de distorsion au moyen d'un filtre en peigne,
si bien qu'il peut ttre obtenu une image de haute qualité.
Bien entendu, l'homme de l'art sera en mesure d'ima-
giner, à partir du circuit dont la description vient d'être donnée
à titre simplement illustratif et nullement limitatif, diverses
variantes et modifications ne sortant pas du cadre de l'invention.
l 528262

Claims (5)

REVENDICATIONS
1 Circuit d'élimination de bruit possédant un circuit de filtre en peigne destiné à traiter un signal de chrominance
d'entrée et un signal retardé de 1 H, caractérisé en ce qu'il com-
prend: un additionneur ( 13) qui additionne un signal de sortie (b) d'un moyen retardateur ( 11, 12) servant à retarder ledit signal de chrominance d'entrée (a) pendant une durée de retard prédéterminé (t) et un signal (B) retardé de 1 H (H= 63,5 As) dudit signal de sortie, un soustracteur ( 2) qui soustrait dudit signal de sortie (b, c) ledit signal retardé de 1 H, un premier moyen de mélange non additif ( 15, 16) qui mélange de manière non additive ledit signal de chrominance d'entrée (a), ledit signal à retard prédéterminé (b, c) et un signal de sortie dudit additionneur ( 13), un deuxième moyen de mélange non additif ( 17, 18) qui mélange de manière non additive ledit signal de chrominance d'entrée (a) et ledit signal à retard prédéterminé (b, c), un troisième moyen de mélange non additif ( 21, 22) qui mélange de manière non additive le signal de sortie (c) dudit soustracteur ( 2) et le signal de sortie (A) dudit deuxième moyen de mélange non additif ( 17, 18), un quatrième moyen de mélange non additif ( 19, 20) qui mélange de manière non additive le signal de sortie (F) dudit premier moyen de mélange non additif ( 15, 16) et le signal de sortie (D) dudit troisième moyen de mélange non additif ( 21, 22), et un moyen extracteur ( 23, 24) qui extrait un signal de polarité prédéterminée du signal de sortie dudit quatrième moyen
de mélange non additif.
2 Circuit selon la revendication 1, caractérisé en ce que ledit temps de retard prédéterminé (C) est plus court que 1 H. 3 Circuit selon la revendication 2, caractérisé en ce que lesdits premier, deuxième, troisième et quatrième moyens de mélange non additif ( 15 à 22) forment respectivement une paire de
circuits de mélange non additif.
4 Circuit selon la revendication 3, caractérisé en ce
que chaque circuit de ladite paire de circuits de mélange non addi-
tif comporte plusieurs mélangeurs non additifs connectés en série.
Circuit selon la revendication 4, caractérisé en ce que chacun des mélangeurs non additifs connectés en série de l'un
des éléments de la paire de circuits de mélange non additif com-
porte une résistance et une paire de transistors pnp, dont les col-
lecteurs sont connectés entre eux et dont les émetteurs sont con-
nectés entre eux, ladite résistance étant connectée auxdits émet-
teurs en coîmun, chacun des mélangeurs non additifs connectés en série de l'autre élément de ladite paire de circuits de mélange
non additif comportant une résistance et une paire de transis-
tors npn, dont les collecteurs sont connectés-entre eux et dont les émetteurs sont connectés entre eux, ladite résistance étant
connectée auxdits émetteurs de ladite paire de transistors npn.
6 Circuit selon les revendications 2 et 5, caractérisé
en ce que ledit moyen extracteur comporte une paire de sélecteurs ( 23, 24)et un deuxième additionneur ( 25), l'un des sélecteurs de ladite
paire sélectionnant le seul signal de polarité positivepar compa-
raison à un potentiel de polarisation prédéterminé, et l'autre sélectionnant le seul signal de polarité négativepar comparaison audit potentiel, les signaux de sortie de ladite paire de sélecteurs
étant appliqués audit deuxième additionneur ( 25).
7 Circuit selon la revendication 6, caractérisé en ce
que ledit circuit de mélange non additif possédant lesdits tran-
sistors npn est connecté audit sélecteur ( 24) de signal de polarité positive, ledit circuit de mélange non additif possédant lesdits transistors pnp étant connectés audit sélecteur ( 23) de signal de
polarité négative.
FR8309264A 1982-06-03 1983-06-03 Circuit d'elimination de bruit Expired FR2528262B1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57095197A JPS58212289A (ja) 1982-06-03 1982-06-03 ノイズ除去回路

Publications (2)

Publication Number Publication Date
FR2528262A1 true FR2528262A1 (fr) 1983-12-09
FR2528262B1 FR2528262B1 (fr) 1988-03-04

Family

ID=14131022

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8309264A Expired FR2528262B1 (fr) 1982-06-03 1983-06-03 Circuit d'elimination de bruit

Country Status (9)

Country Link
US (1) US4568969A (fr)
JP (1) JPS58212289A (fr)
AT (1) AT387883B (fr)
AU (1) AU571441B2 (fr)
CA (1) CA1213973A (fr)
DE (1) DE3320105A1 (fr)
FR (1) FR2528262B1 (fr)
GB (1) GB2123243B (fr)
NL (1) NL8301983A (fr)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4670775A (en) * 1985-02-14 1987-06-02 Faroudja Laboratories, Inc. Inter-dimensional chrominance noise reduction system
US4672429A (en) * 1985-02-14 1987-06-09 Faroudja Laboratories, Inc. Wide bandwidth chrominance noise reduction system

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2075793A (en) * 1980-04-28 1981-11-18 Sony Corp Vido signal processing circuits

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS54131818A (en) * 1978-04-04 1979-10-13 Sony Corp Disturbing signal deleting device
JPS5545251A (en) * 1978-09-25 1980-03-29 Matsushita Electric Ind Co Ltd Filter circuit
FI69381C (fi) * 1979-05-11 1986-01-10 Rca Corp Signalbehandlingsanordning
US4466016A (en) * 1981-05-27 1984-08-14 Rca Corporation Television signal filtering system

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2075793A (en) * 1980-04-28 1981-11-18 Sony Corp Vido signal processing circuits

Also Published As

Publication number Publication date
FR2528262B1 (fr) 1988-03-04
DE3320105C2 (fr) 1991-10-02
CA1213973A (fr) 1986-11-12
GB2123243A (en) 1984-01-25
GB8315235D0 (en) 1983-07-06
GB2123243B (en) 1985-09-11
DE3320105A1 (de) 1983-12-08
AU1504383A (en) 1983-12-08
US4568969A (en) 1986-02-04
JPS58212289A (ja) 1983-12-09
JPH0378836B2 (fr) 1991-12-16
AT387883B (de) 1989-03-28
ATA204483A (de) 1988-08-15
AU571441B2 (en) 1988-04-21
NL8301983A (nl) 1984-01-02

Similar Documents

Publication Publication Date Title
US4096516A (en) Electronic signal processing apparatus
US4223340A (en) Image detail improvement in a vertical detail enhancement system
US4241363A (en) Comb filter circuit
FR2481555A1 (fr) Circuit de traitement d'un signal video
FR2502879A1 (fr) Circuit de traitement d'un signal de sous-porteuse couleur
FR2522234A1 (fr) Recepteurs numeriques de television
JPS60216675A (ja) デジタル信号処理装置
FR2504342A1 (fr) Dispositif de traitement du detail horizontal et vertical de l'image dans un signal de television en couleurs
GB2133654A (en) Video signal record/playback device
FR2509547A1 (fr) Circuit de filtre
FR2679088A1 (fr) Circuit d'elimination des bruits pour un recepteur de television.
EP0103339A1 (fr) Procédé de brouillage d'images de télévision et dispositif de déchiffrage d'images ainsi brouillées
FR2561479A1 (fr) Dispositif pour corriger des erreurs dans les transitions d'un signal de couleur
FR2546689A1 (fr) Convertisseur analogique-numerique comprenant deux sources de signaux de tremblotement
FR2499343A1 (fr) Filtre numerique de chrominance pour un systeme de television a composantes numeriques et procede de filtrage utilisant ce filtre
JPH05115072A (ja) 相関適応型輝度及び色信号分離回路
FR2528262A1 (fr) Circuit d'elimination de bruit
FR2508265A1 (fr) Circuit de desaccentuation video
FR2633478A1 (fr) Demodulateur a une frequence inferieure a la frequence de nyquist pour un recepteur de television
FR2475337A1 (fr) Camera de television comportant un capteur d'image en technique etat solide
FR2530908A1 (fr) Circuit d'amelioration du rapport signal/bruit pour un signal video en couleurs
EP0206881B1 (fr) Dispositif de correction de contours dans une image et utilisation d'un tel dispositif dans une caméra de télévision couleur
JPH07212622A (ja) 垂直輪郭補正回路
EP0149378B1 (fr) Procédé et circuit de démodulation des signaux de chrominance dans un système de télévision de type PAL
CH500643A (fr) Installation d'enregistrement et de reproduction magnétique sur bande de signaux de télévision

Legal Events

Date Code Title Description
ST Notification of lapse