FR2474789A1 - Recepteur comportant un circuit chercheur d'emetteur - Google Patents

Recepteur comportant un circuit chercheur d'emetteur Download PDF

Info

Publication number
FR2474789A1
FR2474789A1 FR8101379A FR8101379A FR2474789A1 FR 2474789 A1 FR2474789 A1 FR 2474789A1 FR 8101379 A FR8101379 A FR 8101379A FR 8101379 A FR8101379 A FR 8101379A FR 2474789 A1 FR2474789 A1 FR 2474789A1
Authority
FR
France
Prior art keywords
signal
delay
circuit
time
receiver
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8101379A
Other languages
English (en)
Other versions
FR2474789B1 (fr
Inventor
Derk Jan Chris Wassink
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Koninklijke Philips NV
Original Assignee
Philips Gloeilampenfabrieken NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Philips Gloeilampenfabrieken NV filed Critical Philips Gloeilampenfabrieken NV
Publication of FR2474789A1 publication Critical patent/FR2474789A1/fr
Application granted granted Critical
Publication of FR2474789B1 publication Critical patent/FR2474789B1/fr
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J7/00Automatic frequency control; Automatic scanning over a band of frequencies
    • H03J7/18Automatic scanning over a band of frequencies
    • H03J7/20Automatic scanning over a band of frequencies where the scanning is accomplished by varying the electrical characteristics of a non-mechanically adjustable element
    • H03J7/28Automatic scanning over a band of frequencies where the scanning is accomplished by varying the electrical characteristics of a non-mechanically adjustable element using counters or frequency dividers
    • H03J7/285Automatic scanning over a band of frequencies where the scanning is accomplished by varying the electrical characteristics of a non-mechanically adjustable element using counters or frequency dividers the counter or frequency divider being used in a phase locked loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J7/00Automatic frequency control; Automatic scanning over a band of frequencies
    • H03J7/18Automatic scanning over a band of frequencies
    • H03J7/183Automatic scanning over a band of frequencies combined with selection between different stations transmitting the same programm, e.g. by analysis of the received signal strength

Landscapes

  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)
  • Circuits Of Receivers In General (AREA)

Abstract

DANS UN RECEPTEUR COMPORTANT UN CIRCUIT CHERCHEUR D'EMETTEUR AU MOYEN DUQUEL UN GROUPE DE DONNEES D'ACCORD 39 OU 41 CORRESPONDANT A DES EMETTEURS DETERMINES PEUT ETRE RECHERCHE A L'AIDE D'UN COMMUTATEUR DE SELECTION DE GROUPE 43, 45, UN CIRCUIT DE RETARD DE DEMARRAGE DEPENDANT DE L'ALLURE DE L'INTENSITE DU CHAMP 61 EST UTILISE POUR RETARDER LE DEMARRAGE D'UNE OPERATION DE RECHERCHE PAR RAPPORT A UNE DIMINUTION DE L'INTENSITE DU CHAMP EN VUE D'EVITER UN DEMARRAGE TROP FREQUENT D'UNE OPERATION DE RECHERCHE. APPLICATION : AUTO-RADIO.

Description

"Récepteur comportait un circuit chercheur d'émetteur"
La présente invention concerne un récep-
teur comportant un circuit chercheur d'émetteur servant à accorder le récepteur chaque fois sur une donnée d'accord suivante provenant d'un groupe de données d'accord stockées dans un circuit de mémoire, ce circuit chercheur d'émetteur pouvant faire démarrer une opération de recherche sous l'influence d'un signal de démarrage qui dépend de l'intensité de champ d'un émetteur reçu et qui est produit lors d'une intensité de champ trop faible de cet émetteur reçu, ce récepteur étant en outre pourvu d'un circuit de retard de signal de démarrage à temps de retard réglable pour retarder le signal de démarrage en fonction de l'allure du signal
d'intensité de champ.
La demande de brevet français N0 2.y3.560 (PHF 77518) décrit un récepteur du type mentionné plus haut. Une opération de recherche de ce récepteur est
mise en route lorsque l'intensité du champ d'un émet-
teur sur lequel le récepteur est accordé tombe en dessous d'une valeur déterminée. C'est principalement lorsqu'un tel récepteur est utilisé dans un véhicule qu'en fonction de la vitesse d'avancement de ce véhicule l'opération de recherche est mise en route soit trop souvent (à savoir à petite vitesse), soit trop peu souvent (à
savoir à grande vitesse).
L'invention vise à éviter cet iMOnvénient.
C'est pourquoi un récepteur du type mentionné dans le préambule et conforme à l'invention est caractérisé en ce que pour régler le temps de 3o retard, le circuit de retard du signal de démarrage est commandé par un circuit de commande qui augmente le temps de retard chaque fois que l'intensité de champ a été trop faible d'au moins le temps de retard réglé pendant un intervalle de temps fixe au terme de l'opération de recherche précédente et qui diminue le - 2 - temps de retard réglé chaque fois que, pendant cet intervalle de temps, il n'y a pas eu d'augmentation
du temps de retard.
L'invention sera expliquée ci-après avec référence aux dessins annexés, dans lesquels: la Fig. 1 est un schéma synoptique d'un récepteur conforme à l'invention, et la Fig. 2 est également un schéma aMnCPUtQCe d'un circuit possible pour un récepteur conforme à
l'invention au moyen duquel un retard de signal dépen-
dant de l'allure de l'intensité du champ peut être obtenu. Aux dessins, les détails qui n'ont pas d'importance pour la compréhension de l'invention n'ont
pas été représentés.
Sur la Fig. 1, -un signal d'antenne est amené à une entrée 1 d'un étage haute fréquence et mélangeur 3 du récepteur et un signal provenant d'un
oscillateur 7 est amené à une entrée 5 de cet étage.
Un signal de moyenne fréquence est obtenu d'une sortie 9 de l'étage haute fréquence et mélangeur 3 et est
amené à un amplificateur de moyenne fréquence 11.
L'oscillateur 7 fait partie d'un circuit
de synthèse de fréquence qui est accordé par applica-
tion à une combinaison d'entrées 13 d'un diviseur de fréquence 15, d'une donnée d'accord ayant la forme d'un code numérique au moyen duquel est établi le nombre par lequel le diviseur 15 divise la fréquence d'un signal provenant de l'oscillateur 7 et amené à une entrée 17. A partir d'une entrée 19 du diviseur de fréquence 15, on obtient un signal dont la fréquence est déterminée par la fréquence de l'oscillateur et par le nombre formant le diviseur du diviseur 15. Ce signal est comparé dans un détecteur de phase 21 à un signal de référence provenant d'un oscillateur de référence 23 et y est rendu égal en fréquence et en phase par un signal de réglage provenant d'une sortie de signal de réglage 25 du détecteur de phase 21 et appliqué à une entrée de signal de réglage 27 de o5 l'oscillateur 7. Le récepteur est de cette façon accordé
sur une fréquence déterminée par la donnée d'accord.
La donnée d'accord amenée à la combi-
naison d'entrées 13 du diviseur de fréquence 15 provient d'une combinaison de sorties 29 ou 31 d'un circuit de mémoire 33 qui peut être connecté, par l'intermédiaire d'un circuit-porte 35 ou 37, à la combinaison d'entrées
13 du diviseur de fréquence 15.
Le circuit de mémoire 33 comporte deux mémoires circulantes 39, 41 qui contiennent chacune un groupe de données d'accord et qui, sous l'influence d'une impulsion d'horloge à amener à une entrée 43, peuvent présenter chaque fois une autre donnée d'accord à chacune des combinaisons de sorties 29, 31. Les données d'accord d'un groupe sont, par exemple, choisies telles qu'elles peuvent accorder le récepteur sur des émetteurs qui ont un même caractère, comme, par
exemple, des émetteurs qui émettent un même programme.
Les circuits-portes 35, 37 permettent de sélectionner la mémoire circulante et donc le groupe à partir duquel les données d'accord-sont amenées au diviseur de fréquence 15. Cette sélection s'effectue au moyen d'un signal de commutation provenant d'un interrupteur 43 ou 45 d'un dispositif de commande 47 lorsque l'interrupteur en question est fermé. Une porte OU 48 assure qu'une porte ET 49 reçoive un signal, de sorte que des impulsions d'horloge provenant d'un générateur de signaux d'horloge 51 sont transmises, par l'intermédiaire de cette porte ET 49, à l'entrée 42 du circuit de mémoire 33 lorsqu'à la troisième entrée de la porte ET 49 est amené un signal d'état de réception qui correspond à un logique. Ce signal provient d'une
porte ET 53 comportant des entrées avec inversion.
Par la fermeture d'un des interrupteurs 43 ou 45 est alors mise en route une opération de recherche par laquelle les données d'accord provenant. d'un groupe accordent le récepteur successivement sur des
fréquences correspondant à ces données d'accord.
L'opération de recherche s'arrête lorsque le signal d'état de réception provenant de la porte ET 53
devient un zéro logique.
La formation du signal d'état de
réception à la sortie de la porte ET 53 sera mainte-
nant examinée. L'étage de moyenne fréquence 11 fournit, à la réception d'un signal d'émetteur, un signal de moyenne fréquence à un détecteur d'amplitude 54 et
à un détecteur de fréquence 55. Le détecteur d'ampli-
tude 54 comporte une sortie 57 qui produit un signal de moyenne fréquence redressé à une entrée-59 d'un
circuit de retard 61 dépendant de l'allure de l'inten-
sité du champ. Ce circuit de retard 61 retarde les flancs descendants dans le signal à la sortie 57 du détecteur d'amplitude 54 et y laisse passer les flancs montants sans les retarder. Le retard des flancs descendants dépend de l'allure de l'intensité
du champ et sera expliqué plus en détail avec réfé-
rence à la Fig. 2.
A une sortie 63 du circuit à retard 61 est engendré un signal logique qui sera qualifié ci-après de signal a. Le signal a présente une valeur logique un lorsque l'émetteur reçu à une intensité de champ suffisante et tombe dans la bande passante de l'amplificateur de moyenne fréquence 11. Lorsque le récepteur est un récepteur émettant en modulation de fréquence, la bande passante est large et le signal - 5- a passera très rapidement sur un lorsqu'un tel émetteur
est reçu.
Le signal a à la sortie 63 du circuit de retard 61 est en outre amené, par l'intermédiaire (5 d'un circuit quelque peu intégrateur formé par une résistance 67 et un condensateur 69, à une entrée 71 d'un limiteur 73. Le limiteur 73 fourni à une sortie un signal logique qui sera qualifié de signal b et qui est amené à une entrée avec inversion d'une porte ET 77. Ce signal b est quelque peu retardé dans
sa totalité par rapport au signal a.
La porte ET 77 donne maintenant un signal ab' qui, en raison de l'inversion à l'entrée de la porte ET 53, bloque cette porte ET 53 chaque fois pendant un court laps de temps immédiatement après l'apparition d'un flanc positif dans le signal a, de sorte que la porte ET 49 se bloque et arrête une opération de recherche du. récepteur pendant ce
court laps de temps.
Le détecteur de fréquence 55 comporte deux sorties 81, 83 auxquelles apparaissent des signaux débarrassés des composantes de courant alternatif indésirables. Ces signaux ont une polarité opposée par rapport à un niveau de référence et présentent la forme S ccenoe en fonction de la fréquence. Ils sont amenés par l'intermédiaire de deux diodes 85, 87 à un limiteur 91 qui fournit à une sortie 93 un signal logique qui sera qualifié de signal c et qui est égal à un en dehors du domaine 3 de passage de l'amplificateur de moyenne fréquence, 11 ainsi que dans un domaine de fréquence très restreint centré sur la fréquence moyenne. Ce signal.c est amené à une porte ET 94, de même que
le signal a.
La porte ET 94 produit un signal _6 _ logique ac qui est amené à une autre entrée avec inversion de la porte ET 53 et à un interrupteur 95
dans un trajet de signal de basse fréquence du récep-
teur qui va d'une sortie 96 du détecteur de fréquence
55 vers un élément de restitution 97.
Le signal logique ac provenant de la porte ET 94 passe à un lorsqu'un émetteur reçu, alors
qu'une opération de recherche est arrêtëe temporaire-
ment par le signal ab', à la fréquence correcte et forme un signal d'arrêt définitif par le fait que la porte ET 53 et, par conséquent, la porte ET 49,
restent alors bloquées. Le canal son est alors inter-
connecté par l'interrupteur 95. Si l'émetteur reçu n'a pas la fréquence correcte, le signal ac reste nul et l'opération de recherche est immédiatement remise
en route après le passage à zéro du signal ab'.
La porte ET 53 donne un signal logique (ac)'.(ab') = a'+bc' qui forme le signal d'état de réception à propos duquel l'arrêt d'une opération
de recherche d'émetteur sur un émetteur reçu d'inten-
sité de champ suffisante et de fréquence correcte a été décrit plus haut. Ceci est donc provoqué par le
flanc devenant positif non retardé du signal a.
La remise en route d'une opération de recherche lors de la diminution de l'intensité de champ jusqu'à une valeur inférieure à une valeur déterminée est provoquée par un flanc devenant négatif du signal a qui passe d'un un à zéro. Le signal de sortie a' + bc' de la porte ET 53 passe alors à un 3 et étant donné qu'un des interrupteurs 43, 45 est encore fermé, des impulsions d'horloge passent par la porte ET 49 et provoquent une opération de recherche. Les flancs devenant négatifs dans le signal a apparaissent, comme mentionné plus haut,
avec retard par rapport aux moments auxquels l'inten-
sité du champ de l'émetteur reçu tombe en dessous d'une valeur déterminée. Ce résultat peut être atteint au moyen du circuit 61 qui sera décrit plus loin. 0.5 Il est clair que le récepteur peut aussi convenir en outre, le cas échéant, pour un accord sur d'autres données d'accord que celles provenant du circuit de mémoire 33. Ceci est illustré aux dessins
par des traits pointillés.
Bien que dans le récepteur de cette forme d'exécution, un circuit de synthèse de fréquence équipé d'un diviseur réglable soit prévu, il va de soi qu'un autre type de circuit de synthèse de
fréquence peut aussi être utilisé.
Diverses fonctions dans le récepteur
qui sont remplies simultanément dans l'exemple repré-
senté peuvent, bien entendu, aussi être remplies de manière séquentielle, par exemple lorsque le récepteur
est équipé d'un microprocesseur.
Bien que le circuit chercheur d'émetteur décrit convienne particulièrement pour des récepteurs de radio en fréquence modulée et en particulier pour des récepteurs montés sur véhicules, le domaine d'utilisation n'y est pas limité car ce circuit permet aussi d'améliorer les récepteurs installés dans des
appareils d'aviation.
Il est clair, en outre, que diverses autres combinaisons de portes, de circuits détecteurs et de limiteurs sont possibles pour remplir les
fonctions de l'invention. Le signal d'état de récep-
tion ou ses parties constitutives peuvent, par exemple, être combinés d'autres manières avec les autres signaux qui sont amenés à la porte ET 49 et à la
porte OU 48.
A tit11 de détecteur de fréquence, on peut utiliser tout détecteur qui permette d'établir avec précision une donnée de fréquence sans moyens
limitant la bande passante.
Le circuit de mémoire du récepteur peut, le cas échéant, comporter un ou plusieurs groupes de
données d'accord.
Pour l'utilisation du retard dépendant de l'allure de l'intensité de champ dans le signal de démarrage, l'opération d'arrêt temporaire décrite et la remise en route à la réception d'un émetteur présentant une fréquence indésirable ne sont pas indispensables et peuvent être négligées, de sorte que dans ce cas, le cas échéant, une simple valeur inverse du signal a peut servir de signal d'état de
réception.
Il est en outre possible de traiter les flancs descendants et montants du signal a dans des circuits séparés et de les amener, sous la forme de signaux de démarrage et d'arrêt séparés, à une mémoire de démarrage-arrêt qui peut fournir le
signal d'état de réception.
Sur la Fig. 2, on utilise pour des
éléments correspondants les mêmes chiffres de réfé-
rence que sur la Fig. 1. A l'entrée 59 du circuit de retard 61 est amené le signal dépendant de l'intensité du champ, qui est converti par un limiteur 101 en un signal logique p qui a une valeur un lors d'une
intensité de champ suffisante pour une bonne récep-
tion et une valeur zéro lors d'une intensité de
3 champ insuffisante.
Le signal logique p est amené par l'intermédiaire d'un inverseur 102 à une entrée de commande 103 d'un premier compteur 105 et directement à une entrée de mise à un 107 d'une bascule 109, ainsi
qu'à une entrée de remise à zéro 113 du premier comp-
_ - _PHN.9675
6.1.81
teur 105. Le premier compteur 105 reçoit, en outre, à une entrée 115, des impulsions d'horloge provenant d'un générateur de signaux d'horloge 117 et comporte
quatre sorties 119, 121, 123, 125.
o5 Lorsque le signal logique p est un un,
le premier compteur 105 est maintenu à zéro par l'inter-
médiaire de l'entrée 113 et le signal p inversé à l'entrée de commande 103 bloque une opération de comptage. Chacune des sorties 119, 121, 123, 125 est alors à zéro. Ces sorties sont connectées à une entrée d'une porte ET 127 ou 129, 131, 133 dont les sorties sont connectées à des entrées d'une porte OU dont la sortie est connectée à une entrée de remise à zéro 137 de la bascule 109. Cette entrée de remise à zéro 137 est donc aussi à zéro et une sortie 139 de la bascule 109 fournit un signal qui est à la valeur un et est amené à la sortie 63 dont est obtenu le signal a qui a alors la valeur un. Une autre sortie 140 de la bascule 109 est alors à la
valeur zéro.
Si le signal p passe à la valeur zero à la suite d'une diminution de l'intensité du champ, le premier compteur 105 commence à compter,parce qu'il n'est plus bloqué par le signal présent à l'entrée 103, qui est maintenant à la valeur un et parce que le signal de remise à zéro à l'entrée 113 est passé à la valeur zéro. Lorsque le signal p est
resté à la valeur zéro pendant une période suffisam-
ment longue, les sorties 119, 121, 123, 125 du premier compteur 105 passent successivement à la valeur un après un laps de temps qui est respectivement de L, 2L, 4, 8Z et 16 L, une valeur favorable de pouvant être choisie entre environ 10 millisecondes
et 100 millisecondes, de préférence d'environ 50 milli-
secondes, correspondant, par exemple, à quatre impul-
- 10 -
sions d'horloge.
Les portes ET 127, 129,131, 133 sont commandées par un deuxième compteur 141 qui peut passer dans des positions moins un, zéro, un ou deux. Pour Q5 une position moins un, une sortie 143 de ce compteur est à une valeur logique un, de même qu'une sortie , tandis qu'une sortie 147 est à la valeur logique zéro. Pour une position zéro, les sorties 143, 145, 147 sont à la valeur logique zéro, pour une position un, la sortie 145 est à la valeur logique un et les sorties 143 et 137 sont à la valeur zéro et pour une position deux, les sorties 145 et 147 sont à la
valeur un et la sortie 143 à la valeur zéro.
La sortie 143 du deuxième compteur 141 est connectée à une autre entrée de la porte ET 127 et à des entrées avec inversion des portes ET 129,
131 et 133. Les sorlies 145 et 147 du deuxième comp-
teur 141 sont conni--ctées respectivement à une première et à une deuxième entrée d'une porte ET 149 dont la sortie est connectée à une autre entrée de la porte ET 133, à une première entrée et à une deuxième entrée avec inversion d'une porte ET 151 dont la sortie est connectée à une autre entrée de la porte ET 131 et à une première entrée avec inversion et une seconde entrée avec inversion d'une porte ET 153 dont la sortie est connectée à une autre entrée de
la porte ET 129.
La sortie de la porte ET 127 passe ainsi à la valeur un lorsque la position du deuxième compteur 141 est la position moins un et que la sortie 119 du premier compteur 105 est à la valeur un. La sortie de la porte ET 129 passe à la valeur un lorsque la position du deuxième compteur 141 est la position zéro et que la sortie 121 du premier compteur 105 est à la valeur un. La sortie de la porte ET 131 passe à
- 11 -
la valeur un lorsque la position du deuxième compteur 141 est la position un et que la sortie du premier compteur est à la valeur un et la sortie de
la porte ET 133 passe à la valeur un lorsque la posi-
tion du deuxième compteur est la position deux et que la sortie 125 du premier compteur 105 est à la
valeur un. C'est le cas un laps de temps respective-
ment de t, 2e, 4., 8sr, 16 t après le passage
du signal p à la valeur zéro.
La sortie de la porte OU 135 passe ainsi à la valeur un, un laps de temps respectivement de t 2 4, t t, 8 L' ou 16,, en fonction de la position du deuxième compteur 141, après que le signal p soit passé à la valeur zéro. L'entrée 107 de la bascule 109 avait déjà été amenée à zéro parce que le signal p était passé à la valeur zéro, de sorte que la sortie 139, de la bascule 109 passe à zéro après un temps égal à L, 2V, 4', 8Zt, 16c après le passage à la valeur zéro du signal p. Un retard du démarrage d'une GO opération de recherche apparaît donc et dépend de
l'état du deuxième compteur 141.
Si le signal p passe maintenant à nou-
veau à la valeur un, le premier compteur 105 est immobi-
lisé par l'intermédiaire de l'entrée 103 et est mis à zéro par l'intermédiaire de l'entrée 113, de sorte que l'entrée 137 de la bascule 109 passe à zéro et l'entrée 107 à un. La sortie 139 passe immédiatement à un lorsque le signal p passe à un et l'opération de
recherche peut être arrêtée sans retard.
Si le signal p reste à zéro pendant un laps de temps inférieur à X *, oh X est déterminé par la position du deuxième compteur 141, le signal a à la sortie 139 de la bascule 109 reste à la valeur un et aucun démarrage de l'opération de recherche n'a
lieu.
- 12 -
On examinera maintenant la manière selon laquelle la position du deuxième compteur 141, qui, comme décrit plus haut, détermine le retard d'un démarrage d'une opération de recherche, est influencée par l'allure du signal p et ainsi de l'allure de
l'intensité de champ d'un émetteur reçu.
Le-deuxième compteur 141 comporte une entrée d'addition 157 qui est connectée à une sortie d'une porte ET 159 dont une entrée est connectée à la sortie 140 de la bascule 109, et une entrée de soustraction 161 qui est connectée à une sortie d'une porte ET 163. La sortie de la porte ET 159 ne peut pas
passer à la valeur logique un et la position de comp-
tage ne peut donc plus augmenter lorsqu'une entrée avec inversion de la porte ET 159 qui est connectée à la sortie de la porte ET 149 a une valeur logique un, c'est-à-dire lorsque la position de comptage la plus élevée, qui est dans ce cas égale à deux, est atteinte. La sortie de la porte ET 161 ne peut pas passer à la valeur un lorsque la position de comptage
la plus basse, qui est dans ce cas égale à moins un -
et pour laquelle la sortie 143 du compteur 141 est à la valeur un, est atteinte, de sorte que la position
de comptage ne peut plus diminuer davantage.
De plus, le fait que le deuxième comp-
teur 141 compte ou décompte est déterminé par un signal provenant d'une sortie 165 d'un commutateur à-temps 167 dont une entrée 169 est connectée, par 1'iitermédiare d'un condensateur 171, à la sortie 140 de la bascule 109 et, par l'intermédiaire d'un condensateur 173 et d'un circuit à retard 175, à un interrupteur 176 qui est connecté aussi à une tension positive. L'entrée 169 est en outre mise à la masse par l'intermédiaire
d'une résistance 174. L'interrupteur 176 est un inter-
rupteur à fermeture/ouverture pour la tension d'alimen-
- 13 -
tation du récepteur. La sortie 165 de l'interrupteur à temps 167 est connectée directement à une entrée de la porte ET 159, et, par l'intermédiaire d'un
inverseur 177, à une entrée de la porte ET 163.
0o5 L'interrupteur à temps 167 maintient sa sortie 165 à un haut niveau pendant un temps qui peut être compris entre 2 et h minutes, de préférence d'environ 1 minute, après qu'un flanc positif soit apparu à son entrée 169, donc après que le signal a Q soit passé pour la dernière fois à la valeur un et
que le signal p ait présenté une diminution d'intensi-
té de champ d'une durée supérieure à X -Z.
Le deuxième compteur 141 est mis à zéro par tm signal appliqué à une entrée de retour à zéro 179 de ce compteur. Ce signal apparatt lorsque, par l'internediaire de l'interrupteur 176 qui est
fermé lors de l'r;clîclehnent du r6cep-elur, par l'in-
termiédiaire dtu circuit de retard 175 et d'un réseau diff6renciateur comnportant un condensateur 183 et
une rcsistanlce 185, une tension positive est passa-
g&rement appliquée à l'entrée de remise à zéro 179
du uxibme compteur 141.
Chaque fois que le signal à la sortie de la bascule 109 passe de zéro à un dans la minute
après le démarrage de l'interrupteur à temps 167 provo-
qué par une opération de recherche précédente, c'est-
à-dire à chaque nouvelle opération de recherche exé-
cutée dans ce temps après une opération de recherche précédente, donc chaque fois que l'intensité de champ est restée insuffisante pendant cette minute pour une durée supérieure à XZ, la position du compteur 141 augmente d'une unité et le retard lors du démarrage d'une opération de recherche augmente. Le retard lors du démarrage d'une opération de recherche dépend donc de la durée de la diminution de l'intensité du champ
_ 14 -
et de la fréquence à laquelle les diminutions de
l'intensité du champ apparaissent.
Si, pendant les 2 minutes après qu'une diminution d'intensité du champ qui a provoqué une opération de recherche, aucune nouvelle diminution ne provoque une opération de recherche, la sortie 165 de l'interrupteur à temps 167 passe à zéro et peut devenir active par l'intermédiaire de l'inverseur 177
et de la porte ET 163 qui assure le décomptage.
La porte ET 163 reçoit à une autre
entrée et par l'intermédiaire d'un réseau différencia-
teur comportant un condensateur 186 et une résistance 187, un signal d'un inverseur 188 qui transforme une impulsion de sortie positive d'un multivibrateur
monostable 189 en une impulsion négative. Le multi-
vibrateur monostable 189 est mis en route par un flanc devenu négatif d'un signal de sortie d'un deuxième interrupteur à temps 191. L'interrupteur à temps 191 reçoit un signalde sortie d'une porte OU 193 dont une entrée est connectée, par l'intermédiaire d'un montage différenciateur formé d'un condensateur 195 et d'une résistance 197, à la sortie de l'inverseur 177 et une autre entrée, à une sortie d'une porte ET 199 dont une entrée est à nouveau connectée à la sortie de l'inverseur 177 et dont une autre entrée est connectée à la sortie de l'inverseur 188. = Le deuxième interrupteur à temps 191 est mis en route par un flanc positif à la sortie du réseau différenciateur 195, 197. Ce flanc apparaît 3 0 lorsque le signal de la sortie de l'inverseur 177 devient positif. Par l'intermédiaire de la porte OU 197, ce flanc est amené à l'interrupteur à temps 191 dont la sortie reste alors à la valeur un pendant 1 à 10 minutes et de préférence pendant environ 2 MN3ltfe
puis lors du retour vers zéro, fait démarrer le multi-
- 15- vibrateur monostable 189 qui produit une impulsion positive qui est convertie, par l'intermédiaire de l'inverseur 187, en une impulsion négative dont le flanc postérieur positif diminue la position du o5 deuxième compteur 141 d'une unité et fait redémarrer
le deuxième interrupteur à temps 191 par l'intermé-
diaire de la porte ET 199 et de la porte OU 193, de sorte que cet interrupteur fournit une impulsion à l'entrée de soustraction 161 du deuxième compteur 141, chaque fois après 2 minutes, aussi longtemps qu'aucune interruption de l'intensité de champ n'apparaît et que le premier interrupteur à temps 167 fournit donc un signal de sortie zéro qui, par l'intermédiaire de l'inverseur 177, maintient les entrées correspordantes des portes ET 163 et 199 sur un. La position du deuxième compteur 141 peut ainsi diminuer jusqu'à sa valeur la plus basse moins un, grâce à quoi la
porte ET 163 et à nouveau bloquée par le signal prove-
nant de la sortie 143 du deuxième compteur 141.
Lors de l'utilisation d'un circuit de retard décrit plus haut dépendant de l'allure de l'intensité de champ dans un autoradio, les propriétés de recherche de l'autoradio s'adaptent automatiquement d'une manière favorable à la vitesse à laquelle le véhicule se déplace. La durée des diminutions de l'intensité du champ paraît notamment être à peu près
inversement proportionnelle à la vitesse du véhicule.
Le circuit se règle automatiquement, lors d'une vitesse élevée du véhicule, sur un temps de retard et de démarrage plus court que pour une vitesse peu élevée. Dans la forme d'exécution décrite, seules des diminutions de l'intensité du champ qui mènent à une opération de recherche, par conséquent des diminutions de l'intensité du champ qui durent _16 _ plus longtemps qu'un temps de retard de démarrage réglé, X -, ont une influence sur ce temps de retard de démarrage. Ce temps de retard de démarrage est augmenté lorsque la fréquence de ces diminutions 5 d'intensité de champ est supérieure à environ une diminution par minute et est diminué lorsque cette
fréquence est inférieure à environ 1 par 2 minutes.
Il est clair que bien qu'une adaptation avantageuse pour un autoradio soit obtenue en tenant compte de la 0Q manière décrite plus haut de la durée ainsi que de la fréquence des diminutions d'intensité de champ, chacun de ces deux critères peut, le cas échéant, aussi être utilisé seul pour adapter les propriétés de
recherche d'un récepteur aux conditions d'utilisation.
L'adaptation peut aussi être obtenue, le cas échéant, au moyen d'unecombinaison d'une fréquence et d'uinie durée des diminutions de l'intensité du champ qui
ont été mesurées indépendamment l'une de l'autre.
Bien que dans le circuit décrit plus
haut pour l'identification de l'allure du signal d'in-
tensité de champ, on utilise les mêmes éléments que pour le retard du signal de démarrage, ceci n'est pas indispensable et les deux éléments peuvent, le
cas échéant, être incorporés à des circuits séparés.
- 17 -

Claims (3)

REVENDICATIONS:
1. Récep:teur comportant un circuit chercheur d'émetteur servant à accorder le récepteur chaque fois sur une donnée d'accord suivante provenant d'un groupe de données d'accord stockées dans un circuit de mémoire, ce circuit chercheur d'émetteur pouvant faire démarrer une opération de recherche sous l'influence d'un signal de démarrage qui dépend de l'intensité de champ d'un émetteur reçu et qui est produit lors d'une intensité de champ trop faible de cet'émetteur reçu, ce récepteur étant en outre pourvu d'un circuit de retard de signal de démarrage à temps de retard réglable pour retarder le signal de démarrage en fonction de l'allure du signal d'intensité de champ, caractérisé en ce que pour régler le temps de retard, le circuit de retard du signal de démarrage est commandé par un circuit de commande qui augmente le temps de retard chaque fois que l'intensité de champ a été trop faible d'au moins le temps de retard réglé pendant un intervalle de
temps fixe au terme de l'opération, de recherche pré-
cédente et qui diminue le temps de retard réglé chaque fois que, pendant cet intervalle de temps, il n'y a
pas eu d'augmentation du temps de retard.
2. Récepteur suivant la revendication 1, caractérisé en ce que le temps de retard du circuit de retard de signal de démarrage peut être réglé par le circuit de commande à une valeur qui est un multiple
entier du -temps de retard de référence t.
3. Récepteur suivant la revendication 1, 3 caractérisé en ce que le temps de retard réglé est diminué périodiquement chaque fois après l'intervalle de temps dans lequel aucune augmentation du temps de
retard ne s'est produite.
FR8101379A 1980-01-28 1981-01-26 Recepteur comportant un circuit chercheur d'emetteur Granted FR2474789A1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
NL8000509A NL8000509A (nl) 1980-01-28 1980-01-28 Ontvanger met een zenderzoekschakeling.

Publications (2)

Publication Number Publication Date
FR2474789A1 true FR2474789A1 (fr) 1981-07-31
FR2474789B1 FR2474789B1 (fr) 1984-03-16

Family

ID=19834750

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8101379A Granted FR2474789A1 (fr) 1980-01-28 1981-01-26 Recepteur comportant un circuit chercheur d'emetteur

Country Status (16)

Country Link
US (1) US4378604A (fr)
JP (1) JPS56114431A (fr)
AU (1) AU538969B2 (fr)
BE (1) BE887241A (fr)
BR (1) BR8100416A (fr)
CA (1) CA1171464A (fr)
DE (1) DE3102448C2 (fr)
DK (1) DK32881A (fr)
ES (1) ES498816A0 (fr)
FR (1) FR2474789A1 (fr)
GB (1) GB2068668B (fr)
HK (1) HK27285A (fr)
NL (1) NL8000509A (fr)
SE (1) SE8100424L (fr)
SG (1) SG51684G (fr)
ZA (1) ZA808113B (fr)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL8003087A (nl) * 1980-05-29 1982-01-04 Philips Nv Ontvanger met een zenderzoekschakeling.
JPS57101417A (en) * 1980-12-16 1982-06-24 Mitsubishi Electric Corp Receiver
JPS57129017A (en) * 1981-02-03 1982-08-10 Mitsubishi Electric Corp Receiver
NL8202416A (nl) * 1982-06-15 1984-01-02 Philips Nv Ontvanger voor fm-signalen met opslag van zender status code.
DE3517736A1 (de) * 1985-05-17 1986-12-18 Grundig E.M.V. Elektro-Mechanische Versuchsanstalt Max Grundig holländ. Stiftung & Co KG, 8510 Fürth Mobil einsetzbarer rundfunkempfaenger mit verzoegertem suchlaufstart
JP2541233B2 (ja) * 1987-08-26 1996-10-09 ソニー株式会社 受信電界判別装置
DE3938268C1 (fr) * 1989-11-17 1991-01-31 Grundig E.M.V. Elektro-Mechanische Versuchsanstalt Max Grundig Hollaend. Stiftung & Co Kg, 8510 Fuerth, De
US5471670A (en) * 1993-07-02 1995-11-28 Motorola, Inc. Method for determining communciation resource handoffs
DE19805391A1 (de) * 1998-02-11 1999-08-19 Bosch Gmbh Robert Rundfunkempfangsgerät mit einem Sendersuchlauf
DE202010006707U1 (de) * 2010-05-11 2010-09-30 Becker Flugfunkwerk Gmbh Bedieneinrichtung

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2345649A1 (de) * 1973-09-11 1975-03-20 Philips Patentverwaltung Schaltungsanordnung zur automatischen sendersuche
FR2287825A1 (fr) * 1974-10-07 1976-05-07 Philips Nv Recepteur comprenant un circuit d'accord avec chercheur d'emission
US4011515A (en) * 1975-05-23 1977-03-08 General Electric Company Tunable scanning radio receiver
FR2383560A1 (fr) * 1977-03-09 1978-10-06 Trt Telecom Radio Electr Dispositif de commande de recherche de frequence dans un recepteur radioelectrique mobile par rapport a des stations emettrices
FR2447117A1 (fr) * 1979-01-17 1980-08-14 Philips Nv Recepteur equipe d'un chercheur de stations

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1591144B2 (de) * 1967-11-28 1976-12-16 Gottstein, Dietrich, 8026 Ebenhausen Empfangseinrichtung mit mindestens zwei empfaengerzuegen und einer automatischen umschalteinrichtung

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2345649A1 (de) * 1973-09-11 1975-03-20 Philips Patentverwaltung Schaltungsanordnung zur automatischen sendersuche
FR2287825A1 (fr) * 1974-10-07 1976-05-07 Philips Nv Recepteur comprenant un circuit d'accord avec chercheur d'emission
US4011515A (en) * 1975-05-23 1977-03-08 General Electric Company Tunable scanning radio receiver
FR2383560A1 (fr) * 1977-03-09 1978-10-06 Trt Telecom Radio Electr Dispositif de commande de recherche de frequence dans un recepteur radioelectrique mobile par rapport a des stations emettrices
FR2447117A1 (fr) * 1979-01-17 1980-08-14 Philips Nv Recepteur equipe d'un chercheur de stations

Also Published As

Publication number Publication date
HK27285A (en) 1985-04-12
DE3102448A1 (de) 1981-12-10
ES8202215A1 (es) 1982-01-01
FR2474789B1 (fr) 1984-03-16
AU538969B2 (en) 1984-09-06
SG51684G (en) 1985-03-29
ZA808113B (en) 1982-08-25
JPS6332289B2 (fr) 1988-06-29
DK32881A (da) 1981-07-29
SE8100424L (sv) 1981-07-29
AU6661981A (en) 1981-08-06
GB2068668A (en) 1981-08-12
DE3102448C2 (de) 1983-04-28
GB2068668B (en) 1984-04-18
JPS56114431A (en) 1981-09-09
BE887241A (fr) 1981-07-27
ES498816A0 (es) 1982-01-01
US4378604A (en) 1983-03-29
NL8000509A (nl) 1981-08-17
CA1171464A (fr) 1984-07-24
BR8100416A (pt) 1981-08-11

Similar Documents

Publication Publication Date Title
FR2474789A1 (fr) Recepteur comportant un circuit chercheur d'emetteur
US6445737B1 (en) Digital modulation device in a system and method of using the same
FR2483707A1 (fr) Recepteur equipe d'un circuit chercheur d'emetteurs
FR2482815A1 (fr) Dispositif de codage et de decodage de signaux d'image et de son
FR2479614A1 (fr) Procede de surveillance du taux d'erreurs sur les bits
FR2473824A1 (fr) Procede de commutation entre les recepteurs et les correlateurs d'un systeme de communication et appareil de reception-correlation pour la mise en oeuvre de ce procede
NL7905478A (nl) Tijd-fase herstelschakeling.
EP0037299B1 (fr) Dispositif de synchronisation d'informations numériques transmises par paquets
US4972441A (en) Enhanced pulse time-of-arrival detector
FR2521306A1 (fr) Sonar
EP0205150B1 (fr) Procédé et dispositif de reduction de gigue d'un train numérique synchrone en vue de la récupération de son rythme
US4130724A (en) Data receiver with synchronizing sequence detection circuit
EP0816866B1 (fr) Procédé d'analyse spectrale, notamment pour radioaltimétre de type FM/CW à traitement numérique
FR2497958A1 (fr) Dispositif de determination de l'instant d'arrivee d'impulsions, utilisation dans un equipement de mesure de distances et equipement de mesure comportant un tel dispositif
EP1101316B1 (fr) Procede de recuperation d'horloge lors de l'echantillonnage de signaux de type numerique
FR2562257A1 (fr) Comparateur de phase
FR2638041A1 (fr) Procede et circuit pour creer des impulsions de synchronisation aux frequences h et v d'un appareil video
EP0048200B1 (fr) Dispositif de recherche de la fréquence d'accord d'un récepteur radioélectrique à modulation de fréquence
EP0720290B1 (fr) Circuit de restitution de bits transmis par un signal sériel
JPS642259B2 (fr)
EP0244316B1 (fr) Dispositif de décodage pour code CMI
FR2475319A1 (fr) Recepteur fm avec caracterisation d'emetteur
JPS5816789B2 (ja) 自動選局装置の信号判別回路
CA1287126C (fr) Procede de detection de faux accrochages du signal de reference sur le signal a demoduler en demodulation numerique coherente et dispositif mettant en oeuvre un tel procede
FR2495861A1 (fr) Circuit diviseur electronique a facteur reglable

Legal Events

Date Code Title Description
ST Notification of lapse