FI74862B - Logiskt system foer styrning av en modular multiplexanslutningsenhet i en digitalstation. - Google Patents
Logiskt system foer styrning av en modular multiplexanslutningsenhet i en digitalstation. Download PDFInfo
- Publication number
- FI74862B FI74862B FI801371A FI801371A FI74862B FI 74862 B FI74862 B FI 74862B FI 801371 A FI801371 A FI 801371A FI 801371 A FI801371 A FI 801371A FI 74862 B FI74862 B FI 74862B
- Authority
- FI
- Finland
- Prior art keywords
- interface
- subprocessors
- subsystem
- bus
- control
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q11/00—Selecting arrangements for multiplex systems
- H04Q11/04—Selecting arrangements for multiplex systems for time-division multiplexing
- H04Q11/0407—Selecting arrangements for multiplex systems for time-division multiplexing using a stored programme control
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Exchange Systems With Centralized Control (AREA)
- Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
- Hardware Redundancy (AREA)
Description
75S£71 ro. M1 KUULUTUSJULKAISU n / p s 0
B 1 UTLÄQQN,NQSSKRIFT
^gj c (45) : : ^ /:Λ 3 :a (51) Kv.lk.Vmt.CI.4 H 04 Q 11/01* // H 04 Q 3/5I*
SUO MI-FIN LAND
(Fl) (21) Patenttihakemus - Patentansökning 801371 (22) Hakemispäivä - Ansökningsdag 28.01+ .80
Patentti- ja rekisterihallitus (23) Alkupäivä - Giltighetsdag 28.04.80
Patent- och registerstyrelsen ^41 j Tullut jU|kjSei<si - BUvit offentiig 05.11.80 (44) Nähtäväksipanon ja kuul.julkaisun pvm. - 30.1187
Ansökan utlagd och utl.skriften publicerad * ‘ ' (86) Kv. hakemus - Int. ansökan (32)(33)(31) Pyydetty etuoikeus - Begärd prioritet 04.05.79 Ranska-Frankrike(FR) 7911321 (71) Compagnie Industrielle des Telecommunications Cit-Alcatel, 12, rue de la Baume, Paris, Ranska-Frankrike(FR) (72) Jean Guezou, Lannion, Bernard Le Oieu, Perros Guirec,
Jean-Pierre Martin, Pleumeur Bodou, Ranska-Frankrike(FR) (74) Oy Jalo Ant-Wuorinen Ab (54) Logiikkajärjestelmä aikajakokeskuksen modulaarisen 1injaliitäntäyksikön ohjaamiseksi - Logiskt system för styrning av en modular multiplexans1ut-ningsenhet i en digitaistation
Esillä oleva keksintö koskee logiikkajärjestelmää aikajakokeskuksen modulaarisen Iinjaliitäntäyksikön ohjaamiseksi, joka järjestelmä on yhdistetty keskuksen markkereihin yhteyden ja sen ohjausyksikköön toisen yhteyden kautta, joi- 2 74862 loin linjaliitäntäyksikkö käsittää, täydellisesti varustettuna, parillisen lukumäärän liitäntämoduleja, jolloin logiikkajärjestelmässä on ohjainprosessori, kaksi aliprosessoria, jotka kumpikin ohjaavat puolta liitäntämoduleista ja jotka kumpikin on yhdistetty muistiin, sekä prosessorien välinen liitäntäyksikkö, joka on kytketty ohjainprosessoriin ja kumpaankin aliprosessoriin.
Kuten tunnettua, aikajakokeskus voi olla kytketty sähkömekaanisiin keskuksiin tai aikajakokeskuksiin tai etäällä oleviin keskittimiin, jotka tunnetaan satelliittikeskuksina. Jokaisella keskuksella on oma kellonsa, josta käytetään nimitystä kaukainen kello, joka ei ole paikallisen kellon kanssa samassa vaiheessa eri kellojen ollessa plesiokronisia. Linjan aikavälit on sen vuoksi tahdistettava paikalliseen kelloon ennenkuin kehyslukitussana ja ylikehyslukitussana voidaan tunnistaa ja sen seurauksena kunkin linjan kussakin kehyksessä lähetetty signaali voidaan vastaanottaa.
Linjaliitäntäyksiköitä on kuvattu artikkelissa Feuers-. tein, Jacob, Renoulin, Guezou: "Groupe d'Equipements de synchronisation du systfeme de commutation temporelle Platon" aikakausilehdessä "Commutation et Electronique", n° 34, Juillet 1971, pp. 7-24.
Näitä liitäntäyksiköltä ohjataan loogisilla järjestel-.· millä, joita on kuvattu artikkelissa Jacob, Renoulin, Voyer: : "Concentrateur spatiotemporel 500 abonnds pour systfeme de commutation temporelle Platon E10" aikakausilehdessä "Commutation et Electronique", n° 34, Juillet 1971, pp.
25-47.
Ranskalaisessa patenttihakemuksessa, joka on jätetty samana päivänä kuin esillä olevaa hakemusta vastaava ranskalainen hakemus otsikolla "Dispositif de raccordement de multiplex dans un central de commutation temporelle" (Linjaliitäntäyksikkö aikajakokeskusta varten) on esitetty modulaari-
II
3 74862 nen Iinjaliitäntäyksikkö, jota ohjataan edellä mainitussa artikkelissa kuvatun tyyppisellä loogisella järjestelmällä.
Tunnettujen liitäntälaitteiden ohjauslogiikajärjestelmien haittana on, että ne eivät voi ohjata enempää kuin neljää modulia, mikä asettaa rajoituksia keskuksen sijainnille, koska kaikkien linjojen tahdistamiseksi tarvitaan suuri määrä ohjauslogiikkapiirejä.
Esillä olevan keksinnön tarkoituksena on poistaa linja-liitäntäyksiköiden ohjauksessa käytettävien loogisten järjestelmien haitat.
Esillä olevalle keksinnölle on tunnusomaista, että se sisältää ainakin yhden alijärjestelmän, jossa mainitun oh-jainprosessorin, kahden aliprosessorin, muistien ja liitäntäyksikön ohella on välimuisti, joka on yhdistetty yhteiseen muistiin ja toisaalta aliprosessoreihin väyläliitännänoh-jauspiirin välityksellä ja toisaalta ohjainprosessoriin, ja yhdysliitäntäpiirin, joka on kytketty ohjainprosessoriin ja keskuksen markkereihin ja ohjausyksikköön.
. Keksinnön kohteena on myös ohjauslogiikkajärjestelmä, « jossa on kaksi samanlaista alijärjestelmää, joista kulloinkin toinen on toiminnasa toisen ollesa varalla.
Keksintöä selitetään seuraavassa liittyen sen erääseen « • toteutusmuotoon ja oheistettuun piirustukseen, joka esittää : keksinnön mukaisen ohjauslogiikkajärjestelmän lohkokaaviota.
Kaaviossa on esitetty yksi alijärjestelmä, joka sisältää oh-jainprosessorin M, prosessorien välisen liitäntäpiirin 1, välimuistin 2, väyläliitännänohjauspiirin 3 ja aliprosesso-rit A ja B.
4 74862
Ohjainprosessori M on yhdistetty muistiin 17 ja yhdyslii-täntäpiiriin 18, joka on kytketty keskuksen markkereihin (ei esitetty) yhteyden LU ja ohjausyksikköön yhteyden LC kautta.
Ohjausprosessori M on kytketty väylän 5 välityksellä prosessorien väliseen liitäntäpiiriin 1 ja välimuistiin 2. Prosessorien välinen liitäntäpiiri on kytketty tilajohdoilla 6 ja 6' aliprosessoreihin A ja B. Aliprosessorit A ja B pääsevät yhteiseen muistiin 7 väyläliitännänohjauspiirin 3 avulla. Aliprosesso-ri A on kytketty ohjelmamuistiin 8 ja väylän 10 välityksellä neljään liitäntämoduliin. Aliprosessori B on kytketty ohjelmamuistiin 9 ja väylän 11 välityksellä neljään muuhun liitäntämoduliin. Väyläliitännänohjauspiiri 3 on väylän 12 välityksellä yhteydessä aliprosessoriin A ja väylän 13 välityksellä aliprosessoriin B.
Se on lisäksi yhdistetty väylän 14 välityksellä välimuistiin 2 ja yhteiseen muistiin 7. Yhteinen muisti 7 sisältää työmuisti-alueen ja taulukkoalueen puhelinmerkinannon käsittelemiseksi.
Välimuisti 2 mahdollistaa datan siirron ohjausprosessorin M ja aliprosessorien A ja B välillä väyläliitäntäohjauspiirin 3 kautta.
Ohjausprosessori M ja aliprosessorit A ja B ovat samanlaisia. Muistit 7,8,9 ja 17 ovat samanlaisia.
Kun luotettavuussyistä käytetään toista esitetyn kanssa identtistä ohjauslogiikkajärjestelmää, se ohjaa samoja liitäntä-moduleita kuin kuviossa, esitetyt prosessorit A ja B. Ohjauslogiik-ka-alijärjestelmät eivät siten toimi samanaikaisesti, vaan kuviossa esitetty valintapiiri 4 suorittaa niiden välisen vaihtokytken-nän. Valintapiiri on yhdistetty kumpaankin ohjainprosessoriin. Kuviossa on esitetty yhteys 15 toisen alijärjestelmän prosessoriin (ei esitetty). Kummankin alijärjestelmän välimuisti 2 on kytketty toisen alijärjestelmän vastaavaan muistiin väylän 16 välityksellä.
Väyläliitännänohjauspiirillä 3 on kaksi tehtävää: Sen ensimmäisenä tehtävänä on muodostaa aikaviiveet kummallekin prosesseista A ja B. Sen toisena tehtävänä on kummankin aliprosessorin osoiteväylän ja dataväylän kytkentä yhteiseen muistiin 7.
Aikaviiveet muodostetaan aliprosessoreilta saadun datan perusteella. Prosessorien välinen liitäntäyksikkö voi tallentaa jopa 2000 viivettä, mikä edustaa kahta viivettä aikaväliä kohti.
Il 5 74862
Aliprosessorien pääsy välimuistiin 2 on aikaansaatu yhdistämällä kaksi osoiteväylää ja kaksi dataväylää, jotka muodostavat väylän 14, kunkin aliprosessorin ollessa kytketty väyläliitännän-ohjauspiiriin 3 osoiteväylän ja dataväylän välityksellä. Välimuisti 2 on siten kytketty väylänliitännänohjauspiiriin väylän 14 välityksellä, joka muodostuu osoiteväylästä ja dataväylästä, jotka kumpikin on muodostettu kytkemällä valinnaisesti yhteen prosessorien osoiteväylät ja dataväylät. Yhteenkytkentä on toteutettu porteilla, jotka avataan aliprosessoreilta A ja B tulevien välimuistiin 2 pääsyä koskevien pyyntöjen saapumisjärjestyksen mukaisesti. Sanömien siirtämiseksi välimuistista 2 ali-prosessoreille portit voivat kytkeä väylän 14 osoiteväylän väylien 12 ja 13 kahteen osoiteväylään ja väylän 14 dataväylän väylien 12 ja 13 kahteen dataväylään. Aliprosessorilta tuleva pyyntö vastaanotettaessa toiselle aliprosessorille lähetetään "ei vapaa"-signaali. Kun pyyntö on toteutettu, "ei vapaa"-signaali poistetaan ja toinen aliprosessori voi päästä välimuistiin.
Välimuisti 2 tallentaa liitäntämodulien aikavälien tilat ja mahdollistaa datan siirron kaikkien prosessoreiden välillä.
Sen kapasiteetti on 8000 sanaa, joiden pituus on yhdeksän bittiä, joista kahdeksaa käytetään. Ohjauslogiikkajärjestelmän sisäisiä datasiirtoja varten kirjoitus- ja lukutoimintoja voi ohjata joko ohjainprosessori tai aliprosessorit. Kullekin ohjain- ja aliprosessorille on varattu kirjoitus- ja lukualueet. Toisten alijärjestelmien (kahdennettujen ohjausalijärjestelmien) kanssa tapahtuvassa siirrossa toinen alijärjestelmä voi päästä välimuistiin 2 väylän 16 välityksellä vain lukutoimintamuodossa.
Väyläliitännänohjauspiiri 3 on kytketty molempiin aliproses-soreihin väylien 12, 13 välityksellä. Kumpikin väylistä käsittää dataväylän ja osoiteväylän. Väyläliitännänohjauspiiri 3 yhdistää valinnaisesti väylien 12 ja 13 dataväylät ja osoiteväylät kytkentöjä varten välimuistiin 2 ja yhteiseen muistiin 7. Se kytkee myös väylän 14 dataväylän ja osoiteväylän väylien 12 ja 13 osoite-ja dataväyliin aliprosessoreille A ja B annettavia sanomia varten. Välimuisti vastaanottaa kutsuja ohjainprosessorilta M ja aliprosessoreilta A ja B. Se vastaanottaa myös data- ja osoite-väylän 16 välityksellä kutsuja muista ohjauslogiikka-alijärjestelmistä. Väyliä 5, 14 ja 16 palvellaan syklisen, prioriteetti järjestyksen mukaisesti.
6 74862
Tapauksessa, jossa ohjauslogiikka-alijärjestelmät on kahdennettu, valintayksikkö 4 suorittaa vaihtokytkennän alijärjestelmästä toiseen. Vaihto tapahtuu toisessa alijärjestelmässä havaitun vian seurauksena tai käsin ohjattuna tai säännöllisin väliajoin mikäli vikaa ei havaita.
Sanan "vika" on ymmärrettävä tarkoittavan mitä tahansa sellaista parametrien tilaa, joka edellyttää vaihtoa. Toiminnassa olevaa logiikka-alijärjestelmää kutsutaan "ohjaavaksi" alijärjestelmäksi. Toista alijärjestelmää kutsutaan "varalla olevaksi" alijärjestelmäksi. Valintayksikkö vastaanottaa virheilmoitukset molemmilta ohjauslogiikka-alijärjestelmiltä sekä myös manuaaliset vaihtopyynnöt. Vaihto tapahtuu vain, jos "varalla olevassa" alijärjestelmässä ei ole vikaa. Vaihtopyyntö vastaanotettaessa pyyntö lähetetään varalla olevalle ohjauslogiikkajärjestelmälle ja siirto mahdollistetaan vain, mikäli tältä saadaan positiivinen vastaus.
Ohjauslogiikkajärjestelmä aikaansaa kaikki tavanomaiset puhelintoiminnot: tilanmuutosten ohjaus ennen vastaanottavaan kohteeseen lähettämistä, kutsut markkereille uusien kutsujen ja kutsujen päättymisen signaloimiseksi, yhteiskanavamerkinannon siirtäminen.
Ohjauslogiikka-alijärjestelmä on kytketty kahteen markke-riin yhteyden LU välityksellä ja siirrossa käytetään 125 ^is kehystä, joka on johdettu keskuksen ajoitinyksikön antamasta 1,28 MHz kellosignaalista (Θ). Kehys on jaettu 32 aikaväliin to-t31.
Kehyksen ensimmäinen puolisko on varattu markkerien ja linjan liitäntäyksikön välillä ohjauslogiikkayksikön kautta siirrettäville valvontasignaaleille.
Kullekin liitäntämodulille on varattu yhteisaikaväli tn. tn02 on varattu kutsua varten ensimmäiseltä markkerilta lii-täntämoduliin n tai päinvastoin. tn04 on kutsua varten toiselta markkerilta liitäntämodulille n tai päinvastoin. tn01 on yhteyden testibittiä varten.
Kehyksen toinen puolisko on varattu s.anomien lähettämistä varten, aikavälit tl6-t23 ensimmäistä markkeria varten ja aikavälit t24-t31 toista markkeria varten. Sanoman lopussa on parittoman pariteetin tarkastusbitti t2303 tai t3103.
Jos sanoma vastaanotetaan oikein, vastaanottava yksikkö lähettää kuittausbitin samassa kehyksessä (t2305 ensimmäiselle markkerille ja t3105 toiselle markkerille).
Jos ohjauslogiikkajärjestelmä havaitsee pariteettivirheen,
IL
7 74862 kuittaussignaalia ei lähetetä. LU yhteys vaihdetaan kunkin mark-keriyhteyden ollessa kahdennettu luotettavuussyistä ja virhetoiminnasta lähetetään tieto keskuksen valvontayksikölle OC. Mark-keri toistaa virheellisen sanoman handshaking-menettely mukaanlukien.
Ohjauslogiikkajärjestelmä reagoi (ilman handshaking-menet-telyä) markkeria vastaavana aikavälinä. Pariteettivirheen tapauksessa markkeri ei lähetä kuittaussignaalia. Sen sijaan se vaihtaa yhteyttä ja antaa virhesignaalin ohjausyksikölle OC. Liitäntä-moduli toistaa sanoman kerran.
Ohjauslogiikan aloitteesta lähetetyt sanomat käyttävät handshakingmenettelyä vaihtomenetelmän ollessa tarkalleen samanlainen kuin markkerin aloitteesta lähetetyillä signaaleilla.
Ohjauslogiikkajärjestelmä on myös kytketty ohjausyksikköön yhteyden LC kautta. Siirrossa käytetään 125 >is kehystä, joka on johdettu 1,28 MHz kellosignaalista (Θ). Kehys on jaettu 32 aikaväliin to-t31. Kehyksen ensimmäistä puoliskoa käytetään valvon-tasignaalien, handshaking-signaalit, asetussignaalit, lähettämiseen. Toista puoliskoa käytetään toiminta- ja huoltosanomien siirtoon. Ohjauslogiikkajärjestelmän kutsut ja asetustoiminnot suoritetaan kehyksen ensimmäisessä puoliskossa käyttämällä ohjaus-logiikkajärjestelmän yksilöivää kutsunumeroa. Toiminta- ja huoltosanomien tarkka kohde annetaan aikaväleissä tl804 ja tl805 käyttämällä seuraavia koodeja: 00 tarkoittaa kaukaista liitäntäyksikköä, 01 tarkoittaa liitäntämodulia, 10 tarkoittaa ohjaus-logiikkajärjestelmää (toista kahdesta alijärjestelmästä).
Ohjauslogiikkajärjestelmän asetustoiminnot käyttävät ohjaus-logiikkajärjestelmälle osoitettuna aikavälinä lähetettyä koodia: F1 valitsee "koestus"-tilan F2 valitsee "käytössä"-tilan F3 valitsee "pois käytöstä"-tilan.
Fl korvaa yhteydet LU koestusyhteyksillä LU'.
Muutos "pois käytöstä"- tai "koestus"-tilasta "käytössä"-tilaan palauttaa koko ohjauslogiikkajärjestelmän nollaan.
Claims (6)
1. Logiikkajärjestelmä aikajakokeskuksen modulaarisen Iinjaliitäntäyksikön ohjaamiseksi, joka järjestelmä on yhdistetty keskuksen markkereihin yhteyden (LU) ja sen ohjausyksikköön toisen yhteyden (LC) kautta, jolloin linjaliitän-täyksikkö käsittää, täydellisesti varustettuna, parillisen lukumäärän liitäntämoduleja, jolloin logiikkajärjestelmässä on ohjainprosessori (M), kaksi aliprosessoria (A, B), jotka kumpikin ohjaavat puolta liitäntämoduleista ja jotka kumpikin on yhdistetty muistiin (8,9), sekä prosessorien välinen liitäntäyksikkö (1), joka on kytketty ohjainprosessoriin ja kumpaankin aliprosessoriin, tunnettu siitä, että se sisältää ainakin yhden alijärjestelmän, jossa mainitun oh-jainprosessorin (M), kahden aliprosessorin (A, B), muistien (8, 9) ja liitäntäyksikön (1) ohella on välimuisti (2), joka on yhdistetty yhteiseen muistiin (7) ja toisaalta aliproses-soreihin väyläliitännänohjauspiirin (3) välityksellä ja toisaalta ohjainprosessoriin, ja yhdysliitäntäpiirin (18), joka on kytketty ohjainprosessoriin ja keskuksen markkereihin ja ohjausyksikköön.
2. Patenttivaatimuksen 1 mukainen järjestelmä, tunnettu siitä, että se sisältää kaksi identtistä alijärjestelmää, jotka on kytketty samaan liitäntäyksikköön (18) kummankin alijärjestelmän ohjainprosessorin ollessa kytketty valintapiiriin (4), joka suorittaa alijärjestelmien välisen vaihtokytkennän, kummankin alijärjestelmän välimuistin (2) ollessa kytketty toiseen alijärjestelmään.
3. Patenttivaatimuksen 1 tai 2 mukainen järjestelmä, tunnettu siitä, että ohjainprosessori ja aliproses-sorit ovat samanlaisia.
4. Patenttivaatimuksen 1 tai 2 mukainen järjestelmä, tunnettu siitä, että yhteinen muisti (7) ja alipro-sessoreihin (A, B) liittyvät muistit (8, 9) ovat samanlaisia.
5. Patenttivaatimuksen 1 tai 2 mukainen järjestelmä, tunnettu siitä, että aliprosessorit pääsevät väli- II 9 74862 muistiin (2) väyläliintännänohjauspiirin (3) kautta alipro-sessorien antamien pyyntöjen vastaanottojärjestyksessä.
6. Patenttivaatimuksen 1 tai 2 mukainen järjestelmä, tunnettu siitä, että se on yhdistetty liitäntäyksikköön, jossa on kahdeksan liitäntämodulia kunkin liitäntämo-dulin ollessa kytketty neljään tulolinjaan ja neljään lähtö-linjaan . Patentkrav;
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR7911321A FR2455837A1 (fr) | 1979-05-04 | 1979-05-04 | Logique de commande d'une unite de raccordement de multiplex dans un central de commutation temporelle |
FR7911321 | 1979-05-04 |
Publications (3)
Publication Number | Publication Date |
---|---|
FI801371A FI801371A (fi) | 1980-11-05 |
FI74862B true FI74862B (fi) | 1987-11-30 |
FI74862C FI74862C (fi) | 1988-03-10 |
Family
ID=9225065
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FI801371A FI74862C (fi) | 1979-05-04 | 1980-04-28 | Logiskt system foer styrning av en modular multiplexanslutningsenhet i en digitalstation. |
Country Status (12)
Country | Link |
---|---|
US (1) | US4354262A (fi) |
EP (1) | EP0018616B1 (fi) |
JP (1) | JPS55150695A (fi) |
CA (1) | CA1150430A (fi) |
DE (1) | DE3065754D1 (fi) |
FI (1) | FI74862C (fi) |
FR (1) | FR2455837A1 (fi) |
IE (1) | IE49778B1 (fi) |
MX (1) | MX146858A (fi) |
PL (1) | PL126398B1 (fi) |
RO (1) | RO80909A (fi) |
ZA (1) | ZA802657B (fi) |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
IN155236B (fi) * | 1981-03-20 | 1985-01-12 | Gould Inc | |
US4527266A (en) * | 1982-04-22 | 1985-07-02 | International Telephone And Telegraph Corporation | Interface circuit for use in a distributed processing switch unit |
US4549273A (en) * | 1982-12-10 | 1985-10-22 | Ael Microtel Limited | Memory access control circuit |
FR2541063B1 (fr) * | 1983-02-14 | 1986-03-21 | Telecommunications Sa | Terminal semaphore multiligne |
US4698746A (en) * | 1983-05-25 | 1987-10-06 | Ramtek Corporation | Multiprocessor communication method and apparatus |
US4530090A (en) * | 1983-07-29 | 1985-07-16 | International Standard Electric Corporation | Telecommunications systems with user programmable features |
SE440580B (sv) * | 1983-12-15 | 1985-08-05 | Ericsson Telefon Ab L M | Anordning vid digitalt telefonsystem |
JPS61166668A (ja) * | 1985-01-19 | 1986-07-28 | Panafacom Ltd | 多重プロセツサ制御方式 |
JPS62295168A (ja) * | 1986-06-13 | 1987-12-22 | Canon Inc | 機器制御装置 |
FR2671884A1 (fr) * | 1991-01-17 | 1992-07-24 | Moulinex Sa | Procede d'attribution d'adresses dans un reseau domotique. |
JP3890266B2 (ja) * | 2002-07-03 | 2007-03-07 | キヤノン株式会社 | ブロックポリマー化合物、インク組成物、分散性組成物及び画像形成方法並びに画像形成装置 |
US9229886B2 (en) * | 2010-04-30 | 2016-01-05 | Hewlett Packard Enterprise Development Lp | Management data transfer between processors |
PL425290A1 (pl) | 2018-04-20 | 2019-10-21 | Bombardier Transportation (Zwus) Polska Spółka Z Ograniczoną Odpowiedzialnością | Sposób trwałej regulacji napięcia elementów sprężystych dla zastosowań w warunkach dynamicznych obciążeń |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB1168086A (en) * | 1965-11-01 | 1969-10-22 | Kokusai Denshin Denwa Co Ltd | Time Divisional Accumulation and Distribution System for Digital Information |
BE772210A (fr) * | 1970-09-18 | 1972-03-08 | Lannionnais Electronique | Commutateur temporel |
FR2346930A1 (fr) * | 1976-03-31 | 1977-10-28 | Cit Alcatel | Autocommutateur a reseau de connexion temporel |
US4150335A (en) * | 1977-08-22 | 1979-04-17 | Communications Satellite Corporation | Highly reliable distribution control unit with improved control capability |
US4127742A (en) * | 1977-09-01 | 1978-11-28 | International Telephone And Telegraph Corporation | Time division telecommunication system |
-
1979
- 1979-05-04 FR FR7911321A patent/FR2455837A1/fr active Granted
-
1980
- 1980-04-28 FI FI801371A patent/FI74862C/fi not_active IP Right Cessation
- 1980-04-28 EP EP80102279A patent/EP0018616B1/fr not_active Expired
- 1980-04-28 DE DE8080102279T patent/DE3065754D1/de not_active Expired
- 1980-04-28 CA CA000350808A patent/CA1150430A/fr not_active Expired
- 1980-05-02 ZA ZA00802657A patent/ZA802657B/xx unknown
- 1980-05-02 IE IE897/80A patent/IE49778B1/en not_active IP Right Cessation
- 1980-05-03 PL PL1980223989A patent/PL126398B1/pl unknown
- 1980-05-05 US US06/146,853 patent/US4354262A/en not_active Expired - Lifetime
- 1980-05-05 RO RO80101040A patent/RO80909A/ro unknown
- 1980-05-06 MX MX182201A patent/MX146858A/es unknown
- 1980-05-06 JP JP6047980A patent/JPS55150695A/ja active Granted
Also Published As
Publication number | Publication date |
---|---|
PL126398B1 (en) | 1983-07-30 |
ZA802657B (en) | 1981-05-27 |
IE49778B1 (en) | 1985-12-11 |
FI74862C (fi) | 1988-03-10 |
JPS55150695A (en) | 1980-11-22 |
CA1150430A (fr) | 1983-07-19 |
DE3065754D1 (en) | 1984-01-05 |
PL223989A1 (fi) | 1981-02-27 |
FR2455837B1 (fi) | 1982-05-07 |
MX146858A (es) | 1982-08-25 |
JPH0154920B2 (fi) | 1989-11-21 |
FR2455837A1 (fr) | 1980-11-28 |
FI801371A (fi) | 1980-11-05 |
US4354262A (en) | 1982-10-12 |
EP0018616A1 (fr) | 1980-11-12 |
EP0018616B1 (fr) | 1983-11-30 |
IE800897L (en) | 1980-11-04 |
RO80909A (ro) | 1983-02-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
FI74862B (fi) | Logiskt system foer styrning av en modular multiplexanslutningsenhet i en digitalstation. | |
FI74861C (fi) | Digitalomkopplingsnaet. | |
CA1181512A (en) | Digital information switching system | |
US4201889A (en) | Distributed control digital switching system | |
FI74573C (fi) | Digitalomkopplingselement med flera portar. | |
CA1266536A (en) | High speed bit interleaved time division multiplexer for multinode communication systems | |
CA1215453A (en) | Control communication in a switching system having clustered remote switching modules | |
EP0125605B1 (en) | Channel selection in a switching system having clustered remote switching modules | |
US4639910A (en) | Apparatus for establishing communication paths | |
CA1240399A (en) | Duplex controller synchronization circuit | |
US4185245A (en) | Fault-tolerant clock signal distribution arrangement | |
EP0125604B1 (en) | Switching system having remote switching capability | |
CN1021690C (zh) | 含有中央后备存储器的电信网络 | |
US3978327A (en) | Program-controlled data processor having two simultaneously operating identical system units | |
US4719617A (en) | Full service voice/data system | |
US4530092A (en) | Distributed switching system having multiple time slot interchanger nodes | |
US4499336A (en) | Common channel interoffice signaling system | |
US4489412A (en) | Signal distribution system for a time-division exchange | |
CA2001528C (en) | Circuit arrangement for centrally controlled telecommunication exchanges | |
SE9301462L (sv) | Tele- och datakomsystem | |
KR100258240B1 (ko) | 넘버 7 망관리 분산 제어 방법 | |
KR100197439B1 (ko) | 전전자 교환기의 프로세서와 디바이스간 이중화 통신장치 | |
SU1753478A1 (ru) | Устройство дл сопр жени | |
JP3081822B2 (ja) | Atm交換装置 | |
BE874929R (nl) | Continu uitbreidbaar schakelnetwerk |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM | Patent lapsed |
Owner name: COMPAGNIE INDUSTRIELLE DES |