ES2491893T3 - Método y aparato de separación y de síntesis de señales - Google Patents
Método y aparato de separación y de síntesis de señales Download PDFInfo
- Publication number
- ES2491893T3 ES2491893T3 ES06722157.2T ES06722157T ES2491893T3 ES 2491893 T3 ES2491893 T3 ES 2491893T3 ES 06722157 T ES06722157 T ES 06722157T ES 2491893 T3 ES2491893 T3 ES 2491893T3
- Authority
- ES
- Spain
- Prior art keywords
- signal
- module
- frequency
- read
- write
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000926 separation method Methods 0.000 title abstract 3
- 230000015572 biosynthetic process Effects 0.000 title 1
- 238000000034 method Methods 0.000 title 1
- 238000003786 synthesis reaction Methods 0.000 title 1
- 230000015654 memory Effects 0.000 abstract 9
- 238000010200 validation analysis Methods 0.000 abstract 4
- 230000006870 function Effects 0.000 abstract 1
- 230000003287 optical effect Effects 0.000 abstract 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/16—Time-division multiplex systems in which the time allocation to individual channels within a transmission cycle is variable, e.g. to accommodate varying complexity of signals, to vary number of channels transmitted
- H04J3/1605—Fixed allocated frame structures
- H04J3/1611—Synchronous digital hierarchy [SDH] or SONET
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/062—Synchronisation of signals having the same nominal but fluctuating bit rates, e.g. using buffers
- H04J3/0623—Synchronous multiplexing systems, e.g. synchronous digital hierarchy/synchronous optical network (SDH/SONET), synchronisation with a pointer process
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Computer Hardware Design (AREA)
- Time-Division Multiplex Systems (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Optical Communication System (AREA)
Abstract
Un aparato para separar una señal asíncrona, aplicable a una Red de Transporte Óptico, OTN, que comprende: un primer módulo, configurado para memorizar, en función de una secuencia de tramas, una señal asíncrona a separar y un segundo módulo, configurado para gestionar el primer módulo para memorizar la señal asíncrona a separar y para enviar n tramas de datos respectivamente en n canales en paralelo, cada vez que n tramas de datos se hayan memorizado, en donde n es una relación de un nivel de tasa de la señal asíncrona antes de la separación a un nivel de tasa de la señal asíncrona después de la separación; caracterizado por cuanto que el primer módulo comprende: 2n memorias del tipo `Primero en entrar primero en salir' (FIFO) en dos grupos, comprendiendo cada grupo n memorias FIFO y cada memoria FIFO almacenando una trama de datos cada vez y el segundo módulo que comprende: un módulo de frecuencia dividida por n, configurado para reducir una frecuencia de una señal de reloj de entrada a 1/n de la frecuencia de la señal de reloj a la entrada, así como para enviar una señal de reloj a la salida con una frecuencia de 1/n de la frecuencia de la señal de reloj a la entrada; un módulo de generación de dirección de escritura, configurado para gestionar una operación de escritura de cada memoria FIFO para memorizar las n tramas de datos de la señal asíncrona en función de la secuencia de tramas y un módulo de generación de dirección de lectura, configurado para gestionar una operación de lectura de cada memoria FIFO para enviar n tramas de datos respectivamente en n canales en paralelo cada vez que se hayan memorizado n tramas de datos; en donde el módulo de generación de dirección de escritura está configurado para generar una señal de control de dirección de escritura y una señal de control de validación de escritura en función de la frecuencia de la señal de reloj a la entrada, para aplicar la señal de control de dirección de escritura y la señal de control de validación de escritura a cada memoria FIFO así como para gestionar la señal asíncrona para que sea escrita en serie en un grupo de memorias FIFO en función de la secuencia de tramas y el módulo de generación de dirección de lectura está configurado para recibir la señal de reloj a la salida procedente del módulo de frecuencia dividida por n, para generar una señal de control de dirección de lectura y una señal de control de validación de lectura en función de la señal de reloj a la salida así como para enviar la señal de control de dirección de lectura y la señal de control de validación de lectura a cada memoria FIFO y para gestionar n tramas de datos en el otro grupo de memorias FIFO a leer en paralelo.
Description
Claims (1)
-
imagen1
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2005100630172A CN100407699C (zh) | 2005-04-01 | 2005-04-01 | 信号拆分合并的方法及装置 |
CN200510063017 | 2005-04-01 | ||
PCT/CN2006/000505 WO2006102833A1 (fr) | 2005-04-01 | 2006-03-24 | Procede et appareil de partage et de synthese de signaux |
Publications (1)
Publication Number | Publication Date |
---|---|
ES2491893T3 true ES2491893T3 (es) | 2014-09-08 |
Family
ID=37030905
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
ES06722157.2T Active ES2491893T3 (es) | 2005-04-01 | 2006-03-24 | Método y aparato de separación y de síntesis de señales |
Country Status (5)
Country | Link |
---|---|
US (1) | US8059684B2 (es) |
EP (1) | EP1865632B1 (es) |
CN (1) | CN100407699C (es) |
ES (1) | ES2491893T3 (es) |
WO (1) | WO2006102833A1 (es) |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1946012A (zh) * | 2006-11-01 | 2007-04-11 | 华为技术有限公司 | 光传送网信号调度方法和装置 |
KR101513028B1 (ko) | 2007-07-02 | 2015-04-17 | 엘지전자 주식회사 | 방송 수신기 및 방송신호 처리방법 |
CN101162945B (zh) * | 2007-11-07 | 2011-09-21 | 中兴通讯股份有限公司 | 一种实现大规模网络多网元并发的方法 |
US8199782B2 (en) | 2009-02-20 | 2012-06-12 | Altera Canada Co. | Method of multiple lane distribution (MLD) deskew |
CN101741720B (zh) * | 2009-11-06 | 2013-01-16 | 中兴通讯股份有限公司 | 多路信元时隙复用的装置和方法 |
CN102014037B (zh) * | 2010-12-07 | 2013-05-01 | 深圳市普方科技有限公司 | 存储转发设备中实现9位数据字节的传输方法及装置 |
US8724758B2 (en) | 2011-01-06 | 2014-05-13 | Marvell World Trade Ltd. | Power-efficient variable-clock-rate DIGRF interface |
US8787471B1 (en) * | 2011-02-15 | 2014-07-22 | Marvell International Ltd. | Alignment of DigRF4 lane |
US8494363B2 (en) * | 2011-04-21 | 2013-07-23 | Cortina Systems, Inc. | Signal format conversion apparatus and methods |
CN102395058B (zh) * | 2011-10-27 | 2018-03-23 | 中兴通讯股份有限公司 | 一种处理ODUk帧的方法及装置 |
CN102638589B (zh) * | 2012-04-12 | 2015-01-21 | 北京星网锐捷网络技术有限公司 | 一种通道的对应连接关系的确定方法及相关连接端和系统 |
CN104268223B (zh) * | 2014-09-25 | 2017-12-26 | 北京国双科技有限公司 | 一种数据处理方法、装置及服务器 |
CN104734992B (zh) * | 2015-03-30 | 2018-04-20 | 华为技术有限公司 | 一种业务数据传输方法及装置 |
CN105450322B (zh) * | 2015-11-11 | 2020-04-03 | 成都飞机工业(集团)有限责任公司 | 一种多位流多余度遥测数据流实时融合方法 |
CN106788510B (zh) * | 2016-12-27 | 2019-03-05 | 华为技术有限公司 | 一种接收器 |
CN114614860B (zh) * | 2022-02-17 | 2023-06-23 | 中国电子科技集团公司第十研究所 | 一种高动态非相干直扩信号差分捕获系统 |
CN115314157B (zh) * | 2022-07-19 | 2023-10-24 | 烽火通信科技股份有限公司 | 一种以太网成帧方法及装置 |
CN116775546B (zh) * | 2023-06-30 | 2024-08-30 | 海光信息技术股份有限公司 | 用于芯粒互联接口的数据传输方法及芯粒互联接口 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS59144234A (ja) * | 1983-02-07 | 1984-08-18 | Mitsubishi Electric Corp | デ−タ通信装置 |
JPS62195945A (ja) * | 1986-02-24 | 1987-08-29 | Nec Corp | デ−タ転送装置 |
US4759014A (en) * | 1987-05-28 | 1988-07-19 | Ampex Corporation | Asynchronous-to-synchronous digital data multiplexer/demultiplexer with asynchronous clock regeneration |
KR0154852B1 (ko) * | 1995-10-25 | 1998-11-16 | 김광호 | 프레임 동기신호 검출장치 |
KR100214020B1 (ko) * | 1997-05-10 | 1999-08-02 | 김영환 | 가변프레임 구조를 가지는 디지털 통신시스템에서의 다중화 및 역다중화장치 |
US6876678B1 (en) * | 1999-02-04 | 2005-04-05 | Cisco Technology, Inc. | Time division multiplexing method and apparatus for asynchronous data stream |
US6631144B1 (en) * | 1999-12-21 | 2003-10-07 | Intel Corporation | Multi-rate transponder system and chip set |
EP1229692A1 (en) | 2001-02-02 | 2002-08-07 | BRITISH TELECOMMUNICATIONS public limited company | Method and apparatus for tunnelling data in a network |
US20030048813A1 (en) * | 2001-09-05 | 2003-03-13 | Optix Networks Inc. | Method for mapping and multiplexing constant bit rate signals into an optical transport network frame |
US7286487B2 (en) * | 2002-11-18 | 2007-10-23 | Infinera Corporation | Optical transmission network with asynchronous mapping and demapping and digital wrapper frame for the same |
AU2003211284A1 (en) * | 2003-01-23 | 2004-08-13 | Linkair Communications, Inc. | A method and apparatus for detecting original frame boundary based on a las-cdma system |
JP4202778B2 (ja) * | 2003-01-31 | 2008-12-24 | 株式会社ルネサステクノロジ | 受信回路および送信回路 |
JP3976693B2 (ja) * | 2003-02-28 | 2007-09-19 | 日本電気株式会社 | 無瞬断切替システム |
US7526202B2 (en) * | 2003-05-19 | 2009-04-28 | Intel Corporation | Architecture and method for framing optical control and data bursts within optical transport unit structures in photonic burst-switched networks |
JP3786654B2 (ja) * | 2003-07-14 | 2006-06-14 | アンリツ株式会社 | Otuフレームデータ発生装置 |
KR100607858B1 (ko) * | 2004-12-31 | 2006-08-08 | 삼성전자주식회사 | 이동통신단말기에서 사용주파수 대역의 잡음을 제거하기위한 장치 및 방법 |
-
2005
- 2005-04-01 CN CN2005100630172A patent/CN100407699C/zh active Active
-
2006
- 2006-03-24 EP EP06722157.2A patent/EP1865632B1/en active Active
- 2006-03-24 ES ES06722157.2T patent/ES2491893T3/es active Active
- 2006-03-24 WO PCT/CN2006/000505 patent/WO2006102833A1/zh not_active Application Discontinuation
-
2007
- 2007-09-28 US US11/863,683 patent/US8059684B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
CN1842057A (zh) | 2006-10-04 |
WO2006102833A1 (fr) | 2006-10-05 |
EP1865632A4 (en) | 2008-07-09 |
EP1865632A1 (en) | 2007-12-12 |
US8059684B2 (en) | 2011-11-15 |
EP1865632B1 (en) | 2014-06-04 |
CN100407699C (zh) | 2008-07-30 |
US20100265953A1 (en) | 2010-10-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
ES2491893T3 (es) | Método y aparato de separación y de síntesis de señales | |
US7221615B2 (en) | Semiconductor memory chip | |
RU2013111841A (ru) | Способ и система обработки изображений со сдвоенным датчиком изображений | |
RU2007137660A (ru) | Параллельные турбодекодеры с мультиплексированным выходом | |
WO2013025262A3 (en) | Memory devices and methods for high random transaction rate | |
EP2037603A4 (en) | RECONSTRUCTION METHOD AND DEVICE | |
US10055365B2 (en) | Shared buffer arbitration for packet-based switching | |
KR960706266A (ko) | 데이터 송출 장치 및 데이터 송출 방법(Data output device and data output method) | |
TW200729150A (en) | Methods for transferring frame data, and for transferring image data and timing control modules | |
WO2008126491A1 (ja) | 情報記憶媒体 | |
CN101594201B (zh) | 链式队列管理结构整合错误数据过滤的方法 | |
RU2012147326A (ru) | Способ обработки кросс-коммутационной нагрузки для оборудования оптической транспортной сети (otn) и соответствующее оборудование otn | |
KR100576715B1 (ko) | 10기가비트 이더넷 프레임 다중화/역다중화 장치 | |
BRPI0408245A (pt) | método para armazenar um programa de televisão interativa para reprodução posterior, aparelho adaptado para armazenar um programa de televisão interativa e adaptado para reprodução posterior, e, meio legìvel por computador | |
EP3029839A1 (en) | Arithmetic logic device | |
CN105005533A (zh) | 一种提高数据存储稳定性的缓存方法 | |
KR101575816B1 (ko) | 반도체 메모리 장치 및 이 장치를 구비하는 메모리 시스템 | |
TW200729224A (en) | Semiconductor memory device | |
CN102801613B (zh) | 光学堆栈装置及基于该装置的光学队列装置 | |
Goodrick et al. | Development of a modular and scalable data acquisition system for calorimeters at a linear collider | |
SE429705B (sv) | Anordning vid tidsmultiplexsystem | |
CN1921009A (zh) | 存储器控制器件及其存储器控制方法 | |
KR20120126031A (ko) | 반도체 장치 | |
RU2015146023A (ru) | Устройство обработки данных и способ обработки данных | |
JPS6188626A (ja) | 時分割多重信号生成回路 |