ES2225312T3 - Dispositivo para la representacion de señales graficas analogicas generadas en un procesador de graficos. - Google Patents

Dispositivo para la representacion de señales graficas analogicas generadas en un procesador de graficos.

Info

Publication number
ES2225312T3
ES2225312T3 ES01101759T ES01101759T ES2225312T3 ES 2225312 T3 ES2225312 T3 ES 2225312T3 ES 01101759 T ES01101759 T ES 01101759T ES 01101759 T ES01101759 T ES 01101759T ES 2225312 T3 ES2225312 T3 ES 2225312T3
Authority
ES
Spain
Prior art keywords
signal
output
theoretical value
comparator
image
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
ES01101759T
Other languages
English (en)
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Grundig Multimedia BV
Original Assignee
Grundig Multimedia BV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Grundig Multimedia BV filed Critical Grundig Multimedia BV
Application granted granted Critical
Publication of ES2225312T3 publication Critical patent/ES2225312T3/es
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Processing Or Creating Images (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Alarm Systems (AREA)
  • Diaphragms For Electromechanical Transducers (AREA)
  • Electrophonic Musical Instruments (AREA)

Abstract

Dispositivo para la representación de señales gráficas analógicas generadas por un procesador de gráficos (1) sobre una pantalla (3), con un convertidor analógico ¿ digital (2) para la conversión de datos de pixels analógicos de las señales gráficas en datos de pixels digitales, con un generador de señales de pulso de reloj (4) para la preparación de una señal de pulso de reloj (CK) para el convertidor analógico ¿ digital (2), con una unidad de entrada (9) para la entrada de instrucciones de mando, que influyen sobre la generación de la imagen sobre la pantalla (3), caracterizado por un circuito de protección (19) para la emisión de una señal de aviso, que señaliza la presencia de una posición inadmisible de la imagen.

Description

Dispositivo para la representación de señales gráficas analógicas generadas en un procesador de gráficos.
La invención se refiere a un dispositivo para la representación de señales gráficas generadas en un procesador de gráficos sobre una pantalla digital.
Los campos técnicos de los ordenadores personales y de los receptores de televisión se combinan cada vez en mayor medida. Así, por ejemplo, se han propuesto ordenadores personales, que están equipados con una tarjeta de sintonizador para permitir a un usuario de un PC la recepción y la reproducción de programas de televisión recibidos. Además, ya se conocen las llamadas cajas de Internet, que se agregan a un receptor de televisión o se integran en un receptor de televisión de este tipo para posibilitar al espectador de televisión también un acceso a Internet.
Además, se conocen ya receptores de televisión, en los que las imágenes reproducidas se representan sobre una pantalla de plasma. Tales receptores de televisión se ofrecen en el mercado por la Firma Solicitante bajo el nombre Planatron.
En una representación de señales gráficas generadas en un procesador de gráficos sobre una pantalla de plasma existe la necesidad de una adaptación de la posición de la imagen y del tamaño de la imagen de las señales gráficas a la pantalla de plasma, puesto que en las señales generadas por un procesador de gráficos no se trata de señales de televisión normalizadas, sino de señales de vídeo, cuya posición de la imagen puede ser diferente con respecto a las señales sincronizadas presentes y cuyo tamaño de la imagen se puede desviar del tamaño de las imágenes de televisión normalizadas.
El documento EP 0 707 305 A muestra un dispositivo, en el que la posición de la imagen se puede ajustar manualmente. Las características del preámbulo de la reivindicación 1 se conocen a partir de este documento.
Partiendo de este estado de la técnica, la invención tiene el cometido de mostrar un camino con el que señales gráficas analógicas, generadas en un procesador de gráficos, se pueden representar sobre una pantalla digital, sin que se produzcan interferencias en la sincronización.
Este cometido se soluciona por medio de un dispositivo con las características indicadas en la reivindicación 1. Las configuraciones y desarrollos ventajosos de la invención se deducen a partir de las reivindicaciones dependientes.
Las ventajas de la invención consisten especialmente en que el usuario durante la representación de señales gráficas, generadas en un procesador de gráficos, sobre una pantalla digital puede introducir, por medio de la unidad de entrada, instrucciones de mando para la colocación de la imagen sobre la pantalla, estando asegurado que no se produce ningún desplazamiento adicional inadmisible de la imagen. Tales desplazamientos inadmisibles de la imagen perturbarían la sincronización de la imagen y, por lo tanto, la reproducción de la imagen.
La emisión reivindicada de una señal de aviso es especialmente ventajosa cuando el microordenador, que evalúa las instrucciones de mando, solamente emite señales de control de dos bits de anchura para la modificación del valor teórico de un contador y en el caso de interferencias de la transmisión hacia el contador, no tiene un conocimiento exacto del valor teórico. En una emisión de este tipo de señales de control solamente de dos bits de anchura para la modificación del valor teórico, se reduce de una manera ventajosa el número de los pines de salida del microordenador.
Otras propiedades ventajosas de la invención se deducen a partir de la explicación de un ejemplo de realización con la ayuda de la figura. Ésta muestra un diagrama de bloques de un dispositivo según la invención.
Las señales gráficas generadas en un procesador de gráficos 1 de un ordenador personal, que están presentes en forma analógica, deben representarse en una pantalla 3, especialmente en una pantalla digital, en la que se trata con preferencia de una pantalla de plasma o de una LCD o de una unidad CRT. Con este fin, las señales gráficas derivadas desde el procesador de gráficos 1 son convertidas en un convertidor analógico-digital 2 en señales digitales, que se transmiten a la pantalla digital 3.
Para la generación de la señal de pulso de reloj CK del convertidor analógico-digital 2 está previsto un generador de señales de pulso de reloj 4, que se forma por medio de un PLL. Este PLL presenta un comparador de fases 5, cuya señal de salida es dicha señal de pulso de reloj CK para el convertidor analógico-digital 2. La señal de salida del comparador de fases 5 es alimentada, además, a un contador del valor real 6.
Su señal de salida es comparada en un primer comparador 7 con un valor teórico, que es puesto a disposición por un primer contador del valor teórico 12. La señal de salida del comparador 7 es alimentada a una entrada del comparador de las fases 5 del PLL, en cuya otra entrada 8 se encuentran las señales de sincronización horizontal de la señal gráfica, que son generadas en el procesador de gráficos 1.
Por lo tanto, la señal de pulso de reloj CK para el convertidor analógico-digital 2 es determinada a través de una comparación de fases entre la señal de sincronización horizontal generada en el procesador gráfico y la señal de sincronización horizontal acondicionada por el primer comparador 7, correspondiendo esta última señal al número total de los impulsos de exploración para cada intervalo horizontal.
La señal de salida del contador del valor teórico 6 es alimentada, además, a un segundo comparador 15 y a un tercer comparador 16, cuyas señales de salida son transmitidas a un circuito de superposición 17, que pone a disposición en su salida 18 un impulso de supresión. Su comienzo es fijado en este caso por la señal de salida del segundo comparador 15 y su final es fijado por la señal de salida del tercer comparador 16.
En el segundo comparador 15 se lleva a cabo una comparación de la señal del valor real preparada por el contador del valor real 6 con un valor teórico suministrado por un segundo contador del valor teórico 13. Por medio de una modificación de este segundo valor teórico se puede modificar el instante del comienzo del impulso de supresión y, por lo tanto, el comienzo de la imagen dentro de la línea.
En el tercer comparador 16 se lleva a cabo una comparación de la señal del valor real preparada por el contador del valor real 6 con un valor teórico suministrado por un tercer contador del valor teórico 14. Por medio de una modificación de este tercer valor teórico se puede modificar el instante final del impulso de supresión y, por lo tanto, el final de la imagen dentro de la línea.
Por medio de una modificación de los valores teóricos para los contadores del valor teórico 12, 13 y 14 se puede modificar la posición de la imagen de la señal gráfica, derivada del procesador de gráficos 1, sobre la pantalla digital 3. Una modificación del valor teórico preparado por el contador del valor teórico 12 modifica la señal de pulso de reloj CK para el convertidor analógico-digital 2 y, por lo tanto, la anchura horizontal de la imagen de la señal gráfica a representar en la pantalla 3. Una modificación del valor teórico preparado por el contador del valor teórico modifica el comienzo del impulso de supresión y, por lo tanto, el comienzo de la representación de la imagen dentro de una línea. Una modificación del valor teórico preparado por el contador del valor teórico 14 modifica el final del impulso de supresión y, por lo tanto, el final de la representación de la imagen dentro de una línea.
Una modificación de cada uno de estos valores teóricos puede ser realizada por el usuario, que contempla la imagen representada sobre la pantalla 3, por medio de la unidad de mando 9 del aparato de televisión que presenta la pantalla 3. Esta unidad de mando presenta o bien teclas más / menos o teclas de control de cursor, que se pueden utilizar en un tipo de funcionamiento de ajuste del aparato de televisión para la colocación de la imagen, es decir, para el ajuste del tamaño de la imagen o de la posición de la imagen representada.
Las instrucciones de mando introducidas por medio de la unidad de mando 9 son alimentadas a un microordenador 10 y son convertidas por éste en señales de control de dos bits de anchura, que contienen solamente la instrucción para el contador del valor teórico respectivo, el valor teórico respectivo, para modificar la fase de recuento hacia arriba o bien hacia abajo. Estas señales de control son alimentadas desde el microordenador 10 a través de un bus de datos 11 al contador del valor teórico respectivo. Para una modificación mayor de un valor teórico, que se puede iniciar a través de la pulsación repetida o prolongada de una tecla de la unidad de mando 9, se transmiten desde el microordenador 10 a través del bus de datos 11 de una manera sucesiva varias señales de control de dos bits de anchura al contador del valor teórico respectivo.
En el contador del valor teórico 12 y en el contador del valor teórico 14 se trata, por ejemplo, de contadores de 11 bits, en el contador del valor teórico 13 se trata de un contador de 8 bits. Puesto que según la invención, desde el microordenador 10 solamente se transmiten hacia el contador respectivo señales de control de dos bits de anchura, solamente se necesitan en el microordenador dos pines de salida para la transmisión de las señales de control.
Para asegurar que tampoco en el caso de presencia de interferencias de la transmisión en el bus de datos 11se pueden producir desviaciones de la imagen inadmisiblemente amplias, el dispositivo mostrado en la figura presenta un circuito de protección 19 para la emisión de una señal de aviso en la salida 22. Esta señal de aviso es alimentada al microordenador 10, que proporciona ayuda a través de una ignorancia de instrucciones de mando o bien a través de una influencia adecuada sobre los valores teóricos de los contadores del valor teórico.
El circuito de protección 19 presenta un primer Flip-Flop 20 y un segundo Flip-Flop 21, que está dispuesto en serie con éste, en cuya salida se encuentra la señal de aviso, cuando se reconoce un desplazamiento de la imagen inadmisiblemente amplio. A tal fin, el circuito de protección (19) presenta una salida de un bit de anchura. A la entrada del primer Flip-Flop 20 se alimenta la señal de salida del tercer comparador 16, que define el final del impulso de supresión. Éste aparece en la salida Q del primer Flip-Flop 20 y, por lo tanto, también en la entrada del segundo Flip-Flop 21 retrasado en la medida de un periodo de pulso de reloj. A la entrada de activación del segundo Flip-Flop 21 se alimenta la señal de salida, derivada del PLL, del primer comparador 7. Mientras la señal de salida del comparador 16 aparece al menos un periodo de pulso de reloj antes que la señal de salida del primer comparador 7, no se genera la señal de aviso en la salida 22. Cuando la señal de salida del comparador 16 aparece dentro de un pulso de reloj con la señal de salida del primer comparador 7, entonces se genera la señal de aviso mencionada, de manera que el microordenador 10 se ocupa, a través de una influencia adecuada ejercida sobre el valor teórico del contador de valor teórico 14, de que el impulso de supresión generado en la salida 18 haya terminado de una manera oportuna antes de la aparición de la señal de salida del primer comparador 7, que define el comienzo del intervalo siguiente de la línea.
Después de todo, las ventajas de la invención consisten en que a través de la emisión de una señal de aviso se remite a los límites de una desviación admisible de la imagen. Esta señal de aviso se puede utilizar para contrarrestar de forma automática un desplazamiento adicional de la imagen. De esta manera, se impide que se lleve a cabo un desplazamiento de la imagen hasta la zona de un impulso de sincronización siguiente, con lo que se pueden provocar perturbaciones de sincronización o bien interferencias de la imagen. La emisión de una señal de aviso en el caso de la presencia de desviaciones inadmisiblemente grandes de la imagen permite modificar los valores teóricos para los contadores del valor teórico presentes a través de señales de control solamente de dos bits de anchura. De esta manera, un microordenador que genera las señales de control solamente necesita dos pines de salida para las señales de control mencionadas.

Claims (11)

1. Dispositivo para la representación de señales gráficas analógicas generadas por un procesador de gráficos (1) sobre una pantalla (3), con un convertidor analógico - digital (2) para la conversión de datos de pixels analógicos de las señales gráficas en datos de pixels digitales, con un generador de señales de pulso de reloj (4) para la preparación de una señal de pulso de reloj (CK) para el convertidor analógico - digital (2), con una unidad de entrada (9) para la entrada de instrucciones de mando, que influyen sobre la generación de la imagen sobre la pantalla (3), caracterizado por un circuito de protección (19) para la emisión de una señal de aviso, que señaliza la presencia de una posición inadmisible de la imagen.
2. Dispositivo según la reivindicación 1, caracterizado porque la pantalla (3) es una unidad de representación digital o analógica.
3. Dispositivo según la reivindicación 2, caracterizado porque la pantalla (3) es una pantalla de plasma o una LCD o una unidad CRT.
4. Dispositivo según una de las reivindicaciones anteriores, caracterizado porque la unidad de entrada (9) presenta un generador de mando a distancia y/o el dispositivo presenta un microordenador (10) conectado con la unidad de entrada (9), que decodifica las instrucciones de mando introducidas por medio de la unidad de entrada y que emite imágenes de control que influyen en la posición de la imagen sobre la pantalla y/o las señales de control tienen dos bits de anchura y/o las señales de control corresponden a una instrucción de incremento o a una instrucción de decremento y/o el circuito de protección (19) tiene una salida de un bit de anchura.
5. Dispositivo según una de las reivindicaciones anteriores, caracterizado porque presenta un primer contador del valor teórico (12), las señales de control son alimentadas al primer contador del valor teórico y el primer contador del valor teórico pone a disposición una primera señal del valor teórico en el lado de la salida.
6. Dispositivo según una de las reivindicaciones anteriores, caracterizado porque el generador de la señal de pulso de reloj (4) es un PLL, que presenta un comparador de fases (5), un contador del valor real (6) y un primer comparador (7), que está conectado en el lado de entrada con la salida del contador del valor real (6) y con la salida del primer contador del valor teórico (12) y que está conectado en el lado de salida con una entrada del comparador de fases (5) y/o la primera señal del valor teórico predetermina la anchura de la imagen a representar en la pantalla.
7. Dispositivo según una de las reivindicaciones anteriores, caracterizado porque presentas un segundo contador del valor teórico (13), que está conectado en el lado de entrada con el microordenador (10) y emite en el lado de salida una segunda señal del valor teórico que influye sobre el comienzo del impulso de supresión.
8. Dispositivo según la reivindicación 7, caracterizado porque la segunda señal del valor teórico es alimentada a un segundo comparador (15), al que se alimenta, además, la señal de salida del contador del valor real (6), estando conectado el segundo comparador (15) en el lado de salida con una entrada de un circuito de solape (17), en cuya salida se puede tomar el impulso de supresión y/o el dispositivo presenta un tercer contador del valor teórico (14), que está conectado en el lado de entrada con el microordenador (10) y emite en el lado de salida una tercera señal del valor teórico que influye sobre el final del impulso de supresión.
9. Dispositivo según la reivindicación 8, caracterizado porque la tercera señal teórica es alimentada a un tercer comparador (16), al que se alimenta, además, la señal de salida del contador del valor real (6), estando conectado el tercer comparador (16) en el lado de salida con otra entrada del circuito de solape (17), en cuya salida se puede tomar el impulso de supresión.
10. Dispositivo según la reivindicación 6, caracterizado porque se alimentan al circuito de protección (19) una señal que indica el final del impulso de supresión y la señal de salida del primer comparador (7) que está derivada desde el PLL y/o el circuito de protección presenta un primer Flip-Flop (20), al que se alimenta en el lado de entrada la señal que representa el final del impulso de supresión, y un segundo Flip-Flop (21) previsto en serie con el primer Flip-Flop (20), siendo alimentada al segundo Flip-Flop (21), además, la señal de salida del primer comparador (7), que está derivada a partir del PLL (4).
11. Dispositivo según la reivindicación 4, caracterizado porque el circuito de protección (19) está conectado en el lado de salida con el microordenador (10) y el microordenador ignora, como reacción a la salida de la señal de aviso, las instrucciones de mando que provocan otro desplazamiento de la imagen y/o la unidad de entrada (9) presenta teclas de control de cursor o teclas más / menos para la entrada de las instrucciones de mando que influyen sobre la posición de la imagen.
ES01101759T 2000-02-03 2001-01-26 Dispositivo para la representacion de señales graficas analogicas generadas en un procesador de graficos. Expired - Lifetime ES2225312T3 (es)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE20001953U DE20001953U1 (de) 2000-02-03 2000-02-03 Vorrichtung zur Darstellung von in einem Graphikprozessor generierten analogen Graphiksignalen auf einer Anzeige
DE20001953U 2000-02-03

Publications (1)

Publication Number Publication Date
ES2225312T3 true ES2225312T3 (es) 2005-03-16

Family

ID=7936826

Family Applications (1)

Application Number Title Priority Date Filing Date
ES01101759T Expired - Lifetime ES2225312T3 (es) 2000-02-03 2001-01-26 Dispositivo para la representacion de señales graficas analogicas generadas en un procesador de graficos.

Country Status (5)

Country Link
EP (1) EP1122709B1 (es)
AT (1) ATE275282T1 (es)
DE (2) DE20001953U1 (es)
ES (1) ES2225312T3 (es)
TR (1) TR200402310T4 (es)

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08110764A (ja) * 1994-10-12 1996-04-30 Canon Inc 表示制御方法及び装置
JP2939795B2 (ja) * 1995-11-24 1999-08-25 株式会社ナナオ ビデオモニタの調整システム
US5917461A (en) * 1996-04-26 1999-06-29 Matsushita Electric Industrial Co., Ltd. Video adapter and digital image display apparatus
US6005557A (en) * 1996-06-07 1999-12-21 Proxima Corporation Image display stabilization apparatus and method
US6927767B1 (en) * 1999-01-29 2005-08-09 Canon Kabushiki Kaisha Picture display apparatus

Also Published As

Publication number Publication date
TR200402310T4 (tr) 2004-12-21
EP1122709B1 (de) 2004-09-01
DE20001953U1 (de) 2000-04-27
ATE275282T1 (de) 2004-09-15
EP1122709A2 (de) 2001-08-08
DE50103431D1 (de) 2004-10-07
EP1122709A3 (de) 2003-01-29

Similar Documents

Publication Publication Date Title
CN108293149B (zh) 影像显示装置
US20040125061A1 (en) Controller and control method for liquid-crystal display panel, and liquid-crystal display device
ES2225312T3 (es) Dispositivo para la representacion de señales graficas analogicas generadas en un procesador de graficos.
KR102431503B1 (ko) 영상표시장치
JPS6326397B2 (es)
JP3375764B2 (ja) 字体生成装置
US4661798A (en) Video field decoder
EP1746562A2 (en) Apparatus and method for controlling display segments
KR20010097994A (ko) Lcd 모니터의 osd 제어장치 및 방법
JPS61111089A (ja) リモ−トコントロ−ル装置のコマンダ
ES2274531T3 (es) Disposicion de circuito para la generacion de una señal de una imagen que se puede representar en una pantalla.
KR970000269B1 (ko) 마이컴을 이용한 커서 오버레이
US6084566A (en) Pattern display circuit
EP0512861B1 (en) Color video signal standard conversion apparatus
US20050099543A1 (en) Character display control circuit
KR0123767B1 (ko) 텔레비젼 자화면내 온 스크린 디스플레이 구현회로
KR100200131B1 (ko) 텔레비전의 osd일체화장치
JP3464241B2 (ja) キャラクタ発生装置
JP2569082B2 (ja) ワークステーションのビデオ動画表示領域指定装置
ES2341312T3 (es) Dispositivo para el mando a distancia de un receptor de television o una grabadora de video.
KR960015830B1 (ko) 타이머 히스토릭 기능을 갖춘 텔레비젼 수상기
JP2006195480A (ja) 画面表示装置
Namoos et al. VGA Test Box
JPS6269288A (ja) コンピユ−タの表示回路
JPH10155120A (ja) テレビジョン受信機