EP2162922A1 - Kontakt-struktur für euin halbleiter-bauelement sowie verfahren zur herstellung desselben - Google Patents
Kontakt-struktur für euin halbleiter-bauelement sowie verfahren zur herstellung desselbenInfo
- Publication number
- EP2162922A1 EP2162922A1 EP08759295A EP08759295A EP2162922A1 EP 2162922 A1 EP2162922 A1 EP 2162922A1 EP 08759295 A EP08759295 A EP 08759295A EP 08759295 A EP08759295 A EP 08759295A EP 2162922 A1 EP2162922 A1 EP 2162922A1
- Authority
- EP
- European Patent Office
- Prior art keywords
- substrate
- barrier layer
- layer
- contact structure
- conductor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 31
- 238000004519 manufacturing process Methods 0.000 title claims description 10
- 239000000758 substrate Substances 0.000 claims abstract description 48
- 230000004888 barrier function Effects 0.000 claims abstract description 39
- 238000009792 diffusion process Methods 0.000 claims abstract description 7
- 150000002500 ions Chemical class 0.000 claims abstract description 3
- 239000010410 layer Substances 0.000 claims description 81
- 239000004020 conductor Substances 0.000 claims description 57
- 238000000034 method Methods 0.000 claims description 35
- 230000008021 deposition Effects 0.000 claims description 15
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 claims description 12
- 239000011241 protective layer Substances 0.000 claims description 10
- 229910052759 nickel Inorganic materials 0.000 claims description 6
- 229910017052 cobalt Inorganic materials 0.000 claims description 5
- 239000010941 cobalt Substances 0.000 claims description 5
- GUTLYIVDDKVIGB-UHFFFAOYSA-N cobalt atom Chemical compound [Co] GUTLYIVDDKVIGB-UHFFFAOYSA-N 0.000 claims description 5
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 3
- 229910052802 copper Inorganic materials 0.000 claims description 3
- 239000010949 copper Substances 0.000 claims description 3
- 238000009713 electroplating Methods 0.000 claims description 3
- 230000005291 magnetic effect Effects 0.000 claims description 2
- 238000000151 deposition Methods 0.000 description 14
- 239000000463 material Substances 0.000 description 12
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 11
- 229910052710 silicon Inorganic materials 0.000 description 11
- 239000010703 silicon Substances 0.000 description 11
- 229910052751 metal Inorganic materials 0.000 description 9
- 239000002184 metal Substances 0.000 description 9
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 7
- 229910052709 silver Inorganic materials 0.000 description 7
- 239000004332 silver Substances 0.000 description 7
- KDLHZDBZIXYQEI-UHFFFAOYSA-N Palladium Chemical compound [Pd] KDLHZDBZIXYQEI-UHFFFAOYSA-N 0.000 description 6
- 239000011248 coating agent Substances 0.000 description 3
- 238000000576 coating method Methods 0.000 description 3
- 230000006911 nucleation Effects 0.000 description 3
- 238000010899 nucleation Methods 0.000 description 3
- 229910052763 palladium Inorganic materials 0.000 description 3
- 239000000126 substance Substances 0.000 description 3
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 2
- 238000000137 annealing Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 238000007747 plating Methods 0.000 description 2
- 239000011253 protective coating Substances 0.000 description 2
- 238000007650 screen-printing Methods 0.000 description 2
- 229910000531 Co alloy Inorganic materials 0.000 description 1
- XFXPMWWXUTWYJX-UHFFFAOYSA-N Cyanide Chemical compound N#[C-] XFXPMWWXUTWYJX-UHFFFAOYSA-N 0.000 description 1
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- QXZUUHYBWMWJHK-UHFFFAOYSA-N [Co].[Ni] Chemical compound [Co].[Ni] QXZUUHYBWMWJHK-UHFFFAOYSA-N 0.000 description 1
- 239000002253 acid Substances 0.000 description 1
- 230000002378 acidificating effect Effects 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000010924 continuous production Methods 0.000 description 1
- YOCUPQPZWBBYIX-UHFFFAOYSA-N copper nickel Chemical compound [Ni].[Cu] YOCUPQPZWBBYIX-UHFFFAOYSA-N 0.000 description 1
- 238000004090 dissolution Methods 0.000 description 1
- 238000007714 electro crystallization reaction Methods 0.000 description 1
- 238000004070 electrodeposition Methods 0.000 description 1
- 238000005323 electroforming Methods 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 230000005294 ferromagnetic effect Effects 0.000 description 1
- 230000001678 irradiating effect Effects 0.000 description 1
- 238000001465 metallisation Methods 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 230000000737 periodic effect Effects 0.000 description 1
- 239000000843 powder Substances 0.000 description 1
- 235000012239 silicon dioxide Nutrition 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 238000001771 vacuum deposition Methods 0.000 description 1
- 235000012431 wafers Nutrition 0.000 description 1
- 238000007704 wet chemistry method Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L31/00—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L31/02—Details
- H01L31/0224—Electrodes
- H01L31/022408—Electrodes for devices characterised by at least one potential jump barrier or surface barrier
- H01L31/022425—Electrodes for devices characterised by at least one potential jump barrier or surface barrier for solar cells
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C28/00—Coating for obtaining at least two superposed coatings either by methods not provided for in a single one of groups C23C2/00 - C23C26/00 or by combinations of methods provided for in subclasses C23C and C25C or C25D
- C23C28/02—Coating for obtaining at least two superposed coatings either by methods not provided for in a single one of groups C23C2/00 - C23C26/00 or by combinations of methods provided for in subclasses C23C and C25C or C25D only coatings only including layers of metallic material
- C23C28/023—Coating for obtaining at least two superposed coatings either by methods not provided for in a single one of groups C23C2/00 - C23C26/00 or by combinations of methods provided for in subclasses C23C and C25C or C25D only coatings only including layers of metallic material only coatings of metal elements only
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C28/00—Coating for obtaining at least two superposed coatings either by methods not provided for in a single one of groups C23C2/00 - C23C26/00 or by combinations of methods provided for in subclasses C23C and C25C or C25D
- C23C28/30—Coatings combining at least one metallic layer and at least one inorganic non-metallic layer
- C23C28/32—Coatings combining at least one metallic layer and at least one inorganic non-metallic layer including at least one pure metallic layer
- C23C28/321—Coatings combining at least one metallic layer and at least one inorganic non-metallic layer including at least one pure metallic layer with at least one metal alloy layer
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C28/00—Coating for obtaining at least two superposed coatings either by methods not provided for in a single one of groups C23C2/00 - C23C26/00 or by combinations of methods provided for in subclasses C23C and C25C or C25D
- C23C28/30—Coatings combining at least one metallic layer and at least one inorganic non-metallic layer
- C23C28/32—Coatings combining at least one metallic layer and at least one inorganic non-metallic layer including at least one pure metallic layer
- C23C28/322—Coatings combining at least one metallic layer and at least one inorganic non-metallic layer including at least one pure metallic layer only coatings of metal elements only
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C28/00—Coating for obtaining at least two superposed coatings either by methods not provided for in a single one of groups C23C2/00 - C23C26/00 or by combinations of methods provided for in subclasses C23C and C25C or C25D
- C23C28/30—Coatings combining at least one metallic layer and at least one inorganic non-metallic layer
- C23C28/34—Coatings combining at least one metallic layer and at least one inorganic non-metallic layer including at least one inorganic non-metallic material layer, e.g. metal carbide, nitride, boride, silicide layer and their mixtures, enamels, phosphates and sulphates
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C28/00—Coating for obtaining at least two superposed coatings either by methods not provided for in a single one of groups C23C2/00 - C23C26/00 or by combinations of methods provided for in subclasses C23C and C25C or C25D
- C23C28/30—Coatings combining at least one metallic layer and at least one inorganic non-metallic layer
- C23C28/34—Coatings combining at least one metallic layer and at least one inorganic non-metallic layer including at least one inorganic non-metallic material layer, e.g. metal carbide, nitride, boride, silicide layer and their mixtures, enamels, phosphates and sulphates
- C23C28/345—Coatings combining at least one metallic layer and at least one inorganic non-metallic layer including at least one inorganic non-metallic material layer, e.g. metal carbide, nitride, boride, silicide layer and their mixtures, enamels, phosphates and sulphates with at least one oxide layer
-
- C—CHEMISTRY; METALLURGY
- C25—ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
- C25D—PROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
- C25D5/00—Electroplating characterised by the process; Pretreatment or after-treatment of workpieces
- C25D5/007—Electroplating using magnetic fields, e.g. magnets
- C25D5/009—Deposition of ferromagnetic material
-
- C—CHEMISTRY; METALLURGY
- C25—ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
- C25D—PROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
- C25D5/00—Electroplating characterised by the process; Pretreatment or after-treatment of workpieces
- C25D5/011—Electroplating using electromagnetic wave irradiation
-
- C—CHEMISTRY; METALLURGY
- C25—ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
- C25D—PROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
- C25D5/00—Electroplating characterised by the process; Pretreatment or after-treatment of workpieces
- C25D5/10—Electroplating with more than one layer of the same or of different metals
-
- C—CHEMISTRY; METALLURGY
- C25—ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
- C25D—PROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
- C25D5/00—Electroplating characterised by the process; Pretreatment or after-treatment of workpieces
- C25D5/18—Electroplating using modulated, pulsed or reversing current
-
- C—CHEMISTRY; METALLURGY
- C25—ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
- C25D—PROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
- C25D7/00—Electroplating characterised by the article coated
- C25D7/12—Semiconductors
- C25D7/123—Semiconductors first coated with a seed layer or a conductive layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/482—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
- H01L23/485—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body consisting of layered constructions comprising conductive layers and insulating layers, e.g. planar contacts
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/11—Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
-
- C—CHEMISTRY; METALLURGY
- C25—ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
- C25D—PROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
- C25D5/00—Electroplating characterised by the process; Pretreatment or after-treatment of workpieces
- C25D5/10—Electroplating with more than one layer of the same or of different metals
- C25D5/12—Electroplating with more than one layer of the same or of different metals at least one layer being of nickel or chromium
-
- C—CHEMISTRY; METALLURGY
- C25—ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
- C25D—PROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
- C25D7/00—Electroplating characterised by the article coated
- C25D7/12—Semiconductors
- C25D7/123—Semiconductors first coated with a seed layer or a conductive layer
- C25D7/126—Semiconductors first coated with a seed layer or a conductive layer for solar cells
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76841—Barrier, adhesion or liner layers
- H01L21/7685—Barrier, adhesion or liner layers the layer covering a conductive structure
- H01L21/76852—Barrier, adhesion or liner layers the layer covering a conductive structure the layer also covering the sidewalls of the conductive structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/0401—Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05575—Plural external layers
- H01L2224/0558—Plural external layers being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
- H01L2224/056—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05638—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/05657—Cobalt [Co] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01005—Boron [B]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01006—Carbon [C]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01013—Aluminum [Al]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/0102—Calcium [Ca]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01023—Vanadium [V]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01027—Cobalt [Co]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01033—Arsenic [As]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01046—Palladium [Pd]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01047—Silver [Ag]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01057—Lanthanum [La]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01078—Platinum [Pt]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/1901—Structure
- H01L2924/1904—Component type
- H01L2924/19043—Component type being a resistor
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02E—REDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
- Y02E10/00—Energy generation through renewable energy sources
- Y02E10/50—Photovoltaic [PV] energy
Definitions
- the invention relates to a semiconductor device and a method for producing such a semiconductor device.
- solar cells have a frontal contact of screen printed silver fingers. These have a typical width of 100 to 120 microns and are about 10 to 15 microns thick. Since screen printing does not allow for significantly higher aspect ratios than about 0.1, the finger width can not be reduced without simultaneously increasing the line resistance of the fingers. On the other hand, the losses caused by the shadowing of the front side are the greater the wider the front contacts are. Another disadvantage is the high material costs of the silver contacts.
- EP 1 182 709 A1 discloses a method for the production of metal contacts, in which trenches are arranged on the front side of a silicon substrate, which receive a metal contact from a nickel-copper layer system.
- a disadvantage of this method is the necessary annealing step after the nickel deposition.
- DE 43 33 426 C l a method for light-induced electroplating of silicon sub-tract contacts is described.
- the back contact of the silicon substrate serves as a sacrificial cathode.
- the chemicals used are cyanide-containing.
- DE 43 11 173 Al describes a method for direct electroplating on silicon surfaces.
- the deposition of a palladium seed layer is first necessary. This is followed by a nickel coating on which the actual current-carrying contact layer is deposited.
- DE 10 2004 034 435 B4 describes a method for light-induced deposition of a metal contact along an edge of a trench introduced into the surface of a semiconductor component.
- US Pat. No. 4,320,250 discloses a silicon substrate having a multiplicity of closely spaced electrodes, which consist of a plurality of successive layers which are first deposited on the contact surfaces of the silicon substrate by means of conventional vacuum coating technology and then, in a further process step, by a GaI process. vanik process be increased. This process is very expensive.
- DE 198 31 529 A1 relates to a method for producing an electrode which is applied to tip-shaped or edge-shaped projections on a substrate surface by electroforming or electrostatic powder coating. After that, a series of chemical reactions and process steps are needed to complete the electrode.
- the invention is therefore based on the object to provide a cost-effective method for producing a contact structure with a high aspect ratio and a Hableiter component with such a contact structure.
- the gist of the invention is to provide a barrier layer between a semiconductor substrate and a conductor layer for preventing the diffusion of defect-causing ions from the conductor layer into the semiconductor substrate. This greatly expands the choice of materials available to form the conductor layer. In addition, this makes it possible to achieve a contact structure with a high aspect ratio, which reduces the losses due to the shading of the front side by the contact structure. Further advantages emerge from the subclaims.
- FIG. 1 shows a schematic, not to scale cross-section through a semiconductor device with applied conductor tracks before the application of a barrier layer
- FIG. 2 shows a cross section according to FIG. 1 after applying a barrier layer but before applying a conductor layer
- F ig. 3 shows a cross section according to FIG. 2 after application of a conductor layer but before application of a protective layer
- FIG. 4 shows a cross section according to FIG. 3, however, after application of a protective layer, FIG.
- Fig. 5 is a schematic representation of the method for producing a semiconductor device according to FIGS. 1 to 4 and
- Fig. 6 is a schematic, not to scale cross section through a further Ausfi the application of printed conductors.
- a semiconductor component 1 has a substrate 2.
- a substrate 2 is used in particular a silicon substrate.
- substrate 2 another semiconductor substrate may serve as well.
- the substrate 2 is substantially flat with a first side and a second side opposite thereto.
- the first side forms a front side 3, while the second side forms a back side 4 of the substrate 2.
- the substrate 2 consists at least partially of silicon.
- the angle b is in particular greater than 90 °, in particular greater than 100 °.
- the flanks 16 of the conductor track 5 are thus preferably designed to converge, which leads to a particularly low shading.
- the conductor tracks 5 can also be arranged on the back 4.
- the conductor tracks 5 are in electrical contact with the substrate 2.
- the conductor tracks 5 are made of an electrically conductive material, in particular a metal, which has an extremely low diffusion coefficient with respect to the material of the substrate 2.
- the interconnects 5 have in particular a high silver content. They can also be made entirely of pure silver.
- the interconnects 5 have a width B parallel to the front side 3 of the silicon substrate 2, which is as small as possible in order to reduce shading of the front side 3 by the interconnects 5.
- the interconnects 5 have a height H perpendicular to the front side 3, which is as large as possible in order to reduce the line resistance of the interconnects 5.
- the conductor tracks 5 are thus projected by the height H from the front side 3.
- the lateral flanks 16 are thus exposed over their entire extent.
- the width B of the conductor tracks 5 is in the range of 10 .mu.m to 200 .mu.m, in particular in the range of 100 .mu.m to 120 .mu.m.
- the height H of the conductor tracks 5 is usually in the range of 1 .mu.m to 50 .mu.m, in particular in the range of 5 .mu.m to 15 .mu.m.
- Such interconnects 5 usually have a line resistance R
- the line resistance Ri f can also be significantly higher.
- the semiconductor component 1 has a blocking layer 6, as shown in FIG. 2.
- the barrier layer 6 in particular surrounds the conductor track 5.
- the thickness of the barrier layer 6 is 0.1 to 5 ⁇ m, in particular 0.2 to 1 ⁇ m.
- the barrier layer 6 is made of a material, in particular a metal, which has a negligible diffusion coefficient or a negligible miscibility with respect to the material of the conductor tracks 5 and the conductor layer 7.
- the barrier layer 6 is in particular made of electrolytically or chemically applied cobalt. It can also consist of nickel, the electrolytic is applied. Other materials are also conceivable.
- the barrier layer 6 advantageously has a high electrical conductivity.
- the metal of the barrier layer can be well electrochemically stripped to clean the contact rollers. This applies in particular to Cobalt.
- the semiconductor component 1 has a conductor layer 7, as shown in FIG. 3.
- the conductor layer 7 is made of copper.
- the conductor layer 7 can also consist at least partially of another material with high electrical conductivity.
- the conductor layer 7 is formed in particular from a material which has a very small partial diffusion coefficient with respect to the material of the barrier layer 6.
- the semiconductor component 1, as shown in FIG. 4, also has a protective layer 8.
- the protective layer 8 surrounds the conductor layer 7.
- the protective layer 8 is in particular made of silver. It can also be made of tin.
- the protective layer 8 is corrosion-protective.
- the interconnects 5, the barrier layer 6, the conductor layer 7 and the protective layer 8 form a multilayer contact structure 9.
- the contact structure 9 is thus formed in particular four-layered.
- the individual layers of the contact structure 9 have substantially the same width B as the conductor tracks 5.
- the height of the contact structure 9 is the sum of the heights of the interconnects 5, the barrier layer 6, the conductor layer 7 and the protective layer 8.
- Structure 9 thus has an aspect ratio AV KS , which is greater than the aspect ratio AV Lb of the interconnects 5.
- the line resistance R KS of the individual tracks of the contact structure 9 is lower: this applies in particular as the line resistance R f of the conductor tracks 5.
- the substrate 2 is provided and provided by means of a screen printing process on the front side 3 with the conductor tracks 5.
- the conductor tracks 5 can also be arranged on the rear side 4 or on both sides 3, 4 of the substrate 2.
- a first electrolytic deposition 11, the substrate 2, in particular the conductor tracks 5, is coated with the barrier layer 6.
- electrolytically cobalt or nickel is deposited on the substrate 2 and the conductor tracks 5.
- the galvanic coating achieves good adhesion of the barrier layer 6 on the substrate 2 and the printed conductors 5, without the wet-chemical process having to be interrupted by an annealing step. This allows a particularly cost-effective method.
- the electrolytic deposition of the barrier layer 6 takes place in particular in Wattstype- baths which have a moderately acidic pH, in particular pH 3 to 5. These baths do not attack the printed conductors 5. Other baths with a pH greater than pH 3 may be used.
- the Electrical potential for the electrolytic deposition of the barrier layer 6 can be generated by irradiating the substrate 2 with light of a suitable wavelength and intensity. Likewise, by this measure, the electrical resistance of the substrate can be reduced.
- a second electrolytic deposition 12 the conductor layer 7 is applied to the barrier layer 6.
- the semiconductor component 1 is immersed in a potential-controlled manner in an acid copper bath, that is to say the application of the potential already takes place before the wafers are immersed in the bath.
- the second electrolytic deposition 12 the approximately 10 microns thick conductor layer 7 on the interconnects 5, but separated by the barrier layer 6 of these, deposited.
- the electrolytic application of the conductor layer 7 in the second electrolytic deposition 12 is effected in particular by means of a pulse-plating process. This periodically switches between anodic and cathodic potentials. As a result, a periodic change of electrolytic deposition and dissolution takes place on the interconnects.
- the pulse-plating method allows the deposition of very low-stress layers. Since higher field strengths prevail at the edges of the conductor tracks 5, the resolution rate is likewise increased there, which counteracts broadening of the conductor tracks 5.
- the electrolytic deposition can be assisted by irradiation with light of suitable intensity and wavelength.
- a protective coating 13 the semiconductor component 1 is immersed briefly in a silver bath, around the applied in the second electrodeposition 12 on the conductor tracks 5 conductor layer 7 with the anti-corrosive protective layer 8 from To coat silver.
- the protective coating 13 may also be provided cheaper by means of electrolytic deposition of tin.
- the contact structures 9 produced according to the invention have stable layers. Withdrawal tests have shown a very good adhesion of the contact structures 9 on the silicon substrate 2. The electrical losses in the individual tracks of the contact structure 9 are greatly reduced compared to those in the tracks 5. Overall, the inventive method leads to an increased aspect ratio AV K s of the individual tracks of the contact structure 9, which in turn leads to an increase of the
- the process steps 11, 12 and 13 can be realized as a continuous process, that is, the wet-chemical or electrochemical process steps 11, 12 and 13 do not have to be interrupted by a temperature step. As a result, the method is particularly time-consuming and inexpensive.
- the substrate 2 is first provided with an insulating layer 14.
- the insulating layer 14 is made of, for example, silicon nitride or silicon dioxide.
- the insulating layer 14 is selectively provided with contact openings 15.
- the application of conductor tracks 5 can be omitted.
- the barrier layer 6 and the conductor layer 7 according to the first embodiment can be applied.
- the barrier layer 6 is in this embodiment in direct contact with the substrate 2. It prevents the diffusion of metal from the conductor layer 7 in the substrate 2. It also ensures good adhesion of the conductor layer 7 on the substrate second
- a palladium seed layer having a thickness of a few nanometers is applied to the substrate at the locations where the barrier layer 6 and the conductor layer 7 are to be arranged.
- the nucleation work is reduced in such a way that a homogeneous barrier layer 6 of nickel, cobalt or a nickel-cobalt alloy can be applied galvanically directly and without light support.
- the barrier layer 6 in each case consists of ferromagnetic metals, it is provided according to the invention to reduce the nucleation work for the electrocrystallization by superposition of an inhomogeneous magnetic field and thus a homogeneous barrier layer 6 directly into the openings 15 of the insulating layer 14 galvanic deposit.
Landscapes
- Chemical & Material Sciences (AREA)
- Engineering & Computer Science (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Materials Engineering (AREA)
- Metallurgy (AREA)
- Organic Chemistry (AREA)
- Inorganic Chemistry (AREA)
- Mechanical Engineering (AREA)
- Electrochemistry (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Sustainable Energy (AREA)
- Sustainable Development (AREA)
- Life Sciences & Earth Sciences (AREA)
- Manufacturing & Machinery (AREA)
- Electrodes Of Semiconductors (AREA)
- Photovoltaic Devices (AREA)
Abstract
Ein Halbleiter-Bauelement (1) umfasst ein Substrat (2) mit einer ersten Seite (3) und einer zweiten Seite (4) und einer auf mindestens einer Seite (3, 4) des Substrats (2) angeordneten mehrschichtigen Kontakt- Struktur (9), wobei die Kontakt- Struktur (9) eine Sperr-Schicht (6) zur Verhinderung der Diffusion von Ionen von der dem Substrat (2) gegenüberliegenden Seite der Sperr-Schicht (6) in das Substrat (2), aufweist.
Description
Kontakt-Struktur für ein Halbleiter-Bauelement sowie Verfahren zur Herstellung desselben
Die Erfindung betrifft ein Halbleiter-Bauelement sowie ein Verfahren zur Herstellung eines derartigen Halbleiter-Bauelements.
Üblicherweise haben Solarzellen einen frontseitigen Kontakt aus siebgedruckten Silber-Fingern. Diese haben eine typische Breite von 100 bis 120 μm und sind etwa 10 bis 15 μm dick. Da sich mit Siebdruck keine wesent- lieh höheren Aspektverhältnisse als etwa 0,1 erreichen lassen, kann die Fingerbreite nicht reduziert werden, ohne gleichzeitig den Linienwiderstand der Finger zu erhöhen. Andererseits sind die durch die Abschattung der Frontseite verursachten Verluste um so größer je breiter die frontseitigen Kontakte sind. Ein weiterer Nachteil sind die hohen Materialkosten der Silber-Kontakte.
Es wurden bereits unterschiedliche Methoden zur Verbesserung der Kontakttechnologie für Silizium-Substrat-Frontkontakte beschrieben.
Die EP 1 182 709 Al offenbart ein Verfahren zur Herstellung von Metallkontakten, bei welchem auf der Vorderseite eines Silizium-Substrats Gräben angeordnet werden, welche einen Metallkontakt aus einem Nickel- Kupfer-Schichtsystem aufnehmen. Ein Nachteil dieses Verfahrens ist der nötige Temperschritt nach der Nickel- Abscheidung.
In der DE 43 33 426 C l ist ein Verfahren zur lichtinduzierten Galvanik von Silizium-Substrakt-Kontakten beschrieben. Hierbei dient der Rückkontakt des Silizium-Substrats als Opferkathode. Die eingesetzten Chemikalien sind zyanid-haltig.
DE 43 11 173 Al beschreibt ein Verfahren zur direkten Galvanik auf Siliziumoberflächen. Hierbei ist zunächst das Abscheiden einer Palladium- Keimschicht notwendig. Auf dieser erfolgt eine Nickel-Beschichtung, auf welche die eigentlich stromführende Kontaktschicht abgeschieden wird.
DE 10 2004 034 435 B4 beschreibt ein Verfahren zur lichtinduzierten Abscheidung eines Metallkontakts entlang einer Kante eines in die Oberfläche eines Halbleiter-Bauelementes eingebrachten Grabens.
Die US 4,320,250 offenbart ein Silizium-Substrat mit einer Vielzahl von dicht aneinanderliegenden Elektroden, welche aus mehreren aufeinanderfolgenden Schichten bestehen, die zuerst mittels konventioneller Vakuum- beschichtungstechnik auf den Kontaktflächen des Silizium-Substrats abge- schieden und sodann in einem weiteren Verfahrensschritt durch einen GaI- vanik-Prozess erhöht werden. Dieses Verfahren ist sehr aufwendig.
Die DE 198 31 529 Al betrifft ein Verfahren zum Herstellen einer Elektrode, welche durch Galvanoformung oder elektrostatische Pulverbeschich- tung auf spitzen- oder kantenförmige Vorsprünge auf einer Substratoberfläche aufgetragen wird. Daran anschließend sind eine Reihe chemischer Reaktionen und Prozess-Schritte notwendig, um die Elektrode fertig zu stellen.
Die DE 195 36 019 B4 beschreibt ein Verfahren zur Herstellung von feinen, diskreten Metallstrukturen, welche mittels photochemisch unterstützter Metallabscheidung auf einem photovoltaisch aktiven Halbleitermaterial erzeugt und anschließend vom Substrat abgelöst werden.
Die bekannten Verfahren sind aufwendig und teuer.
Der Erfindung liegt daher die Aufgabe zugrund, ein kostengünstiges Verfahren zur Herstellung einer Kontakt-Struktur mit einem hohen Aspekt- Verhältnis sowie ein Hableiter-Bauteil mit einer derartigen Kontakt- Struktur zu schaffen.
Diese Aufgabe wird durch die Merkmale der Ansprüche 1 und 7 gelöst. Der Kern der Erfindung besteht darin, zwischen ein Halbleiter- Substrat und eine Leiter-Schicht eine Sperr-Schicht zur Verhinderung der Diffusion von defekt-verursachenden Ionen aus der Leiter-Schicht in das Halbleiter- Substrat anzuordnen. Hierdurch wird die Auswahl für die zur Ausbildung der Leiter-Schicht zur Verfügung stehenden Materialien sehr erweitert. Außerdem lässt sich dadurch eine Kontakt- Struktur mit einem hohen As- pektverhältnis erreichen, wodurch sich die Verluste aufgrund der Abschattung der Frontseite durch die Kontakt- Struktur reduzieren. Weitere Vorteile ergeben sich aus den Unteransprüchen.
Merkmale und Einzelheiten der Erfindung ergeben sich aus der Beschrei- bung von Ausführungsbeispielen anhand der Zeichnungen. Es zeigen:
Fig. 1 einen schematischen, nicht maßstabgerechten Querschnitt durch ein Halbleiter-Bauelement mit aufgebrachten Leiterbahnen vor dem Aufbringen einer Sperr-Schicht,
Fig. 2 einen Querschnitt gemäß Fig. 1 nach Aufbringen einer Sperr-Schicht jedoch vor Aufbringen einer Leiter- Schicht,
- A -
F ig. 3 einen Querschnitt gemäß Fig. 2 nach Aufbringen einer Leiter- Schicht jedoch vor Aufbringen einer Schutz- Schicht,
Fig. 4 einen Querschnitt gemäß Fig. 3 jedoch nach Aufbringen einer Schutz-Schicht,
Fig. 5 eine schematische Darstellung des Verfahrens zur Herstellung eines Halbleiter-Bauelements gemäß den Fig. 1 bis 4 und
Fig. 6 einen schematischen, nicht maßstabgerechten Querschnitt durch eine weitere Ausfi dem Aufbringen von Leiterbahnen.
Im Folgenden wird unter Bezugnahme auf die Fig. 1 bis 4 ein erfindungsgemäßes Halbleiter-Bauelement beschrieben. Als Ausgangspunkt weist ein Halbleiter-Bauelement 1 ein Substrat 2 auf. Als Substrat 2 dient insbesondere ein Silizium-Substrat. Als Substrat 2 kann jedoch ebenso ein anderes Halbleiter-Substrat dienen. Das Substrat 2 ist im Wesentlichen flächig ausgebildet mit einer ersten Seite und einer dieser gegenüberliegenden zweiten Seite. Die erste Seite bildet hierbei eine Vorderseite 3, während die zweite Seite eine Rückseite 4 des Substrats 2 bildet. Das Substrat 2 besteht zumindest teilweise aus Silizium. Auf der Vorderseite 3 des Substrats 2 ist eine Vielzahl von Leiterbahnen 5 vorgesehen. Die Leiterbahnen 5 haben seitliche Flanken 16, welche einen Winkel b mit der Vorderseite 3 des Substrats 2 einschließen. Der Winkel b beträgt mindestens 90°. Der Winkel b ist ins- besondere größer als 90°, insbesondere größer als 100°. Die Flanken 16 der Leiterbahn 5 sind somit vorzugsweise aufeinander zulaufend ausgebildet, was zu einer besonders geringen Abschattung führt. Die Leiterbahnen 5 können jedoch ebenso auf der Rückseite 4 angeordnet sein. Die Leiterbahnen 5 stehen in elektrischem Kontakt mit dem Substrat 2. Die Leiterbahnen
5 sind aus einem elektrisch leitenden Material, insbesondere einem Metall, welches einen äußerst geringen Diffusionskoeffizienten in Bezug auf das Material des Substrats 2 aufweist. Die Leiterbahnen 5 weisen insbesondere einen hohen Silberanteil auf. Sie können auch vollständig aus reinem Silber bestehen. Die Leiterbahnen 5 haben eine Breite B parallel zur Vorderseite 3 des Silizium-Substrats 2, welche möglichst klein ist, um eine Abschattung der Vorderseite 3 durch die Leiterbahnen 5 zu reduzieren. Die Leiterbahnen 5 haben eine Höhe H senkrecht zur Vorderseite 3, welche möglichst groß ist, um den Linienwiderstand der Leiterbahnen 5 zu reduzieren. Die Leiterbahnen 5 stehen somit um die Höhe H von der Vorderseite 3 vor. Die seitlichen Flanken 16 sind somit über ihre gesamte Erstreckung freiliegend. Üblicherweise liegt die Breite B der Leiterbahnen 5 im Bereich von 10 μm bis 200 μm, insbesondere im Bereich von 100 μm bis 120 μm. Die Höhe H der Leiterbahnen 5 liegt üblicherweise im Bereich von 1 μm bis 50 μm, insbesondere im Bereich von 5 μm bis 15 μm. Das als Höhe zu Breite definierte Aspektverhältnis AVLb = H/B der siebgedruckten Leiterbahnen 5 beträgt etwa 0, 1. Derartige Leiterbahnen 5 haben üblicherweise einen Linienwiderstand R|f von etwa 40 Ω/m. Der Linienwiderstand Rif kann jedoch auch deutlich höher sein.
Nach einem ersten Prozess-Schritt weist das Halbleiter-Bauelement 1 wie in Fig. 2 dargestellt eine Sperr-Schicht 6 auf. Die Sperr-Schicht 6 umgibt insbesondere die Leiterbahn 5. Die Dicke der Sperr-Schicht 6 beträgt 0,1 bis 5 μm, insbesondere 0,2 bis 1 μm. Die Sperr-Schicht 6 ist aus einem Material, insbesondere einem Metall, welches einen vernachlässigbaren Diffusionskoeffizienten bzw. eine vernachlässigbare Mischbarkeit in Bezug auf das Material der Leiterbahnen 5 und der Leiter-Schicht 7 besitzt. Die Sperr-Schicht 6 ist insbesondere aus elektrolytisch oder chemisch aufgebrachtem Kobalt. Sie kann auch aus Nickel bestehen, das elektrolytisch
aufgebracht ist. Andere Materialien sind ebenfalls denkbar. Die Sperr- Schicht 6 hat vorteilhafterweise eine hohe elektrische Leitfähigkeit. Vorteilhafterweise lässt sich das Metall der Sperr-Schicht zum Reinigen der Kontaktrollen gut elektrochemisch strippen. Dies gilt insbesondere für Ko- balt.
Nach einem weiteren Prozess-Schritt weist das Halbleiter-Bauelement 1 wie in Fig. 3 gezeigt eine Leiter- Schicht 7 auf. Die Leiter- Schicht 7 ist aus Kupfer. Die Leiter- Schicht 7 kann auch zumindest teilweise aus einem an- deren Material mit hoher elektrischer Leitfähigkeit bestehen. Die Leiter- Schicht 7 ist insbesondere aus einem Material ausgebildet, welches einen sehr kleinen partiellen Diffusionskoeffizienten in Bezug auf das Material der Sperr-Schicht 6 aufweist. Vorteilhafterweise besteht zwischen dem Material der Sperr-Schicht 6 einerseits und dem Material der Leiter-Schicht 7 andererseits nur eine sehr geringe Mischbarkeit.
Nach einem weiteren Prozess-Schritt weist das Halbleiter-Bauelement 1 wie in Fig. 4 dargestellt außerdem eine Schutz-Schicht 8 auf. Die Schutz- Schicht 8 umgibt die Leiter-Schicht 7. Die Schutz- Schicht 8 ist insbesonde- re aus Silber. Sie kann auch aus Zinn sein. Die Schutz-Schicht 8 ist korro- sions-schützend.
Insgesamt bilden die Leiterbahnen 5, die Sperr-Schicht 6, die Leiter- Schicht 7 und die Schutz-Schicht 8 eine mehrschichtige Kontakt- Struktur 9. Die Kontakt-Struktur 9 ist somit insbesondere vierschichtig ausgebildet. Die einzelnen Schichten der Kontakt-Struktur 9 weisen im Wesentlichen die gleiche Breite B wie die Leiterbahnen 5 auf. Die Höhe der Kontakt- Struktur 9 ist jedoch die Summe der Höhen der Leiterbahnen 5, der Sperr- Schicht 6, der Leiter-Schicht 7 und der Schutz-Schicht 8. Die Kontakt-
Struktur 9 weist somit ein Aspektverhältnis AVKS auf, welches größer als das Aspektverhältnis AVLb der Leiterbahnen 5 ist. Hierbei gilt insbesondere: AVKs/AVLb > 1,5, insbesondere AVKs/AVLb > 2, insbesondere AVκs/AVLb ≥ 4. Dementsprechend ist der Linienwiderstand RKS der ein- zelnen Bahnen der Kontakt- Struktur 9 niedriger als der Linienwiderstand Rif der Leiterbahnen 5. Hierbei gilt insbesondere RKs/Rif ≤ 0,5, insbesondere RKs/Rif ≤ 0,3, insbesondere RKs/Rif ≤ 0,2.
Im Folgenden wird unter Bezugnahme auf die Fig. 5 das Verfahren zur Herstellung des Halbleiter-Bauelementes 1, insbesondere zur Herstellung der Kontakt-Struktur 9 beschrieben. In einem ersten Verfahrensschritt 10 wird das Substrat 2 bereitgestellt und mittels eines Siebdruck- Verfahrens auf der Vorderseite 3 mit den Leiterbahnen 5 versehen. Die Leiterbahnen 5 können auch auf der Rückseite 4 oder auf beiden Seiten 3, 4 des Substrats 2 angeordnet werden.
In einem weiteren Verfahrensschritt, einer ersten elektrolytischen Abscheidung 11, wird das Substrat 2, insbesondere die Leiterbahnen 5, mit der Sperr-Schicht 6 überzogen. Hierzu wird elektrolytisch Kobalt oder Nickel auf dem Substrat 2 und den Leiterbahnen 5 abgeschieden. Durch die galvanische Beschichtung wird eine gute Haftung der Sperr-Schicht 6 auf dem Substrat 2 und den Leiterbahnen 5 erreicht, ohne dass das nass-chemische Verfahren durch einen Temperschritt unterbrochen werden müsste. Dies ermöglicht ein besonders kostengünstiges Verfahren. Die elektrolytische Abscheidung der Sperr-Schicht 6 erfolgt insbesondere in Wattstype- Bädern, die einen moderat sauren pH- Wert, insbesondere pH 3 bis 5 aufweisen. Diese Bäder greifen die Leiterbahnen 5 nicht an. Es können auch andere Bäder mit einem pH- Wert größer pH 3 verwendet werden. Das
elektrische Potenzial für die elektrolytische Abscheidung der Sperr-Schicht 6 kann durch Bestrahlung des Substrats 2 mit Licht einer geeigneten Wellenlänge und Intensität erzeugt werden. Ebenso kann durch diese Maßnahme der elektrische Widerstand des Substrates reduziert werden.
In einem weiteren Verfahrensschritt, einer zweiten elektrolytischen Abscheidung 12, wird die Leiter-Schicht 7 auf die Sperr-Schicht 6 aufgebracht. Hierzu wird das Halbleiter-Bauelement 1 potentialkontrolliert in ein saures Kupfer-Bad eingetaucht, das heißt das Anlegen des Potentials ge- schieht bereits vor Eintauchen der Wafer in das Bad. Bei der zweiten elektrolytischen Abscheidung 12 wird die ca. 10 μm dicke Leiter-Schicht 7 auf den Leiterbahnen 5, jedoch durch die Sperr-Schicht 6 von diesen getrennt, abgeschieden. Das elektrolytische Aufbringen der Leiter- Schicht 7 bei der zweiten elektrolytischen Abscheidung 12 geschieht insbesondere mittels eines Pulse-Plating- Verfahrens. Hierbei wird periodisch zwischen anodischen und kathodischen Potentialen gewechselt. Hierdurch findet ein periodischer Wechsel von elektrolytischer Abscheidung und Auflösung an den Leiterbahnen statt. Außerdem erlaubt das Pulse-Plating-V erfahren die Abscheidung sehr spannungsarmer Schichten. Da an den Kanten der Leiter- bahnen 5 höhere Feldstärken herrschen, ist dort die Auflöserate ebenfalls erhöht, was einer Verbreiterung der Leiterbahnen 5 entgegenwirkt. Die elektrolytische Abscheidung ist durch Bestrahlung mit Licht geeigneter Intensität und Wellenlänge unterstützbar.
In einem weiteren Verfahrensschritt, einer Schutz-Beschichtung 13, wird das Halbleiter-Bauelement 1 kurz in ein Silber-Bad eingetaucht, um die in der zweiten elektrolytischen Abscheidung 12 auf den Leiterbahnen 5 aufgebrachte Leiter- Schicht 7 mit der korrosionsschützenden Schutz- Schicht 8 aus Silber zu überziehen. Alternativ hierzu kann die Schutz-Beschichtung
13 auch kostengünstiger mittels elektrolytischer Abscheidung von Zinn vorgesehen sein.
Die erfindungsgemäß hergestellten Kontakt- Strukturen 9 haben stabile Schichten. Abzugstests haben eine sehr gute Haftfestigkeit der Kontakt- Strukturen 9 auf dem Silizium-Substrat 2 ergeben. Die elektrischen Verluste in den einzelnen Bahnen der Kontakt-Struktur 9 sind gegenüber denen in den Leiterbahnen 5 stark reduziert. Insgesamt fuhrt das erfindungsgemäße Verfahren zu einem vergrößerten Aspektverhältnis AVKs der einzelnen Bahnen der Kontakt- Struktur 9, was wiederum zu einer Steigerung des
Wirkungsgrades einer Solarzelle mit derartigen Kontakt-Strukturen 9 führt. Die Verfahrensschritte 11, 12 und 13 lassen sich als kontinuierliches Verfahren verwirklichen, das heißt die nasschemischen bzw. elektrochemischen Verfahrensschritte 11,12 und 13 müssen nicht durch einen Tem- perschritt unterbrochen werden. Hierdurch ist das Verfahren besonders zeit- und kostengünstig.
Im Folgenden wird unter Bezugnahme auf die Fig. 6 eine weitere Ausführungsform des Halbleiter-Bauelements Ia beschrieben. Identische Teile erhalten dieselben Bezugszeichen wie bei dem ersten Ausführungsbeispiel, auf dessen Beschreibung hiermit verwiesen wird. Der zentrale Unterschied gegenüber dem ersten Ausführungsbeispiel besteht darin, dass das Substrat 2 zunächst mit einer isolierenden Schicht 14 versehen wird. Die isolierende Schicht 14 ist beispielsweise aus Siliziumnitrid oder Siliziumdioxid. An den Stellen, an welchen die Sperr-Schicht 6 und die Leiter-Schicht 7 angeordnet werden sollen, wird die isolierende Schicht 14 selektiv mit Kontakt- Öffnungen 15 versehen. Das Aufbringen von Leiterbahnen 5 kann entfallen. Zum Herstellen der Kontakt-Öffnungen 15 in der isolierenden Schicht
14 ist ein Laser-, Plasma- oder ein nasschemischer oder ein Pasten-
Ätzprozess vorgesehen. Nach dem Öffnen der isolierenden Schicht 14 können die Sperr-Schicht 6 und die Leiter- Schicht 7 gemäß dem ersten Ausführungsbeispiel aufgebracht werden.
Die Sperr-Schicht 6 ist bei diesem Ausführungsbeispiel in direktem Kontakt mit dem Substrat 2. Sie verhindert die Diffusion von Metall aus der Leiter-Schicht 7 in das Substrat 2. Sie sorgt darüber hinaus für eine gute Haftung der Leiter-Schicht 7 auf dem Substrat 2.
In einem weiteren Ausführungsbeispiel wird eine Palladiumkeimschicht mit einer Dicke von wenigen Nanometern an den Stellen, an welchen die Sperr-Schicht 6 und die Leiter-Schicht 7 angeordnet werden sollen, auf das Substrat aufgebracht. Hierdurch wird die Keimbildungsarbeit dergestalt verringert, dass eine homogene Sperr-Schicht 6 aus Nickel, Kobalt oder einer Nickel-Kobalt-Legierung direkt und ohne Lichtunterstützung galvanisch aufgebracht werden kann. Selbstverständlich kann auch auf die PaI- ladiumbekeimung verzichtet werden, wenn die galvanische Abscheidung der Sperr-Schicht 6 mit Lichtunterstützung durchgeführt wird. Da die Sperr-Schicht 6 in jedem Falle aus ferromagnetischen Metallen besteht, ist erfindungsgemäß vorgesehen, die Keimbildungsarbeit für die Elektrokris- tallisation durch Überlagern eines inhomogenen Magnetfeldes zu reduzieren und somit eine homogene Sperr-Schicht 6 direkt in die Öffnungen 15 der isolierenden Schicht 14 galvanisch abzuscheiden.
Claims
1. Halbleiter-Bauelement ( 1 ) umfassend a) ein Substrat (2) mit einer ersten Seite (3) und einer zweiten Seite (4) und b) einer auf mindestens einer Seite (3, 4) des Substrats (2) angeordneten mehrschichtigen Kontakt- Struktur (9), c) wobei die Kontakt- Struktur (9) eine Sperr-Schicht (6) zur Verhinderung der Diffusion von Ionen von der dem Substrat (2) abgewand- ten Seite der Sperr-Schicht (6) in das Substrat (2) aufweist.
2. Halbleiter-Bauelement (1) gemäß Anspruch 1, dadurch gekennzeichnet, dass die Kontakt- Struktur (9) eine Vielzahl von Leiterbahnen (5), welche um eine Höhe H von der ersten Seite (3) des Substrats (2) vor- stehen, aufweist.
3. Halbleiter-Bauelement (1) gemäß Anspruch 2, dadurch gekennzeichnet, dass die Höhe H der Leiterbahnen (5) im Bereich von 1 μm bis 50 μm, insbesondere im Bereich von 5 μm bis 15 μm liegt.
4. Halbleiter-Bauelement (1) gemäß einem der vorangehenden Ansprüche, dadurch gekennzeichnet, dass die Sperr-Schicht (6) zumindest teilweise aus Kobalt und/oder Nickel ausgebildet ist.
5. Halbleiter-Bauelement (1) gemäß einem der vorangehenden Ansprüche, dadurch gekennzeichnet, dass die Sperr-Schicht (6) eine Dicke von 0,1 μm bis 5 μm, insbesondere von 0,2 μm bis 1 μm aufweist.
6. Halbleiter-Bauelement (1) gemäß einem der vorangehenden Ansprüche, dadurch gekennzeichnet, dass die Kontakt-Struktur (9) eine auf der Sperr-Schicht (6) angeordnete Leiter-Schicht (7) umfasst.
7. Halbleiter-Bauelement (1) gemäß Anspruch 6, dadurch gekennzeichnet, dass die Leiter- Schicht (7) zumindest teilweise aus Kupfer ausgebildet ist.
8. Halbleiter-Bauelement (1) gemäß einem der vorangehenden Ansprü- che, dadurch gekennzeichnet, dass die Kontakt- Struktur (9) ein Aspektverhältnis A VKS von mindestens 0,1, insbesondere mindestens 0,2, insbesondere mindestens 0,4, aufweist.
9. Halbleiter-Bauelement (1) gemäß einem der Ansprüche 2 bis 8, da- durch gekennzeichnet, dass die Leiterbahnen (5) ein Aspektverhältnis
AVLb aufweisen, und die Kontakt- Struktur (9) ein Aspektverhältnis AVKs aufweist, wobei gilt AVKs/AVLb > 1, 5, insbesondere AVKs/AVLb > 2, insbesondere AVKs/AVLb > 4.
10. Verfahren zur Herstellung eines Halbleiter-Bauelements (1) gemäß einem der vorangehenden Ansprüche umfassend die folgenden Schritte:
- Bereitstellen eines Substrats (2),
- Aufbringen einer Sperr-Schicht (6) auf das Substrat (2) und - Aufbringen einer Leiter-Schicht (7) auf die Sperr-Schicht (6).
11. Verfahren gemäß Anspruch 10, dadurch gekennzeichnet, dass das Substrat (2) in einem ersten Verfahrensschritt (10) mit Leiterbahnen (5) versehen wird.
12. Verfahren gemäß einem der Ansprüche 10 bis 11, dadurch gekennzeichnet, dass das Aufbringen mindestens einer der Schichten (6, 7) mittels elektrolytischer Abscheidung geschieht.
B.Verfahren gemäß einem der Ansprüche 10 bis 12, dadurch gekennzeichnet, dass das Aufbringen mindestens einer der Schichten (6, 7) mittels lichtinduzierter Galvanik erfolgt.
H.Verfahren gemäß Anspruch 13, dadurch gekennzeichnet, dass das Aufbringen der Sperr-Schicht (6) auf das Substrat (2), das Aufbringen der Leiter-Schicht (7) auf die Sperr-Schicht (6) und das Aufbringen einer Schutz-Schicht (8) als kontinuierliches, von Temperschritten ununterbrochenes Verfahren verwirklicht ist.
15. Verfahren gemäß einem der Ansprüche 10 bis 14, dadurch gekennzeichnet, dass das Aufbringen der Sperr-Schicht (6) durch Überlagerung eines inhomogenen Magnetfeldes unterstützt wird.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE102007031958A DE102007031958A1 (de) | 2007-07-10 | 2007-07-10 | Kontakt-Struktur für ein Halbleiter-Bauelement sowie Verfahren zur Herstellung desselben |
PCT/EP2008/004960 WO2009006988A1 (de) | 2007-07-10 | 2008-06-19 | Kontakt-struktur für euin halbleiter-bauelement sowie verfahren zur herstellung desselben |
Publications (1)
Publication Number | Publication Date |
---|---|
EP2162922A1 true EP2162922A1 (de) | 2010-03-17 |
Family
ID=39773187
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
EP08759295A Withdrawn EP2162922A1 (de) | 2007-07-10 | 2008-06-19 | Kontakt-struktur für euin halbleiter-bauelement sowie verfahren zur herstellung desselben |
Country Status (5)
Country | Link |
---|---|
US (1) | US20100181670A1 (de) |
EP (1) | EP2162922A1 (de) |
CN (1) | CN101743639B (de) |
DE (1) | DE102007031958A1 (de) |
WO (1) | WO2009006988A1 (de) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102008015452A1 (de) | 2008-03-22 | 2009-09-24 | Deutsche Cell Gmbh | Korrosionsschutzschicht für Halbleiter-Bauelemente |
DE102008024053A1 (de) | 2008-05-16 | 2009-12-17 | Deutsche Cell Gmbh | Punktkontakt-Solarzelle |
DE102008031836A1 (de) | 2008-07-05 | 2010-01-21 | Deutsche Cell Gmbh | Lotkontakt |
DE102008033223A1 (de) | 2008-07-15 | 2010-01-21 | Deutsche Cell Gmbh | Kontaktstruktur mit selektivem Emitter |
DE102009044823A1 (de) * | 2009-12-08 | 2011-06-09 | Q-Cells Se | Verfahren zur Herstellung von Solarzellen und Verfahren zur Herstellung von Solarmodulen |
KR101108720B1 (ko) * | 2010-06-21 | 2012-02-29 | 삼성전기주식회사 | 도전성 전극 패턴의 형성 방법 및 이를 포함하는 태양전지의 제조 방법 |
KR101108784B1 (ko) * | 2010-06-21 | 2012-02-24 | 삼성전기주식회사 | 도전성 전극 패턴 및 이를 구비하는 태양전지 |
TWI463683B (zh) | 2010-07-09 | 2014-12-01 | Sakamoto Jun | A panel, a panel manufacturing method, a solar cell module, a printing apparatus, and a printing method |
DE102011086302A1 (de) * | 2011-11-14 | 2013-05-16 | Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. | Verfahren zur Herstellung einer metallischen Kontaktierungsstruktur auf einer Oberfläche einer Halbleiterstruktur und photovoltaische Solarzelle |
US20130264214A1 (en) * | 2012-04-04 | 2013-10-10 | Rohm And Haas Electronic Materials Llc | Metal plating for ph sensitive applications |
US20140008234A1 (en) * | 2012-07-09 | 2014-01-09 | Rohm And Haas Electronic Materials Llc | Method of metal plating semiconductors |
NL2009754C2 (en) * | 2012-11-05 | 2014-05-08 | M4Si B V | Protective cover for a copper containing conductor. |
US20140261661A1 (en) * | 2013-03-13 | 2014-09-18 | Gtat Corporation | Free-standing metallic article with overplating |
CN115132857B (zh) * | 2021-03-24 | 2024-07-09 | 泰州隆基乐叶光伏科技有限公司 | 太阳能电池生产方法及太阳能电池 |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4144139A (en) * | 1977-11-30 | 1979-03-13 | Solarex Corporation | Method of plating by means of light |
US4251327A (en) * | 1980-01-14 | 1981-02-17 | Motorola, Inc. | Electroplating method |
US4320250A (en) | 1980-07-17 | 1982-03-16 | The Boeing Company | Electrodes for concentrator solar cells, and methods for manufacture thereof |
US5130779A (en) * | 1990-06-19 | 1992-07-14 | International Business Machines Corporation | Solder mass having conductive encapsulating arrangement |
DE59310390D1 (de) * | 1992-03-20 | 2006-10-12 | Shell Solar Gmbh | Herstellungsverfahren einer Solarzelle mit kombinierter Metallisierung |
DE4311173A1 (de) | 1992-04-03 | 1993-10-07 | Siemens Solar Gmbh | Verfahren zur stromlosen Abscheidung eines Metalls über einer Halbleiteroberfläche |
US5543333A (en) * | 1993-09-30 | 1996-08-06 | Siemens Solar Gmbh | Method for manufacturing a solar cell having combined metallization |
DE4333426C1 (de) | 1993-09-30 | 1994-12-15 | Siemens Solar Gmbh | Verfahren zur Metallisierung von Solarzellen aus kristallinem Silizium |
DE19536019B4 (de) | 1995-09-27 | 2007-01-18 | Shell Solar Gmbh | Verfahren zur Herstellung von feinen diskreten Metallstrukturen und seine Verwendung |
US5897331A (en) * | 1996-11-08 | 1999-04-27 | Midwest Research Institute | High efficiency low cost thin film silicon solar cell design and method for making |
DE19831529C2 (de) | 1998-07-14 | 2002-04-11 | Micronas Gmbh | Verfahren zum Herstellen einer Elektrode |
US6376370B1 (en) * | 2000-01-18 | 2002-04-23 | Micron Technology, Inc. | Process for providing seed layers for using aluminum, copper, gold and silver metallurgy process for providing seed layers for using aluminum, copper, gold and silver metallurgy |
US6143641A (en) * | 2000-01-26 | 2000-11-07 | National Semiconductor Corporation | Structure and method for controlling copper diffusion and for utilizing low K materials for copper interconnects in integrated circuit structures |
EP1182709A1 (de) | 2000-08-14 | 2002-02-27 | IPU, Instituttet For Produktudvikling | Verfahren zur Abscheidung von Metallkontakten auf einer Solarzelle mit vergrabenem Gitter und so hergestellte Solarzelle |
KR100366349B1 (ko) * | 2001-01-03 | 2002-12-31 | 삼성에스디아이 주식회사 | 태양 전지 및 그의 제조 방법 |
DE10308275A1 (de) * | 2003-02-26 | 2004-09-16 | Advanced Micro Devices, Inc., Sunnyvale | Strahlungsresistentes Halbleiterbauteil |
DE10355953B4 (de) * | 2003-11-29 | 2005-10-20 | Infineon Technologies Ag | Verfahren zum Galvanisieren und Kontaktvorsprungsanordnung |
DE102004034435B4 (de) | 2004-07-16 | 2007-03-29 | Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. | Halbleiterbauelement mit einem auf mindestens einer Oberfläche angeordneten elektrischen Kontakt |
US7396755B2 (en) * | 2005-05-11 | 2008-07-08 | Texas Instruments Incorporated | Process and integration scheme for a high sidewall coverage ultra-thin metal seed layer |
-
2007
- 2007-07-10 DE DE102007031958A patent/DE102007031958A1/de not_active Ceased
-
2008
- 2008-06-19 EP EP08759295A patent/EP2162922A1/de not_active Withdrawn
- 2008-06-19 CN CN2008800239621A patent/CN101743639B/zh not_active Expired - Fee Related
- 2008-06-19 WO PCT/EP2008/004960 patent/WO2009006988A1/de active Application Filing
- 2008-06-19 US US12/602,232 patent/US20100181670A1/en not_active Abandoned
Non-Patent Citations (1)
Title |
---|
See references of WO2009006988A1 * |
Also Published As
Publication number | Publication date |
---|---|
DE102007031958A1 (de) | 2009-01-15 |
CN101743639A (zh) | 2010-06-16 |
US20100181670A1 (en) | 2010-07-22 |
CN101743639B (zh) | 2011-11-30 |
JP5377478B2 (ja) | 2013-12-25 |
WO2009006988A1 (de) | 2009-01-15 |
JP2010532927A (ja) | 2010-10-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP2162922A1 (de) | Kontakt-struktur für euin halbleiter-bauelement sowie verfahren zur herstellung desselben | |
DE2036139A1 (de) | Dunnfümmetallisierungsverfahren fur Mikroschaltungen | |
EP1153430B1 (de) | Verfahren zum galvanischen bilden von leiterstrukturen aus hochreinem kupfer bei der herstellung von integrierten schaltungen | |
DE102018202513B4 (de) | Verfahren zur Metallisierung eines Bauelements | |
DE112009001684B4 (de) | Brennstoffzellenseparator und Brennstoffzelle | |
DE102007005161B4 (de) | Verfahren zur Metallisierung von Substraten | |
WO2018050629A1 (de) | Verfahren zur herstellung elektrischer kontakte auf einem bauteil | |
DE102009010816B4 (de) | Verfahren zur Herstellung eines Halbleiter-Bauelements | |
DE102016217789A1 (de) | Verfahren zur Herstellung elektrischer Kontakte auf einem Bauteil | |
DE102014222749B3 (de) | Verfahren zur Herstellung einer Kontaktstruktur zwischen einem Kantenabschnitt eines 2D-Materials und einem Metall | |
DE4333426C1 (de) | Verfahren zur Metallisierung von Solarzellen aus kristallinem Silizium | |
DE3008434A1 (de) | Verfahren zur selektiven chemischen und/oder galvanischen abscheidung von metallueberzuegen, insbesondere zur herstellung von gedruckten schaltungen | |
WO2015044022A1 (de) | Verfahren zur strukturierung von schichten oxidierbarer materialien mittels oxidation sowie substrat mit strukturierter beschichtung | |
EP0249834A2 (de) | Herstellung von Feinstrukturen für die Halbleiterkontaktierung | |
DE2160284A1 (de) | Elektroplattierverfahren | |
EP1502299B1 (de) | Kontaktierung von nanoröhren | |
DE102021126402B4 (de) | Verfahren zum Herstellen elektrisch leitfähiger Strukturen | |
EP2234166A1 (de) | Verfahren zur Herstellung einer Solarzelle und Solarzelle | |
DE102017217713B4 (de) | Verfahren zur Herstellung elektrischer Kontakte auf einer Solarzelle und Solarzelle | |
DE102014221584B4 (de) | Elektrochemisches Sintern von Metallpartikelschichten | |
EP2028686A1 (de) | Verfahren zum galvanischen Aufbringen eines Metalls, insbesondere von Kupfer, und Verwendung dieses Verfahrens | |
WO2009118118A1 (de) | Korrosionsschutzschicht für halbleiter-bauelemente | |
DE3490611T1 (de) | Verfahren zur Herstellung von Solarzellen | |
DE102021131921A1 (de) | Schichtbildungsvorrichtung und schichtbildungsverfahren für metallplattierungsschicht | |
EP2500927A2 (de) | Verfahren zur Abscheidung einer Metallschicht auf einem Halbleiterbauelement und Halbleiterbauelement |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PUAI | Public reference made under article 153(3) epc to a published international application that has entered the european phase |
Free format text: ORIGINAL CODE: 0009012 |
|
17P | Request for examination filed |
Effective date: 20091023 |
|
AK | Designated contracting states |
Kind code of ref document: A1 Designated state(s): AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HR HU IE IS IT LI LT LU LV MC MT NL NO PL PT RO SE SI SK TR |
|
AX | Request for extension of the european patent |
Extension state: AL BA MK RS |
|
DAX | Request for extension of the european patent (deleted) | ||
STAA | Information on the status of an ep patent application or granted ep patent |
Free format text: STATUS: THE APPLICATION IS DEEMED TO BE WITHDRAWN |
|
18D | Application deemed to be withdrawn |
Effective date: 20140103 |